Claims (1)
Устройство для определения программы технического обслуживания системы, содержащее три элемента задержки, схему ИЛИ, датчик времени, выход которого через третий сумматор соединен со вторым входом второго сумматора, блок памяти, четвертый вход которого является четвертым информационным входом устройства, а третий выход подключен к первому входу блока нелинейности, выход которого соединен с информационным входом интегратора и со вторым входом первого блока умножения, выход которого через соединенные последовательно первый сумматор, вычитатель и первый блок деления подключен ко второму входу блока сравнения, второй выход которого через мультивибратор соединен с управляющим входом элемента памяти и разрешающим входом ключа, информационный вход которого подключен к выходу элемента памяти, отличающееся тем, что в него введены второй блок деления, второй блок умножения и сдвиговый регистр, первый вход которого является первым входом устройства и соединен через первый элемент задержки с первым входом схемы ИЛИ, второй вход подключен к выходу схемы ИЛИ и ко второму входу датчика времени, а каждый из n выходов соединен индивидуально с соответствующим управляющим входом 1n блока памяти, второй, третий, пятый, шестой и седьмой входы которого являются соответствующими информационными входами устройства, а первый выход подключен к первому входу блока сравнения, первый выход которого соединен с третьим входом датчика времени, первый вход которого связан со вторым входом схемы ИЛИ непосредственно, а через третий элемент задержки - с выходом мультивибратора и управляющим входом интегратора, выход которого подключен ко второму входу вычитателя, первый вход которого соединен с первым входом первого блока деления, второй выход блока памяти подключен к первому входу первого блока умножения, четвертый выход - к первому входу второго сумматора, выход которого соединен со вторым входом первого сумматора, а второй вход - непосредственно со вторым входом блока нелинейности и через первый элемент задержки с информационным входом элемента памяти, пятый выход блока памяти связан с первым входом третьего сумматора, а шестой выход - с первыми входами второго блока умножения и второго блока деления, второй вход которого подключен к выходу ключа, а выход - ко второму входу второго блока умножения, выход которого является выходом устройства.A device for determining a system maintenance program, containing three delay elements, an OR circuit, a time sensor, the output of which through the third adder is connected to the second input of the second adder, a memory unit, the fourth input of which is the fourth information input of the device, and the third output is connected to the first input a nonlinearity block, the output of which is connected to the information input of the integrator and with the second input of the first multiplication block, the output of which is through the first adder connected in series, you the reader and the first division unit is connected to the second input of the comparison unit, the second output of which is connected through a multivibrator to the control input of the memory element and the enable input of the key, the information input of which is connected to the output of the memory element, characterized in that the second division unit, the second block, are inserted into it multiplication and a shift register, the first input of which is the first input of the device and connected through the first delay element to the first input of the OR circuit, the second input is connected to the output of the OR circuit and to the second input a time sensor, and each of the n outputs is individually connected to the corresponding control input 1n of the memory unit, the second, third, fifth, sixth and seventh inputs of which are the corresponding information inputs of the device, and the first output is connected to the first input of the comparison unit, the first output of which is connected to the third input of the time sensor, the first input of which is connected to the second input of the OR circuit directly, and through the third delay element, with the output of the multivibrator and the control input of the integrator, the output of which is connected but to the second input of the subtractor, the first input of which is connected to the first input of the first division block, the second output of the memory block is connected to the first input of the first multiplication block, the fourth output is to the first input of the second adder, the output of which is connected to the second input of the first adder, and the second input - directly with the second input of the nonlinearity block and through the first delay element with the information input of the memory element, the fifth output of the memory block is connected to the first input of the third adder, and the sixth output is connected to the first inputs of the second block Single multiplication and the second division unit, the second input of which is connected to an output key, and an output - to a second input of the second multiplier, whose output is the output device.