[go: up one dir, main page]

WO2012039364A1 - 半導体装置の製造方法および半導体装置の製造システム - Google Patents

半導体装置の製造方法および半導体装置の製造システム Download PDF

Info

Publication number
WO2012039364A1
WO2012039364A1 PCT/JP2011/071275 JP2011071275W WO2012039364A1 WO 2012039364 A1 WO2012039364 A1 WO 2012039364A1 JP 2011071275 W JP2011071275 W JP 2011071275W WO 2012039364 A1 WO2012039364 A1 WO 2012039364A1
Authority
WO
WIPO (PCT)
Prior art keywords
substrate
semiconductor device
cleaning
manufacturing
wiring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2011/071275
Other languages
English (en)
French (fr)
Inventor
剛直 根本
員力 谷
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tohoku University NUC
Tokyo Electron Ltd
Original Assignee
Tohoku University NUC
Tokyo Electron Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tohoku University NUC, Tokyo Electron Ltd filed Critical Tohoku University NUC
Publication of WO2012039364A1 publication Critical patent/WO2012039364A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02041Cleaning
    • H01L21/02057Cleaning during device manufacture
    • H01L21/02068Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers
    • H01L21/02074Cleaning during device manufacture during, before or after processing of conductive layers, e.g. polysilicon or amorphous silicon layers the processing being a planarization of conductive layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/67Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
    • H01L21/67005Apparatus not specifically provided for elsewhere
    • H01L21/67011Apparatus for manufacture or treatment
    • H01L21/67017Apparatus for fluid treatment
    • H01L21/67028Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like
    • H01L21/6704Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing
    • H01L21/67046Apparatus for fluid treatment for cleaning followed by drying, rinsing, stripping, blasting or the like for wet cleaning or washing using mainly scrubbing means, e.g. brushes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76838Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
    • H01L21/7684Smoothing; Planarisation

Definitions

  • the present invention relates to a substrate processing system.
  • the present invention has been made in view of such a point, and in a semiconductor device having a damascene wiring structure, corrosion of the Cu wiring generated due to processing of the Cu wiring by the CMP method is prevented, and wiring resistance is prevented.
  • An object of the present invention is to provide a semiconductor device manufacturing method and a semiconductor device manufacturing system in which the rise of the semiconductor device is suppressed and reliability is ensured.
  • the neutralization may be performed by ionizer, soft X-ray irradiation or ultraviolet irradiation.
  • the ionizer is preferably disposed within 100 mm above the substrate. More preferably, the ionizer is preferably disposed within 30 mm above the substrate.
  • the barrier metal may be Ti, TiN, an alloy of Ti and TiN, and the interlayer insulating film may be a CF film (CF-based film).
  • the barrier metal may be Ta, TaN, or an alloy thereof.
  • a manufacturing system for manufacturing a semiconductor device having a damascene wiring structure formed on a substrate, wherein a Cu film formed on the substrate is removed on the substrate transport path.
  • Cu removing device for removing barrier metal removing device for removing the barrier metal deposited on the substrate, neutralizing device for removing static electricity after removing the barrier metal, and a cleaning device for washing slurry and residue remaining on the substrate in order
  • An arranged manufacturing system is provided.
  • FIG. 1 is a schematic explanatory view of a manufacturing system S for manufacturing a semiconductor device A according to an embodiment of the present invention as seen in a plan view.
  • the manufacturing system S is provided with a transport path L for transporting the substrate W.
  • the transfer path L is a substrate transfer path from the carry-in port 7 (upstream) where the substrate W is carried into the manufacturing system S to the carry-out port 8 (downstream) where the substrate W is carried out from the production system S, and is not shown.
  • the substrate W is transported along the transport path L by the arm.
  • a Cu removing device 10 that polishes the substrate W by the CMP method from upstream to downstream, and a barrier metal (hereinafter also referred to as BM) removing device that polishes the substrate W by the CMP method.
  • BM barrier metal
  • a holding member 15 having a packing film made of, for example, a porous resin for holding the substrate W on the substantially disk-shaped lower surface is installed above the turntable 11.
  • the substrate W is held by allowing water to penetrate and adsorbing the substrate W.
  • the holding member 15 is connected to a pressing mechanism 17 that applies a pressing force so as to press the holding member 15 against the turntable 11.
  • the turntable 11 When the substrate W is transferred to the Cu removing apparatus 10 configured as shown in FIG. 2, the turntable 11 is rotated by the operation of the pressing mechanism 17 while the substrate W is held by the rotating holding member 15. The pad is pressed against the pad 14 with the polishing surface facing downward. At this time, a predetermined amount of abrasive (slurry) is supplied to the upper surface of the turntable 11 (upper surface of the pad 14) from an unillustrated abrasive (slurry) supply mechanism. The substrate W held on the lower surface of the rotating holding member 15 is pressed against the rotating pad 14, whereby the substrate W is polished.
  • abrasive slurry
  • FIG. 3 is a schematic explanatory view of the static eliminator 30 that is an ionizer
  • FIG. 3A is a side view of the static eliminator 30
  • FIG. 3B is a plan view of the static eliminator 30.
  • the static eliminator 30 is arranged by disposing the counter electrodes 32 on both sides of the rod-like support member 31 and attaching a plurality of needle-like electrodes 33 to both sides of the support member 31 at a predetermined interval. It is configured.
  • Circular holes 34 are formed in the counter electrode 32 at predetermined intervals, and the needle-like electrodes 33 are located at the centers of the circular holes 34.
  • the static eliminator 30 configured as shown in FIG. 3, by applying a voltage higher than the dielectric breakdown strength of air between the counter electrode 32 and the needle electrode 33, + ions and ⁇ ions in the vicinity of the static eliminator 30. Can be generated. In this manner, the substrate W is neutralized by bringing the charged substrate W close (interfering) in a state where + ions and ⁇ ions are generated in the vicinity of the neutralization device 30.
  • FIG. 4 is an explanatory diagram of a cleaning device 40 that cleans the substrate W after polishing.
  • support members 41 that support three peripheral edge portions of the substrate W that has been carried in are provided at three locations.
  • the support member 41 includes a substantially disc-shaped support portion 41a and a column portion 41b that supports the support portion 41a.
  • the substantially disc-shaped support portion 41a is configured to be rotatable by a drive mechanism (not shown).
  • the substrate W transported to the cleaning device 40 is supported such that the three peripheral edge portions thereof are in contact with the peripheral edge portions of the three support portions 41a.
  • the substrate W supported by the rotation of the support portion 41a is also rotated by the rotation of the support portion 41a.
  • a pair of roll-shaped cleaning brushes 43 (upper brush 43a and lower brush 43b) supported by a roll shaft (not shown) are provided.
  • the pair 43 can be brought into contact with the upper and lower surfaces of the substrate W as appropriate.
  • the cleaning brush pair 43 is rotatable by rotation of a roll shaft (not shown), and further, the roll shaft (not shown) is configured to be movable.
  • 43a is configured such that the lower brush 43b can contact the entire lower surface.
  • a predetermined amount of cleaning liquid is appropriately supplied from the cleaning liquid supply mechanism to the substrate W during cleaning.
  • the cleaning liquid may be pure water or the like, but is more preferably a cleaning liquid containing an acid such as citric acid or oxalic acid.
  • the substrate W When the substrate W is transported to the cleaning device 40 shown in FIG. 4, the substrate W is supported by the support member 41 and rotates as the support portion 41a rotates. Further, a rotating cleaning brush pair 43 is brought into contact with the upper and lower surfaces of the substrate W, and the substrate W is cleaned in a state where the cleaning liquid is supplied.
  • the Cu residue, the BM residue, and the abrasive (slurry) that are removed by the CMP method in the Cu removing device 10 and the BM removing device 20 and remain on the substrate W are washed, and the cleaned substrate W is washed. It is carried out from.
  • the manufacturing system S according to the embodiment of the present invention and the device configuration of each device constituting the manufacturing system S have been described above with reference to FIGS. 1 to 4.
  • the manufacturing system S and its pre-processing will be described.
  • a process (a process performed on the substrate W before being carried into the manufacturing system S) and a substrate process performed in the manufacturing system S will be described with reference to FIGS.
  • FIG. 5 to FIG. 9 are explanatory views showing manufacturing steps of the semiconductor device A according to the embodiment of the present invention. That is, a process of forming a Cu wiring on the upper surface of the substrate body 100 in the semiconductor substrate W made of Si or the like is illustrated.
  • a wiring pattern groove 104 is formed on the surface of an interlayer insulating film 102 made of, for example, a CF film formed on the substrate body 100. Subsequently, a wiring pattern is formed on a mask material (not shown) formed on the interlayer insulating film 102 by photolithography. Furthermore, the wiring pattern groove 104 is formed on the surface of the interlayer insulating film 102 by reactive ion etching (RIE), and the mask material is removed.
  • RIE reactive ion etching
  • a Cu conductive layer 110 is formed on the entire surface of the substrate W so as to fill the wiring pattern groove 104 from above the Cu plating seed layer 107.
  • the Cu conductive layer 110 is not limited to pure Cu but may be a Cu alloy, and is formed by alloy Cu plating, sputtering, or the like.
  • the Cu plating seed layer 107 is integrated with the Cu conductive layer 110 by forming the Cu conductive layer 110.
  • the surface of the Cu conductive layer 110 that is, the Cu conductive layer 110 excluding the Cu conductive layer 110 inside the wiring pattern groove 104 is removed by the CMP method.
  • the Cu conductive layer 110 is left inside the wiring groove 104, and the substrate surface other than the wiring groove 104 is covered with the BM layer 105.
  • the BM layer 105 is removed from above the interlayer insulating film 102 by the CMP method, leaving the portions of the Cu conductive layer 110 and the BM layer 105 inside the wiring pattern groove 104.
  • the Cu wiring 115 is formed in the wiring pattern groove 104 surrounded by the BM layer 105, and the semiconductor device A having the damascene wiring structure is manufactured.
  • the removal of the Cu conductive layer 110 and the BM layer 105 shown in FIGS. 8 and 9 by the CMP method is performed by the manufacturing system S including the Cu removal device 10 and the BM removal device 20 shown in FIG.
  • the manufacturing system S including the Cu removal device 10 and the BM removal device 20 shown in FIG.
  • a process for the substrate W (removal of the Cu conductive layer 110 and the BM layer 105 shown in FIG. 9) performed in the manufacturing system S will be described with reference to the drawings.
  • the substrate W on which the entire surface of the Cu conductive layer 110 manufactured by the steps described in FIGS. 5 to 7 is formed is carried in from the carry-in entrance 7.
  • the substrate W carried in from the carry-in entrance 7 is carried along the carrying path L, and first, Cu is removed by the CMP method in the Cu removing apparatus 10. That is, the Cu conductive layer 110 deposited on the substrate W in the state shown in FIG. 7 is polished, and the Cu deposited in addition to the wiring pattern groove 104 is removed as shown in FIG.
  • the Cu conductive layer 110 remains inside, and the BM layer 105 is deposited on the substrate surface other than the wiring pattern groove 104.
  • the Cu conductive layer 110 and the BM layer 105 are formed adjacent to each other in the substrate W as shown in FIG.
  • the ionization tendency between the two metals is different, so that the movement of electrons occurs between the two, so-called battery.
  • the Cu wiring 115 is corroded.
  • the substrate W when the substrate W is polished using the electricity generated on the substrate W during the manufacturing process or using the CMP method, the substrate W is charged by friction during polishing.
  • the substrate W polished in the Cu removing device 10 and the BM removing device 20 is transferred to the charge removing device 30 which is, for example, an ionizer shown in FIG. 3, and the charged substrate W is transferred to the charge removing device 30. Makes the substrate W neutralize.
  • position the static elimination apparatus 30 it is preferable to arrange
  • an ionizer is illustrated as an example of the charge removal device 30 in FIG. 3, but the present invention is not limited to this, and any device that can remove the substrate W may be used.
  • the other types of static eliminating devices 30 include a soft X-ray irradiation device and an ultraviolet irradiation device.
  • a Cu removing device 10 that polishes the substrate W from the upstream toward the downstream by the CMP method, and a Cu finishing device that performs the finish polishing by the CMP method.
  • 50 for example, a static elimination device 60 that is an ionizer, a Cu cleaning device 70 that cleans Cu residues generated by polishing by the CMP method, a BM removal device 20 that performs polishing by the CMP method, a static elimination device 30, and the polishing by the CMP method
  • the cleaning device 40 for cleaning the BM residue and the like is provided in this order.
  • the Cu finishing process by the Cu finishing apparatus 50 and the static elimination by the static eliminating apparatus 60 are performed between the Cu removing process by the Cu removing apparatus 10 and the BM removing process by the BM removing apparatus 20 described in the above embodiment.
  • the process and the Cu cleaning process by the Cu cleaning apparatus 70 are added. Therefore, hereinafter, a Cu finishing process, a Cu cleaning process, and a static elimination process performed between the Cu finishing process and the Cu cleaning process, which are not described in the description of the above embodiment, will be described.
  • the apparatus configuration of the Cu finishing apparatus 50 that performs the Cu finishing process is the same as that of the Cu removing apparatus described with reference to FIG. 2 (a polishing apparatus using the CMP method), and the Cu cleaning process that performs the Cu cleaning process.
  • the apparatus configuration of the apparatus 70 is the same as that of the cleaning apparatus 40 described with reference to FIG. 4, and the apparatus configuration of the static elimination apparatus 60 is the same as that of the static elimination apparatus 30 described with reference to FIG. Therefore, description of the device configuration is omitted here.
  • the substrate W polished by the Cu finishing device 50 is transported to a static eliminator 60 that is, for example, an ionizer.
  • the CMP method used in the Cu removing apparatus 10 and the Cu finishing apparatus 50 is the polishing with the substrate W fixed by the holding member 15 and the substrate W fixed to the holding member 15 as described above with reference to FIG.
  • polishing is performed by supplying an agent (slurry) and rotating the substrate W while pressing it against the pad 14.
  • the substrate W is charged with static electricity generated by the friction. Therefore, the substrate W polished in the Cu finishing device 50 is transported to the static eliminator 60, and the charged substrate W is caused to interfere with the static eliminator 60, so that the substrate W is neutralized.
  • the substrate W that has been neutralized in the static eliminator 60 is transferred to the Cu cleaning device 70.
  • Cu removed (polished) in the Cu removing device 10 and the Cu finishing device 50 is attached to the substrate W as a slurry residue. Therefore, in the Cu cleaning apparatus 70, for example, the slurry-like residue and the polishing agent (slurry) remaining after polishing are cleaned using a cleaning liquid containing an acid such as citric acid or oxalic acid, and the substrate W is cleaned.
  • a cleaning liquid containing an acid such as citric acid or oxalic acid
  • the Cu finishing process is performed after the Cu removing process, so that the Cu remaining inside the wiring trench 104 (that is, Removal of the Cu conductive layer 110 other than the Cu wiring 115) is performed with extremely high accuracy.
  • the static elimination process and the cleaning process of the substrate W are performed after the Cu removal process and the Cu finishing process, and the static elimination process and the cleaning process of the substrate W are performed after the BM removal process.
  • the Cu wiring 115 is effectively prevented from being corroded due to the charging of the metal and the adhesion of the acid used for cleaning the charged substrate W. As a result, an increase in wiring resistance is suppressed, and a semiconductor device with guaranteed reliability can be obtained.
  • a Cu (Cu conductive layer) removing step by a CMP method, a Ti (BM layer) removing step, and a cleaning step using an acid-containing cleaning solution are performed on a substrate having a Cu conductive layer formed on the entire surface.
  • SEM electron microscope
  • FIG. 11 shows a case where a Cu (Cu conductive layer) removing step, a Ti (BM layer) removing step and a cleaning step using an acid-containing cleaning solution are performed on a substrate having a Cu conductive layer formed on the entire surface.
  • FIG. 12 shows a static electricity removal after a Cu (Cu conductive layer) removing step, a pure water cleaning step, a Ti (BM layer) removing step, and a Ti removing step by a CMP method on a substrate having a Cu conductive layer formed on the entire surface.
  • Cu wiring Example
  • the static elimination step was performed using an ionizer, and the ionizer was disposed at a position 30 mm above the substrate.
  • the present invention is useful for a semiconductor device manufacturing method and a semiconductor device manufacturing system.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Finish Polishing, Edge Sharpening, And Grinding By Specific Grinding Devices (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Abstract

【課題】ダマシン配線構造を有する半導体装置において、CMP法によるCu配線への処理により発生するCu配線の腐食(コロージョン)の発生を防止し、配線抵抗の上昇を抑制し、信頼性の担保された半導体装置の製造方法および半導体装置の製造システムを提供する。 【解決手段】ダマシン配線構造を有する半導体装置の製造方法であって、基板上の層間絶縁膜に形成される配線パターン溝にバリアメタル膜およびCu膜が形成された状態で、ケミカルメカニカルポリッシングによって配線パターン溝以外に堆積したCuを除去する工程と、配線パターン溝以外に堆積したバリアメタルをケミカルメカニカルポリッシングによって除去する工程と、前記バリアメタルを除去する工程後、除電する工程と、基板上に残るスラリーおよび残渣物を洗浄する工程と、を有する半導体装置の製造方法が提供される。

Description

半導体装置の製造方法および半導体装置の製造システム
 本発明は、基板処理システムに関する。
 近年、半導体装置の配線は、低抵抗化および高信頼性化を目的として、従来のAl配線からCu配線へと移行しつつある。Cu配線は、ドライエッチングによる形成が困難なため、配線を多層に形成したダマシン配線構造を有する。ダマシン配線構造は、層間絶縁膜上に形成された配線パターンの溝にCu膜を堆積させ、その後、配線パターン溝以外に堆積させたCuをケミカルメカニカルポリッシング(以下CMP法とも呼称する)によって除去する方法で作られる。
 しかしながら、CMP法により配線パターン溝以外に堆積させたCu層を除去する場合に、層間絶縁膜の溝に形成されたCu配線と層間絶縁膜の溝との間に設けられた例えばTa膜、Ta化合物、Ti膜、TiN(Tiナイトライド)膜等のバリアメタル膜が表面に露出した状態になる。その状態では、両者のイオン化傾向が異なることにより、特にその界面近傍においてCu配線の腐食(コロージョン)が起きてしまう。
そこで、例えば特許文献1、2には、Cu配線回路をCMP法およびその後の薬液洗浄を用いて、Cu表面を荒らすことなく(Cu汚染を防止して)形成する技術が開示されている。また、特許文献3には、配線の形成時にCu配線およびバリアメタル露出面を水素ガスおよび酸素ガスが溶解された溶液でもって洗浄し、配線に生じる腐食(コロージョン)を防止する技術が開示されている。
特開2001-210630号公報 特開2009-4807号公報 特開2003-338464号公報
 しかしながら、CMP法により基板の研磨が行われると、基板と研磨パッドおよび研磨剤(スラリー)との摩擦により静電気が発生し、基板上の配線パターンの表面が帯電して、Cu配線の腐食が促進されてしまう恐れがある。そして、Cu配線の腐食が促進されると、配線抵抗が上昇してしまうという問題や、配線の断線等が発生してしまう恐れがあるため半導体装置の信頼性が低下してしまうといった問題が懸念される。さらには、CMP法による研磨後のスラリーを洗浄する洗浄工程には、通常クエン酸、シュウ酸等の酸が用いられるが、これらの酸によって配線の腐食がより進行してしまうといった懸念もある。上記特許文献1~3に記載の発明においては、CMP法を用いて配線形成を行う場合が記載されているが、CMP法を実施する際に配線パターンの表面に静電気が生じてしまい、CMPの工程やその後の洗浄工程等によりCu配線の腐食が促進されてしまうとの問題は想起されていない。
 本発明は、かかる点に鑑みてなされたものであり、ダマシン配線構造を有する半導体装置において、CMP法によるCu配線への処理により発生するCu配線の腐食(コロージョン)の発生を防止し、配線抵抗の上昇を抑制し、信頼性の担保された半導体装置の製造方法および半導体装置の製造システムを提供することを目的とする。
 前記の目的を達成するため、本発明によれば、ダマシン配線構造を有する半導体装置の製造方法であって、基板上の層間絶縁膜に形成される配線パターン溝にバリアメタル膜およびCu膜が形成された状態で、ケミカルメカニカルポリッシングによって配線パターン溝以外に堆積したCuを除去する工程と、配線パターン溝以外に堆積したバリアメタルをケミカルメカニカルポリッシングによって除去する工程と、前記バリアメタルを除去する工程後、除電する工程と、基板上に残るスラリーおよび残渣物を洗浄する工程と、を有する半導体装置の製造方法が提供される。
 上記半導体装置の製造方法において、前記Cuを除去する工程後、前記Cu洗浄工程前に除電する工程と、前記Cuを除去する工程後に基板上に残るスラリーおよび残渣物を洗浄するCu洗浄工程と、を有していてもよい。また、前記Cuを除去する工程後、Cuの仕上研磨を行う仕上工程を有していてもよい。
 前記除電はイオナイザー、軟X線の照射または紫外線の照射によって行われてもよい。ここで、除電において前記イオナイザーは基板の上方100mm以内に配置されることが好ましい。さらに好適には前記イオナイザーは基板の上方30mm以内に配置されることが好ましい。
 また、上記半導体装置の製造方法において、前記バリアメタルはTi、TiN、TiとTiNの合金のいずれかであってもよく、前記層間絶縁膜はCF膜(CF系の膜)であってもよい。また、前記バリアメタルはTa、TaNおよびその合金であってもよい。
 また、別の観点からの本発明によれば、基板上にダマシン配線構造が形成された半導体装置を製造する製造システムであって、基板搬送経路上に、基板上に形成されたCu膜を除去するCu除去装置と、基板上に堆積したバリアメタルを除去するバリアメタル除去装置と、バリアメタル除去後に除電を行う除電装置と、基板上に残るスラリーおよび残渣物を洗浄する洗浄装置と、を順に配置した製造システムが提供される。
 上記製造システムは、Cu除去後、Cu洗浄前に除電を行う除電装置と、Cu除去後に残るスラリーおよび残渣物を洗浄するCu洗浄装置と、を備えていてもよい。
 また、上記製造システムは、Cu除去後に配線パターン溝以外に堆積されたCuの仕上研磨を行うCu仕上装置を備えていてもよい。
 また、上記製造システムにおいて、前記除電装置は、イオナイザー、軟X線照射装置、紫外線照射装置のいずれかであってもよい。また、前記イオナイザーは基板搬送経路の上方100mm以内に配置されてもよく、より好ましくは基板搬送経路の上方30mm以内に配置されてもよい。
 上記製造システムにおいて、前記バリアメタルはTi、TiN、TiとTiNの合金のいずれかであってもよい。また、前記バリアメタルはTa、TaNおよびその合金であってもよい。
 本発明によれば、ダマシン配線構造を有する半導体装置において、CMP法によるCu配線への処理により発生するCu配線の腐食(コロージョン)の発生を防止し、配線抵抗の上昇を抑制し、信頼性の担保された半導体装置の製造方法および半導体装置の製造システムが提供される。
本発明の実施の形態にかかる半導体装置を製造する製造システムを平面視で見た概略説明図である。 Cu除去装置の説明図である。 除電装置の概略説明図であり、(a)は除電装置の側面図、(b)は除電装置の平面図である。 洗浄装置の説明図である。 本発明の実施の形態にかかる半導体装置の製造工程を説明するための基板の断面図であり、層間絶縁膜の表面に配線パターン溝が形成された状態を示している。 本発明の実施の形態にかかる半導体装置の製造工程を説明するための基板の断面図であり、バリアメタル層とCuめっきシード層が層間絶縁膜上に連続して形成された状態を示している。 本発明の実施の形態にかかる半導体装置の製造工程を説明するための基板の断面図であり、Cu導電層が基板の表面全体に形成された状態を示している。 本発明の実施の形態にかかる半導体装置の製造工程を説明するための基板の断面図であり、層間絶縁膜の上方から配線パターン溝以外に堆積したCu導電層が除去された状態を示している。 本発明の実施の形態にかかる半導体装置の製造工程を説明するための基板の断面図であり、層間絶縁膜の上方から配線パターン溝以外に堆積したバリアメタル層が除去された状態を示している。 本発明の変形例にかかる半導体装置を製造する製造システムを平面視で見た概略説明図である。 Cu導電層が表面全体に形成された基板に対し、CMP法によるCu除去工程、純水洗浄工程、Ti除去工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線の観察結果である。 Cu導電層が表面全体に形成された基板に対し、CMP法によるCu除去工程、純水洗浄工程、Ti除去工程、Ti除去工程後の除電工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線の観察結果である。
 7…搬入口
 8…搬出口
 10…Cu除去装置
 11…回転台
 12…弾性体
 13…支持部材
 14…パッド
 15…保持部材
 17…押圧機構
 20…BM除去装置
 30…除電装置
 31…支持部材
 32…対向電極
 33…針状電極
 34…円孔
 40…洗浄装置
 41…支持部材
 41a…支持部
 41b…柱部
 43…洗浄ブラシ対
 43a…上ブラシ
 43b…下ブラシ
 50…Cu仕上装置
 60…除電装置
 70…Cu洗浄装置
 100…基板本体  
 102…層間絶縁膜
 104…配線パターン溝
 105…BM膜
 107…Cuめっきシード層
 110…Cu導電層
 115…Cu配線
 A…半導体装置
 S、S’…製造システム
 L…搬送経路
 W…基板
 以下、本発明の実施の形態について図面を参照して説明する。なお、本明細書および図面において、実質的に同一の機能構成を有する構成要素については、同一の符号を付することにより重複説明を省略する。
 図1は、本発明の実施の形態にかかる半導体装置Aを製造する製造システムSを平面視で見た概略説明図である。図1に示すように、製造システムSには、基板Wを搬送する搬送経路Lが設けられている。搬送経路Lは製造システムS内に基板Wが搬入される搬入口7(上流)から、基板Wが製造システムSから搬出される搬出口8(下流)までの基板搬送路であり、図示しない搬送アームによって搬送経路Lに沿って基板Wが搬送される。また、搬送経路L上には、その上流から下流に向かってCMP法によって基板Wの研磨を行うCu除去装置10、CMP法によって基板Wの研磨を行うバリアメタル(以下、BMとも表記)除去装置20、例えばイオナイザーである除電装置30および洗浄装置40がこのような順序でもって設けられている。
 図2は、CMP法によって基板WのCuを除去するCu除去装置10の説明図である。図2に示すように、Cu除去装置10内には、基板Wを研磨する略円板形状の回転台11が設けられ、回転台11はCu除去装置10の下部に設けられた弾性体12を備える支持部材13によって支持されている。また、回転台11の上面には、その上面全体をほぼ覆うように、CMP法を行うための略円形状のパッド14が配置されている。回転台11は図示しない駆動機構によって回転自在に構成されており、パッド14も回転台11の回転に合わせて一体的に回転する。
また、図2に示すように、回転台11の上方には、基板Wを略円板形状の下面において保持する、例えば多孔質の樹脂であるパッキングフィルムを備えた保持部材15が設置されており、水を浸透させ基板Wを吸着させることで基板Wを保持する構成となっている。保持部材15には、保持部材15を回転台11に対して押し付けるように押圧力を加える押圧機構17が接続されている。
図2に示すように構成されるCu除去装置10に基板Wが搬送された場合、基板Wは回転する保持部材15に保持された状態で、押圧機構17の稼動により回転している回転台11(パッド14)に研磨面を下向きにして押し付けられる。このとき、図示しない研磨剤(スラリー)供給機構から研磨剤(スラリー)が回転台11上面(パッド14上面)に所定の量供給される。回転する保持部材15の下面に保持された基板Wが、回転するパッド14に押し付けられることで、基板Wの研磨が行われる。なお、Cu除去装置10と、BM除去装置20の装置構成は同様のものとなっているため、BM除去装置20の装置構成についての説明は省略する。BM除去装置20においては、図2に示す構成と同様に構成されるCMP装置において、用いる研磨剤の種類・量や、保持部材15および回転台11の回転速度・押圧力等を変化させることにより、同様の構成であるCMP装置でもって、BM除去工程等の様々な研磨処理が可能となっている。
また、図3はイオナイザーである除電装置30の概略説明図であり、図3(a)は除電装置30の側面図、図3(b)は除電装置30の平面図である。図3に示すように、除電装置30は、棒状の支持部材31の両側に対向電極32を離して配置し、支持部材31の両側面に複数本の針状電極33を所定の間隔で取り付けた構成になっている。対向電極32には所定の間隔で円孔34が形成されており、それら円孔34の中心に針状電極33がそれぞれ位置している。
図3に示すように構成される除電装置30においては、対向電極32と針状電極33との間に空気の絶縁破壊強度以上の電圧をかけることにより、除電装置30近傍に+イオンと-イオンを発生させることが可能である。このように除電装置30近傍に+イオンと-イオンを発生させた状態で、帯電した基板Wを近づける(干渉させる)ことにより、基板Wの除電が行われる。
また、図4は研磨後の基板Wの洗浄を行う洗浄装置40の説明図である。図4に示すように洗浄装置40においては、搬入された基板Wの周縁部三点を支持する支持部材41が3箇所に設けられている。支持部材41は略円板形状の支持部41aと支持部41aを支える柱部41bから構成され、略円板形状の支持部41aは図示しない駆動機構によって回転自在に構成されている。洗浄装置40に搬送された基板Wは、その周縁部三点が3つの支持部41aの周縁部とそれぞれ接触するように支持される。また、支持部41aの回転により、支持部41aの回転に伴い支持された基板Wも回転する構成となっている。
 また、図4に示すように、基板Wの上方および下方には、図示しないロール軸によって支持されるロール形状の洗浄ブラシ対43(上ブラシ43a、下ブラシ43b)が備えられており、洗浄ブラシ対43は適宜基板Wの上面および下面に当接可能となっている。また、洗浄ブラシ対43は、図示しないロール軸の回転により回転自在となっており、さらに、図示しないロール軸は移動自在に構成され、洗浄ブラシ対43の移動により、基板の上面前面に上ブラシ43aが、下面の全面に下ブラシ43bがそれぞれ当接できるような構成となっている。なお、図4に図示はしていないが、洗浄時には洗浄液供給機構から適宜所定の量の洗浄液が基板Wに対し供給される。ここで、洗浄液は例えば純水等でもよいが、クエン酸やシュウ酸等の酸を含む洗浄液であることがより好ましい。
 図4に示す洗浄装置40に基板Wは搬送された場合には、基板Wは支持部材41によって支持され、支持部41aの回転に伴って回転する。また、基板Wの上面および下面には回転する洗浄ブラシ対43が当接させられ、洗浄液が供給された状態で基板Wを洗浄する。これにより、Cu除去装置10およびBM除去装置20においてCMP法によって除去され基板W上に残るCu残渣物やBM残渣物および研磨剤(スラリー)が洗浄され、清浄化された基板Wが洗浄装置40から搬出される。
以上、本発明の実施の形態にかかる製造システムSと製造システムSを構成する各装置の装置構成について図1~図4を参照して説明したが、以下には、製造システムSとその前処理工程(製造システムSに搬入されるまでに基板Wに行われる処理)と製造システムSにおいて行われる基板処理について図5~図9を参照して説明する。
図5~図9は、本発明の実施の形態にかかる半導体装置Aの製造工程を示す説明図である。即ち、Si等からなる半導体の基板Wにおいて、基板本体100の上面にCu配線が形成される過程を図示している。
先ず、図5に示すように、例えば基板本体100上に形成されたCF膜等からなる層間絶縁膜102の表面に、配線パターン溝104が形成される。続いて、フォトリソグラフィにより層間絶縁膜102の上に形成された図示しないマスク材に配線パターンが形成される。さらに、反応性イオンエッチング(RIE)により、層間絶縁膜102の表面に配線パターン溝104が形成され、マスク材は取り除かれる。
次に、図6に示すように、配線パターン溝104の内面を被覆するように、バリアメタル(以下、BMと呼称する)膜105とCuめっきシード層107が層間絶縁膜102上に連続して形成される。BM膜105は、層間絶縁膜102の全面にTiN膜をスパッタリングして形成される。BM膜105は、Ti膜、Ti化合物膜またはTi合金膜の単層膜、もしくは、Ta膜、TaN膜またはTa合金膜の単層膜やこれらの2種以上の積層膜である。また、Cuめっきシード層107は、例えばスパッタリングにより形成される。
次に、図7に示すように、Cu導電層110が、Cuめっきシード層107の上から配線パターン溝104を埋め込むように、基板Wの表面全体に形成される。Cu導電層110は、純Cuに限らずCu合金であってもよく、合金Cuめっき、スパッタリング等で形成される。なお、Cu導電層110の形成により、Cuめっきシード層107は、Cu導電層110に一体化される。
次に、図8に示すように、Cu導電層110の表層部分、即ち配線パターン溝104の内部にあるCu導電層110を除いたCu導電層110がCMP法により除去される。こうして、配線溝104の内部にCu導電層110が残され、配線溝104以外の基板表面がBM層105によって覆われた状態となる。
次に、図9に示すように、配線パターン溝104の内部にあるCu導電層110とBM層105の部分を残して、層間絶縁膜102の上方からBM層105がCMP法により除去される。こうして、配線パターン溝104の内部にBM層105で囲まれた状態でCu配線115が形成され、ダマシン配線構造を有する半導体装置Aが製造される。
ここで、図8、図9等に示すCu導電層110とBM層105のCMP法による除去は図1に示したCu除去装置10、BM除去装置20等を備えた製造システムSによって行われる。そこで、以下には図面を参照して、製造システムSにおいて行われる基板Wに対する処理(図9に示したCu導電層110およびBM層105の除去)について説明する。
図1に示す製造システムSにおいて、上述した図5~図7において説明する工程でもって作製されるCu導電層110が表面全体に形成された基板Wが搬入口7から搬入される。そして、搬入口7から搬入された基板Wは、搬送経路Lに沿って搬送され、先ず、Cu除去装置10においてCMP法によるCuの除去が行われる。即ち、図7に示す状態で基板W上に堆積しているCu導電層110の研磨が行われ、図8に示すように、配線パターン溝104以外に堆積したCuが除去され、配線パターン溝104内部にCu導電層110が残留し、配線パターン溝104以外の基板表面にはBM層105が堆積された状態となる。
次いで、基板WはBM除去装置20に搬送される。BM除去装置20においては、配線パターン溝104内部にCu導電層110を囲むように残留するBM層以外のBM層105がCMP法により除去される。そして、図9に示すように配線パターン溝104以外に堆積する部分のBM層105は研磨され、基板Wの表面にはBM層105、Cu導電層110と層間絶縁膜102が表面に露出した状態となる。
ここで、半導体装置Aの製造工程においては、図9に示すように、Cu導電層110とBM層105は基板W内において隣接して成膜されている。ここで、例えば純CuであるCu導電層110と、例えば純TiであるBM層105との間には、両金属間のイオン化傾向が異なることにより、両者間で電子の移動が生じ、いわゆる電池の状態となり、Cu配線115に腐食が生じてしまうこととなる。
加えて、上述したようにCu除去装置10およびBM除去装置20においてCMP法を用いた研磨が行われる場合、図2を参照して上述したように、基板Wを保持部材15によって固定し、保持部材15に基板Wを固定した状態で研磨剤を供給すると共に、基板Wをパッド14に押し付けながら回転させることで研磨が行われる。このとき、基板Wとパッド14との摩擦によって研磨が行われるため、基板Wには摩擦によって生じる静電気が帯電する。
基板Wに摩擦によって生じた静電気が帯電したままの状態では、Cu導電層110とBM層105との間での電子の移動がさらに促進され、腐食が進行してしまう。さらに、CMP法を用いた研磨を行った場合、研磨時に発生した残渣物や研磨剤(スラリー)等を洗浄する洗浄工程を行う必要があるが、その際に残渣物等を金属酸化物として洗浄処理するために酸を用いた洗浄液が用いられるため、上記Cu配線115の腐食は洗浄によってより促進されてしまう。
そこで、本実施の形態にかかる製造システムSにおいては、製造工程中に基板Wに生じた電気や、CMP法を用いて基板Wの研磨を行った際に研磨時の摩擦によって基板Wに帯電する静電気等を取り除くために、Cu除去装置10、BM除去装置20において研磨処理された基板Wは、図3に示した例えばイオナイザーである除電装置30に搬送され、除電装置30に、帯電した基板Wを干渉させることで、基板Wの除電が行われる。なお、基板Wの除電を行う場合に、除電装置30を基板Wの上方100mm以内に配置し除電を行うことが好ましく、さらに好適には基板Wの上方30mm以内に配置することが望ましい。また、除電装置30として例えばイオナイザーを図3に例示して説明したが、これに限られるものではなく、基板Wの除電を行うことが可能な装置であればよい。他種の除電装置30としては、例えば軟X線照射装置や紫外線照射装置等が挙げられる。
続いて、除電された基板Wは洗浄装置40に搬送される。Cu除去装置10およびBM除去装置20において除去(研磨)されたCuやBMはスラリー状の残渣物として基板Wに付着した状態となり、また、研磨に用いられた研磨剤(スラリー)も基板Wに付着した状態で残る。そこで、洗浄装置40においては、例えばクエン酸やシュウ酸等の酸を含む洗浄液を用いて上記残渣物やスラリーが洗浄され、基板Wが清浄化される。そして清浄化された基板Wは搬出口8を通じて製造システムSの外部へ搬出される。このようにして、Cu配線への腐食の発生を抑制させたダマシン配線構造である半導体装置Aが製造される。
以上説明したように、図1~図4を参照して説明した製造システムSにおいて、図5~図7に説明した工程でもって作製されるCu導電層110が表面全体に形成された基板Wに対し、図8に示した工程であるCu導電層110の除去、図9に示した工程であるBM層105の除去が行われ、配線パターン溝104の内部にBM層105で囲まれた状態でCu配線115が形成された半導体装置Aが製造される。このとき、Cu導電層110およびBM層105のCMP法による研磨・除去工程後、かつ、研磨・除去工程において発生した残渣物等の洗浄前において除電装置30による除電工程が基板Wに対し行われる。
これら除電工程を行うことにより、Cu導電層110とBM層105のイオン化傾向の差によって両金属膜(Cu導電層とBM層)の間での電子の移動によって生じるCu配線の腐食が抑制される。さらには、Cu配線115の腐食が、CMP法による基板Wの静電気の帯電や、洗浄時に用いられる酸の基板Wへの付着によって促進されることを防止することができる。その結果、配線(Cu配線115)抵抗の上昇が抑制され、信頼性の担保された半導体装置を製造することが可能となる。
以上、本発明の実施の形態の一例を説明したが、本発明は図示の形態に限定されない。当業者であれば、特許請求の範囲に記載された思想の範疇において、各種の変更例または修正例に想到し得ることは明らかであり、それらについても当然に本発明の技術的範囲に属するものと了解される。
以下、本発明の変形例にかかる製造システムS’について図面を参照して説明する。図10は本発明の変形例にかかる製造システムS’を平面視で見た概略説明図である。なお、図10および以下の説明において上記実施の形態にかかる製造システムSと同様の構成要素については同一の符号を用いて示し、その説明については省略する。
図10に示すように、製造システムS’において搬送経路L上には、その上流から下流に向かってCMP法によって基板Wの研磨を行うCu除去装置10、CMP法によって仕上研磨を行うCu仕上装置50、例えばイオナイザーである除電装置60、CMP法による研磨によって発生したCu残渣物等を洗浄するCu洗浄装置70、CMP法によって研磨を行うBM除去装置20、除電装置30およびCMP法による研磨によって発生したBM残渣物等を洗浄する洗浄装置40がこのような順序でもって設けられている。
即ち、本変形例は、上記実施の形態で説明したCu除去装置10によるCu除去工程とBM除去装置20によるBM除去工程との間に、Cu仕上装置50によるCu仕上工程、除電装置60による除電工程およびCu洗浄装置70によるCu洗浄工程を加えた構成となっている。そこで、以下では、上記実施の形態の説明において説明していないCu仕上工程、Cu洗浄工程およびCu仕上工程とCu洗浄工程との間において行われる除電工程について説明する。なお、Cu仕上工程を行うCu仕上装置50の装置構成は上記図2を参照して説明したCu除去装置と同様(CMP法を用いた研磨装置)の構成であり、Cu洗浄工程を行うCu洗浄装置70の装置構成は上記図4を参照して説明した洗浄装置40と同様の構成であり、除電装置60の装置構成は、上記図3を参照して説明した除電装置30と同様の構成であるため、その装置構成についての説明はここでは省略する。
図10に示す製造システムS’においては、Cu除去装置10においてCu導電層110の除去が行われた基板Wは、Cu仕上装置50に搬送され、再度CMP法による基板Wの研磨が行われる。Cu仕上装置50における基板Wの研磨は、Cu除去装置10における研磨に比べより精密な条件でもって研磨が行われるように設定される。即ち、Cu除去装置10における研磨の後に、Cu仕上装置50におけるCu仕上工程(仕上げ用研磨)を行うことで、配線パターン溝104にのみCu導電層110(Cu配線115)が残り、配線パターン溝104が形成されている部分以外の層間絶縁膜102およびBM層105の上面にCu導電層110が全く残留していない基板Wが得られる。
次に、Cu仕上装置50によって研磨された基板Wは、例えばイオナイザーである除電装置60に搬送される。Cu除去装置10、Cu仕上装置50において用いられるCMP法とは、図2を参照して上述したように、基板Wを保持部材15によって固定し、保持部材15に基板Wを固定した状態で研磨剤(スラリー)を供給すると共に、基板Wをパッド14に押し付けながら回転させることで、研磨を行う方法である。このとき、基板Wとパッド14との摩擦によって研磨が行われるため、基板Wには摩擦によって生じる静電気が帯電する。そこで、Cu仕上装置50において研磨処理された基板Wは、除電装置60に搬送され、除電装置60に帯電した基板Wを干渉させることで、基板Wの除電が行われる。
次いで、除電装置60において除電された基板WはCu洗浄装置70に搬送される。Cu除去装置10およびCu仕上装置50において除去(研磨)されたCuはスラリー状の残渣物として基板Wに付着した状態となる。そこで、Cu洗浄装置70においては、例えばクエン酸やシュウ酸等の酸を含む洗浄液を用いて上記スラリー状の残渣物や研磨後に残る研磨剤(スラリー)等が洗浄され、基板Wが清浄化される。
Cu洗浄装置70において清浄化された基板Wは、BM除去装置20に搬送され、上記実施の形態と同様にBM層105の除去(研磨)は行われる。そして、除電装置30において基板Wの除電が行われた後、BM除去装置20における研磨において発生したBMの残渣物や研磨後に残る研磨剤(スラリー)等が洗浄装置40において洗浄され、清浄化された基板Wは搬出口8を通じて製造システムS’の外部へ搬出される。
以上、図10を参照して説明した本発明の変形例にかかる製造システムS’においては、Cu除去工程後にCu仕上工程を行っていることにより、配線溝104の内部に残留させるCu(即ち、Cu配線115)以外のCu導電層110の除去が極めて高精度でもって行われる。また、Cu除去工程およびCu仕上工程の後に基板Wの除電工程・洗浄工程を行い、さらにBM除去工程の後に基板Wの除電工程・洗浄工程を行うこととしており、CMP法による基板Wへの静電気の帯電や、帯電した基板Wへの洗浄時に用いられる酸の付着などによるCu配線115の腐食が効率的に防止される。これにより、配線抵抗の上昇が抑制され、信頼性の担保された半導体装置が得られる。
 本発明の実施例として、Cu導電層が表面全体に形成された基板に対し、CMP法によるCu(Cu導電層)除去工程、Ti(BM層)除去工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線(比較例)と、Cu導電層が表面全体に形成された基板に対し、CMP法によるCu(Cu導電層)除去工程、純水洗浄工程、Ti(BM層)除去工程、Ti除去工程後の除電工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線(実施例)のそれぞれを電子顕微鏡(SEM)によって観察し、比較を行った。
 図11は、Cu導電層が表面全体に形成された基板に対し、CMP法によるCu(Cu導電層)除去工程、Ti(BM層)除去工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線(比較例)の観察結果である。
 一方、図12はCu導電層が表面全体に形成された基板に対し、CMP法によるCu(Cu導電層)除去工程、純水洗浄工程、Ti(BM層)除去工程、Ti除去工程後の除電工程および酸を含む洗浄液による洗浄工程を行った場合のCu配線(実施例)の観察結果である。このとき、前記除電工程はイオナイザーを用いて行い、イオナイザーは基板の上方30mmの位置に配置した。
 図11と図12のCu配線を比較した場合、特にCu配線と周囲のBM層との境界部分(界面)において、図11のCu配線の方に顕著な腐食が観察された。即ち、Cu除去工程およびBM除去工程後に除電工程を行うことで、Cu配線の腐食が抑制されたことが分かった。
 本発明は、半導体装置の製造方法および半導体装置の製造システムに有用である。

Claims (15)

  1. ダマシン配線構造を有する半導体装置の製造方法であって、
    基板上の層間絶縁膜に形成される配線パターン溝にバリアメタル膜およびCu膜が形成された状態で、ケミカルメカニカルポリッシングによって配線パターン溝以外に堆積したCuを除去する工程と、
    配線パターン溝以外に堆積したバリアメタルをケミカルメカニカルポリッシングによって除去する工程と、
    前記バリアメタルを除去する工程後、除電する工程と、
    基板上に残るスラリーおよび残渣物を洗浄する工程と、を有する半導体装置の製造方法。
  2. 前記Cuを除去する工程後、前記Cu洗浄工程前に除電する工程と、前記Cuを除去する工程後に基板上に残るスラリーおよび残渣物を洗浄するCu洗浄工程と、を有する請求項1に記載の半導体装置の製造方法。
  3. 前記Cuを除去する工程後、Cuの仕上研磨を行う仕上工程を有する、請求項1に記載の半導体装置の製造方法。
  4. 前記除電はイオナイザー、軟X線の照射または紫外線の照射によって行われる、請求項1に記載の半導体装置の製造方法。
  5. 除電において前記イオナイザーは基板の上方100mm以内に配置される、請求項4に記載の半導体装置の製造方法。
  6. 除電において前記イオナイザーは基板の上方30mm以内に配置される、請求項4に記載の半導体装置の製造方法。
  7. 前記バリアメタルはTi、TiN、TiとTiNの合金のいずれかである、請求項1に記載の半導体装置の製造方法。
  8. 前記層間絶縁膜はCF膜である、請求項1に記載の半導体装置の製造方法。
  9. 基板上にダマシン配線構造が形成された半導体装置を製造する製造システムであって、
    基板搬送経路上に、
    基板上に形成されたCu膜を除去するCu除去装置と、
    基板上に堆積したバリアメタルを除去するバリアメタル除去装置と、
    バリアメタル除去後に除電を行う除電装置と、
    基板上に残るスラリーおよび残渣物を洗浄する洗浄装置と、を順に配置した製造システム。
  10. Cu除去後、Cu洗浄前に除電を行う除電装置と、Cu除去後に残るスラリーおよび残渣物を洗浄するCu洗浄装置と、を備える、請求項9に記載の製造システム。
  11. Cu除去後に配線パターン溝以外に堆積されたCuの仕上研磨を行うCu仕上装置を備える、請求項9に記載の製造システム。
  12. 前記除電装置は、イオナイザー、軟X線照射装置、紫外線照射装置のいずれかである、請求項9に記載の製造システム。
  13. 前記イオナイザーは基板搬送経路の上方100mm以内に配置される、請求項12に記載の製造システム。
  14. 前記イオナイザーは基板搬送経路の上方30mm以内に配置される、請求項12に記載の製造システム。
  15. 前記バリアメタルはTi、TiN、TiとTiNの合金のいずれかである、請求項9に記載の製造システム。
PCT/JP2011/071275 2010-09-21 2011-09-16 半導体装置の製造方法および半導体装置の製造システム Ceased WO2012039364A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010210445A JP2012069550A (ja) 2010-09-21 2010-09-21 半導体装置の製造方法および半導体装置の製造システム
JP2010-210445 2010-09-21

Publications (1)

Publication Number Publication Date
WO2012039364A1 true WO2012039364A1 (ja) 2012-03-29

Family

ID=45873851

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/071275 Ceased WO2012039364A1 (ja) 2010-09-21 2011-09-16 半導体装置の製造方法および半導体装置の製造システム

Country Status (2)

Country Link
JP (1) JP2012069550A (ja)
WO (1) WO2012039364A1 (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023037979A1 (ja) 2021-09-07 2023-03-16 日産化学株式会社 シリコン含有レジスト下層膜形成用組成物、該組成物を用いた積層体、及び半導体素子の製造方法
JP2024066669A (ja) 2022-11-02 2024-05-16 株式会社荏原製作所 基板洗浄装置、基板乾燥装置、基板搬送装置、基板載置装置、基板処理装置、帯電量制御方法および帯電量制御プログラム

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002141312A (ja) * 2000-11-02 2002-05-17 Nec Corp Cmp方法および装置、回路形成方法およびシステム、集積回路装置
JP2005307311A (ja) * 2004-04-23 2005-11-04 Ebara Corp 基板処理装置及び基板処理方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002141312A (ja) * 2000-11-02 2002-05-17 Nec Corp Cmp方法および装置、回路形成方法およびシステム、集積回路装置
JP2005307311A (ja) * 2004-04-23 2005-11-04 Ebara Corp 基板処理装置及び基板処理方法

Also Published As

Publication number Publication date
JP2012069550A (ja) 2012-04-05

Similar Documents

Publication Publication Date Title
JP4659751B2 (ja) 低k誘電体を半導体製造プロセスにおいて形成する方法
US9375821B2 (en) Electrically assisted chemical-mechanical planarization (EACMP) system and method thereof
US9449841B2 (en) Methods and systems for chemical mechanical polish and clean
CN102160151B (zh) 铜布线表面保护液及半导体电路的制造方法
CN101456153A (zh) 钨化学机械研磨方法及钨插塞的制造方法
JP2008311481A (ja) 基板洗浄方法、基板洗浄装置及び半導体製造方法
JP2006041453A (ja) 配線形成方法及び配線形成装置
US8431007B2 (en) Electro-thinning apparatus for removing excess metal from surface metal layer of substrate and removing method using the same
CN102820216B (zh) 半导体器件的制备方法
WO2012039364A1 (ja) 半導体装置の製造方法および半導体装置の製造システム
US20160099158A1 (en) Method for removing metal oxide
TWI509677B (zh) 自微電子基材移除導電材料之拋光系統及方法
TW202101674A (zh) 基板處理方法及基板處理裝置
JP2004087760A (ja) 半導体装置の製造方法及び製造装置
JP2010087338A (ja) 半導体装置の製造方法および半導体製造装置
KR20110079803A (ko) 구리 배선 표면 보호액 및 반도체 회로 소자의 제조 방법
JP2021101451A (ja) 基板処理装置
JP3962409B2 (ja) 半導体装置の製造方法
US8076240B2 (en) Techniques to improve characteristics of processed semiconductor substrates
KR20080114041A (ko) 반도체 소자의 제조방법
JP2004149667A (ja) 研磨液及びそれを用いた金属の研磨方法
KR20060043082A (ko) 반도체장치의 제조방법
JP2006147655A (ja) 半導体装置の製造方法
JP2012160683A (ja) 半導体装置の製造方法
US8652943B2 (en) Method of processing substrate

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11826809

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 11826809

Country of ref document: EP

Kind code of ref document: A1