[go: up one dir, main page]

WO1995011525A1 - MONOLITHISCH INTEGRIERTES p-KANAL-HOCHSPANNUNGS-BAUELEMENT - Google Patents

MONOLITHISCH INTEGRIERTES p-KANAL-HOCHSPANNUNGS-BAUELEMENT Download PDF

Info

Publication number
WO1995011525A1
WO1995011525A1 PCT/DE1994/001195 DE9401195W WO9511525A1 WO 1995011525 A1 WO1995011525 A1 WO 1995011525A1 DE 9401195 W DE9401195 W DE 9401195W WO 9511525 A1 WO9511525 A1 WO 9511525A1
Authority
WO
WIPO (PCT)
Prior art keywords
region
gate
gate oxide
oxide
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/DE1994/001195
Other languages
English (en)
French (fr)
Inventor
Neil Davies
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Robert Bosch GmbH
Original Assignee
Robert Bosch GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Robert Bosch GmbH filed Critical Robert Bosch GmbH
Publication of WO1995011525A1 publication Critical patent/WO1995011525A1/de
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/603Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/102Constructional design considerations for preventing surface leakage or controlling electric field concentration
    • H10D62/103Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
    • H10D62/105Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] 
    • H10D62/106Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]  having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • H10D64/514Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
    • H10D64/516Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers the thicknesses being non-uniform

Definitions

  • the invention relates to a monolithically integrated p-channel high-voltage component, in which the gate connection terminal has a gate oxide / field oxide stage pointing in the direction of a drain connection terminal.
  • the p-channel high-voltage component structure connected to the drain terminal from a highly doped p + region to a lower doped p To let the ⁇ pass over.
  • the p ⁇ range must lie below the gate oxide of the gate terminal.
  • this component it is necessary that the p ⁇ region lying under the gate oxide is sufficient impoverished, i.e. the number of positive charge carriers is reduced. This avoids a high electrical field strength between the p-region and the gate connecting terminal in the gate oxide.
  • the monolithically integrated p-channel high-voltage component with the features mentioned in claim 1 has the advantage that a structure can be created which has a high and stable lateral breakdown voltage through the use of doping profiles optimized for other purposes . Because a weakly doped n ⁇ region is incorporated within a weakly doped p ⁇ region of the p-channel high-voltage component structure of the drain connection terminal, this structure is tolerant of variations in the sheet resistance and against adjustment fault tolerances. In particular, it is very advantageously achieved that when a voltage is applied between the drain connecting terminal and a source connecting terminal of the monolithically integrated p-channel high-voltage component, the p ⁇ region below the n ⁇ region and the n ⁇ region become completely impoverished, i.e. the number of free charge carriers is reduced. This completely avoids a high electrical field strength between the p-structure of the drain terminal and the gate oxide of the gate terminal, since the voltage breakdown in the high-voltage component now takes place far away from the gate oxide.
  • FIG. 1 shows a sectional view of a p-channel high-voltage component
  • Figure 2 shows a further sectional view of a p-channel high-voltage component in another embodiment.
  • FIG. 1 shows a monolithically integrated p-channel high-voltage component, generally designated by 10, with a lateral high-voltage structure.
  • the component 10 is shown in section and only schematically.
  • the component 10 has a semiconductor layer 12 which has an n-structure 14.
  • n ⁇ structure 14 p-structures are embedded 16 and 18, which are connected to a drain terminal D and a source terminal S.
  • the p structure 16 of the drain D has a highly doped p + region 20, which merges into a lower doped p ⁇ region 22.
  • the p-structure 18 of the source S has a similar structure, but is not to be considered further here for the invention. It is also subdivided into a p + region 24 and a p ⁇ region 26.
  • the p ⁇ regions 22 and 26 are overlapped by a gate oxide 28 which is connected to a gate connecting terminal G.
  • the gate oxide 28 on the drain side has a gate oxide / field oxide 30.
  • the stage Gate ⁇ oxide / field oxide step 30 is designed such that a field oxide region located between the gate oxide 28 and the p region 22 ⁇ 32nd An n-region 34 designed as an island is arranged within the p-region 22.
  • the n ⁇ region 34 is designed such that it begins with the gate oxide / field oxide stage 30 and extends in the direction of drain D below the gate oxide 28.
  • the arrangement shown in Figure 1 performs the following function: If a voltage is applied between the drain terminal D and the source terminal S, the p ⁇ region 22 under the n ⁇ region 34, and the n ⁇ region 34 itself, become completely depleted. This reduction in the available free charge carriers ensures that a high electric field strength between the p-structure 16 and the gate oxide 28 is avoided. As a result of this depletion of charge carriers in the surface region of the p-structure 16, the voltage breakdown in the component 10 now takes place far from the gate oxide 28. The breakthrough will take place here at the point designated by 36 in FIG. Due to this deep breakdown, the resulting breakdown voltage is higher and more stable.
  • the forward resistance of the component 10 is mainly determined by the series resistance of the channel resistance, that is to say the n ⁇ structure 14 and the p ⁇ region 22 of the p structure 16.
  • the addition of the n ⁇ region 34 in the p ⁇ region 22 thus causes an increase in the forward resistance, since the current in the p ⁇ region 22 must flow below the n ⁇ region 34.
  • the deep breakdown prevents migration of charge carriers into the gate oxide 28, so that despite a higher possible breakdown voltage, the life of the gate oxide 28 is not influenced.
  • n-region 34 in such a way that even at a high voltage between the gate connection terminal G and the source connection terminal S an additional channel region is created on the surface of the n ⁇ region 34. This additional channel area then forms a parallel current path, which brings about a reduction in the drain series resistance.
  • FIG. 2 shows a further embodiment variant of a component 10, the same parts as in FIG. 1 being provided with the same reference symbols and not being explained again.
  • the n ⁇ region 34 is designed such that it extends laterally over the gate oxide / field oxide stage 30 of the gate oxide 28.
  • the fact that the n ⁇ region 34 is extended beyond the gate terminal G means that when a higher voltage is applied between the gate terminal G and the source terminal S there is no additional channel region on the surface of the n ⁇ Regions 34 can arise. This is particularly advantageous when a reduction in the drain series resistance is not desired.

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)

Abstract

Die Erfindung betrifft ein monolithisch integriertes p-Kanal-Hochspannungs-Bauelement mit einer Gate-Anschlußklemme, die eine in Richtung einer Drain-Anschlußklemme weisende Gateoxid/Feldoxid-Stufe aufweist, das eine hohe und stabile laterale Durchbruchsspannung besitzt. Dazu ist vorgesehen, daß innerhalb eines schwach dotierten p--Bereiches (22) einer p-Struktur (16) der Drain-Anschlußklemme (D) ein schwach dotierter n--Bereich (34) eingebracht ist.

Description

Monolithisch integriertes p-Kanal-Hochspannungs- Bauelement
Die Erfindung betrifft ein monolithisch integrier¬ tes p-Kanal-Hochspannungε-Bauelement, bei dem die Gate-Anschlußklemme eine in Richtung einer Drain- Anschlußklemme weisende Gateoxid/Feldoxid-Stufe aufweist.
Stand der Technik
Es ist bekannt, bei sogenannten lateralen monoli¬ thisch integrierten p-Kanal-Hochspannungs-Bauele- menten die an der Drain-Anschlußklemme angeschlos¬ sene p-Kanal-Hochspannungs-Bauelement-Struktur von einem hochdotierten p+-Bereich in einen niedrigeren dotierten p~-Bereich übergehen zu lassen. Der p~- Bereich muß dabei unterhalb des Gateoxids der Gate- Anschlußklemme liegen. Damit dieses Bauelement hochspannungsfahig ist, ist es notwendig, daß sich der unter dem Gateoxid liegende p~-Bereich genügend verarmt, das heißt die Zahl an positiven Ladungsträgern verringert ist. Hierdurch wird eine hohe elektrische Feldstärke zwischen dem p~-Bereich und der Gate-Anschlußklemme in dem Gateoxid ver¬ mieden. Sollte dieser weniger dotierte p~-Bereich nicht vorhanden sein, besteht die Gefahr, daß aus der p-Struktur heiße Ladungsträger in das Gateoxid gelangen und damit dessen Lebensdauer verringern bzw. gegebenenfalls dieses sogar zerstören. Um diese Beeinflussung des Gateoxids zu vermeiden, ist es bereits bekannt, die Gate-Anschlußklemme mit einer Gateoxid/Feldoxid-Stufe auszubilden, wobei der p~-Bereich der an das Drain angeschlossenen p- Struktur unterhalb des Feldoxids der Gate¬ oxid/Feldoxid-Stufe angeordnet ist. Hiermit wird einem unerwünschten Ladungsträgeraustausch zwischen der p-Struktur und der Gate-Anschlußklemme durch das Oxid entgegengewirkt, da das Feldoxid als zu¬ sätzliche Zwischenschicht zwischen beiden angeord¬ net ist. Hierbei ist jedoch nachteilig, daß es bei der Herstellung einer solchen lateralen Hoch¬ spannungs-Bauelemente-Struktur zu Justiertoleranzen zwischen dem p~-Bereich und der Gateoxid/Feldoxid- Stufe kommen kann. Um diese Toleranzen auszu¬ gleichen, ist man gezwungen, die Struktur so zu entwerfen, daß bei einem optimal justierten Bau¬ element der p~-Bereich relativ weit unter das Gateoxid diffundiert und damit in jedem Fall die Gateoxid/Feldoxid-Stufe der Gate-Anschlußklemme übergreift. Hierbei ist jedoch nachteilig, daß diese Struktur unter Berücksichtigung der Justierungen nur dann richtig funktioniert, wenn der p~-Bereich einen relativ hohen Schichtwider¬ stand besitzt. Dieser hohe Schichtwiderstand wirkt sich jedoch wiederum negativ auf die Kennlinien des p-Kanal-Hochspannungs-Bauelementes aus.
Weiterhin ist bekannt, die Struktur des Hochspan¬ nungsbauelementes mit einem sogenannten εelbst- justierenden LOCOS Prozeß herzustellen. Dadurch, daß hier die p~-Diffusion an der Gateoxid/Feldoxid- Stufe selbstjustiert ist, das heißt der p~-Bereich nicht mehr weit unter das Gateoxid reichen muß, ist es möglich, einen niedrigeren p~-Schichtwiderstand zu verwenden. Hierbei ist jedoch nachteilig, daß dieser niedrigere p~-Schichtwiderstand mit den An¬ forderungen anderer Bauelemente, die mit der gleichen p~-Diffusion hergestellt werden, nicht kompatibel ist.
Vorteile der Erfindung
Das monolithisch integrierte p-Kanal-Hochspannungs- Bauelement mit den im Anspruch 1 genannten Merk¬ malen hat demgegenüber den Vorteil, daß eine Struktur geschaffen werden kann, die durch die Verwendung von für andere Zwecke optimierte Dotierungsprofile eine hohe und stabile laterale Durchbruch-Spannung aufweist. Dadurch, daß inner¬ halb eines schwach dotierten p~-Bereiches der p- Kanal-Hochspannungs-Bauelement-Struktur der Drain- Anschlußklemme ein schwach dotierter n~-Bereich eingebracht ist, ist diese Struktur tolerant gegen Variationen im Schichtwiderstand und gegen Justier- fehlertoleranzen. Insbesondere wird sehr vor¬ teilhaft erreicht, daß beim Anlegen einer Spannung zwischen der Drain-Anschlußklemme und einer Source- Anschlußklemme des monolithisch integrierten p- Kanal-Hochspannungs-Bauelementes der p~- Bereich unter dem n~-Bereich und der n~-Bereich selbst vollständig verarmen, das heißt die Zahl der freien Ladungsträger reduziert wird. Hierdurch wird eine hohe elektriεche Feldstärke zwischen der p- Struk¬ tur der Drain-Anschlußklemme und dem Gateoxid der Gate-Anschlußklemme vollkommen vermieden, da der Spannungsdurchbruch in dem Hochspannungs-bauelement nunmehr weit entfernt von dem Gateoxid stattfindet.
Weitere vorteilhafte Ausgestaltungen der Erfindung ergeben sich aus den übrigen in den Unteranεprüchen genannten Merkmalen.
Zeichnung
Die Erfindung wird nachfolgend in Ausführungs¬ beispielen anhand der zugehörigen Zeichnungen näher erläutert. Es zeigen:
Figur 1 eine Schnittdarstellung eines p-Kanal- Hochspannungs-Bauelementes und
Figur 2 eine weitere Schnittdarstellung eines p- Kanal-Hochspannungs-Bauelement in einer anderen Ausführung.
Beschreibung der Ausführungsbeispiele Figur 1 zeigt ein allgemein mit 10 bezeichnetes mo¬ nolithisch integriertes p-Kanal-Hochspannungs-Bau- element mit einer lateralen Hochspannungsstruktur. Das Bauelement 10 ist im Schnitt und lediglich schematisch dargestellt. Das Bauelement 10 weist eine Halbleiterschicht 12 auf, die eine n~-Struktur 14 beεitzt. In die n~-Struktur 14 sind p-Strukturen 16 und 18 eingebettet, die mit einer Drain- Anschlußklemme D bzw. einer Source-Anschlußklemme S verbunden sind. Die p-Struktur 16 des Drains D besitzt einen hoch dotierten p+-Bereich 20, der in einen niedriger dotierten p~-Bereich 22 übergeht. Die p-Struktur 18 der Source S ist ähnlich auf¬ gebaut, jedoch hier für die Erfindung nicht weiter zu betrachten. Sie untergliedert sich ebenfalls in einen p+-Bereich 24 und einen p~-Bereich 26. Die p~ -Bereiche 22 und 26 werden von einem Gateoxid 28 übergriffen, das mit einer Gate-Anschlußklemme G verbunden ist. Das Gateoxid 28 besitzt drainseitig eine Gateoxid/Feldoxid-Stufe 30. Die Gate¬ oxid/Feldoxid-Stufe 30 ist dabei so ausgelegt, daß sich zwischen dem Gateoxid 28 und dem p~-Bereich 22 ein Feldoxidbereich 32 befindet. Innerhalb des p~- Bereiches 22 ist ein als Insel ausgebildeter n~-Be- reich 34 angeordnet. Der n~-Bereich 34 ist dabei so ausgebildet, daß er mit der Gateoxid/Feldoxid-Stufe 30 beginnt und sich in Richtung Drain D unterhalb des Gateoxids 28 erstreckt.
Die in Figur 1 gezeigte Anordnung übt folgende Funktion aus: Wenn zwischen der Drain-Anschlußklemme D und der Source-Anschlußklemme S eine Spannung angelegt wird, verarmt der p~-Bereich 22 unter dem n~-Be- reich 34, und der n~-Bereich 34 selbst, voll¬ ständig. Durch diese Reduzierung der vorhandenen freien Ladungsträger wird erreicht, daß eine hohe elektrische Feldstärke zwischen der p-Struktur 16 und dem Gateoxid 28 vermieden wird. Durch diese Verarmung von Ladungsträgern im Oberflächenbereich der p-Struktur 16 findet nun der Spannungs¬ durchbruch in dem Bauelement 10 weit von dem Gateoxid 28 statt. Der Durchbruch wird hier an der in Figur 1 mit 36 bezeichneten Stelle stattfinden. Durch diesen tiefliegenden Durchbruch ist die daraus resultierende Durchbruchspannung höher und stabiler. Dies resultiert darauε, da der Durch¬ laßwiderstand des Bauelementes 10 hauptsächlich durch den Serienwiderstand des Kanalwiderstands, also der n~-Struktur 14 und des p~-Bereiches 22 der p-Struktur 16 bestimmt wird. Das Hinzufügen des n~- Bereiches 34 in dem p~-Bereich 22 verurεacht somit ein Ansteigen des Durchlaßwiderstands, da der Strom in dem p~-Bereich 22 unterhalb des n~-Bereichs 34 fließen muß. Durch den tiefliegenden Durchbruch wird insbesondere ein Abwandern von Ladungsträgern in das Gateoxid 28 vermieden, so daß trotz einer höheren möglichen Durchbruchspannung die Lebens¬ dauer des Gateoxids 28 nicht beeinflußt wird. Zu der in Figur 1 gezeigten Variante ist eε auch möglich, den n~-Bereich 34 so auszubilden, daß auch bei einer hohen Spannung zwischen der Gate- Anschlußklemme G und der Source-Anschlußklemme S ein zusätzliches Kanalgebiet auf der Oberfläche des n~-Bereiches 34 entsteht. Dieses zusätzliche Kanal¬ gebiet bildet dann einen parallelen Strompfad, der eine Verringerung des Drainserienwiderεtandes be¬ wirkt.
In der Figur 2 ist eine weitere AusführungsVariante eines Bauelementes 10 gezeigt, wobei gleiche Teile wie in Figur 1 mit gleichen Bezugszeichen versehen sind und nicht nochmals erläutert werden. In der hier gezeigten Variante ist der n~-Bereich 34 so ausgebildet, daß er εich lateral über die geεa te Gateoxid/Feldoxid-Stufe 30 des Gateoxids 28 er¬ streckt. Dadurch, daß der n~-Bereich 34 über die Gate-Anεchlußklemme G hinaus verlängert ist, wird erreicht, daß bei Anlegen einer höheren Spannung zwischen der Gate-Anεchlußklemme G und der Source- Anschlußklemme S kein zusätzliches Kanalgebiet auf der Oberfläche des n~-Bereicheε 34 entstehen kann. Dieε iεt inεbesondere dann vorteilhaft, wenn eine Verringerung des Drainserienwiderstandes nicht er¬ wünscht ist.

Claims

Patentansprüche
1. Monolithisch integriertes p-Kanal-Hochεpannungε- Bauelement mit einer Gate-Anεchlußklemme, die eine in Richtung einer Drain-Anεchlußklemme weiεende Gateoxid/Feldoxid-Stufe aufweist, dadurch gekenn¬ zeichnet, daß innerhalb eines schwach dotierten p~- Bereicheε (22) einer p-Struktur (16) der Drain- Anschlußklemme (D) ein schwach dotierter n~-Bereich
(34) eingebracht iεt.
2. Monolithiεch integriertes Bauelement nach An¬ spruch l, dadurch gekennzeichnet, daß der n~- Bereich (34) nicht kontaktViert ist.
3. Monolithisch integriertes Bauelement nach einem der vorhergehenden Ansprüche, dadurch gekennzeich¬ net, daß der n~-Bereich (34) unterhalb der Gateoxid/Feldoxid-Stufe (30) angeordnet iεt.
4. Monolithisch integrierteε Bauelement nach einem der vorhergehenden Anεprüche, dadurch gekennzeich¬ net, daß der n~-Bereich (34) über die Gate¬ oxid/Feldoxid-Stufe (30) verlängert iεt.
PCT/DE1994/001195 1993-10-22 1994-10-12 MONOLITHISCH INTEGRIERTES p-KANAL-HOCHSPANNUNGS-BAUELEMENT Ceased WO1995011525A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE4336054A DE4336054A1 (de) 1993-10-22 1993-10-22 Monolithisch integriertes p-Kanal-Hochspannungs-Bauelement
DEP4336054.8 1993-10-22

Publications (1)

Publication Number Publication Date
WO1995011525A1 true WO1995011525A1 (de) 1995-04-27

Family

ID=6500755

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/DE1994/001195 Ceased WO1995011525A1 (de) 1993-10-22 1994-10-12 MONOLITHISCH INTEGRIERTES p-KANAL-HOCHSPANNUNGS-BAUELEMENT

Country Status (2)

Country Link
DE (1) DE4336054A1 (de)
WO (1) WO1995011525A1 (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19536753C1 (de) * 1995-10-02 1997-02-20 El Mos Elektronik In Mos Techn MOS-Transistor mit hoher Ausgangsspannungsfestigkeit
KR100223927B1 (ko) * 1996-07-31 1999-10-15 구본준 전계 효과 트랜지스터 및 그 제조방법
DE19753468A1 (de) * 1997-12-02 1999-07-08 Siemens Ag PN-Übergang mit erhöhter Durchbruchspannung
WO2003017349A2 (de) * 2001-08-17 2003-02-27 IHP GmbH - Innovations for High Performance Microelectronics/Institut für innovative Mikroelektronik Dmos-transistor
US6670685B2 (en) * 2002-05-24 2003-12-30 Texas Instruments Incorporated Method of manufacturing and structure of semiconductor device with floating ring structure
CA2458992A1 (en) * 2002-10-25 2004-04-25 Shindengen Electric Manufacturing Co., Ltd. Lateral short-channel dmos, method of manufacturing the same, and semiconductor device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56110264A (en) * 1980-02-04 1981-09-01 Oki Electric Ind Co Ltd High withstand voltage mos transistor
DE3816002A1 (de) * 1987-05-27 1988-12-08 Int Rectifier Corp Hochleistungs-mos-feldeffekttransistor sowie integrierte steuerschaltung hierfuer
DE4020478A1 (de) * 1989-07-04 1991-01-17 Fuji Electric Co Ltd Mos halbleitervorrichtung
EP0557253A2 (de) * 1992-02-18 1993-08-25 STMicroelectronics S.r.l. VDMOS-Transistor mit verbesserter Durchbruchsspannungscharakteristik

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56110264A (en) * 1980-02-04 1981-09-01 Oki Electric Ind Co Ltd High withstand voltage mos transistor
DE3816002A1 (de) * 1987-05-27 1988-12-08 Int Rectifier Corp Hochleistungs-mos-feldeffekttransistor sowie integrierte steuerschaltung hierfuer
DE4020478A1 (de) * 1989-07-04 1991-01-17 Fuji Electric Co Ltd Mos halbleitervorrichtung
EP0557253A2 (de) * 1992-02-18 1993-08-25 STMicroelectronics S.r.l. VDMOS-Transistor mit verbesserter Durchbruchsspannungscharakteristik

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
A. W. LUDIKHUIZE: "HIGH-VOLTAGE DMOS AND PMOS IN ANALOG IC S", TECHNICAL DIGEST OF THE INTERNATIONAL ELECTRON DEVICES MEETING, 1982 SAN FRANCISCO, CA DECEMBER 13-14-15, pages 81 - 84 *
PATENT ABSTRACTS OF JAPAN vol. 5, no. 181 (E - 083) 20 November 1981 (1981-11-20) *

Also Published As

Publication number Publication date
DE4336054A1 (de) 1995-04-27

Similar Documents

Publication Publication Date Title
DE69419871T2 (de) Doppelt-implantierte MOS-Anordnung mit seitlicher Diffusion und Verfahren zur Herstellung
DE69616013T2 (de) Halbleiteranordnung vom hochspannungs-ldmos-typ
EP1231645B1 (de) Laterales Halbleiterbauelement in Dünnfilm-SOI-Technik
DE10393627T5 (de) Lateraler Kurzkanal-dmos, Verfahren zur Herstellung desselben und Halbleiterbauelement
DE69522926T2 (de) Resurf-IC mit dünner Epitaxialschicht für HV-P-Kanal und N-Kanal-Anordnungen wobei Source und Drain nicht an Erdungspotential gelegt sind
DE102018124708B4 (de) Schaltelement und Verfahren zum Herstellen desselben
DE69629017T2 (de) Laterale dünnfilm-soi-anordnungen mit einem gradierten feldoxid und linearem dopierungsprofil
WO2004084310A1 (de) Halbleiteraufbau mit hoch dotiertem kanalleitungsgebiet und verfahren zur herstellung eines halbleiteraufbaus
DE60029554T2 (de) Halbleiterbauelement mit hochspannungselement
EP0566639A1 (de) Integrierte leistungsschalterstruktur
DE112010003495B4 (de) Tunnelfeldeffekttransistor-Struktur und Verfahren zur Herstellung
DE102017108305A1 (de) Leistungsumwandlungsgerät
DE19735425B4 (de) Mosfet
DE102012211374A1 (de) Halbleitergerät und Verfahren zu dessen Herstellung
DE19528998C2 (de) Bidirektionaler Halbleiterschalter und Verfahren zu seiner Steuerung
DE102005004355B4 (de) Halbleitereinrichtung und Verfahren zu deren Herstellung
WO1995011525A1 (de) MONOLITHISCH INTEGRIERTES p-KANAL-HOCHSPANNUNGS-BAUELEMENT
DE19713980C2 (de) Leistungsdiode, Herstellungsverfahren für diese und Verwendung derselben (FCI-Diode)
DE10232425B4 (de) Halbleiterelement
EP1774596B1 (de) Hochvolt-nmos-transistor und herstellungsverfahren
DE10338259B4 (de) Halbleitereinrichtung
DE102019106480A1 (de) Halbleitervorrichtung
EP0014435A1 (de) Thyristor mit Steuerung durch Feldeffekttransistor
DE2130457A1 (de) Halbleiterbauelement
DE2844283C2 (de) Thyristor

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): BR CZ US

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): AT BE CH DE DK ES FR GB GR IE IT LU MC NL PT SE

121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase