[go: up one dir, main page]

TW200945974A - Electroplating substrate containing metal catalyst layer and metal seed layer, and method for producing printed circuit board using the same - Google Patents

Electroplating substrate containing metal catalyst layer and metal seed layer, and method for producing printed circuit board using the same Download PDF

Info

Publication number
TW200945974A
TW200945974A TW098109606A TW98109606A TW200945974A TW 200945974 A TW200945974 A TW 200945974A TW 098109606 A TW098109606 A TW 098109606A TW 98109606 A TW98109606 A TW 98109606A TW 200945974 A TW200945974 A TW 200945974A
Authority
TW
Taiwan
Prior art keywords
layer
metal
iar
substrate
printed circuit
Prior art date
Application number
TW098109606A
Other languages
English (en)
Inventor
Young-Whoan Beag
Dae-Hwan Yeu
Dong-Yeob Kang
Joong-Soo Kim
Original Assignee
P & I Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by P & I Corp filed Critical P & I Corp
Publication of TW200945974A publication Critical patent/TW200945974A/zh

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/38Improvement of the adhesion between the insulating substrate and the metal
    • H05K3/386Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive
    • H05K3/387Improvement of the adhesion between the insulating substrate and the metal by the use of an organic polymeric bonding layer, e.g. adhesive for electroless plating
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/108Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by semi-additive methods; masks therefor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/18Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material
    • H05K3/181Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using precipitation techniques to apply the conductive material by electroless plating

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Electroplating Methods And Accessories (AREA)

Description

200945974 六、發明說明: 【發明所屬之技術領域】 本發明涉及一種印刷電路板(Printed Circuit Board )的材料以及印刷 電路板的製造方法,更詳細地說,涉及包含金屬觸媒層和金屬晶種層的電 鍍用基板以及利用該基板的印刷電路板的製造方法(Board for the use of electroplating including metal catalyst layer and metal seed layer, and fabrication method of printed circuit board using the board ) 【先前技術】 o ❹ 最近,隨著半導體製造技術的發展,印刷電路板變得較輕且被小型 化。這樣,印刷電路板上的金屬佈線的寬度和半導體元件連接的通孔(via hole)的大小也變得越來越小,要求用於形成更細微的電路圖案的方法,這 就是當前實情。通常地,在印刷電路板的製造過程中使用掩蔽(tenting)方 式和半加(semiadditive)方式。掩蔽方式通過濕式蝕刻去除層疊在基板上 的銅箔層中除了電路佈線以外的部分的鋼箔層,從而形成電路圖案。但是, 由於濕式蝕刻的特性’通過掩蔽方式形成細微電路圖案是受限制的。因此 掩蔽方式主要用於形成具有較寬的佈線寬度的電路圖案。 另一方面,與掩蔽方式相比能夠形成比較精細的電路圖案的半加方式 主要用於开>成細微的電路圖案。利用一般的半加方式形成細微電路圖案的 過程如下:首先,通過無電鍍工序或者乾式蒸鍍工序,在基板表面上形成 金屬明種層,在該金屬晶種層上塗敷幹膜(办gim)。之後,對幹膜進行 曝光以及麟’並在幹膜上形細案,使得與電路佈線對應的部分的金屬 晶種層被暴露在外部。 其後’在將幹臈形成了 ®⑽基板上執行電鍵王序,從而在暴露於外 部的金屬晶種層上形賴金層。其絲,形成由鍍金層構成的電路佈線。 去除幹臈減侧絲刻(flash etehing),制去除除了電路佈線下方的 金屬晶種層以外的部分的金屬晶種層,基板上路佈線。 在此,通過無電鑛工序或者乾式蒸錢工序形成的金屬晶種層和基板之 ==艮形1印刷電路板的材料而不同,但是通過無電鍍或者乾式 BT (bismalemude tnazine) > ABF (ajinomoto build-up film) ^ 200945974 :=====基板表面上顧具有細性基板的紐的枯結力 因此,究了祕加強金屬晶種層和基板之_·力的各種表面處 ^法it是用於加強金屬晶種層和基板之間_結力的現有的表面處理 方法至今未能實現金屬晶種層和基板之_充分曝結力。另—方面,由 於在金屬晶種層的形#序之後執行的電虹序,發生金屬晶種層和基板 之間祕結力進-步下降的現象’這樣金屬晶種層和基板之間_結力進 =減小’因此難以形成基板材料。錄金卫和丨起賴結力下降現象隨 者時間的㈣而恢復’但是根據形成基板的材料和用於加強金屬晶種層和 ❹ _之間_結力的表面處理工序的麵,赌力的恢復賴和恢復的枯 結力大小也不同,至今為止,制現有的半加方式在基板上形成細微 的電路圖案是有限的。 【發明内容】 本發明提供-種包含硬性基板、金屬觸媒層以及金屬晶種層(seed) 層的電鑛用基板。硬性基板包含通過表面處理工序而形成的表面處理層, 該表面處理層包含反應性功能基。通過乾式蒸鍍工序,金屬觸媒層連續或 不連續地形成在硬性基板的表面處理層上。通過乾式蒸鍍工序,金屬晶種 層形成在硬性基板的整個面上,該硬性基板上形成有金屬觸媒層。金屬觸 〇 媒層通過加熱工序而被活性化。被活性化的金屬觸媒層在製造印刷電路板 時去除在電鍍層内產生的氫氣和流入到上述電鍍層内的水分,從而縮短由 於上述氫氣以及水分而減小的上述硬性基板和上述金屬晶種層之間的粘結 力的恢復_ ’其中’所錢氣是在上述金屬晶種層上職電路圖案的電 鍍工序中產生的,所述水分是在上述金屬晶種層上形成電路圖案的電鍍工 序中流入的。 本發明供一種印刷電路板的製造方法。本發明的印刷電路板的製造 方法包括:通過表面處理工序,在硬性基板的表面上形成包含反應性功能 基的表面處理層的步驟;在上述硬性基板的上述表面處理層上,通過乾式 蒸鍍工序,連續或者不連續地形成金屬觸媒層的步驟;在形成有上述金屬 觸媒層的上述硬性基板的整個面上,通過乾式蒸鍍工序形成金屬晶種層的 200945974 步驟;在上述金屬晶種層上錄幹賴步驟;對上雜親行曝光以及顯 影’並在上赫膜上形細案,以使無定的電路佈線對應的部分的金屬 晶種廣暴露在外部的步驟;執行電鍍工序,以在暴露於外部的金屬晶種層 上形成鍍金層,從而形成由鍍金層構成的電路佈線的步驟;在去除上述幹 膜圖案後,執行閃光侧,從而去除除了上述鑛金層下方的金屬晶種層以 外的部分的金屬晶種層的步驟;以及執行加熱工序的步驟,其中,所述加 熱工序用於對形成有上述鍍金層的硬性基板進行加熱。 根據本發m過加熱工序和金刺騎,_去除包括在電鑛工序 令在電鑛膜内產生的氫氣以及水分等的各種因素,其中,所述包括氯氣和 水分等的各種因素對金屬晶種層和硬性基板之間的粘結力下降帶來很大的 © 影響’所述金屬觸媒層通過加熱工序已被活性化。其結果,能夠縮短電鍵 後下降的硬性基板和金屬晶種層之_滅力的恢復時間,電鍍膜的應力 得以緩和,能夠實現穩定化。 ’ 【實施方式】 下面,參照附圖對本發明的優選實施例進行說明。但是,本發明並不 限定於以下公開的實施例,能夠以不同的各種形態體現,本實施例僅僅是 為了使本發明的公開更完整、向普通技術人員告知發明的範圍而提供的。 圖1是表示本發明的一個實施例的電鍍用基板(101)的製造過程的 Q 剖視圖。如圖1 (a)所示,對硬性基板(110)進行表面處理工序。表面處 理工序可使用離子辅助反應法、離子束處理法、等離子處理法中的至少一 種方法。即,可以混用離子輔助反應法、離子束處理法、等離子處理法中 的一種或者兩種以上的方法來執行上述表面處理工序。等離子處理法可包 含常壓等離子處理法、DC等離子處理法、RF等離子處理法中的一種方法。 另外,在上述表面處理工序中使用的離子粒子可包含:包含氬氣的惰性氣 體中的一種氣體,或者,包含氮氣、氣氣、氛氣、氧氣、氨氣的反應性氣 體中的一種氣體,或者,包含上述惰性氣體以及上述反應性氣髏中的至少 兩種氣體的混合物。在上述表面處理工序中使用的反應性氣體可包含:包 含氧氣、氮氣、氨氣、氫氣的活性氣體中的一個,或者,包含上述活性氣 體中的至少兩種氣體的混合氣體。上述表面處理工序的結果,如圖1 (b) 200945974 所示’在硬性基板(110)的表面上形成包含反應性功能基(如jctional识〇叩) (未圖示)的表面處理層(120)。
其後,如圖1 (c)所示,通過乾式蒸鍍工序,在硬性基板(11〇)的 表面處理層(120)上不連續地形成金屬觸媒層(13〇a)。此時,金屬觸媒 層(130a)根據硬性基板(ι10)的表面形狀可形成約丨〜仙麵的厚度。用 於形成上述金屬觸媒層(13〇a)的乾式蒸鍍工序可使用離子束塗敷(i〇nbeam sputtering)法、DC塗敷法、Rp塗敷法、蒸發法(evap〇rati〇n)中的一種方 法。金屬觸媒層(130a)可包含鎳(Ni)、鉻(Cr)、鎳合金、鉻合金中 的一種。另外,金屬觸媒層(13〇a)可包含一種金屬的氧化物或者氮化物, 該金屬包含鎳(Ni)、鉻(〇)、鎳合金、鉻合金中的一種。如圖 所示,通過乾式蒸鍍工序,在形成有金屬觸媒層〇3〇a)的硬性基板(11〇) 的整個面上形成金屬晶種層(14〇)。用於形成上述金屬晶種層(14〇)的 乾式蒸鍍工序可使用離子束塗敷法、DC塗敷法、即塗敷法、蒸發法 (evaporation)中的一種方法。 —當卿通過上述過麵製造的電顧基板⑽)製造_電路板時, 右在金屬日日種層(I4。}上執行電鍍卫序以及加熱工序,則金屬觸媒層⑴⑻ 通過加熱工序碰活性化。被活性化的金朗縣⑽在製造印刷電 路板時能夠驗恢復餘力所需要的咖,其巾,所·結料由於在金 屬晶種層⑽)上形成電路圖案的_工序而減少的硬性基板⑽)和 金屬晶種層(14G)之間魄結力。另外,通過上述表面處理卫序,可增強 硬性基板(11G)和金屬晶種層(14())之間的枯結力。 、圖2是表示本發明的另一實施例的電鍍用基板(102)的製造過程的 剖視圖。除了-個不同點以夕卜,電鑛用基板(1〇2)的製造過程與上述電鑛 1板的製造過軸似。@此’為了避免重複說明 以電鑛用基板(1G2、1G1) 州 «, c1〇2 -1〇1) 電翻基板(1〇2)的觀抛中,親乾式驗工序,树 "(130b) 二在硬性=⑴^一下的厚度。 表面處理層(12G)上連續地形成金屬觸媒層 200945974 b)因此虽利用電鑛用基板(102)製造印刷電路板時,可進一步縮 Μ在金屬晶種層⑽)上執行麵功以及加熱工序後的硬絲板⑽) 和金屬晶種層(140)之間的枯結力的恢復時間。 圖3疋表不本發明的一個實施例的印刷電路板的製造過程的刮視圖。 如圖3 (a)所示,在電鍍用基板⑽)(通過圖1⑷至圖ι⑷所示 的過程製造的電鑛用基板)的金屬晶種層(14〇)上塗敷幹膜⑵。在 此’電鍵用基板(101)的製造過程與上述同樣,因此省略其詳細說明。 如圖3 (b)所示,對幹膜(21〇)進行曝光以及顯影,其結果,如圖 3 (c)所示,在幹膜(21〇)上形成圖案(patteming),以使與設定的電路 佈,對應的部分的金屬晶種層(140)暴露在外部。其後,如圖3⑷所示, Ο 執行電鍍工序,在暴露於外部的金屬晶種層(14〇)上形成鑛金層(22〇)。 其結果,在暴露於外部的金屬晶種層(14〇)上形成由鑛金層(22〇)構成 的電路佈線。在此’電路佈線為細微電路圖案,可以為線〇ine)、以及間 隙(space)分別為i5Hm以下的細微的電路圖案。 如圖3 (e)所示’在去除幹膜(211)後執行閃光蝕刻(flashetching) 工序。其結果,如圖3 (f)所示,除了鍍金層(220)的下方的金屬晶種層 (140)以外的部分的金屬晶種層(140)被去除。此時,鍍金層(220)的 上方表面也稿微被姓刻。 其後’如圖3 ( g)所示,執行對形成有鍍金層(220)的硬性基板(丨10) Q 進行加熱的加熱工序。硬性基板(110)可以是包含玻璃纖維強化環氧類樹 脂的基板。例如,玻璃纖維強化環氧類樹脂可包含FR_4(flame retardant_4), BT(bismaleimide trizine) ’ ABF(ajinomoto build-up film)等。在上述加熱工序 中最南加熱溫度可设定為玻璃轉移溫度(Tg; glass transition temperature), 加熱時間的範圍可設定為l〇〜120分鐘。 由於通過上述過程而製造的印刷電路板(201)在硬性基板(110)和 金屬晶種層(141)之間包含金屬觸媒層(130a),因此由於上述電鑛工序 而有可能下降的硬性基板(110)和金屬晶種層(141)之間的粘結力通過 被活性化的金屬觸媒層(130a)可迅速恢復’其中,上述金屬觸媒層(130a) 是通過加熱工序而被活性化的。在執行上述電鑛工序的期間,在鍵金層 (220)内有可能發生包括在鑛金層(220)内產生的氫氣、在鍍金層(220) 200945974 、 内流入的水分等的各種因素,其中,該各種因素降低硬性基板(110)和金 屬晶種層(141)之間的粘結力。但是,由於在上述電鍍工序後執行加熱工 序,因此通過加熱工序以及金屬觸媒層(13〇a)能夠去除包括氫氣和水分 等的各種因素’可實現電鍍膜的應力(stress)的緩和以及穩定化,其中, 所述金屬觸媒層(130a)通過加熱工序已被活性化,包括氫氣和水分等的 各種因素降低硬性基板(110)和金屬晶種層(141)之間的粘結力。由於 通過被活性化的金屬觸媒層(130a)和上述加熱工序而去除包括氫氣和水 分等的各種因素,因此可縮短由於包括氫氣和水分等的各種因素而減小的 硬性基板(110)和金屬晶種層(141)之間的粘結力的恢復時間。 圖4是表示本發明的另一實施例的印刷電路板的製造過程的剖視圖。 © 除了一個不同點以外’印刷電路板(202)的製造過程和上述的印刷電路板 (201)的製造過程類似。因此,為了避免重複說明,在本實施例中以印刷 電路板(202、201)的製造過程之間的不同點為主進行說明。印刷電路板 (202、201)的製造過程之間的不同點為,如圖4 (a)所示,在印刷電路 板(202)的製造過程中,使用電鍍用基板(1〇2)(通過圖2 (a)至圖2 (d)所示的過程而製造的電鍍用基板)。電鍍用基板(1〇2)在硬性基板 (110)的表面處理層(12〇)上包含連續形成的金屬觸媒層(13〇b)。因 此,由於電鍍工序而有可能下降的硬性基板(110)和金屬晶種層(14〇) 之間的粘結力通過被活性化的金屬觸媒層(i3〇b)可迅速恢復,其中,所 q 述金屬觸媒層(13〇b)是通過加熱工序而被活性化的。 即’通過被活性化的金屬觸媒層(13〇b)和上述加熱工序,去除包括 在上述電鍍工序中在鍍金層(220)内產生的氫氣、流入到鍍金層(220) 内的水分等的各種因素,因此能夠縮短由於包括氫氣以及水分等的各種因 素而減小的硬性基板(110)和金屬晶種層(141)之間的粘結力的恢復時 間。另外,通過加熱工序以及金屬觸媒層(13〇b),可實現電鍍膜的應力 (stress)的緩和以及穩定化,其中,所述金屬觸媒層(13〇b)通過加熱工 序已被活性化。 下面,參照圖5對硬性基板和金屬觸媒層的材料以及各工序條件下的 試驗用印刷電路板的剝離強度進行說明。圖5 (a)是在圖j (d)所示的電 鍍用基板的整個表面上電鍍後進行加熱處理的試驗用印刷電路板的剖視 200945974 圖’圖5 (b)是與圖5 (a)所示的印刷電路板對照用的印刷電路板,是不 包括金屬觸媒層的印刷電路板的剖視圖。表!是表示圖5 以及圖5 所示的印刷電路板的結構以及各工序條件下的剝離程度。 (實驗1) 如表1所示,通過離子束輔助反應法(IAR; I〇n勉細尺從此⑽),對 包含BT(bismaleimide triazine)原材料的9個硬性基板分別進行表面處理,或 者,不進行表面處理而利用DC塗敷法或者離子束塗敷法,在12個硬性基 板上以約1〜40nm的厚度分別連續以及不連續地蒸鍍鎳、鎳/路的合金、鎳/ 鋼(Cu)的合金的金屬觸媒層(130a)。其後,通過與金屬觸媒層(13〇a) 的形成方法相同的塗敷法’在14個硬性基板上,以500nm的厚度將包含銅 €) 的金屬晶種層(140)進行乾式蒸鑛。之後,如圖5 (a)或圖5 (b)所示, 對於金屬晶種層(140)的整個面執行電鍵,以2〇μηι的厚度形成鋼錢金層 (150) ’從而製造了 14個印刷電路板。分別測量了形成有鋼鍍金層(15〇) 的14個印刷電路板的硬性基板(11〇)和金屬晶種層〇4〇)之間的剝離強 度。最後,去除包括在鍍金層(150)内產生的氫氣、流入到鍍金層(15〇) 内的水分等的各種因素’為了鐘金層(150)的應力緩和以及穩定化,在8〇。匸 的加熱溫度下,對於14個印刷電路板進行了 60分鐘的加熱。在加熱工序 後’分別測量了 14個印刷電路板的硬性基板(110)和金屬晶種層(14〇) 之間的剝離強度。 Q (實驗2) 如表1所示,通過常壓等離子處理法(APP; Atmospheric Pressure
Plasma),對包含 ABF(ajinomoto build-up film)和 BT(bismaleimide triazine)原 材料的8個硬性基板進行表面處理,或者,不進行表面處理而利用Dc塗 敷法或者離子束塗敷法’在6個硬性基板上,以約lnm或3nm的厚度不連 續地分別蒸鍍了鎳/絡的合金、或者鎳/銅的合金的金屬觸媒層(13〇a)。 其後,通過與金屬觸媒層(13〇a)的形成方法相同的塗敷法,在8個硬性 基板上’以500nm的厚度將包含銅的金屬晶種層(140)進行乾式蒸鍍。之 後’如圖5 (a)或圖5 (b)所示’對於金屬晶種層(14〇)的整個面執行 電鍍’以20μπι的厚度形成銅鍍金層(150),從而製造了 8個印刷電路板。 分別測量了形成有銅鍍金層(150)的8個印刷電路板的硬性基板(11〇) 200945974 、和金屬晶種層(140)之間的剝離強度。最後,去除包括在鍍金層(15〇) 内產生的統、流人到鍍金層(15G)内的水分等的各翻素,為了錢金廣 (150)的應力緩和以及穩定化,在8(rc的加熱溫度下,對於8個印刷電路 板進行了 60分鐘的加熱。在加熱工序後,分別測量了 8個印刷電路板的硬 性基板(110)和金屬晶種層(140)之間的剝離強度。 (實驗3) _對於包含FR-4 (flameretard邮-4)原材料的8個硬性基板中的一個進 行表面處理,對於其他硬性基板,如表丨所示,通過離子束辅助反應法(; Ion Assist Reaction)分別進行表面處理。其後,在進行過表面處理的7個硬 性基板中的6個硬性基板上’通過DC塗敷法或者離子束塗敷法,以約lnm Ό 或者3腿的厚度不連續地分別蒸鐘了鎳、錄/鉻的合金、鎳/銅的合金的金屬 觸媒層(130a)。其後,通過與金屬觸媒層⑽〇的形成方法相同的塗敷 法,在8個硬性基板上,以500nm的厚度將包含鋼的金屬晶種層(14〇)進 行乾式蒸鍍。之後,如圖5⑷或圖5 (b)所示,對於金屬晶種層⑽) 的整個面執行電锻’以20叫的厚度形成銅錄金層〇5〇),從而製造了 8 個印刷電路板。分別測量了形成有銅鍍金層(15〇)的8個印刷電路板 性基板(110)和金屬晶種層(140)之間的剝離強度。最後,去除包括在 鍍金層(15〇)内產生的氫氣、流入到錄金層(15〇) 0的水分等的各種因 素,為了鍍金層(150)的應力緩和以及穩定化,在啊的加熱溫度下對 〇 於8個印刷電路板進行了 60分鐘的加熱。在加熱工序後,分別測量了 8個 印刷電路板的硬性基板(110)和金屬晶種層(14〇)之間的剝離強度。 在上述實驗1至實驗3中分別測量的剝離強度如表i所示。根據該表 可知’與不包括金屬觸媒層(13〇a)的印刷電路板相比,包括金屬觸媒層 (130a)的印刷電路板的剝離強度更強,與未執行表面處理工序的印刷電 路板相比,執行了表面處理工序的印刷電路板的剝離強度更強。另外,還 可以知道’與執行加熱工序之前相比,執行加熱工序之後的印刷電路板的 剝離強度進一步被增強。 上述實施例用於說明本發明,本發明並不限定於這些實施例,在本發 明的範圍内可以使用各種實施例。另外,雖然未進行說明,但是可以認為 等價的方法也結合到本發明。因此’本發明的真正的保護範圍應由申請專 200945974 ' 利範圍限定。 產業上的可利用性 根據本發明’通過金屬觸媒層和加熱工序,電鑛後產生的硬性基板和 金屬晶種層之間的枯結力下降現象得以缓和以及保持,可迅速恢復粘結力 以及可以實現穩定化’其中,所述催化層連績或不連續地形成在進行過表 面處理的硬性基板和金屬晶種層之間。另外,利用硬性基板和金屬晶種層 之間的枯結力變得強大的電鍍用基板,以半加方式可製造包含線(line)以 及間隙(space)分別為15师以下的細微電路圖案的印刷電路板。 【圖式簡單說明】 〇 圖Ka)〜(d)是表示本發明一實施例的電鍍用基板的製造過程的剖視圖; 圖2(a)〜(d)是表示本發明另一實施例的電鍵用基板的製造過程的剖視圖; 圖3(a)〜(g)是表示本發明一實施例的印刷電路板的製造過程的剖視圖; 圖4⑷〜(g)是表示本發明另一實施例的印刷電路板的製造過程的剖視圖; 以及 圖5是實驗用印刷電路板的剖視圖,其中圖5 (a)是在圖1 (d)所示的電 鍵用基板的整個表面上電鑛後進行加熱處理的試驗用印刷電路板的剖視 圖,圖5 (b)是與圖5 (a)所示的印刷電路板對照用的不包括金屬觸媒層 的印刷電路板的剖視圖。 〇 【主要元件符號說明】 101、102電鍍用基板 110 硬性基板 120 表面處理層 130a、130b金屬觸媒層 140 金屬晶種層 141 金屬晶種層 150、220鍍金層 20卜202印刷電路板 210、211 幹臈 11

Claims (1)

  1. 200945974 七、申請專利範園: ι_ 一種電鍍用基板’其特徵在於,具有: -硬性基板’其包含通過表面處理工序而形成絲面處理層,該表面處 理層包含反應性功能基; -金屬觸縣,其·乾式蒸鍍工序,連觀者碰雜形成在該硬性 基板的該表面處理層上;以及 -金屬晶種層’其通過乾式驗工序形成在該硬性基㈣整個面上,其 中,該硬性基板上形成有該金屬觸媒層, 所述金屬觸層通過加熱工序*被活性化,被活性化的金屬觸媒層在製 造印刷電路板時,去除在魏制產生的統和流人職層内的水 © 分’㈣絲由於魏氣錢水分喊小的所述硬性基板和所述金屬晶 種層之間的減力的恢復_,其中,所述氫妓在所述金屬晶種層上 形成電路_的電鑛工序巾產生的,所述水分是在所述金屬晶種層上形 成電路圖案的電鍵工序中流入的。 2. 根據巾請專利範圍第〗項所述的電基板,其巾,該金屬觸媒層包含 錄、路、錄合金、絡合金中的^個。 3. 根據申請專利範圍第1項所述的電_基板,其中,該金屬觸媒層包含 一種金屬的氧化物或者氮化物,該金屬包含上述鎳、鉻、鎳合金鉻合 金中的一個。 4. 根據申請專利範圍第!項所述的電鑛用基板,料,該金屬晶種層包含 銅。 5_ —種印刷電路板的製造方法,其特徵在於,包括: 通過表面處理工序,在硬性基板的表面上形成包含反應性功能基的表面 處理層的步驟; 在所述硬性基板的所述表面處理層上,通過乾式蒸鍍工序,連續或者不 連續地形成金屬觸媒層的步驟; 在形成有所述金屬觸媒層的所述硬性基板的整個面上,通過乾式蒸鍛工 序形成金屬晶種層的步驟; 在所述金屬晶種層上塗敷幹膜的步驟; 對所述幹膜進行曝光以及顯影,並在該幹膜上形成圖案,以使與設定的 12 200945974 線對躺部分的金屬晶種層暴露在外部的 ==的==觸嶋塊綱,從而形成 的金屬:=:二:=::=7所述_下方 步驟,其中’該加紅序用於_成有所舰金層的硬 進仃加熱’通過金屬觸媒層和該加.序,去除在所述電鑛工序 金層内產生軌氣和流人到所駿金相的水分,從而縮短 -二水f而減小的所述硬性基板和所述金屬晶種層之間的枯 ❹ ❹ 6 ’ __觸媒層通騎述域工序已被活性化。 •=據申⑪專繼Μ 5項所述的印刷電路板的製造方法,其中,該硬性 ,^包含賴纖雜化環氧麵賴基板;所述加熱工序的最高加妖 ^度為玻璃轉移溫度,加熱時間的範圍為10〜12〇分鐘。 ”、 7.根據中請專利範圍第5項所述的印刷電路板的製造方法 觸媒層包含鎳、鉻、鎳合金、鉻合金中的一個。 、 Λ 8·根據申請專利範圍第5項所述的印刷電路板的製造方法,其中,該金屬 觸媒層包含-種金屬的氧化物或者氮化物,該金屬包含錄:絡、錄^金、 鉻合金中的一個。 Q 9.根據申請專利範圍第5項所述的印刷電路板的製造方法,其中,該表面 處理工序包含離子輔助反應法、離子束處理法、等離子處理法中的至少 一種方法。 10·根據申請專利範圍第9項所述的印刷電路板的製造方法,其中,用於該 表面處理工序的離子粒子包含:包含氬氣的惰性氣體中的一種氣體,或 者,包含氮氣、氫氣、氦氣、氧氣、氨氣的反應性氣體中的一種氣體, 或者,包含上述惰性氣體以及所述反應性氣體中的至少兩種氣體的混合 物。 11·根據申請專利範圍第9項所述的印刷電路板的製造方法,其中,用於該 表面處理工序的反應性氣體包含:包含氧氣、氮氣、氨氣、氫氣的活性 氣體中的一種氣體,或者,包含所述活性氣體中的至少兩種氣體的混合 氣體。 / ϋ 13 200945974 ' 12.根據申請專利範圍第5項所述的印刷電路板的製造方法,其中,用於形 成所述金屬觸媒層或所述金屬晶種層的乾式蒸鍍工序,包含離子束塗敷 法、DC塗敷法、RF塗敷法、蒸發法中的一種方法。 13.根據申請專利範圍第5項所述的印刷電路板的製造方法,其中,該金屬 晶種層包含銅。
    14 200945974 表1
    基板材料 表面處理 工序 金屬觸媒 的材料 金屬觸媒 的厚度 加熱前的 剝離強度 (Kgf/cm) 加熱後的 剝離強度 (Kgf/cm) BT 無IAR 無觸媒 無觸媒 0.10 0.10 無IAR Ni 3nm 0.10 0.10 IAR 無觸媒 無觸媒 0.15 0.27 IAR Νί 3nm 0.29 0.73 IAR Ni 5nm 0.23 0.78 IAR Ni lOnm 0.20 0.75 IAR Ni 20nm 0.19 0.69 IAR Ni 40n〇Q 0.25 0.75 IAR Ni/Cr lnm 0.26 0.73 IAR Ni/Cr 3nm 0.28 0.77 IAR Ni/Cr 20nm 0.35 0.78 IAR Ni/Cu lnm 0.29 0.74 IAR Ni/Cu 3nm 0.25 0.81 IAR Ni/Cu 20nm 0.27 0.74 ABF 無APP Ni/Cr lnm 0.1 0.1 APP 無觸媒 無觸媒 0.1 0.1 APP 無觸媒 無觸媒 0.1 0.1 APP Ni/Cr lnm 0.34 0.82 APP Ni/Cr Iran 0.29 0.77 BT APP Ni/Cr lnm 0.27 0.62 APP Ni/Cu 3nm 0.25 0.50 APP Ni/Cu 3nm 0.25 0.68 FR-4 無IAR 無觸媒 無觸媒 0.28 0.59 IAR 無觸媒 無觸媒 0.19 0.55 IAR Ni lnm 0.94 1.24 IAR Ni 3咖 0.90 1.31 IAR Ni/Cr Iran 0.68 1.20 IAR Ni/Cr 3nm 0.85 1.38 IAR Ni/Cu lnm 0.68 0.93 IAR Ni/Cu 3nm 0.75 1.20
TW098109606A 2008-04-29 2009-03-24 Electroplating substrate containing metal catalyst layer and metal seed layer, and method for producing printed circuit board using the same TW200945974A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080039731A KR20090113995A (ko) 2008-04-29 2008-04-29 금속 촉매층 및 금속 시드층을 포함하는 전해도금용 기판,및 이를 이용한 인쇄회로기판의 제조 방법

Publications (1)

Publication Number Publication Date
TW200945974A true TW200945974A (en) 2009-11-01

Family

ID=41255514

Family Applications (1)

Application Number Title Priority Date Filing Date
TW098109606A TW200945974A (en) 2008-04-29 2009-03-24 Electroplating substrate containing metal catalyst layer and metal seed layer, and method for producing printed circuit board using the same

Country Status (3)

Country Link
KR (1) KR20090113995A (zh)
TW (1) TW200945974A (zh)
WO (1) WO2009134009A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI834099B (zh) * 2021-12-02 2024-03-01 群創光電股份有限公司 電子裝置的複合層電路結構的製造方法

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102016103790B8 (de) 2016-03-03 2021-06-02 Infineon Technologies Ag Herstellung einer Packung unter Verwendung eines platebaren Verkapselungsmaterials
EP3637965A4 (en) * 2017-05-19 2021-03-03 Beji Sasaki PLATE FOR ASSEMBLING AN ELECTRONIC COMPONENT AND MANUFACTURING METHOD FOR IT
KR102606192B1 (ko) * 2021-12-30 2023-11-29 주식회사 큐프럼 머티리얼즈 구리 접합 질화물 기판용 구리 접합층 니켈 합금 조성물
WO2023128687A1 (ko) * 2021-12-30 2023-07-06 주식회사 큐프럼 머티리얼즈 구리 접합 질화물 기판용 구리 접합층 니켈 합금 조성물

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR960016650B1 (ko) * 1994-05-16 1996-12-19 양승택 광대역 서비스의 데이타율 감시를 이용한 부가과금 처리방법
JP2001020077A (ja) * 1999-07-07 2001-01-23 Sony Corp 無電解めっき方法及び無電解めっき液
JP4559936B2 (ja) * 2004-10-21 2010-10-13 アルプス電気株式会社 無電解めっき方法およびこの方法を用いた回路形成方法
JP2008007800A (ja) * 2006-06-27 2008-01-17 Seiko Epson Corp めっき基板の製造方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI834099B (zh) * 2021-12-02 2024-03-01 群創光電股份有限公司 電子裝置的複合層電路結構的製造方法
US12362252B2 (en) 2021-12-02 2025-07-15 Innolux Corporation Method for manufacturing composite layer circuit structure of electronic device

Also Published As

Publication number Publication date
WO2009134009A2 (ko) 2009-11-05
KR20090113995A (ko) 2009-11-03
WO2009134009A3 (ko) 2009-12-23

Similar Documents

Publication Publication Date Title
TWI253714B (en) Method for fabricating a multi-layer circuit board with fine pitch
CN102301838B (zh) 电子电路用的压延铜箔或电解铜箔及使用它们形成电子电路的方法
TWI291221B (en) Printed circuit board, flip chip ball grid array board and method of fabricating the same
TW200945974A (en) Electroplating substrate containing metal catalyst layer and metal seed layer, and method for producing printed circuit board using the same
CN107532281A (zh) 表面处理铜箔及其制造方法、印刷电路板用覆铜层叠板、以及印刷电路板
WO2002024444A1 (fr) Feuille de cuivre pour carte de connexions ultrafine haute densite
TW200522219A (en) Printed wiring board, its preparation and circuit device
TW201247073A (en) Method for manufacturing multilayer substrate, desmear treatment method
WO2019131000A1 (ja) キャリア付銅箔
TW201230901A (en) Printed circuit board and method for manufacturing the same
TW201250015A (en) Two-layered copper-clad laminate material, and method for producing same
JP5925981B1 (ja) 表面処理銅箔及びその製造方法、プリント配線板用銅張積層板、並びにプリント配線板
US20100051329A1 (en) Printed circuit board and method of manufacturing the same
TWI278264B (en) Wiring board manufacturing method
JP2010021190A (ja) めっき用めっき未析出材料、ならびにプリント配線板
TW200920203A (en) Process for producing printed wiring board and printed wiring board produced by the production process
TWI405514B (zh) 線路板的線路結構的製造方法
TW201238750A (en) Method for manufacturing laminate having patterned metal layer and composition for forming plating layer
JP2013089913A (ja) 半導体チップ搭載用基板及びその製造方法
TWI411368B (zh) 線路板的線路結構的製造方法
JP2016219463A (ja) 配線構造及びその製造方法
JP4752357B2 (ja) 積層板の製造方法およびプリント配線基板の製造方法
CN103354843A (zh) 双层覆铜层压材料及其制造方法
KR101261350B1 (ko) 박형 인쇄회로기판 제작을 위한 회로패턴 형성 방법
JP2023527301A (ja) 着色接点を有する電子チップカードモジュール用電気回路を製造する方法およびこの方法によって作成される電気回路