[go: up one dir, main page]

RU2001102634A - ADAPTIVE DATA TRANSMISSION DEVICE IN THE MULTIPLE ACCESS CHANNEL - Google Patents

ADAPTIVE DATA TRANSMISSION DEVICE IN THE MULTIPLE ACCESS CHANNEL

Info

Publication number
RU2001102634A
RU2001102634A RU2001102634/09A RU2001102634A RU2001102634A RU 2001102634 A RU2001102634 A RU 2001102634A RU 2001102634/09 A RU2001102634/09 A RU 2001102634/09A RU 2001102634 A RU2001102634 A RU 2001102634A RU 2001102634 A RU2001102634 A RU 2001102634A
Authority
RU
Russia
Prior art keywords
input
output
information
trigger
address
Prior art date
Application number
RU2001102634/09A
Other languages
Russian (ru)
Other versions
RU2194366C2 (en
Inventor
Ильдар Янгибаевич Бурнашев
Валерий Игоревич Курносов
Валерий Викторович Портнов
Геннадий Васильевич Шарко
Original Assignee
Военный университет связи
Filing date
Publication date
Application filed by Военный университет связи filed Critical Военный университет связи
Priority to RU2001102634A priority Critical patent/RU2194366C2/en
Priority claimed from RU2001102634A external-priority patent/RU2194366C2/en
Application granted granted Critical
Publication of RU2194366C2 publication Critical patent/RU2194366C2/en
Publication of RU2001102634A publication Critical patent/RU2001102634A/en

Links

Claims (1)

Устройство адаптивного управления передачей данных в канале множественного доступа, содержащее генератор случайных чисел, синхронизатор, первый элемент И, счетчик, первый триггер, второй элемент И, первый блок сравнения, коррелятор, счетчик необслуженной нагрузки, счетчик обслуженной нагрузки, решающий блок, блок анализа адреса, причем сигнальный вход первого элемента И является сигнальным входом устройства, выход первого элемента И соединен с входом генератора случайных чисел и инверсным входом первого триггера, выход которого подключен к управляющему входу второго элемента И, выход которого соединен с управляющим входом первого элемента И, а сигнальный вход второго элемента И соединен с выходом синхронизатора и тактовым входом счетчика, выход которого соединен с первым информационным входом первого блока сравнения, вход коррелятора является информационным входом устройства, выход коррелятора соединен с входом решающего блока, второй и первый информационные выходы которого подключены к входам счетчиков соответственно необслуженной и обслуженной нагрузки, а информационно-адресный выход решающего блока соединен с информационно-адресным входом блока анализа адреса, адресный вход которого является адресным входом устройства, а первый и второй управляющие выходы блока анализа адреса являются соответственно первым и вторым информационными выходами устройства, отличающееся тем, что дополнительно введены коммутатор режимов, третий элемент И, элемент ИЛИ, блок хранения, сумматор по модулю два, второй блок сравнения, дешифратор, второй триггер, причем первый информационный вход коммутатора режимов соединен с выходом генератора случайных чисел, а второй информационный вход коммутатора режимов является управляющим входом устройства, управляющий вход коммутатора режимов подключен к выходу второго блока сравнения, первый информационный вход которого соединен с выходом блока хранения, а второй информационный вход соединен с выходом сумматора по модулю два, первый и второй входы которого соединены с выходами счетчиков соответственно необслуженной и обслуженной нагрузки, выход коммутатора режимов соединен с вторым информационным входом первого блока сравнения, первый выход которого соединен с первым входом элемента ИЛИ, выход которого соединен с прямым входом первого триггера и инверсным входом второго триггера и является выходом "Разрешение передачи" устройства, выход второго триггера соединен с управляющим входом третьего элемента И, сигнальный вход которого соединен со вторым выходом первого блока сравнения, а выход соединен со вторым входом элемента ИЛИ, прямой вход второго триггера соединен с выходом дешифратора, вход которого является приоритетным входом устройства.Adaptive data transmission control device in a multiple access channel, containing a random number generator, synchronizer, first AND element, counter, first trigger, second AND element, first comparison unit, correlator, unmetered load counter, served load counter, solving unit, address analysis unit moreover, the signal input of the first element And is the signal input of the device, the output of the first element And is connected to the input of the random number generator and the inverse input of the first trigger, the output of which is connected is connected to the control input of the second element And, the output of which is connected to the control input of the first element And, and the signal input of the second element And is connected to the synchronizer output and the clock input of the counter, the output of which is connected to the first information input of the first comparison unit, the input of the correlator is the information input of the device , the output of the correlator is connected to the input of the decisive block, the second and first information outputs of which are connected to the inputs of the counters of the unattended and serviced load, respectively, and the info the radiation-address output of the decision block is connected to the information-address input of the address analysis block, the address input of which is the address input of the device, and the first and second control outputs of the address analysis block are the first and second information outputs of the device, characterized in that the mode switch is additionally introduced , the third AND element, the OR element, the storage unit, the modulo two adder, the second comparison unit, the decoder, the second trigger, the first information input of the mode switch with is single with the output of the random number generator, and the second information input of the mode switch is the control input of the device, the control input of the mode switch is connected to the output of the second comparison unit, the first information input of which is connected to the output of the storage unit, and the second information input is connected to the output of the adder modulo two , the first and second inputs of which are connected to the outputs of the counters respectively unattended and served load, the output of the mode switch is connected to the second information input the house of the first comparison unit, the first output of which is connected to the first input of the OR element, the output of which is connected to the direct input of the first trigger and the inverse input of the second trigger and is the "Transfer enable" output of the device, the output of the second trigger is connected to the control input of the third element And, the signal input which is connected to the second output of the first comparison unit, and the output is connected to the second input of the OR element, the direct input of the second trigger is connected to the output of the decoder, the input of which is the priority input triplets.
RU2001102634A 2001-01-29 2001-01-29 Device for adaptive control over data transmission in multiple access channel RU2194366C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2001102634A RU2194366C2 (en) 2001-01-29 2001-01-29 Device for adaptive control over data transmission in multiple access channel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2001102634A RU2194366C2 (en) 2001-01-29 2001-01-29 Device for adaptive control over data transmission in multiple access channel

Publications (2)

Publication Number Publication Date
RU2194366C2 RU2194366C2 (en) 2002-12-10
RU2001102634A true RU2001102634A (en) 2003-01-10

Family

ID=20245349

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2001102634A RU2194366C2 (en) 2001-01-29 2001-01-29 Device for adaptive control over data transmission in multiple access channel

Country Status (1)

Country Link
RU (1) RU2194366C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8687607B2 (en) * 2003-10-08 2014-04-01 Qualcomm Incorporated Method and apparatus for feedback reporting in a wireless communications system
US8588420B2 (en) * 2007-01-18 2013-11-19 Panasonic Corporation Systems and methods for determining a time delay for sending a key update request

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4718074A (en) * 1986-03-25 1988-01-05 Sotas, Inc. Dejitterizer method and apparatus
US5299235A (en) * 1991-09-10 1994-03-29 Telefonaktiebolaget L M Ericsson Time synchronization of a receiver in a digital radio telephone system
FR2688958B1 (en) * 1992-03-17 1997-06-27 Thomson Csf VERY LOW-RATE BI-STANDARD IMAGE CODING PROCESS AND ENCODER-DECODER FOR THE IMPLEMENTATION OF THIS PROCESS.
US5353313A (en) * 1992-04-10 1994-10-04 At&T Bell Laboratories Transmission of a clock signal over an asynchronous data channel
RU2116004C1 (en) * 1997-08-22 1998-07-20 Военная академия связи Device for controlling data transmission over radio channel

Similar Documents

Publication Publication Date Title
MY103859A (en) Communication processor for a packet-switched network.
AU2002240742A1 (en) Apparatus for variable word length computing in an array processor
EP0653849A3 (en) Efficient utilization of present state/next state registers.
RU2002111059A (en) Information retrieval device
RU2001102634A (en) ADAPTIVE DATA TRANSMISSION DEVICE IN THE MULTIPLE ACCESS CHANNEL
PT1130344E (en) DOMESTIC REFRIGERATOR WITH EFFECT PELTIER HEAT ACCUMULATORS AND EVAPORACAOC THERMOSYPES
RU97115393A (en) RADIO CHANNEL TRANSMISSION DEVICE
TR199601047A2 (en) Multiple video input holding device.
ATE294988T1 (en) DECODING CIRCUIT
CA2330366A1 (en) Input buffer type packet switching equipment
CA2295280A1 (en) Satellite communication routing arbitration techniques
WO2002050626A3 (en) Scheduler for a data memory access having multiple channels
US6928027B2 (en) Virtual dual-port synchronous RAM architecture
RU96124250A (en) MULTIPLEXING DEVICE FOR DATA ELEMENTS IN ASYNCHRONOUS TRANSMISSION MODE AND METHOD
RU2002111314A (en) Multiple access data transmission control device
RU96101601A (en) MAJORITY DEVICE
RU2001115873A (en) Device for managing data distribution in the client-server information network
JPS6070896A (en) Channel device
RU2003117110A (en) DATA CONVERSION MANAGEMENT SYSTEM IN THE INFORMATION NETWORK OF THE STATE POPULATION REGISTER
SU602947A1 (en) Microprogramme-control device
RU2002108943A (en) Module for relaying messages in the switching structure
SU1275443A1 (en) Multichannel priority device
RU99115128A (en) INFORMATION TRANSMISSION SYSTEM
SU1418722A1 (en) Device for controlling access to common storage
SU1444815A1 (en) Device for implementing fast hartley transform