[go: up one dir, main page]

WO2014068965A1 - 太陽電池 - Google Patents

太陽電池 Download PDF

Info

Publication number
WO2014068965A1
WO2014068965A1 PCT/JP2013/006408 JP2013006408W WO2014068965A1 WO 2014068965 A1 WO2014068965 A1 WO 2014068965A1 JP 2013006408 W JP2013006408 W JP 2013006408W WO 2014068965 A1 WO2014068965 A1 WO 2014068965A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
transparent conductive
amorphous semiconductor
conductive film
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2013/006408
Other languages
English (en)
French (fr)
Inventor
大介 藤嶋
長谷川 勲
井手 大輔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP2014544312A priority Critical patent/JP6312060B2/ja
Priority to DE112013005224.5T priority patent/DE112013005224B4/de
Publication of WO2014068965A1 publication Critical patent/WO2014068965A1/ja
Priority to US14/695,625 priority patent/US20150228822A1/en
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/244Electrodes made of transparent conductive layers, e.g. transparent conductive oxide [TCO] layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F10/00Individual photovoltaic cells, e.g. solar cells
    • H10F10/10Individual photovoltaic cells, e.g. solar cells having potential barriers
    • H10F10/16Photovoltaic cells having only PN heterojunction potential barriers
    • H10F10/164Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells
    • H10F10/165Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells
    • H10F10/166Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells the Group IV-IV heterojunctions being heterojunctions of crystalline and amorphous materials, e.g. silicon heterojunction [SHJ] photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/10Semiconductor bodies
    • H10F77/16Material structures, e.g. crystalline structures, film structures or crystal plane orientations
    • H10F77/162Non-monocrystalline materials, e.g. semiconductor particles embedded in insulating materials
    • H10F77/166Amorphous semiconductors
    • H10F77/1662Amorphous semiconductors including only Group IV materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/206Electrodes for devices having potential barriers
    • H10F77/211Electrodes for devices having potential barriers for photovoltaic cells
    • H10F77/219Arrangements for electrodes of back-contact photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/30Coatings
    • H10F77/306Coatings for devices having potential barriers
    • H10F77/311Coatings for devices having potential barriers for photovoltaic cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/548Amorphous silicon PV cells

Definitions

  • the present invention relates to a back junction solar cell.
  • a photovoltaic device in which a pn junction is formed of an amorphous semiconductor and a thin intrinsic amorphous semiconductor film is interposed between the pn junction (Patent Document 1).
  • a double-sided junction solar cell having a first main surface formed of an n-type semiconductor layer and a second main surface formed of a p-type semiconductor layer is formed on the first main surface. It is disclosed that the hydrogen content of the first transparent conductive film on the n-type semiconductor layer side is lower than the hydrogen content of the second transparent conductive film formed on the second main surface. By doing so, it is said that the influence of hydrogen radicals on the surface of the n-type semiconductor layer forming the first main surface can be reduced. It is also disclosed that in the first transparent conductive film, the hydrogen content on the side opposite to the n-type semiconductor layer is higher than the hydrogen content on the n-type semiconductor layer side.
  • the solar cell according to the present invention is a photoelectric conversion in which a first conductive type amorphous semiconductor layer and a second conductive type amorphous semiconductor layer are arranged on one surface of a first conductive type semiconductor substrate.
  • a transparent conductive film comprising an element, a first region disposed on the first conductive type amorphous semiconductor layer, and a second region disposed on the second conductive type amorphous semiconductor layer;
  • an electrode layer composed of a first electrode disposed on the first region of the transparent conductive film and a second electrode disposed on the second region, wherein the transparent conductive film is of the first conductivity type.
  • the density on the amorphous semiconductor layer side and the second conductive type amorphous semiconductor layer side is lower than the density on the electrode layer side.
  • the adhesion on the amorphous semiconductor layer side of the transparent conductive film and the adhesion on the electrode layer side can be optimized.
  • FIG. 1 is a cross-sectional view showing the structure of a back junction solar cell 10.
  • the back junction solar cell 10 is formed by forming a pn junction for performing photoelectric conversion on the back surface opposite to the light receiving surface, and providing electrodes only on the back surface. Thus, since no electrode is disposed on the light receiving surface, a large light receiving area can be obtained, and the photoelectric conversion efficiency per area is improved.
  • the upper side of the paper surface is the light receiving surface side
  • the lower side is the back surface.
  • the back junction solar cell 10 is simply referred to as the solar cell 10.
  • the substrate 12 is made of a crystalline semiconductor material.
  • the substrate 12 can be an n-type or p-type conductive crystalline semiconductor substrate.
  • a single crystal silicon substrate, a polycrystalline silicon substrate, a gallium arsenide (GaAs) substrate, an indium phosphide (InP) substrate, or the like can be used.
  • the substrate 12 absorbs the incident light and generates a carrier pair of electrons and holes by photoelectric conversion.
  • an n-type silicon single crystal is used as the substrate 12 will be described. Therefore, in FIG. 1, nc-Si is shown as the substrate 12.
  • the passivation layer 14 is a layer that is provided on the surface that is a light receiving surface of the substrate 12 on which photoelectric conversion is performed, and that protects the surface of the substrate 12.
  • the i-type amorphous semiconductor layer is referred to as i layer
  • the n-type amorphous semiconductor layer is referred to as n layer
  • the p-type amorphous semiconductor layer is also referred to as p layer.
  • the antireflection layer 16 is an insulating film layer that is provided on the passivation layer 14 and has a function of suppressing reflection on the light receiving surface, and uses a SiN X layer.
  • the i layer 20 for the n-type region is formed on the back surface of the substrate 12 after cleaning.
  • the substrate 12 is cleaned using a hydrofluoric acid (HF) aqueous solution or an RCA cleaning solution.
  • HF hydrofluoric acid
  • RCA cleaning solution After cleaning the substrate 12, a texture structure may be formed on the front and back surfaces of the substrate using an alkaline etching solution such as an aqueous potassium hydroxide (KOH) solution.
  • KOH potassium hydroxide
  • the i layer 20 can be an amorphous semiconductor layer containing hydrogen, for example.
  • the i layer 20 is shown as ia.
  • the i layer 20 can be formed by plasma CVD or the like.
  • hydrogen as a silicon-containing gas such as silane (SiH 4 ) and a dilution gas
  • RF high frequency power to parallel plate electrodes or the like to generate plasma
  • An example of the thickness of the i layer 20 is about 1 to 25 nm, preferably about 3 to 10 nm.
  • the n layer 22 is formed on the i layer 20.
  • the n layer 22 includes a donor that is an n-type conductivity element in an amorphous semiconductor layer containing hydrogen.
  • the n layer 22 is shown as na.
  • the n layer 22 can also be formed by a plasma CVD method or the like.
  • a gas containing an n-type element such as phosphine (PH 3 ) is added to a silicon-containing gas such as silane (SiH 4 ), diluted with hydrogen and supplied, and RF high-frequency power is applied to parallel plate electrodes or the like.
  • the n layer 22 is formed by turning it into plasma and supplying it to the film formation surface of the heated substrate.
  • An example of the thickness of the n layer 22 is about 5 to 20 nm, preferably about 10 to 15 nm.
  • An n-type region is formed by the i layer 20 and the n layer 22.
  • the i layer 20 and the n layer 22 are formed on the back surface side of the substrate 12, the i layer 20 and the n layer 22 are also formed on the light receiving surface side at the same time, and this can be used as the passivation layer 14 on the light receiving surface side.
  • the SiN X layer 24 is a silicon nitride film layer used for separating an n-type region and a p-type region.
  • a typical example of silicon nitride is Si 3 N 4 , but depending on the film formation conditions, it is not necessarily a composition of Si 3 N 4 but generally a composition of SiN X.
  • the SiN X layer 24 can also be formed by a plasma CVD method or the like. For example, a nitrogen gas is supplied together with a silicon-containing gas such as silane (SiH 4 ), plasma is generated by applying RF high frequency power to parallel plate electrodes or the like, and the SiN X layer is supplied to the film formation surface of the heated substrate. 24 is formed.
  • An example of the thickness of the SiN X layer 24 is about 10 to 500 nm, preferably about 50 to 100 nm.
  • the SiN X layer 24 When the SiN X layer 24 is formed on the back surface side of the substrate 12, it can be formed on the light receiving surface side at the same time, and this can be used as the antireflection layer 16 on the light receiving surface side.
  • the i-layer 26 for the p-type region is formed on the exposed substrate 12 by removing the i-layer 20 and the n-layer 22 other than the n-type region and exposing the substrate 12 using the SiN X layer 24 as a mask.
  • the i layer 26 for the p-type region can be formed by plasma CVD or the like, similarly to the i layer 20 for the n-type region.
  • the thickness of the i layer 26 is about 1 to 25 nm, preferably about 3 to 10 nm, like the i layer 20.
  • the p layer 28 is formed on the i layer 26.
  • the p layer 28 includes an acceptor which is a p-type conductivity element in an amorphous semiconductor layer containing hydrogen. In FIG. 1, the p layer 28 is shown as pa.
  • the p layer can be formed by a plasma CVD method or the like.
  • An example of the thickness of the p layer 28 is about 5 to 20 nm, preferably about 10 to 15 nm.
  • a p-type region is formed by the i layer 26 and the p layer 28.
  • the transparent conductive film layer 30 is formed on the p layer 28 and the n layer 22. Since the n layer 22 is covered with the SiN X layer 24 during the formation of the p-type region, an opening is provided in the SiN X layer 24 on the n layer 22 prior to the formation of the TCO 30.
  • the transparent conductive film layer 30 includes at least one metal oxide such as indium oxide (In 2 O 3 ), zinc oxide (ZnO), tin oxide (SnO 2 ), and titanium oxide (TiO 2 ) having a polycrystalline structure. Consists of two. Elements such as tin (Sn), zinc (Zn), tungsten (W), antimony (Sb), titanium (Ti), cerium (Ce), and gallium (Ga) may be added to these metal oxides. .
  • the transparent conductive film layer 30 can be formed by a thin film forming method such as a sputtering method, a vapor deposition method, or a plasma CVD method. An example of the thickness of the transparent conductive film layer 30 is about 50 to 150 nm.
  • the transparent conductive film layer 30 has a two-layer structure.
  • the first layer 32 and the second layer 34 are formed with different densities in order to optimize the contact resistance on the amorphous semiconductor layer side and the contact resistance on the electrode layer side, respectively.
  • the first layer 32 and the second layer 34 having different densities can be formed, for example, by making the film formation conditions for the first layer 32 and the second layer 34 different in sputtering, vapor deposition, plasma CVD, or the like. it can. Details of setting the density of the first layer 32 and the density of the second layer 34 will be described later.
  • the film thickness is set so that the second layer 34 is thicker than the first layer 32.
  • the thickness of the first layer 32 can be about 15 to 35 nm, and the thickness of the second layer 34 can be about 35 to 115 nm.
  • the electrode layer 36 is a Cu plating layer formed on the transparent conductive film layer 30.
  • the electrode layer 36 is formed by being separated into an n-type electrode and a p-type electrode.
  • the electrode layer 36 may be composed of a base electrode layer and a Cu plating layer.
  • a base electrode layer is formed on the transparent conductive film layer 30, and the laminate of the transparent conductive film layer 30 and the base electrode layer is separated for an n-type electrode and a p-type electrode.
  • a Cu plating layer is formed on the separated base electrode layer by electrolytic plating.
  • the base electrode layer is a Cu layer and is formed using a sputtering method, a vapor deposition method, or the like.
  • An example of the thickness of the base electrode layer is 100 nm to 1 ⁇ m.
  • An etching method is used to separate the n-type electrode and the p-type electrode.
  • An example of the thickness of the Cu plating layer is about 10 ⁇ m to 40 ⁇ m.
  • An Sn plating layer, a Ni plating layer, or the like may be further formed on the electrode layer 36.
  • An example of the thickness of the Sn plating layer or the like is about 1 to 2 ⁇ m.
  • FIG. 2 is a diagram showing a result of an experiment performed for setting the density of the first layer 32.
  • the horizontal axis is the film density of the transparent conductive layer (Transparent Conductive Oxide: TCO), and the vertical axis is the contact resistance between the amorphous semiconductor layer (a-Si) and the transparent conductive layer (TCO).
  • TCO Transparent Conductive Oxide
  • the contact resistance was used as an index for evaluating the adhesion between the amorphous semiconductor layer and the transparent conductive film layer.
  • Contact resistance can be measured according to the TLM (transmission line model) method.
  • the adhesiveness between the amorphous semiconductor layer and the transparent conductive film layer is good and stable because the density of the transparent electrode film layer is less than 6.90 g / cm 3 .
  • the film density of the first layer 32 on the amorphous semiconductor layer side of the transparent conductive film layer 30 is set to less than 6.90 g / cm 3 . More preferably, it should be set to less than 6.80 g / cm 3 .
  • the lower limit of the film density of the first layer 32 can be about 6.70 g / cm 3 from the data in FIG.
  • FIG. 3 is a diagram showing a result of an experiment performed for setting the density of the second layer 34.
  • the horizontal axis is the film density of the transparent conductive film (TCO), and the vertical axis is the amount of increase in contact resistance between the Cu layer as the electrode layer 36 and the transparent conductive film layer (TCO) before and after the reliability test.
  • the increase in contact resistance before and after the reliability test was used as an index for evaluating the adhesion between the electrode layer and the transparent conductive film layer.
  • the adhesion between the electrode layer and the transparent conductive film layer is good and stable, the density of the transparent electrode film layer is not more than 6.90 g / cm 3 or more 7.15 g / cm 3 I understand. Further, if 7.00 g / cm 3 or more 7.15 g / cm 3 or less, the adhesion is found to be stable even better. Further, if 7.05 g / cm 3 or more 7.15 g / cm 3 or less, the adhesion is stabilized even better.
  • the film density of the second layer 34 of the electrode layer side of the transparent conductive film layer 30 is set to 6.90 g / cm 3 or more 7.15 g / cm 3 or less. More preferably, 7.00 g / cm 3 or more 7.15 g / cm 3 or less, preferably than may be set to 7.05 g / cm 3 or more 7.15 g / cm 3 or less.
  • the adhesion on the amorphous semiconductor layer side of the transparent conductive film and the electrode layer side can be optimized.
  • the present invention can be used for back junction solar cells.

Landscapes

  • Photovoltaic Devices (AREA)

Abstract

 太陽電池(10)は、n型単結晶Siの基板(12)上にn型の非晶質半導体層であるn層(22)とp型の非晶質半導体層であるp層(28)を平面的に配置して形成された光電変換素子と、n層(22)とp層(28)の上に形成される透明導電膜層(30)と、透明導電膜層(30)の上に形成され電極層(36)とを含み、透明導電膜層(30)は、n層(22)およびp層(28)の側における密度が、電極層(36)の側における密度よりも低い。

Description

太陽電池
 本発明は、裏面接合型の太陽電池に関する。
 pn接合を非晶質半導体で形成し、そのpn接合について薄膜の真性非晶質半導体膜を介在させた光起電力装置が知られている(特許文献1)。
 特許文献2には、n型半導体層によって形成される第1主面と、p型半導体層によって形成される第2主面とを有する両面接合型の太陽電池において、第1主面上に形成される第1透明導電膜のn型半導体層側における水素含有量が第2主面上に形成される第2透明導電膜の水素含有量よりも低いことが開示されている。このようにすることで、第1主面を形成するn型半導体層に表面に対する水素ラジカルの影響を低減できるとされる。また、第1透明導電膜において、n型半導体層と反対側における水素含有率は、n型半導体層側における水素含有率よりも高くすることも開示されている。
特開平4-199750号公報 国際公開2009/116580公報
 裏面接合型の太陽電池において、透明導電膜を密着性の観点から最適な構成とすることが必要である。
 本発明に係る太陽電池は、第1導電型の半導体基板の一方の面上において、第1導電型の非晶質半導体層と第2導電型の非晶質半導体層とが配置された光電変換素子と、第1導電型の非晶質半導体層上に配置された第1領域と、第2導電型の非晶質半導体層上に配置された第2領域とから構成される透明導電膜と、透明導電膜の第1領域上に配置された第1電極と、第2領域上に配置された第2電極とから構成される電極層と、を含み、透明導電膜は、第1導電型の非晶質半導体層および第2導電型の非晶質半導体層の側における密度が、電極層の側における密度よりも低い。
 上記構成により、透明導電膜の非晶質半導体層側における密着性と、電極層側における密着性をそれぞれ最適とすることができる。
本発明の実施の形態における太陽電池の断面図である。 本発明の実施の形態における太陽電池の透明導電膜について、その密度と非晶質半導体層側における接触抵抗との関係を示す図である。 本発明の実施の形態における太陽電池の透明導電膜について、その密度と信頼性試験における電極層側における接触抵抗の増加量との関係を示す図である。
 以下に図面を用いて、本発明の実施の形態を詳細に説明する。以下で述べる厚さ等は説明のための例示であって、太陽電池の仕様に応じ、適宜変更が可能である。以下では、全ての図面において一または対応する要素には同一の符号を付し、重複する説明を省略する。
 図1は、裏面接合型の太陽電池10の構造を示す断面図である。裏面接合型の太陽電池10は、その受光面の反対側の裏面に、光電変換を行うpn接合を形成し、電極も裏面にのみ設けるものである。このように、受光面に電極を一切配置しないので、受光面積が広く取れ、面積当たりの光電変換効率が向上する。図1では、紙面の上側が受光面側で、下側が裏面である。なお、以下では、特に断らない限り、裏面接合型の太陽電池10のことを、単に太陽電池10と呼ぶことにする。
 図1において、基板12は、結晶系の半導体材料から構成されている。基板12は、n型またはp型の導電型の結晶性半導体基板とすることができる。基板12としては、単結晶シリコン基板、多結晶シリコン基板、ガリウムヒ素(GaAs)基板、インジウムリン(InP)基板等を用いることができる。基板12は、入射された光を吸収することで、光電変換により電子および正孔のキャリア対を発生させる。以下では、基板12としてn型シリコン単結晶を用いる例を説明する。そこで、図1では、基板12として、n-c-Siと示した。
 パッシベーション層14は、光電変換が行われる基板12の受光面である表面に設けられ、基板12の表面を保護する層で、i型非晶質半導体層とn型非晶質半導体層の積層構造を有する。以下では、i型非晶質半導体層をi層、n型非晶質半導体層をn層と呼び、同様にp型非晶質半導体層をp層と呼ぶことにする。
 反射防止層16は、パッシベーション層14上に設けられ、受光面における反射を抑制する機能を有する絶縁膜層で、SiN層が用いられる。
 n型領域のためのi層20は、洗浄後の基板12の裏面上に形成される。基板12の洗浄は、フッ化水素酸(HF)水溶液やRCA洗浄液を用いて行われる。基板12の洗浄の後に、水酸化カリウム(KOH)水溶液等のアルカリエッチング液を用いて基板の表面や裏面にテクスチャ構造を形成してもよい。
 i層20は、例えば水素を含む非晶質の半導体層とできる。図1では、i-aとしてi層20を示した。i層20は、プラズマCVD等により形成することができる。例えば、シラン(SiH)等のケイ素含有ガスおよび希釈ガスとして水素を供給し、平行平板電極等にRF高周波電力を印加してプラズマ化し、加熱された基板の成膜面に供給することでi層の形成が行われる。i層20の厚さの一例を示すと、約1~25nmで、好ましくは約3~10nmとすることがよい。
 n層22は、i層20の上に形成される。n層22は、水素を含む非晶質半導体層にn型の導電型の元素であるドナーを含む。図1では、n-aとしてn層22を示した。n層22もプラズマCVD法等により形成することができる。例えば、シラン(SiH)等のケイ素含有ガスに、ホスフィン(PH)等のn型元素を含むガスを加え、水素で希釈して供給し、平行平板電極等にRF高周波電力を印加してプラズマ化し、加熱された基板の成膜面に供給することでn層22の形成が行われる。n層22の厚さの一例を示すと、約5~20nmで、好ましくは約10~15nmとすることがよい。
 i層20とn層22でn型領域が形成される。i層20とn層22を基板12の裏面側に形成する際に同時に受光面側にも形成し、これを受光面側のパッシベーション層14とすることができる。
 SiN層24は、n型領域とp型領域とを分離するため等に用いられる窒化シリコン膜層である。窒化シリコンの代表はSiであるが、成膜条件によっては必ずしもSiの組成とならずに一般的にはSiNの組成となる。SiN層24もプラズマCVD法等により形成することができる。例えば、シラン(SiH)等のケイ素含有ガスとともに窒素ガスを供給し、平行平板電極等にRF高周波電力を印加してプラズマ化し、加熱された基板の成膜面に供給することでSiN層24の形成が行われる。SiN層24の厚さの一例を示すと、約10~500nmで、好ましくは約50~100nmとすることがよい。
 SiN層24を基板12の裏面側に形成する際に同時に受光面側にも形成し、これを受光面側の反射防止層16とすることができる。
 p型領域のためのi層26は、SiN層24をマスクとして、n型領域以外のi層20とn層22を除去して基板12を露出させ、その露出した基板12上に形成される。p型領域のためのi層26は、n型領域のためのi層20と同様に、プラズマCVD等により形成することができる。i層26の厚さもi層20と同様に約1~25nmで、好ましくは約3~10nmとすることがよい。
 p層28は、i層26の上に形成される。p層28は、水素を含む非晶質半導体層にp型の導電型の元素であるアクセプタを含む。図1では、p-aとしてp層28を示した。p層は、プラズマCVD法等により形成することができる。p層28の厚さの一例を示すと、約5~20nmで、好ましくは約10~15nmとすることがよい。i層26とp層28でp型領域が形成される。
 透明導電膜層30は、p層28とn層22の上に形成される。p型領域の形成の間、n層22はSiN層24で覆われているので、TCO30の形成に先立ってn層22の上のSiN層24に開口部が設けられる。
 透明導電膜層30は、例えば、多結晶構造を有する酸化インジウム(In)、酸化亜鉛(ZnO)、酸化錫(SnO)、酸化チタン(TiO)等の金属酸化物を少なくとも1つ含んで構成される。これらの金属酸化物に錫(Sn)、亜鉛(Zn)、タングステン(W)、アンチモン(Sb)、チタン(Ti)、セリウム(Ce)、ガリウム(Ga)等の元素が添加されていてもよい。透明導電膜層30は、スパッタ法、蒸着法、プラズマCVD法等の薄膜形成方法により形成できる。透明導電膜層30の厚さの一例を示すと、約50~150nmである。
 透明導電膜層30は、二層構造で構成される。p層28とn層22に接触する非晶質半導体層側の第1層32と、その反対側で後述する電極層36に接触する電極層側の第2層34である。第1層32と第2層34は、非晶質半導体層側における接触抵抗と、電極層側における接触抵抗とをそれぞれ最適とするために、密度を異ならせて形成される。密度の異なる第1層32、第2層34は、例えば、スパッタ法、蒸着法やプラズマCVD法等における成膜条件を第1層32と第2層34とで異ならせることにより形成することができる。第1層32の密度と第2層34の密度の設定の詳細については後述する。
 膜厚は、第1層32よりも第2層34の方が厚くなるように設定される。一例を挙げると、第1層32の膜厚を約15~35nmとし、第2層34の膜厚を約35~115nmとすることができる。
 電極層36は、透明導電膜層30の上に形成されるCuメッキ層である。電極層36は、n型電極とp型電極に分離されて形成される。電極層36は、下地電極層とCuメッキ層とから構成されていてもよい。この場合、透明導電膜層30の上に下地電極層を形成し、透明導電膜層30と下地電極層の積層体を、n型電極用とp型電極用に分離する。そして、分離された下地電極層の上に電解メッキ法によってCuメッキ層を形成する。下地電極層はCu層であり、スパッタ法、蒸着法等を用いて形成される。下地電極層の厚さの一例を示すと、100nm~1μmである。n型電極用とp型電極用に分離するには、エッチング法が用いられる。Cuメッキ層の厚さの一例を示すと、約10μmから40μmである。なお、電極層36の上に、さらに、Snメッキ層やNiメッキ層等を形成してもよい。Snメッキ層等の厚さの一例を示すと約1~2μmである。
 次に、透明導電膜層30の二層構造における第1層32と第2層34の密度の設定について、図2、図3を用いて説明する。
 図2は、第1層32の密度設定のために行った実験結果を示す図である。横軸は透明導電膜層(Transparent Conductive Oxide:TCO)の膜密度で、縦軸は非晶質半導体層(a-Si)と透明導電膜層(TCO)との間の接触抵抗である。接触抵抗は、非晶質半導体層と透明導電膜層との間の密着性を評価する指標として用いた。
 接触抵抗は、TLM(transmission Line Model)法に準じて測定できる。TLM法は、抵抗の両端にそれぞれ接触抵抗が接続するモデルを用い、抵抗の値は、抵抗の長さが長くなるほど大きくなるが接触抵抗は変化せず一定であることを利用する方法である。例えば、非晶質半導体層の上に透明導電膜で複数の電極を作り、電極間距離Dを変えると、非晶質半導体層の抵抗はDに比例して変化する。Dを変化させて数個のデータを採取し、D=0の切片の抵抗値を求めて、その値に基いて接触抵抗を算出することができる。
 図2の結果から、非晶質半導体層と透明導電膜層との間の密着性が良好で安定するのは、透明電極膜層の密度が6.90g/cm未満であることが分かる。また、6.80g/cm未満であれば、密着性が更に良好で安定することが分かる。このことから、透明導電膜層30の非晶質半導体層側の第1層32の膜密度は、6.90g/cm未満に設定される。さらに好ましくは、6.80g/cm未満に設定することがよい。なお、第1層32の膜密度の下限は、図2のデータから、約6.70g/cmとすることができる。
 図3は、第2層34の密度設定のために行った実験結果を示す図である。横軸は透明導電膜(TCO)の膜密度で、縦軸は、信頼性試験の前後における電極層36であるCu層と透明導電膜層(TCO)の間の接触抵抗の増加量である。信頼性試験の前後における接触抵抗の増加量は、電極層と透明導電膜層との間の密着性を評価する指標として用いた。
 図3の結果から、電極層と透明導電膜層の間の密着性が良好で安定するのは、透明電極膜層の密度が6.90g/cm以上7.15g/cm以下であることが分かる。また、7.00g/cm以上7.15g/cm以下であれば、密着性が更に良好で安定することが分かる。また、7.05g/cm以上7.15g/cm以下とすれば、密着性が更に良好で安定する。
 このことから、透明導電膜層30の電極層側の第2層34の膜密度は、6.90g/cm以上7.15g/cm以下に設定される。さらに好ましくは、7.00g/cm以上7.15g/cm以下、それよりも好ましくは、7.05g/cm以上7.15g/cm以下に設定することがよい。
 このように、透明導電膜層の密度を非晶質半導体層側と電極層側とにおいてそれぞれ好ましい値に設定することで、透明導電膜の非晶質半導体層側における密着性と、電極層側における密着性をそれぞれ最適とすることができる。
 本発明は、裏面接合型の太陽電池に利用できる。
 10 太陽電池、12 基板、14 パッシベーション層、16 反射防止層、20,26 i層、22 n層、24 SiN層、28 p層、30 透明導電膜層、32 第1層、34 第2層、36 電極層。

Claims (5)

  1.  第1導電型の半導体基板の一方の面上において、前記第1導電型の非晶質半導体層と第2導電型の非晶質半導体層とが配置された光電変換素子と、
     前記第1導電型の非晶質半導体層上に配置された第1領域と、前記第2導電型の非晶質半導体層上に配置された第2領域とから構成される透明導電膜と、
     前記透明導電膜の前記第1領域上に配置された第1電極と、前記第2領域上に配置された第2電極とから構成される電極層と、
     を含み、
     前記透明導電膜は、
     前記第1導電型の非晶質半導体層および前記第2導電型の非晶質半導体層の側における密度が、前記電極層の側における密度よりも低い、太陽電池。
  2.  前記透明導電膜は、
     前記第1導電型の非晶質半導体層上および前記第2導電型の非晶質半導体層上に形成された第1層と、前記第1層上に形成された第2層とを含む、請求項1に記載の太陽電池。
  3.  前記透明導電膜は、
     前記第2層の厚さが前記第1層の厚さよりも大きい、請求項2に記載の太陽電池。
  4.  前記透明導電膜は、
     前記第1導電型の非晶質半導体層および前記第2導電型の非晶質半導体層の側における密度が6.70g/cm以上6.90g/cm未満で、前記電極層の側における密度が7.00g/cm以上7.15g/cm以下である、請求項1に記載の太陽電池。
  5.  前記透明導電膜は、
     前記電極層の側における密度が7.05g/cm以上7.15g/cm以下である、請求項4に記載の太陽電池。
PCT/JP2013/006408 2012-10-31 2013-10-29 太陽電池 Ceased WO2014068965A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2014544312A JP6312060B2 (ja) 2012-10-31 2013-10-29 太陽電池
DE112013005224.5T DE112013005224B4 (de) 2012-10-31 2013-10-29 Solarzelle
US14/695,625 US20150228822A1 (en) 2012-10-31 2015-04-24 Solar cell

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2012-240143 2012-10-31
JP2012240143 2012-10-31

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US14/695,625 Continuation US20150228822A1 (en) 2012-10-31 2015-04-24 Solar cell

Publications (1)

Publication Number Publication Date
WO2014068965A1 true WO2014068965A1 (ja) 2014-05-08

Family

ID=50626913

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/006408 Ceased WO2014068965A1 (ja) 2012-10-31 2013-10-29 太陽電池

Country Status (4)

Country Link
US (1) US20150228822A1 (ja)
JP (1) JP6312060B2 (ja)
DE (1) DE112013005224B4 (ja)
WO (1) WO2014068965A1 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023020627A (ja) * 2021-07-30 2023-02-09 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
JP2023020628A (ja) * 2021-07-30 2023-02-09 日機装株式会社 半導体発光素子および半導体発光素子の製造方法

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2017033232A1 (ja) * 2015-08-21 2017-03-02 シャープ株式会社 光電変換素子
US12417998B2 (en) 2022-02-11 2025-09-16 Applied Materials, Inc. Procedure to enable die rework for hybrid bonding

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05110125A (ja) * 1991-10-17 1993-04-30 Canon Inc 光起電力素子
JP2004214442A (ja) * 2003-01-06 2004-07-29 Sanyo Electric Co Ltd 光起電力装置およびその製造方法
WO2006033268A1 (ja) * 2004-09-24 2006-03-30 Konica Minolta Holdings, Inc. 透明導電膜
JP2011176284A (ja) * 2010-01-27 2011-09-08 Sanyo Electric Co Ltd 光電変換装置
JP2012033666A (ja) * 2010-07-30 2012-02-16 Sanyo Electric Co Ltd 太陽電池の製造方法及び太陽電池

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04199750A (ja) 1990-11-29 1992-07-20 Sanyo Electric Co Ltd 光起電力装置
FR2880989B1 (fr) 2005-01-20 2007-03-09 Commissariat Energie Atomique Dispositif semi-conducteur a heterojonctions et a structure inter-digitee
US20110056552A1 (en) 2008-03-19 2011-03-10 Sanyo Electric Co., Ltd. Solar cell and method for manufacturing the same
US20110088763A1 (en) * 2009-10-15 2011-04-21 Applied Materials, Inc. Method and apparatus for improving photovoltaic efficiency
WO2011093329A1 (ja) * 2010-01-26 2011-08-04 三洋電機株式会社 太陽電池及びその製造方法
US9214576B2 (en) * 2010-06-09 2015-12-15 Solarcity Corporation Transparent conducting oxide for photovoltaic devices
KR101275575B1 (ko) * 2010-10-11 2013-06-14 엘지전자 주식회사 후면전극형 태양전지 및 이의 제조 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05110125A (ja) * 1991-10-17 1993-04-30 Canon Inc 光起電力素子
JP2004214442A (ja) * 2003-01-06 2004-07-29 Sanyo Electric Co Ltd 光起電力装置およびその製造方法
WO2006033268A1 (ja) * 2004-09-24 2006-03-30 Konica Minolta Holdings, Inc. 透明導電膜
JP2011176284A (ja) * 2010-01-27 2011-09-08 Sanyo Electric Co Ltd 光電変換装置
JP2012033666A (ja) * 2010-07-30 2012-02-16 Sanyo Electric Co Ltd 太陽電池の製造方法及び太陽電池

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023020627A (ja) * 2021-07-30 2023-02-09 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
JP2023020628A (ja) * 2021-07-30 2023-02-09 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
JP7344936B2 (ja) 2021-07-30 2023-09-14 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
JP7345524B2 (ja) 2021-07-30 2023-09-15 日機装株式会社 半導体発光素子および半導体発光素子の製造方法
US12336341B2 (en) 2021-07-30 2025-06-17 Nikkiso Co., Ltd. Semiconductor light-emitting element and method of manufacturing semiconductor light-emitting element
US12364068B2 (en) 2021-07-30 2025-07-15 Nikkiso Co., Ltd. Semiconductor light-emitting element and method of manufacturing semiconductor light-emitting element

Also Published As

Publication number Publication date
US20150228822A1 (en) 2015-08-13
JP6312060B2 (ja) 2018-04-18
DE112013005224T5 (de) 2015-08-06
JPWO2014068965A1 (ja) 2016-09-08
DE112013005224B4 (de) 2019-05-23

Similar Documents

Publication Publication Date Title
US12402436B2 (en) Solar cell
EP2219222B1 (en) Solar cell and method for manufacturing the same
US9324886B2 (en) Solar cell and method of manufacturing the same
US9064999B2 (en) Solar cell and method for manufacturing the same
US8525018B2 (en) Solar cell
US10680122B2 (en) Solar cell and method for manufacturing the same
US8877545B2 (en) Method of manufacturing solar cell
US20140238476A1 (en) Photoelectric conversion device and manufacturing method thereof, and photoelectric conversion module
JPWO2012132854A1 (ja) 光電変換装置及びその製造方法
WO2012132995A1 (ja) 光電変換素子の製造方法
JPWO2015040780A1 (ja) 太陽電池および太陽電池モジュール
KR101985835B1 (ko) 광기전력소자 및 제조 방법
US9000291B2 (en) Solar cell and method for manufacturing the same
JP2019033298A (ja) 太陽電池
JPWO2014050304A1 (ja) 光電変換素子とその製造方法
JP6312060B2 (ja) 太陽電池
US20190334041A1 (en) Solar cell and method for manufacturing the same
JP5884030B2 (ja) 光電変換装置の製造方法
US20120167977A1 (en) Solar cell and method for manufacturing the same
US20110253213A1 (en) Thin film solar cell
WO2012090650A1 (ja) 太陽電池
WO2014118863A1 (ja) 光起電力装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13851958

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2014544312

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 112013005224

Country of ref document: DE

Ref document number: 1120130052245

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13851958

Country of ref document: EP

Kind code of ref document: A1