WO2012132995A1 - 光電変換素子の製造方法 - Google Patents
光電変換素子の製造方法 Download PDFInfo
- Publication number
- WO2012132995A1 WO2012132995A1 PCT/JP2012/057006 JP2012057006W WO2012132995A1 WO 2012132995 A1 WO2012132995 A1 WO 2012132995A1 JP 2012057006 W JP2012057006 W JP 2012057006W WO 2012132995 A1 WO2012132995 A1 WO 2012132995A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- layer
- type amorphous
- amorphous silicon
- photoelectric conversion
- conversion element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F71/00—Manufacture or treatment of devices covered by this subclass
- H10F71/10—Manufacture or treatment of devices covered by this subclass the devices comprising amorphous semiconductor material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F10/00—Individual photovoltaic cells, e.g. solar cells
- H10F10/10—Individual photovoltaic cells, e.g. solar cells having potential barriers
- H10F10/14—Photovoltaic cells having only PN homojunction potential barriers
- H10F10/146—Back-junction photovoltaic cells, e.g. having interdigitated base-emitter regions on the back side
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F10/00—Individual photovoltaic cells, e.g. solar cells
- H10F10/10—Individual photovoltaic cells, e.g. solar cells having potential barriers
- H10F10/16—Photovoltaic cells having only PN heterojunction potential barriers
- H10F10/164—Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells
- H10F10/165—Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells
- H10F10/166—Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells the Group IV-IV heterojunctions being heterojunctions of crystalline and amorphous materials, e.g. silicon heterojunction [SHJ] photovoltaic cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F71/00—Manufacture or treatment of devices covered by this subclass
- H10F71/10—Manufacture or treatment of devices covered by this subclass the devices comprising amorphous semiconductor material
- H10F71/103—Manufacture or treatment of devices covered by this subclass the devices comprising amorphous semiconductor material including only Group IV materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F77/00—Constructional details of devices covered by this subclass
- H10F77/10—Semiconductor bodies
- H10F77/14—Shape of semiconductor bodies; Shapes, relative sizes or dispositions of semiconductor regions within semiconductor bodies
- H10F77/148—Shapes of potential barriers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F77/00—Constructional details of devices covered by this subclass
- H10F77/20—Electrodes
- H10F77/206—Electrodes for devices having potential barriers
- H10F77/211—Electrodes for devices having potential barriers for photovoltaic cells
- H10F77/219—Arrangements for electrodes of back-contact photovoltaic cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F77/00—Constructional details of devices covered by this subclass
- H10F77/30—Coatings
- H10F77/306—Coatings for devices having potential barriers
- H10F77/311—Coatings for devices having potential barriers for photovoltaic cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02E—REDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
- Y02E10/00—Energy generation through renewable energy sources
- Y02E10/50—Photovoltaic [PV] energy
- Y02E10/547—Monocrystalline silicon PV cells
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02P—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
- Y02P70/00—Climate change mitigation technologies in the production process for final industrial or consumer products
- Y02P70/50—Manufacturing or production processes characterised by the final manufactured product
Definitions
- the present invention relates to a method for manufacturing a photoelectric conversion element.
- Patent Document 1 discloses that a semiconductor substrate made of single crystal silicon having a light receiving surface and a back surface provided on the opposite side of the light receiving surface, and a conductive type formed along a predetermined direction on the back surface.
- a first semiconductor layer and a second semiconductor layer made of amorphous silicon in which different layers are alternately arranged along the back surface; an insulating layer formed from the second semiconductor layer to the first semiconductor layer;
- a photoelectric conversion element is disclosed that includes a transparent electrode layer covering a semiconductor layer and a second semiconductor layer, and a collecting electrode layer formed on the transparent electrode layer.
- the characteristics of the interface between the single crystal silicon semiconductor substrate and the amorphous silicon semiconductor layer have a great influence on the power generation efficiency.
- the contact resistance at the collecting electrode for taking out the carrier from the semiconductor substrate has a great influence on the power generation efficiency.
- a method for manufacturing a photoelectric conversion element includes a first step of forming a first amorphous semiconductor layer on a light receiving surface of a crystalline semiconductor substrate, and a second amorphous layer on the back surface of the crystalline semiconductor substrate.
- the power generation characteristics of the photoelectric conversion element can be improved.
- it is sectional drawing of a photoelectric conversion element.
- it is a flowchart which shows the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element.
- it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method of a photoelectric conversion element. In embodiment which concerns on this invention, it is sectional drawing for demonstrating the procedure of the manufacturing method
- FIG. 1 is a cross-sectional view of the photoelectric conversion element 10.
- the photoelectric conversion element 10 includes an antireflection layer 12, an n-type amorphous silicon layer 14, an i-type amorphous silicon layer 16, an n-type single crystal silicon substrate 18, an i-n stacked portion 21, and i.
- an arrow A shown in FIG. 1 indicates a direction in which light such as sunlight enters the photoelectric conversion element 10.
- the “light receiving surface” means a surface on which light such as sunlight is mainly incident.
- the “back surface” means a surface opposite to the light receiving surface.
- the n-type single crystal silicon substrate 18 is a power generation layer that receives carriers incident from the light receiving surface and generates carriers.
- the n-type single crystal silicon substrate 18 is used.
- the present invention is not limited to this, and an n-type or p-type conductive crystal semiconductor substrate can be used.
- a polycrystalline silicon substrate, a gallium arsenide substrate (GaAs), an indium phosphorus substrate (InP), or the like can be used.
- the i-type amorphous silicon layer 16 and the n-type amorphous silicon layer 14 are passivation layers formed on the light-receiving surface of the n-type single crystal silicon substrate 18.
- the i-type amorphous silicon layer 16 and the n-type amorphous silicon layer 14 constitute an amorphous semiconductor layer formed on the light receiving surface.
- the i-type amorphous silicon layer 16 is a layer made of an intrinsic amorphous semiconductor film.
- the n-type amorphous silicon layer 14 is a layer made of an amorphous semiconductor film containing an n-type conductive dopant.
- the n-type amorphous silicon layer 14 preferably has an n-type dopant concentration of 1 ⁇ 10 21 / cm 3 or more.
- the amorphous silicon layer includes a microcrystalline semiconductor film.
- a microcrystalline semiconductor film is a film in which crystal grains are precipitated in an amorphous semiconductor.
- the average grain size of the crystal grains is not limited to this, but is estimated to be about 1 nm to 80 nm.
- the antireflection layer 12 is formed on the n-type amorphous silicon layer 14 and reduces reflection of light incident from the light receiving surface of the photoelectric conversion element 10.
- the antireflection layer 12 also functions as a protective layer that protects the surface of the n-type amorphous silicon layer 14.
- the antireflection layer 12 is made of a transparent material and has a refractive index that reduces reflection of light incident from the light receiving surface of the photoelectric conversion element 10 in relation to the refractive index of the layer covered by the antireflection layer 12. And a film thickness is preferred.
- the antireflection layer 12 includes, for example, aluminum oxide, aluminum nitride, silicon nitride, silicon oxide, and the like.
- the i-n stacked unit 21 is formed on the back surface of the n-type single crystal silicon substrate 18 and includes an i-type amorphous silicon layer 22 and an n-type amorphous silicon layer 23. It is preferable that the i-n stacked unit 21 be arranged so that a larger amount of current can be collected from the surface of the photoelectric conversion element 10 in the n-side electrode unit 25 described later.
- the i-n stacked portion 21 preferably has a comb-teeth shape in which a plurality of finger portions extend in parallel.
- the i-type amorphous silicon layer 22 is a passivation layer formed on the back surface of the n-type single crystal silicon substrate 18.
- the n-type amorphous silicon layer 23 is formed on the i-type amorphous silicon layer 22.
- the i-type amorphous silicon layer 22 and the n-type amorphous silicon layer 23 constitute a part of an amorphous semiconductor layer formed on the back surface.
- the i-type amorphous silicon layer 22 is a layer made of an intrinsic amorphous semiconductor film.
- the n-type amorphous silicon layer 23 is a layer made of an amorphous semiconductor film containing an n-type conductive dopant.
- the n-type amorphous silicon layer 23 preferably has an n-type dopant concentration of 1 ⁇ 10 21 / cm 3 or more.
- the insulating layer 24 is formed to electrically insulate the i-n laminated portion 21 and the ip laminated portion 31.
- the insulating layer 24 also functions as a protective layer formed on the n-type amorphous silicon layer 23.
- the insulating layer 24 may be any material having electrical insulation properties, but preferably includes, for example, aluminum nitride, silicon nitride, silicon oxide, and the like.
- the n-side electrode portion 25 is an electrode member provided for collecting and taking out the electricity generated in the photoelectric conversion element 10.
- the n-side electrode unit 25 includes a transparent conductive layer 26, a metal layer 27, a first electrode unit 28, and a second electrode unit 29.
- the transparent conductive layer 26 is formed on the n-type amorphous silicon layer 23.
- the transparent conductive layer 26 is made of a metal oxide such as indium oxide (In 2 O 3 ), zinc oxide (ZnO), tin oxide (SnO 2 ), titanium oxide (TiO 2 ), and indium tin oxide (ITO). It is configured to include at least one.
- the transparent conductive layer 26 is described as being formed using indium tin oxide (ITO).
- the metal layer 27 is formed on the transparent conductive layer 26.
- the metal layer 27 is a seed layer including a metal such as copper (Cu) or an alloy, for example.
- the “seed layer” refers to a layer that is a starting point for plating growth.
- the first electrode portion 28 is an electrode formed on the metal layer 27 by plating.
- the first electrode unit 28 includes, for example, copper (Cu).
- the second electrode part 29 is an electrode formed on the first electrode part 28 by plating.
- the second electrode unit 29 includes tin (Sn).
- the i-p stacked portions 31 are formed on the back surface of the n-type single crystal silicon substrate 18 so as to be alternately arranged with the i-n stacked portions 21.
- the ip laminated portion 31 includes an i-type amorphous silicon layer 32 and a p-type amorphous silicon layer 33, and more in the plane of the photoelectric conversion element 10 in the p-side electrode portion 35 described later. It is preferable to arrange so that the current can be collected.
- the ip laminated portion 31 is preferably, for example, in a comb-teeth shape in which a plurality of finger portions extend in parallel.
- the i-type amorphous silicon layer 32 is a passivation layer formed on the back surface of the n-type single crystal silicon substrate 18.
- the p-type amorphous silicon layer 33 is formed on the i-type amorphous silicon layer 32.
- the i-type amorphous silicon layer 32 and the p-type amorphous silicon layer 33 constitute a part of an amorphous semiconductor layer formed on the back surface.
- the i-type amorphous silicon layer 32 is a layer made of an intrinsic amorphous semiconductor film.
- the p-type amorphous silicon layer 33 is a layer made of an amorphous semiconductor film containing a p-type conductive dopant.
- the p-type amorphous silicon layer 33 preferably has a p-type dopant concentration of 1 ⁇ 10 21 / cm 3 or more.
- the p-side electrode portion 35 is an electrode member provided for collecting and taking out the electricity generated in the photoelectric conversion element 10.
- the p-side electrode part 35 includes a transparent conductive layer 36, a metal layer 37, a first electrode part 38, and a second electrode part 39.
- the transparent conductive layer 36 is formed on the p-type amorphous silicon layer 33.
- a metal layer 37, a first electrode portion 38, and a second electrode portion 39 are formed on the transparent conductive layer 36.
- the materials and the like of the transparent conductive layer 36, the metal layer 37, the first electrode portion 38, and the second electrode portion 39 are the same as those of the transparent conductive layer 26, the metal layer 27, the first electrode portion 28, and the second electrode portion 29. Therefore, detailed description is omitted.
- FIG. 2 is a flowchart showing the procedure of the method for manufacturing the photoelectric conversion element 10.
- the manufacturing method of the photoelectric conversion element 10 is not limited to the manufacturing method shown in each process. In each step, for example, a sputtering method, a plasma CVD method, a screen printing method, a plating method, or the like can be used as appropriate.
- an n-type single crystal silicon substrate 18 is prepared, and the light-receiving surface and the back surface of the n-type single crystal silicon substrate 18 are cleaned (S1).
- the n-type single crystal silicon substrate 18 can be cleaned using, for example, an HF aqueous solution.
- a texture structure is formed on the light receiving surface of the n-type single crystal silicon substrate 18 (S2).
- an anisotropic etching solution such as a potassium hydroxide aqueous solution (KOH aqueous solution) is used.
- KOH aqueous solution potassium hydroxide aqueous solution
- an i-type amorphous silicon layer 16 and an n-type amorphous silicon layer 14 are formed on the light receiving surface of the n-type single crystal silicon substrate 18, and the n-type single crystal silicon is formed.
- An i-type amorphous silicon layer 22a and an n-type amorphous silicon layer 23a are formed on the back surface of the substrate 18 (S3).
- each of the i-type amorphous silicon layer 16, the n-type amorphous silicon layer 14, the i-type amorphous silicon layer 22a, and the n-type amorphous silicon layer 23a is formed by, for example, a plasma CVD method or the like. can do.
- an insulating layer 24a is formed on the n-type amorphous silicon layer 23a (S4).
- the insulating layer 24a can be formed by, for example, a thin film forming method such as a sputtering method or a plasma CVD method.
- an antireflection layer 12 is formed on the n-type amorphous silicon layer 14 (S5).
- the antireflection layer 12 can be formed by, for example, a thin film forming method such as a sputtering method or a plasma CVD method.
- a part of the insulating layer 24a is removed by etching the insulating layer 24a (S6).
- the insulating layer 24b is formed by removing a portion of the insulating layer 24a located above a region for forming the ip stacked portion 31 on the n-type single crystal silicon substrate 18 in a later step.
- an acidic etching solution such as an HF aqueous solution is used for the etching of the insulating layer 24a.
- the i-type amorphous silicon layer 22a and the n-type amorphous silicon layer 23a are etched (S7). Specifically, the portions other than the portion covered with the insulating layer 24b are removed from the i-type amorphous silicon layer 22a and the n-type amorphous silicon layer 23a. Thus, the i-type amorphous silicon layer 22 and the n-type amorphous silicon layer 23 are formed by exposing a portion of the back surface of the n-type single crystal silicon substrate 18 where the insulating layer 24b is not located.
- an alkaline etching solution such as an aqueous solution containing sodium hydroxide (NaOH) is used.
- the insulating layer 24b, the i-type amorphous silicon layer 22, the n-type amorphous silicon layer 23, and the exposed back surface of the n-type single crystal silicon substrate 18 are covered.
- An i-type amorphous silicon layer 32a and a p-type amorphous silicon layer 33a are formed (S8).
- the i-type amorphous silicon layer 32a and the p-type amorphous silicon layer 33a can be formed by, for example, a plasma CVD method or the like.
- a part of the i-type amorphous silicon layer 32a and the p-type amorphous silicon layer 33a located on the insulating layer 24b is etched (S9). Thereby, the i-type amorphous silicon layer 32b and the p-type amorphous silicon layer 33b are formed.
- an alkaline etching solution such as an aqueous solution containing sodium hydroxide (NaOH) is used.
- the insulating layer 24b is etched to further remove a part of the insulating layer 24b (S10).
- the insulating layer 24 is formed by removing the exposed portion of the insulating layer 24b by etching using the i-type amorphous silicon layer 32b and the p-type amorphous silicon layer 33b as a mask.
- an acidic etching solution such as an HF aqueous solution is used for the etching of the insulating layer 24b.
- a transparent conductive layer 26a and a metal layer 27a are formed (S11). Specifically, it is formed by a thin film forming method such as a plasma CVD method or a sputtering method.
- the transparent conductive layers 26 and 36 and the metal layers 27 and 37 are separated by dividing a portion of the transparent conductive layer 26a and the metal layer 27a located on the insulating layer 24.
- Form (S12) the transparent conductive layer 26a and the metal layer 27a are divided by, for example, etching using a resist mask.
- the first electrode portion 28 and the second electrode portion 29 are sequentially formed on the metal layer 27 by electrolytic plating, and the first electrode portion 38 and the second electrode portion 29 are formed on the metal layer 37.
- the electrode portions 39 are sequentially formed (S13). Thereby, the n-side electrode part 25 and the p-side electrode part 35 are formed.
- the interface between the n-type single crystal silicon substrate 18 and the i-type amorphous silicon layer 16 In general, in order to suppress recombination of carriers generated in the n-type single crystal silicon substrate 18 of the photoelectric conversion element 10, the interface between the n-type single crystal silicon substrate 18 and the i-type amorphous silicon layer 16, and It is preferable to keep the interface between the n-type single crystal silicon substrate 18 and the i-type amorphous silicon layers 22 and 32 clean.
- the film formation of the antireflection layer 12 and the insulating layer 24 is performed more than the film formation of the i-type amorphous silicon films 22 and 32. The degree of contamination on the opposite side of the membrane is large.
- the i-type amorphous silicon layer 16 and the n-type amorphous silicon layer 14 are formed on the light receiving surface of the n-type single crystal silicon substrate 18, and the i-type amorphous silicon layer 14 is formed on the back surface.
- the antireflection layer 12 and the insulating layer 24 are formed, so that both surfaces of the n-type single crystal silicon substrate 18 are at least i-type amorphous silicon.
- the antireflection layer 12 and the insulating layer 24 are formed.
- the i-type amorphous silicon layers 16, 22, and 32 can be suitably functioned as passivation layers, and the power generation characteristics of the photoelectric conversion element 10 can be improved.
- the insulating layer 24 located on the back side is formed before the antireflection layer 12 located on the light receiving surface side is formed. That is, the n-type amorphous silicon layer 23 is covered by forming the insulating layer 24, and the source gas for forming the subsequent antireflection layer 12 flows around the n-type amorphous silicon layer 23. Is preventing.
- the surface of the n-type amorphous silicon layer 23 in contact with the n-side electrode part 25 that directly contributes to the collection of carriers can be kept clean, and the contact resistance with the n-side electrode part 25 can be reduced. Can do. Therefore, the current collection efficiency in the n-side electrode portion 25 is improved, and the power generation characteristics of the photoelectric conversion element 10 can be improved.
- the insulating layer 24a has higher mechanical strength than the n-type amorphous silicon layer 23a.
- the surface of the n-type amorphous silicon layer 23a can be prevented from being damaged during the manufacturing process of the photoelectric conversion element 10, and the n side
- the electrical contact with the electrode part 25 is increased, and the contact resistance can be reduced. Therefore, the current collection efficiency in the n-side electrode portion 25 is improved, and the power generation characteristics of the photoelectric conversion element 10 can be improved.
Landscapes
- Photovoltaic Devices (AREA)
- Life Sciences & Earth Sciences (AREA)
- Engineering & Computer Science (AREA)
- Sustainable Energy (AREA)
- Sustainable Development (AREA)
Abstract
n型単結晶シリコン基板18の受光面上にi型非晶質シリコン層16及びn型非晶質シリコン層14を形成する第1工程と、n型単結晶シリコン基板18の裏面上にi型非晶質シリコン層22a及びn型非晶質シリコン層23aを形成する第2工程と、第1工程と第2工程を終えた後に、n型非晶質シリコン層14及びn型非晶質シリコン層23a上に保護層を形成する第3工程と、を備える。
Description
本発明は、光電変換素子の製造方法に関する。
単結晶シリコン、多結晶シリコンまたはアモルファスシリコンを用いた様々な光電変換素子が開発されている。その一例として、特許文献1には、受光面と、受光面の反対側に設けられる裏面とを有する単結晶シリコンからなる半導体基板と、裏面上において所定の方向に沿って形成され、導電型が異なる層が裏面に添って交互に配置されたアモルファスシリコンからなる第1半導体層および第2半導体層と、第2半導体層上から第1半導体層上まで跨って形成される絶縁層と、第1半導体層及び第2半導体層を覆う透明電極層と、透明電極層上に形成される収集電極層と、を備える光電変換素子が開示されている。
ところで、半導体基板においてキャリアを発生させる光電変換素子では、単結晶シリコンの半導体基板とアモルファスシリコンの半導体層との界面の特性が発電効率に大きな影響を及ぼす。また、半導体基板からキャリアを取り出す集電電極における接触抵抗等も発電効率に大きな影響を及ぼす。
本発明に係る光電変換素子の製造方法は、結晶系半導体基板の受光面上に第1非晶質系半導体層を形成する第1工程と、結晶系半導体基板の裏面上に第2非晶質系半導体層を形成する第2工程と、第1工程と第2工程を終えた後に、第1非晶質系半導体層及び第2非晶質系半導体層上に保護層を形成する第3工程と、を備えることを特徴とする。
本発明によれば、光電変換素子の発電特性を向上させることができる。
以下に図面を用いて、本発明に係る実施の形態を詳細に説明する。また、以下では、全ての図面において、同様の要素には同一の符号を付し、重複する説明を省略する。また、本文中の説明においては、必要に応じそれ以前に述べた符号を用いるものとする。
図1は、光電変換素子10の断面図である。光電変換素子10は、反射防止層12と、n型非晶質シリコン層14と、i型非晶質シリコン層16と、n型単結晶シリコン基板18と、i-n積層部21と、i-p積層部31と、絶縁層24と、n側電極部25と、p側電極部35とを備える。ここで、図1に示される矢印Aは、光電変換素子10に対して太陽光等の光が入射される方向を示している。なお、「受光面」とは、太陽光等の光が主に入射される面を意味する。また、「裏面」とは、受光面と反対側の面を意味する。
n型単結晶シリコン基板18は、受光面から入射された光を受けてキャリアを生成する発電層である。なお、本実施の形態では、n型単結晶シリコン基板18としたが、これに限定されるものではなく、n型又はp型の導電型の結晶系半導体基板とすることができる。単結晶シリコン基板の他にも、例えば、多結晶シリコン基板、ガリウム砒素基板(GaAs)、インジウム燐基板(InP)等を適用することができる。
i型非晶質シリコン層16およびn型非晶質シリコン層14は、n型単結晶シリコン基板18の受光面上に形成されるパッシベーション層である。i型非晶質シリコン層16及びn型非晶質シリコン層14は、受光面に形成される非晶質系半導体層を構成する。i型非晶質シリコン層16は、真性な非晶質半導体膜からなる層である。n型非晶質シリコン層14は、n型の導電型のドーパントを含む非晶質半導体膜からなる層である。例えば、n型非晶質シリコン層14は、n型のドーパントの濃度を1×1021/cm3以上とすることが好適である。
なお、本実施の形態において非晶質シリコン層は、微結晶半導体膜を含む。微結晶半導体膜は、非晶質半導体中に結晶粒が析出している膜である。結晶粒の平均粒径は、これに限定されるものではないが、1nm以上80nm以下程度であると推定されている。
反射防止層12は、n型非晶質シリコン層14上に形成され、光電変換素子10の受光面から入射される光の反射を低減させる。また、反射防止層12は、n型非晶質シリコン層14の表面を保護する保護層としても機能する。反射防止層12は、透明な材料で構成され、反射防止層12によって覆われる層の屈折率との関係で光電変換素子10の受光面から入射される光の反射を低減させる屈折率を有する材料及び膜厚とすることが好適である。反射防止層12は、例えば、酸化アルミニウム、窒化アルミニウム、窒化ケイ素及び酸化ケイ素等を含んで構成される。
i-n積層部21は、n型単結晶シリコン基板18の裏面上に形成され、i型非晶質シリコン層22と、n型非晶質シリコン層23と、を備える。i-n積層部21は、後述するn側電極部25において、光電変換素子10の面内からより多くの電流が集電できるように配置することが好適である。i-n積層部21は、例えば、複数のフィンガー部が平行に延伸する櫛歯形状とすることが好適である。
i型非晶質シリコン層22は、n型単結晶シリコン基板18の裏面上に形成されるパッシベーション層である。n型非晶質シリコン層23は、i型非晶質シリコン層22上に形成される。i型非晶質シリコン層22及びn型非晶質シリコン層23は、裏面に形成される非晶質系半導体層の一部を構成する。i型非晶質シリコン層22は、真性な非晶質半導体膜からなる層である。n型非晶質シリコン層23は、n型の導電型のドーパントを含む非晶質半導体膜からなる層である。例えば、n型非晶質シリコン層23は、n型のドーパントの濃度を1×1021/cm3以上とすることが好適である。
絶縁層24は、i-n積層部21とi-p積層部31とを電気的に絶縁するために形成される。また、絶縁層24は、n型非晶質シリコン層23上に形成される保護層としても機能する。絶縁層24は、電気的な絶縁性を有する材料であればよいが、例えば、窒化アルミニウム、窒化ケイ素及び酸化ケイ素等を含んで構成することが好適である。
n側電極部25は、光電変換素子10において発電された電気を集電して取り出すために設けられる電極部材である。n側電極部25は、透明導電層26と、金属層27と、第1電極部28と、第2電極部29とを備える。
透明導電層26は、n型非晶質シリコン層23上に形成される。透明導電層26は、酸化インジウム(In2O3)、酸化亜鉛(ZnO)、酸化錫(SnO2)、酸化チタン(TiO2)及びインジウム錫酸化物(ITO)等の金属酸化物のうちの少なくとも1つを含んで構成される。ここでは、透明導電層26はインジウム錫酸化物(ITO)を用いて形成されているものとして説明する。
金属層27は、透明導電層26上に形成される。金属層27は、例えば、銅(Cu)等の金属や合金を含んで構成されるシード層である。ここで、「シード層」とは、めっき成長の起点となる層のことをいう。
第1電極部28は、めっきによって金属層27上に形成される電極である。第1電極部28は、例えば、銅(Cu)を含んで構成される。
第2電極部29は、めっきによって第1電極部28上に形成される電極である。第2電極部29は、例えば、錫(Sn)を含んで構成される。
i-p積層部31は、n型単結晶シリコン基板18の裏面上にi-n積層部21と交互に配置されるように形成される。i-p積層部31は、i型非晶質シリコン層32と、p型非晶質シリコン層33と、を備え、後述するp側電極部35において、光電変換素子10の面内からより多くの電流が集電できるように配置することが好適である。i-p積層部31は、例えば、複数のフィンガー部が平行に延伸する櫛歯形状とすることが好適である。
i型非晶質シリコン層32は、n型単結晶シリコン基板18の裏面上に形成されるパッシベーション層である。p型非晶質シリコン層33は、i型非晶質シリコン層32上に形成される。i型非晶質シリコン層32及びp型非晶質シリコン層33は、裏面に形成される非晶質系半導体層の一部を構成する。i型非晶質シリコン層32は、真性な非晶質半導体膜からなる層である。p型非晶質シリコン層33は、p型の導電型のドーパントを含む非晶質半導体膜からなる層である。例えば、p型非晶質シリコン層33は、p型のドーパントの濃度を1×1021/cm3以上とすることが好適である。
p側電極部35は、光電変換素子10において発電された電気を集電して取り出すために設けられる電極部材である。p側電極部35は、透明導電層36と、金属層37と、第1電極部38と、第2電極部39とを備える。
透明導電層36は、p型非晶質シリコン層33上に形成される。透明導電層36上に、金属層37、第1電極部38および第2電極部39が形成される。ここで、透明導電層36、金属層37、第1電極部38および第2電極部39の材料等は、透明導電層26、金属層27、第1電極部28および第2電極部29と同じであるため、詳細な説明は省略する。
次に、光電変換素子10の製造方法の一例を説明する。図2は、光電変換素子10の製造方法の手順を示すフローチャートである。なお、光電変換素子10の製造方法は、各工程において示す製造方法に限定されない。各工程において、例えば、スパッタリング法、プラズマCVD法、スクリーン印刷法或いはめっき法等を適宜用いることができる。
まず、n型単結晶シリコン基板18を用意して、n型単結晶シリコン基板18の受光面及び裏面の洗浄を行う(S1)。ここで、n型単結晶シリコン基板18の洗浄は、例えば、HF水溶液等を用いて行うことができる。
次に、n型単結晶シリコン基板18の受光面上にテクスチャ構造を形成する(S2)。ここで、テクスチャ構造の形成には、例えば、水酸化カリウム水溶液(KOH水溶液)等の異方性エッチング溶液を用いる。これにより、n型単結晶シリコン基板18の受光面上にピラミッド状の凹凸形状を形成することができる。
そして、図3に示されるように、n型単結晶シリコン基板18の受光面上に、i型非晶質シリコン層16とn型非晶質シリコン層14を形成するとともに、n型単結晶シリコン基板18の裏面上に、i型非晶質シリコン層22aとn型非晶質シリコン層23aを形成する(S3)。ここで、i型非晶質シリコン層16、n型非晶質シリコン層14、i型非晶質シリコン層22a及びn型非晶質シリコン層23aのそれぞれは、例えば、プラズマCVD法等により形成することができる。
続いて、図4に示されるように、n型非晶質シリコン層23a上に絶縁層24aを形成する(S4)。絶縁層24aは、例えば、スパッタリング法やプラズマCVD法等の薄膜形成法等により形成することができる。
その後、図5に示されるように、n型非晶質シリコン層14上に反射防止層12を形成する(S5)。反射防止層12は、例えば、スパッタリング法やプラズマCVD法等の薄膜形成法等により形成することができる。
次に、図6に示されるように、絶縁層24aをエッチングすることにより、絶縁層24aの一部分を除去する(S6)。具体的には、絶縁層24aのうち、後工程でn型単結晶シリコン基板18にi-p積層部31を形成させるための領域の上に位置する部分を除去して絶縁層24bを形成する。ここで、絶縁層24aのエッチングには、例えば、HF水溶液等の酸性のエッチング液を用いる。
そして、図7に示されるように、S6においてパターンニングされた絶縁層24bをマスクとして用い、i型非晶質シリコン層22aとn型非晶質シリコン層23aをエッチングする(S7)。具体的には、i型非晶質シリコン層22aとn型非晶質シリコン層23aのうち、絶縁層24bによって覆われている部分以外を除去する。これにより、n型単結晶シリコン基板18の裏面のうち、絶縁層24bが位置していない部分を露出させて、i型非晶質シリコン層22とn型非晶質シリコン層23を形成する。ここで、i型非晶質シリコン層22aとn型非晶質シリコン層23aのエッチングには、例えば、水酸化ナトリウム(NaOH)を含む水溶液等のアルカリ性のエッチング液を用いる。
続いて、図8に示されるように、絶縁層24b、i型非晶質シリコン層22、n型非晶質シリコン層23及び露出されたn型単結晶シリコン基板18の裏面を覆うように、i型非晶質シリコン層32aとp型非晶質シリコン層33aを形成する(S8)。i型非晶質シリコン層32a及びp型非晶質シリコン層33aは、例えば、プラズマCVD法等により形成することができる。
その後、図9に示されるように、i型非晶質シリコン層32a及びp型非晶質シリコン層33aのうち、絶縁層24bの上に位置している部分の一部分をエッチングする(S9)。これにより、i型非晶質シリコン層32b及びp型非晶質シリコン層33bを形成する。ここで、i型非晶質シリコン層32aとp型非晶質シリコン層33aのエッチングには、例えば、水酸化ナトリウム(NaOH)を含む水溶液等のアルカリ性のエッチング液を用いる。
次に、図10に示されるように、絶縁層24bをエッチングすることにより、絶縁層24bの一部分をさらに除去する(S10)。具体的には、i型非晶質シリコン層32b及びp型非晶質シリコン層33bをマスクとして用い、絶縁層24bの露出部分をエッチングにより除去することで絶縁層24を形成する。ここで、絶縁層24bのエッチングには、例えば、HF水溶液等の酸性のエッチング液を用いる。
そして、図11に示されるように、透明導電層26a、金属層27aを形成する(S11)。具体的には、プラズマCVD法やスパッタリング法等の薄膜形成法により形成する。
続いて、図12に示されるように、透明導電層26a及び金属層27aのうち、絶縁層24の上に位置する部分を分断することにより、透明導電層26,36及び金属層27,37を形成する(S12)。ここで、透明導電層26a及び金属層27aは、例えば、レジストのマスクを用いたエッチングによって分断する。
その後、図13に示されるように、電解めっきにより、金属層27の上に第1電極部28と第2電極部29を順次形成し、金属層37の上に第1電極部38と第2電極部39を順次形成する(S13)。これにより、n側電極部25とp側電極部35とが形成がされる。
一般的に、光電変換素子10のn型単結晶シリコン基板18において発電されたキャリアの再結合を抑制するために、n型単結晶シリコン基板18とi型非晶質シリコン層16の界面、及び、n型単結晶シリコン基板18とi型非晶質シリコン層22,32の界面は清浄に保つことが好適である。ここで、成膜時の真空度の違いや原料ガスの回り込み等によって、i型非晶質シリコン膜22,32の成膜時より反射防止層12及び絶縁層24の成膜時の方が成膜の面と反対の面における汚染度が大きい。そこで、本実施の形態では、n型単結晶シリコン基板18の受光面上にi型非晶質シリコン層16及びn型非晶質シリコン層14を成膜し、裏面上にi型非晶質シリコン層22及びn型非晶質シリコン層23を成膜した後に、反射防止層12及び絶縁層24を成膜することによって、n型単結晶シリコン基板18の両面を少なくともi型非晶質シリコン層16,22によって覆った後で反射防止層12及び絶縁層24を成膜している。これによって、反射防止層12及び絶縁層24の成膜時にn型単結晶シリコン基板18とi型非晶質シリコン層16,22,32との界面が汚染されることを防止している。したがって、i型非晶質シリコン層16,22,32をパッシベーション層として好適に機能させることができ、光電変換素子10の発電特性を向上させることができる。
さらに、反射防止層12及び絶縁層24の成膜の順序として、受光面側に位置する反射防止層12を成膜する前に、裏面側に位置する絶縁層24を成膜している。すなわち、絶縁層24を成膜することによってn型非晶質シリコン層23を覆い、その後の反射防止層12を成膜する際の原料ガスがn型非晶質シリコン層23上に回りこむことを防止している。これにより、キャリアの集電に直接寄与するn側電極部25と接触するn型非晶質シリコン層23の表面を清浄に保つことができ、n側電極部25との接触抵抗を低減することができる。したがって、n側電極部25における集電効率が向上し、光電変換素子10の発電特性を向上させることができる。
また、一般的に、絶縁層24aは、n型非晶質シリコン層23aに比べて機械的な強度が高い。n型非晶質シリコン層23a上を絶縁層24aで覆うことで、光電変換素子10の製造工程中にn型非晶質シリコン層23aの表面上が傷つくことを抑制することができ、n側電極部25との電気的な接触性が高まり接触抵抗を低減することができる。したがって、n側電極部25における集電効率が向上し、光電変換素子10の発電特性を向上させることができる。
10 光電変換素子、12 反射防止層、24,24a,24b 絶縁層、14,23,23a n型非晶質シリコン層、16,22,22a,32,32a,32b i型非晶質シリコン層、18 n型単結晶シリコン基板、21 i-n積層部、25 n側電極部、26,26a,36 透明導電層、27,27a,37 金属層、28,38 第1電極部、29,39 第2電極部、31 i-p積層部、33,33a,33b p型非晶質シリコン層、35 p側電極部。
Claims (5)
- 結晶系半導体基板の受光面上に第1非晶質系半導体層を形成する第1工程と、
前記結晶系半導体基板の裏面上に第2非晶質系半導体層を形成する第2工程と、
前記第1工程と前記第2工程を終えた後に、前記第1非晶質系半導体層及び前記第2非晶質系半導体層上に保護層を形成する第3工程と、
を備えることを特徴とする光電変換素子の製造方法。 - 請求項1に記載の光電変換素子の製造方法において、
前記第3工程は、
前記第2非晶質系半導体層上に保護層を形成した後に前記第1非晶質系半導体層上に保護層を形成することを特徴とする光電変換素子の製造方法。 - 請求項1または請求項2に記載の光電変換素子の製造方法において、
前記結晶系半導体基板は、n型であり、
前記第1非晶質系半導体層は、
前記結晶系半導体基板の受光面上に形成される第1のi型非晶質系半導体層と、
前記第1のi型非晶質系半導体層上に形成される第1のn型非晶質系半導体層と、
を有し、
前記第2非晶質系半導体層は、
前記結晶系半導体基板の裏面上に形成される第2のi型非晶質系半導体層と、
前記第2のi型非晶質系半導体層上に形成される第2のn型非晶質系半導体層と、
を有することを特徴とする光電変換素子の製造方法。 - 請求項3に記載の光電変換素子の製造方法において、
前記第2のn型非晶質系半導体層上の第1領域に形成される第1電極部と、
前記裏面に形成される第2のp型非晶質系半導体層上の領域のうち、前記第1領域と異なる第2領域に形成される第2電極部と、
を備えることを特徴とする光電変換素子の製造方法。 - 請求項1から請求項4のいずれか1に記載の光電変換素子の製造方法において、
前記保護層は、酸化アルミニウム、窒化アルミニウム、窒化ケイ素及び酸化ケイ素のいずれか1つを含むことを特徴とする光電変換素子の製造方法。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2013507402A JP5891382B2 (ja) | 2011-03-25 | 2012-03-19 | 光電変換素子の製造方法 |
| EP12763547.2A EP2690666A4 (en) | 2011-03-25 | 2012-03-19 | METHOD FOR PRODUCING A PHOTOELECTRIC CONVERTER ELEMENT |
| US14/029,367 US9257593B2 (en) | 2011-03-25 | 2013-09-17 | Method for producing photoelectric conversion element |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011-067625 | 2011-03-25 | ||
| JP2011067625 | 2011-03-25 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US14/029,367 Continuation US9257593B2 (en) | 2011-03-25 | 2013-09-17 | Method for producing photoelectric conversion element |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2012132995A1 true WO2012132995A1 (ja) | 2012-10-04 |
Family
ID=46930727
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2012/057006 Ceased WO2012132995A1 (ja) | 2011-03-25 | 2012-03-19 | 光電変換素子の製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US9257593B2 (ja) |
| EP (1) | EP2690666A4 (ja) |
| JP (1) | JP5891382B2 (ja) |
| WO (1) | WO2012132995A1 (ja) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015176952A (ja) * | 2014-03-14 | 2015-10-05 | パナソニックIpマネジメント株式会社 | 太陽電池 |
| JP2017526155A (ja) * | 2014-06-27 | 2017-09-07 | サンパワー コーポレイション | 高エネルギギャップ(eg)材料を用いた太陽電池の受光面の不活性化 |
| JP2018093237A (ja) * | 2018-03-08 | 2018-06-14 | パナソニックIpマネジメント株式会社 | 太陽電池 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8597970B2 (en) | 2011-12-21 | 2013-12-03 | Sunpower Corporation | Hybrid polysilicon heterojunction back contact cell |
| JP6179900B2 (ja) * | 2012-03-30 | 2017-08-16 | パナソニックIpマネジメント株式会社 | 太陽電池及びその製造方法 |
| US9312406B2 (en) | 2012-12-19 | 2016-04-12 | Sunpower Corporation | Hybrid emitter all back contact solar cell |
| US9196758B2 (en) | 2013-12-20 | 2015-11-24 | Sunpower Corporation | Solar cell emitter region fabrication with differentiated p-type and n-type region architectures |
| US9837576B2 (en) | 2014-09-19 | 2017-12-05 | Sunpower Corporation | Solar cell emitter region fabrication with differentiated P-type and N-type architectures and incorporating dotted diffusion |
| US9525083B2 (en) | 2015-03-27 | 2016-12-20 | Sunpower Corporation | Solar cell emitter region fabrication with differentiated P-type and N-type architectures and incorporating a multi-purpose passivation and contact layer |
| US11355657B2 (en) | 2015-03-27 | 2022-06-07 | Sunpower Corporation | Metallization of solar cells with differentiated p-type and n-type region architectures |
| US9502601B1 (en) | 2016-04-01 | 2016-11-22 | Sunpower Corporation | Metallization of solar cells with differentiated P-type and N-type region architectures |
| CN114342079B (zh) * | 2019-08-30 | 2025-01-07 | 株式会社日本显示器 | 检测装置 |
| JP2021044384A (ja) * | 2019-09-11 | 2021-03-18 | パナソニック株式会社 | 太陽電池セル |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009200267A (ja) | 2008-02-21 | 2009-09-03 | Sanyo Electric Co Ltd | 太陽電池 |
| JP2010087495A (ja) * | 2008-09-05 | 2010-04-15 | Semiconductor Energy Lab Co Ltd | 光電変換装置及びその作製方法 |
| JP2011035092A (ja) * | 2009-07-31 | 2011-02-17 | Sanyo Electric Co Ltd | 裏面接合型太陽電池及びそれを用いた太陽電池モジュール |
Family Cites Families (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0613639A (ja) * | 1992-06-24 | 1994-01-21 | Sanyo Electric Co Ltd | 光起電力装置 |
| JP2003298078A (ja) * | 2002-03-29 | 2003-10-17 | Ebara Corp | 光起電力素子 |
| US20070169808A1 (en) * | 2006-01-26 | 2007-07-26 | Kherani Nazir P | Solar cell |
| NO20061668L (no) * | 2006-04-12 | 2007-10-15 | Renewable Energy Corp | Solcelle og fremgangsmate for fremstilling av samme |
| WO2008115814A2 (en) * | 2007-03-16 | 2008-09-25 | Bp Corporation North America Inc. | Solar cells |
| JP2010258043A (ja) * | 2009-04-21 | 2010-11-11 | Sanyo Electric Co Ltd | 太陽電池 |
| WO2011005447A2 (en) * | 2009-06-22 | 2011-01-13 | International Business Machines Corporation | Semiconductor optical detector structure |
| US7927910B2 (en) * | 2009-06-28 | 2011-04-19 | Sino-American Silicon Products Inc. | Manufacturing method of solar cell |
| EP2293351B1 (en) * | 2009-09-07 | 2017-04-12 | Lg Electronics Inc. | Solar cell |
| FR2953999B1 (fr) * | 2009-12-14 | 2012-01-20 | Total Sa | Cellule photovoltaique heterojonction a contact arriere |
| JP5820989B2 (ja) * | 2011-03-25 | 2015-11-24 | パナソニックIpマネジメント株式会社 | 光電変換素子の製造方法 |
-
2012
- 2012-03-19 WO PCT/JP2012/057006 patent/WO2012132995A1/ja not_active Ceased
- 2012-03-19 JP JP2013507402A patent/JP5891382B2/ja not_active Expired - Fee Related
- 2012-03-19 EP EP12763547.2A patent/EP2690666A4/en not_active Ceased
-
2013
- 2013-09-17 US US14/029,367 patent/US9257593B2/en not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009200267A (ja) | 2008-02-21 | 2009-09-03 | Sanyo Electric Co Ltd | 太陽電池 |
| JP2010087495A (ja) * | 2008-09-05 | 2010-04-15 | Semiconductor Energy Lab Co Ltd | 光電変換装置及びその作製方法 |
| JP2011035092A (ja) * | 2009-07-31 | 2011-02-17 | Sanyo Electric Co Ltd | 裏面接合型太陽電池及びそれを用いた太陽電池モジュール |
Non-Patent Citations (1)
| Title |
|---|
| See also references of EP2690666A4 |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015176952A (ja) * | 2014-03-14 | 2015-10-05 | パナソニックIpマネジメント株式会社 | 太陽電池 |
| JP2017526155A (ja) * | 2014-06-27 | 2017-09-07 | サンパワー コーポレイション | 高エネルギギャップ(eg)材料を用いた太陽電池の受光面の不活性化 |
| JP2018093237A (ja) * | 2018-03-08 | 2018-06-14 | パナソニックIpマネジメント株式会社 | 太陽電池 |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2690666A1 (en) | 2014-01-29 |
| US20140017850A1 (en) | 2014-01-16 |
| EP2690666A4 (en) | 2014-09-03 |
| US9257593B2 (en) | 2016-02-09 |
| JP5891382B2 (ja) | 2016-03-23 |
| JPWO2012132995A1 (ja) | 2014-07-28 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5891382B2 (ja) | 光電変換素子の製造方法 | |
| JP5879538B2 (ja) | 光電変換装置及びその製造方法 | |
| JP5705968B2 (ja) | 光電変換装置及びその製造方法 | |
| JP5820988B2 (ja) | 光電変換装置及びその製造方法 | |
| CN107210331B (zh) | 太阳能电池及其制造方法 | |
| JP5374250B2 (ja) | 結晶シリコン太陽電池 | |
| JP5820265B2 (ja) | 裏面電極型太陽電池及びその製造方法 | |
| KR20130067208A (ko) | 광기전력소자 및 그 제조 방법 | |
| CN110010720A (zh) | 太阳能单电池的制造方法和太阳能单电池 | |
| JP5884030B2 (ja) | 光電変換装置の製造方法 | |
| JP5820989B2 (ja) | 光電変換素子の製造方法 | |
| WO2014068965A1 (ja) | 太陽電池 | |
| JP2014183073A (ja) | 光電変換素子および光電変換素子の製造方法 | |
| JP2011077454A (ja) | 結晶シリコン系太陽電池とその製造方法 | |
| JP5351628B2 (ja) | 結晶シリコン系太陽電池 | |
| WO2012132614A1 (ja) | 光電変換装置 | |
| JPWO2015145886A1 (ja) | 電極パターンの形成方法及び太陽電池の製造方法 | |
| JP2015185658A (ja) | 太陽電池の製造方法 | |
| JPWO2012132834A1 (ja) | 太陽電池及び太陽電池の製造方法 | |
| WO2012132616A1 (ja) | 光電変換素子の製造方法 | |
| WO2012132064A1 (ja) | 光起電力素子 | |
| JP5957102B2 (ja) | 太陽電池の製造方法 | |
| WO2012132932A1 (ja) | 太陽電池及び太陽電池の製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 12763547 Country of ref document: EP Kind code of ref document: A1 |
|
| ENP | Entry into the national phase |
Ref document number: 2013507402 Country of ref document: JP Kind code of ref document: A |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |