[go: up one dir, main page]

WO2011115206A1 - 太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法 - Google Patents

太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法 Download PDF

Info

Publication number
WO2011115206A1
WO2011115206A1 PCT/JP2011/056375 JP2011056375W WO2011115206A1 WO 2011115206 A1 WO2011115206 A1 WO 2011115206A1 JP 2011056375 W JP2011056375 W JP 2011056375W WO 2011115206 A1 WO2011115206 A1 WO 2011115206A1
Authority
WO
WIPO (PCT)
Prior art keywords
collector electrode
conductive film
solar cell
transparent conductive
semiconductor layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2011/056375
Other languages
English (en)
French (fr)
Inventor
定司 津毛
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to CN201180007204.2A priority Critical patent/CN102725857B/zh
Priority to EP11756390.8A priority patent/EP2549547A4/en
Publication of WO2011115206A1 publication Critical patent/WO2011115206A1/ja
Priority to US13/561,145 priority patent/US9299871B2/en
Anticipated expiration legal-status Critical
Priority to US15/046,397 priority patent/US9793422B2/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/206Electrodes for devices having potential barriers
    • H10F77/211Electrodes for devices having potential barriers for photovoltaic cells
    • H10F77/215Geometries of grid contacts
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02SGENERATION OF ELECTRIC POWER BY CONVERSION OF INFRARED RADIATION, VISIBLE LIGHT OR ULTRAVIOLET LIGHT, e.g. USING PHOTOVOLTAIC [PV] MODULES
    • H02S30/00Structural details of PV modules other than those related to light conversion
    • H02S30/10Frame structures
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F10/00Individual photovoltaic cells, e.g. solar cells
    • H10F10/10Individual photovoltaic cells, e.g. solar cells having potential barriers
    • H10F10/16Photovoltaic cells having only PN heterojunction potential barriers
    • H10F10/164Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells
    • H10F10/165Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells
    • H10F10/166Photovoltaic cells having only PN heterojunction potential barriers comprising heterojunctions with Group IV materials, e.g. ITO/Si or GaAs/SiGe photovoltaic cells the heterojunctions being Group IV-IV heterojunctions, e.g. Si/Ge, SiGe/Si or Si/SiC photovoltaic cells the Group IV-IV heterojunctions being heterojunctions of crystalline and amorphous materials, e.g. silicon heterojunction [SHJ] photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F19/00Integrated devices, or assemblies of multiple devices, comprising at least one photovoltaic cell covered by group H10F10/00, e.g. photovoltaic modules
    • H10F19/80Encapsulations or containers for integrated devices, or assemblies of multiple devices, having photovoltaic cells
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10FINORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
    • H10F77/00Constructional details of devices covered by this subclass
    • H10F77/20Electrodes
    • H10F77/206Electrodes for devices having potential barriers
    • H10F77/211Electrodes for devices having potential barriers for photovoltaic cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy

Definitions

  • the present invention relates to a solar cell having good characteristics, a solar cell module using the solar cell, and a method for manufacturing the solar cell, and more particularly to a structure of a surface-side collector electrode and a method for manufacturing the same.
  • Solar cells are expected as a new energy source because they can directly convert clean and infinitely supplied sunlight into electricity.
  • a solar cell is formed using a semiconductor substrate made of a crystalline semiconductor material such as single crystal silicon or polycrystalline silicon, or a semiconductor material such as a compound semiconductor material such as GaAs or InP.
  • solar cells in which an amorphous silicon layer is laminated on the surface of a single crystal silicon substrate, which is a power generation layer, are attracting attention because they can reduce carrier recombination loss.
  • an intrinsic amorphous silicon layer is interposed between single-crystal silicon and amorphous silicon layers having opposite conductivity types to reduce defects at the interface and improve the characteristics of the heterojunction interface.
  • Batteries hereinafter referred to as HIT (registered trademark) solar cells
  • HIT registered trademark
  • FIG. 15 is a cross-sectional view showing the structure of a HIT type solar cell.
  • an intrinsic (i-type) amorphous silicon layer a p-type amorphous silicon layer is formed on one main surface of an n-type crystalline silicon substrate 10 made of a crystalline semiconductor such as single crystal silicon or polycrystalline silicon.
  • Amorphous silicon layers 13 are stacked in this order, and further, for example, a transparent conductive film (TCO) 14 made of indium oxide to which tin is added and a comb-shaped collector electrode 4 made of silver (Ag) are formed. ing.
  • TCO transparent conductive film
  • an i-type amorphous silicon layer and an n-type amorphous silicon layer 11 are laminated in this order, and further on the transparent conductive film 12 and Ag.
  • Comb-shaped collector electrode 5 is formed.
  • Such a solar cell element is manufactured by the following procedure. First, an i-type amorphous silicon layer and a p-type amorphous silicon layer 13 are continuously formed on one main surface of the crystalline silicon substrate 10 using a plasma CVD method, and the other main An i-type amorphous silicon layer and an n-type amorphous silicon layer 11 are continuously formed on the surface. Next, the transparent conductive film 14 and the transparent conductive film 12 are formed on the amorphous silicon layer 13 and the amorphous silicon layer 11 by a sputtering method, and further, the transparent conductive film 11 and the transparent conductive film 12 are transparent by a screen printing method. A comb-shaped collector electrode 4 and collector electrode 5 are formed on the conductive film 14.
  • each layer other than the crystalline silicon substrate 10 can be performed at a temperature of 200 ° C. or lower using methods such as plasma CVD, sputtering, and screen printing. The occurrence of warping of the substrate can be prevented, and the manufacturing cost can be reduced. Further, since the HIT type solar cell is manufactured in a low temperature environment in order to suppress thermal damage to the amorphous silicon layers 11 and 13, the Ag paste for the collector electrodes 4 and 5 is also used for low temperature and curing. Resin-type paste is used. For this reason, thinning of the collector electrode and reduction in resistance are being studied with the aim of further improving the characteristics.
  • a transparent insulating layer having an opening is formed on the transparent conductive film by screen printing, and a collector electrode is formed by plating in the opening from which the transparent conductive film is exposed. ing.
  • the collector electrode on the side on which sunlight is incident hinders light incidence, it is desirable that the collector has a small resistance and a narrow line width.
  • the light-transmitting insulating layer having the opening is formed by screen printing, there is a limit to narrowing the width of the opening.
  • a groove is formed by removing the light-transmitting insulating layer at the position where the collector electrode is formed by etching or laser irradiation to expose the transparent conductive film.
  • the transparent conductive film and the amorphous semiconductor are extremely thin as compared with the light-transmitting insulating layer, and the above-described groove may reach the crystalline substrate.
  • the groove reaches the crystal substrate in this manner, the crystal substrate / amorphous semiconductor junction is impaired, and the photoelectric conversion characteristics are deteriorated. For this reason, it is necessary to pay careful attention to the conditions for forming the grooves, and there is a problem that the forming operation becomes troublesome.
  • the object of the present invention is to provide a space for controlling the depth of the groove when removing the translucent insulating layer after forming the translucent insulating layer on the entire surface of the transparent conductive film, and is excellent in mass productivity. It is providing the manufacturing method of a solar cell, the solar cell module using the solar cell, and a solar cell.
  • a solar cell according to the present invention includes a crystalline semiconductor substrate having a first conductivity type, a first amorphous semiconductor layer having the first conductivity type provided on a first surface of the crystalline semiconductor substrate, , A first collector electrode provided on the first amorphous semiconductor layer, and a second amorphous material having a second conductivity type provided on the second surface of the crystalline semiconductor substrate.
  • the first collector electrode is formed by a method that does not affect the bonding between the crystalline semiconductor substrate and the second amorphous semiconductor layer, and the area of the first collector electrode formation region is that of the second collector electrode. The area is smaller than the area of the formation region.
  • a transparent conductive film and a light-transmitting insulating layer are provided in this order on the first amorphous semiconductor layer, and the first collector electrode is disposed in a groove provided in the light-transmitting insulating layer. It can comprise so that it may include.
  • a transparent conductive film is provided on the second amorphous semiconductor layer, and the surface shape of the region where the second collector electrode is formed on the surface of the transparent conductive film is the surface shape of the transparent conductive film. It can be configured to have the same surface shape as other regions.
  • the second collector electrode can be formed by a printing method or a vapor deposition method, or the second collector electrode can be formed on the entire surface of the second amorphous semiconductor layer by a plating method. .
  • the first collector electrode may be disposed on the light incident side.
  • the present invention includes a crystalline semiconductor substrate having a first conductivity type, a first amorphous semiconductor layer having the first conductivity type provided on a first surface of the crystalline semiconductor substrate, A first collector electrode provided on the first amorphous semiconductor layer; and a second amorphous semiconductor layer having a second conductivity type provided on the second surface of the crystalline semiconductor substrate. And a second collector electrode provided on the second amorphous semiconductor layer, wherein a transparent conductive film and a translucent film are formed on the first amorphous semiconductor layer.
  • the first collector electrode is formed including a groove provided in the translucent insulating layer, and a transparent conductive film is formed on the second amorphous semiconductor layer.
  • the second collector electrode is formed on the surface of the second transparent conductive film, and the second collector electrode on the surface of the transparent conductive film is The surface shape of the made area is the same as the surface shape of the other regions in the surface of the transparent conductive film.
  • the present invention is a solar cell module in which a plurality of solar cells are sealed between a front surface member and a back surface member, wherein the solar cell includes a crystalline semiconductor substrate having a first conductivity type, and the crystal A first amorphous semiconductor layer having the first conductivity type provided on a first surface of a semiconductor substrate, and a first collector electrode provided on the first amorphous semiconductor layer A second amorphous semiconductor layer having a second conductivity type provided on the second surface of the crystalline semiconductor substrate; and a second amorphous semiconductor layer provided on the second amorphous semiconductor layer.
  • a transparent conductive film is formed on the second amorphous semiconductor layer, and the second collector electrode includes the second collector electrode.
  • the surface shape of the region where the second collector electrode is formed on the surface of the transparent conductive film is the same as the surface shape of other regions on the surface of the transparent conductive film.
  • the surface of the first collector electrode faces the surface member, and the surface of the second collector electrode faces the back member.
  • a terminal box can be provided on the surface of the back member.
  • the present invention also includes a step of forming an amorphous semiconductor layer of one conductivity type on the front side of a crystalline semiconductor substrate of one conductivity type and an amorphous semiconductor layer of another conductivity type on the back side, A step of forming a transparent conductive film on the crystalline semiconductor layer, a step of forming a light-transmitting insulating layer on the transparent conductive film on the surface side, and the transparent insulating layer by selectively removing the light-transmitting insulating layer. Forming a groove continuous with the conductive film; forming a front side collector electrode by plating on the opening; and forming a back side collector electrode by printing or vapor deposition on the transparent conductive film on the rear side. And a process.
  • the groove can be formed using a laser.
  • a first amorphous semiconductor having the same conductivity type as that of a crystalline semiconductor substrate is provided on a first surface of the crystalline semiconductor substrate, and a collector electrode is formed on the first amorphous semiconductor by plating. Therefore, there is room for control of the process such as the formation conditions, and a solar cell excellent in mass productivity can be provided.
  • a transparent conductive film and a light-transmitting insulating layer are provided in this order on the first amorphous semiconductor layer, and the first collector electrode is formed including the inside of the groove provided in the light-transmitting insulating layer.
  • the substrate and the surface-side amorphous semiconductor layer have the same conductivity type, so that no major problem occurs. Therefore, it is possible to provide a solar cell excellent in mass productivity and a method for manufacturing the solar cell, which has room for control of processes such as formation conditions.
  • FIG. 1 is a structural cross-sectional view showing the structure of a solar cell according to an embodiment of the present invention.
  • the same reference numerals are given to the portions exhibiting the same functions as those in FIG.
  • the solar cell of this embodiment is different from the conventional solar cell shown in FIG. 15 in that the n-type amorphous silicon layer 11 side having the same conductivity type as the crystalline semiconductor substrate 10 is the surface side, and the n-type amorphous The main sunlight is incident from the quality silicon layer 11 side, and the front and back are arranged opposite to those of a normal solar cell.
  • an n-type amorphous silicon layer 11 is disposed on the surface (light-receiving surface) side of an n-type single crystal silicon substrate 10 as a crystalline semiconductor substrate via an i-type amorphous silicon layer. Is formed.
  • the i-type amorphous silicon layer and the n-type amorphous silicon layer 11 are extremely thin films, and the thickness of the two layers is about 10 nm.
  • a transparent conductive film (TCO) 12 made of a light-transmitting conductive oxide such as ITO and having a thickness of about 100 nm is formed.
  • a translucent insulating layer 15 made of silicon oxide (SiO x ) or the like is formed on the surface side of the transparent conductive film 12.
  • a p-type amorphous silicon layer 13 is formed on the back side of the n-type single crystal silicon substrate 10 via an i-type amorphous silicon layer.
  • a transparent conductive film 14 is formed on the back side of the p-type amorphous silicon layer 13.
  • the comb-shaped collector electrode 30 on the front surface side is formed by plating, and the comb-shaped collector electrode 4 on the back surface side is formed by a method such as screen printing or vapor deposition.
  • the surface-side collecting electrode 30 In order to form the surface-side collecting electrode 30 by plating, at least the light-transmitting insulating layer 15 on the surface is removed by laser irradiation, mechanical polishing by scribing, wet etching using a mask, etc. 2 is formed.
  • the depth of the opening groove 2 is set to a depth that surely exceeds the translucent insulating layer 15. At this time, even if the opening groove 2 reaches the substrate 10 due to errors such as the formation condition of the opening groove 2, the substrate 10 and the amorphous silicon layer 11 on the surface side are the same conductivity type n-type, and the big problem is Absent. For this reason, a space is generated in the control of the process such as the formation conditions.
  • a metal seed is formed in the opening groove 2, and then a collector electrode 30 is formed by plating having a width of 50 ⁇ m or less and a height of about 10 ⁇ m.
  • the collector electrode 30 by plating has a smaller resistance than the collector electrode made of a resin-type conductive paste, and a collector electrode having a sufficiently small resistance can be obtained with the above-described line width and height.
  • the collector electrode 30 provided on the amorphous silicon layer 11 having the same conductivity type as the substrate 10 is formed by plating as described above, a conventional screen printing method or a vapor deposition method using a mask is used. Compared with the case of using, the line width of the collector electrode 30 can be made thin. For this reason, the area of the formation region of the collector electrode 30 can be reduced as compared with the conventional case. Therefore, in the present invention, the collector electrode 30 formed by plating is the light incident side. With this configuration, it is possible to reduce the light-blocking area loss due to the collector electrode 30 and increase the amount of light incident on the substrate 10. As a result, the photoelectric conversion characteristics can be improved.
  • the collector electrode 4 is formed on the p-type amorphous silicon layer 13 that forms a pn junction with the substrate 10. Therefore, in the present invention, the collector electrode 4 is formed by a method that does not affect the p-type amorphous silicon layer 13 such as a screen printing method or a vapor deposition method using a mask, without using plating.
  • the collector electrode 30 is the light incident side. For this reason, since the collector electrode 4 is arranged on the back surface side, it is not necessary to consider the light shielding loss due to the collector electrode 4. Therefore, the collector electrode 4 is formed in a larger area than the collector electrode 30 to reduce resistance loss. Specifically, the collector electrode 4 is formed by screen printing using an Ag paste with a height of 30 ⁇ m to 60 ⁇ m and a line width of 60 ⁇ m to 200 ⁇ m in a larger number than the collector electrode 30 to increase the electrode formation area. Thus, a predetermined resistance value can be obtained. In this embodiment, the surface of the transparent conductive film 14 is not subjected to surface processing such as groove processing. Therefore, the surface shape of the region where the collector electrode 4 is formed on the surface of the transparent conductive film 14 is the same as the surface shape of other regions on the surface of the transparent conductive film 14.
  • the light-transmitting insulating layer 15 is light-transmitting, there is little light absorption loss. Therefore, unlike the conventional resist, it is not necessary to remove the collector electrode after plating, and the manufacturing process can be simplified. is there.
  • the collector electrode 30 is in contact with the surface of the transparent conductive layer 12 and the side surface of the translucent insulating layer 6, and the contact area is increased as compared with the conventional case, so that the adhesion is improved.
  • the material of the translucent insulating layer 15 described above it is possible to use SiN, an insulating oxide or a resin material such as an acrylic such as TiO 2, Al 2 O 3 in addition to SiO 2.
  • the light-transmitting sealing material such as EVA (ethylene-vinyl acetate copolymer resin) is usually used between the tempered glass on the light incident side and the back film.
  • EVA ethylene-vinyl acetate copolymer resin
  • the refractive index of the light-transmitting insulating layer 15 is about 1.5, which is substantially equal to the refractive indexes of the tempered glass and EVA, the light loss due to the light-transmitting insulating layer 15 is reduced. Can be reduced to a level that can be ignored. Therefore, the light-transmitting insulating layer 15 is preferably made of a material having a refractive index substantially equal to that of glass, for example, SiO 2 .
  • the solar cell of the present invention having the above-described configuration can be manufactured as follows.
  • an i-type amorphous silicon layer and an n-type amorphous silicon layer are formed on the surface (first surface) side of the n-type single crystal silicon substrate 10 using plasma CVD.
  • 11 is continuously formed, and an i-type amorphous silicon layer and a p-type amorphous silicon layer 13 are continuously formed on the back surface (second surface) side.
  • a transparent conductive film 12 and a transparent conductive film 14 are formed on the amorphous silicon layer 11 and the amorphous silicon layer 13 by sputtering, respectively.
  • translucent insulating layers 15 and 16 such as silicon oxide are formed on the surface of the transparent conductive film 12 and the surface of the transparent conductive film 14.
  • the translucent insulating layers 15 and 16 are formed by a plasma CVD method.
  • an opening groove 2 for completely removing at least the light-transmitting insulating layer 15 on the surface is formed corresponding to the electrode pattern.
  • the opening groove 2 is formed by laser irradiation, and the translucent insulating layer 15 is removed.
  • the purpose of the laser is to remove a very shallow surface layer that allows the minimum removal of the insulating film 15 on the surface.
  • a repetition frequency of 1 kHz (0.00 kHz to 50 kHz) is used at a wavelength of 800 nm.
  • the laser energy has a pulse energy of 1 mJ (0.3 to 20 mJ) and a pulse width of 120 fs (50 to 250 fs).
  • harmonics of the YV04 laser for example, at a wavelength of 355 nm, it is 80 kHz (50 to 200 kHz), pulse width is 12 nS (5 to 200 nS), and processing point output is 2.5 W (1 to 10 W).
  • the processing of the opening groove 2 is not limited to laser irradiation, and mechanical polishing such as scribing, wet etching using a mask, or the like can be used.
  • the processing of the opening groove 2 it is only necessary to surely remove the translucent insulating layer 15.
  • the opening groove 2 is formed in an over-etched manner and the tip of the groove 2 reaches the n-type crystalline silicon substrate 10.
  • the amorphous silicon layer 11 and the substrate 10 have the same conductivity type, there is no major problem.
  • a metal seed 3 made of Ag is formed in the opening groove 2.
  • the metal seed 3 is formed using an ink jet method or a photoplating method.
  • the collector electrode 30 on the surface side is formed by electroplating using the metal seed 3. This electroplating is performed on the metal seed 3 made of Ag formed in the opening groove 2.
  • the surface is first activated with sulfuric acid of 10% concentration, and then a copper electrode is formed by immersing a work obtained by adding an additive to copper sulfate as a negative electrode.
  • the plating electrode 30 is immersed in a bath made of organic acid tin to laminate the tin electrode on the copper electrode to form the collecting electrode 30, and the solar cell of this embodiment is obtained.
  • the collector electrode 30 is formed with a comb-like electrode formed by plating having a width (a) of 50 ⁇ m or less and a height (b) of about 10 ⁇ m. Then, the insulating film 16 on the back side is removed.
  • the collector electrode 4 is formed on the transparent conductive film 14 on the back surface side by screen printing using Ag paste so as not to affect the pn junction.
  • the collector electrode 4 corresponds to increasing the line width or increasing the number. Further, even if the line width is increased or the number is increased, the p-type amorphous silicon layer 13 side is located on the back side, so that it does not hinder the incidence of sunlight.
  • the present invention it is possible to provide a solar cell with good photoelectric conversion characteristics and good mass productivity. Furthermore, since peeling of the collector electrode can be reduced, a highly reliable solar cell can be provided.
  • the collector electrode 4 on the back surface side is formed using a screen printing method or a vapor deposition method, but the present invention is not limited to this.
  • the back surface side collecting electrode can be formed using a plating method.
  • FIGS. 8 to 11 are sectional views showing a method for manufacturing a solar cell according to another embodiment of the present invention by process.
  • an i-type amorphous silicon layer and an n-type amorphous silicon layer 11 are formed on the surface (first surface) side of the n-type single crystal silicon substrate 10 by using a plasma CVD method.
  • the i-type amorphous silicon layer and the p-type amorphous silicon layer 13 are continuously formed on the back surface (second surface) side.
  • a transparent conductive film 12 and a transparent conductive film 14 are formed on the amorphous silicon layer 11 and the amorphous silicon layer 13 by sputtering.
  • a translucent insulating layer 15 such as silicon oxide is formed on the surface of the transparent conductive film 12.
  • the translucent insulating layer 15 is formed by a plasma CVD method. At this time, no translucent insulating layer is provided on the surface of the transparent electrode 14 on the back side.
  • an opening groove 2 for completely removing at least the translucent insulating layer 15 on the surface is formed corresponding to the electrode pattern.
  • the opening groove 2 is formed by the same method as in the above-described embodiment. Further, the surface of the transparent conductive film 14 on the back side is not subjected to groove processing or the like.
  • the processing of the opening groove 2 it is only necessary to surely remove the translucent insulating layer 15.
  • the opening groove 2 is formed in an over-etched manner and the tip of the groove 2 reaches the n-type crystalline silicon substrate 10.
  • the amorphous silicon layer 11 and the substrate 10 have the same conductivity type, there is no major problem.
  • a metal seed 3 made of Ag is formed in the opening groove 2 as shown in FIG. Further, the metal seed layer 3a is also formed on the entire surface of the transparent conductive film 14 on the back side.
  • the metal seeds 3 and 3a are formed using a method such as an inkjet method or a photoplating method. Note that the metal seed layer 3a on the back side is not necessarily provided.
  • the collector electrode 30 is formed on the front surface side and the collector electrode 40 is formed on the entire surface of the transparent conductive film 14 on the back surface side by electroplating using the metal seed 3 and the metal seed layer 3a. To do. This electroplating is performed in the same manner as in the previous embodiment.
  • the collector electrode 40 is formed on the transparent conductive film 14 on the back side by the plating method, the surface of the transparent conductive film 14 is not subjected to any surface processing, so that the pn junction is affected. There is no thing, and there exists an effect similar to embodiment mentioned above.
  • the process of forming and removing the light-transmitting insulating layer 16 in the above-described embodiment is not necessary, so that the process can be simplified.
  • the resistance value can be reduced by forming the collector electrode 40 by plating. Since the collector electrode 40 formed on the entire surface is located on the back side, it does not hinder the incidence of sunlight.
  • FIGS. 12 is a plan view showing a solar cell module according to an embodiment of the present invention
  • FIG. 13 is a schematic cross-sectional view of the solar cell module according to the embodiment of the present invention
  • FIG. 14 is the sun according to the embodiment of the present invention. It is sectional drawing which shows the principal part of a battery module.
  • the collector electrode 30 formed by plating is disposed on the light incident side of the solar cell 1 formed as described above, and the collector electrode 4 formed by a printing method or a vapor deposition method is disposed on the back surface side.
  • Each of the plurality of solar cells 1 is electrically connected to another solar cell 1 adjacent to each other by a wiring member 120 made of a flat copper foil or the like. That is, one end side of the wiring member 120 is connected to the collector electrode 30 facing the surface member 61 side of the predetermined solar cell 1, and the other end side is the back surface of another solar cell 1 adjacent to the predetermined solar cell 1. It is connected to the collector electrode 4 facing the member 62 side.
  • a plurality of solar cells 1 are electrically connected to each other by a wiring material 120 made of a conductive material such as copper foil, and a surface member 61 having translucency such as glass or translucent plastic, and a weather-resistant film or glass, Between the back member 62 made of a member such as plastic, it is sealed with a sealing material 63 having translucency such as EVA having excellent weather resistance and moisture resistance.
  • These solar cells 1 are connected in series with a wiring member 120, and are configured to generate a predetermined output, for example, 200 W, from the solar cell module 100 via a crossover wire 121 and a lead-out wire 122.
  • the solar cell module 100 is fitted into a fitting portion 52 on a cross-section of the outer frame 50 made of aluminum or the like using a sealing material 60 on the outer periphery as necessary.
  • the outer frame 50 is formed of aluminum, stainless steel, a steel plate roll forming material, or the like.
  • the terminal box 70 is provided on the surface of the back member 62, for example.
  • a single crystal silicon substrate is used as the crystalline semiconductor substrate, but a polycrystalline silicon substrate may be used.
  • the conductivity type of the semiconductor material may be a combination other than that in the above embodiment.

Landscapes

  • Photovoltaic Devices (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Sustainable Energy (AREA)
  • Sustainable Development (AREA)

Abstract

 透明導電膜の全面に透光性絶縁層を形成した後に、透光性絶縁層を除去する際に、溝の深さの制御にゆとりを持たせ、量産性に優れた太陽電池を提供することを課題とする。 n型単結晶シリコン基板10の表面側に形成されたn型非晶質シリコン層11と、n型非晶質シリコン層11上に形成された表面側の透明導電膜12と、基板10の裏面側に形成されたp型非晶質シリコン層13と、p型非晶質シリコン層13上に形成された裏面側の透明導電膜14と、を備え、表面側の透明導電膜12上にメッキにより形成された表面側集電極30が設けられるとともに裏面側の透明導電膜14上に印刷により形成された裏面側集電極4が設けられている。

Description

太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法
 この発明は、特性の良好な太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法に係り、特に、表面側集電極の構造及びその製造方法に関するものである。
 太陽電池は、クリーンで無尽蔵に供給される太陽光を直接電気に変換することができるため、新しいエネルギー源として期待されている。
 太陽電池は、単結晶シリコン、多結晶シリコン等の結晶系半導体材料、GaAs、InP等の化合物半導体材料等の半導体材料などにより構成される半導体基板を用いて形成される。
 これらの太陽電池の中で、発電層である単結晶シリコン基板表面に、非晶質シリコン層を積層した太陽電池がキャリアの再結合損失低減を実現でき注目されている。特に、互いに逆導電型を有する単結晶シリコンと非晶質シリコン層との間に真性な非晶質シリコン層を介挿し、その界面での欠陥を低減し、ヘテロ接合界面の特性を改善した太陽電池(以下、HIT(登録商標)型太陽電池という。)が注目されている。
 図15は、HIT型太陽電池の構造を示す断面図である。図15において、単結晶シリコン、多結晶シリコン等の結晶系半導体からなるn型の結晶系シリコン基板10の一方の主面上には、真性(i型)の非晶質シリコン層、p型の非晶質シリコン層13がこの順に積層され、更にその上に、例えば、錫を添加した酸化インジウムからなる透明導電膜(TCO)14及び銀(Ag)からなる櫛形状の集電極4が形成されている。結晶系シリコン基板10の他方の主面上には、i型の非晶質シリコン層、n型の非晶質シリコン層11がこの順に積層され、更にその上に、透明導電膜12及びAgからなる櫛形状の集電極5が形成されている。
 このような太陽電池素子は、次のような手順にて製造される。まず、プラズマCVD法を用いて、結晶系シリコン基板10の一方の主面にi型の非晶質シリコン層、p型の非晶質シリコン層13を連続的に形成し、また、他方の主面にi型の非晶質シリコン層、n型の非晶質シリコン層11を連続的に形成する。次に、スパッタリング法にて、非晶質シリコン層13及び非晶質シリコン層11上に透明導電膜14及び透明導電膜12を形成し、更に、スクリーン印刷法にて、透明導電膜11及び透明導電膜14上に櫛形状の集電極4及び集電極5を形成する。
 このようなHIT型太陽電池では、結晶系シリコン基板10以外の各層の形成を、プラズマCVD法、スパッタリング法、スクリーン印刷法等の方法を用いて全て200℃以下の温度で行うことができるので、基板の反りの発生を防止でき、しかも製造コストの低減化を図ることができる。また、HIT型太陽電池では、非晶質シリコン層11、13への熱的ダメージを抑えるために、低温環境にて作製されるので、集電極4、5用のAgペーストも低温・硬化用の樹脂型のペーストが使用されている。このためさらなる特性改善を目指して集電極の細線化や低抵抗化の検討が行われている。
 そこで、HIT型太陽電池において、メッキ法による太陽電池の透明電極上への電極形成方法が開示されている(特許文献1参照)。
特開2000-58885号公報(図2)
 ところで、メッキ法により、集電極を作成する場合には、集電極以外の部分には、メッキが施されないようにする必要がある。そこで、集電極以外の部分にレジストのパターニング膜を設け、集電極を作成した後にレジスト膜を除去する方法がある。しかしながら、この方法では、製造工程が繁雑となる。
 そこで、上記した特許文献1においては、透明導電膜の上にスクリーン印刷法により、開口部を有する透光性絶縁層を形成し、透明導電膜が露出した開口部にメッキにより集電極を形成している。
 太陽光を入射する側の集電極は、光入射の妨げとなるので、抵抗が小さく且つその線幅が細いものが望まれる。上記した特許文献1においては、開口部を有する透光性絶縁層をスクリーン印刷で形成しているため、その開口部の幅を狭くするには限界がある。
 そこで、透明導電膜の全面に透光性絶縁層を形成した後、エッチング又はレーザ照射により、集電極を形成する位置の透光性絶縁層を除去して溝を形成し、透明導電膜を露出させる方法が考えられる。
 しかしながら、HIT型太陽電池においては、透光性絶縁層に比して、透明導電膜、非晶質半導体の膜厚は極めて薄く、上記した溝が結晶系基板にまで達する可能性がある。このように溝が結晶系基板にまで達すると、結晶系基板/非晶質半導体の接合が損なわれるため、光電変換特性が低下する。このため、溝の形成条件等を十分注意して行わなければならず、その形成作業が煩わしくなるという難点がある。
 この発明の目的は、透明導電膜の全面に透光性絶縁層を形成した後に、透光性絶縁層を除去する際に、溝の深さの制御にゆとりを持たせ、量産性に優れた太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法を提供することにある。
 この発明の太陽電池は、第1導電型を有する結晶系半導体基板と、前記結晶系半導体基板の第1の面上に設けられた前記第1導電型を有する第1の非晶質半導体層と、前記第1の非晶質半導体層上に設けられた第1の集電極と、前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、前記第2の非晶質半導体層上に設けられた第2の集電極と、を備え、前記第1の集電極は、メッキ法により形成され、前記第2の集電極は、前記結晶系半導体基板と前記第2の非晶質半導体層との間の接合に影響を及ぼさない方法で形成され、前記第1の集電極の形成領域の面積は、前記第2の集電極の形成領域の面積より小さくする。
 また、前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、前記第1の集電極を、前記透光性絶縁層に設けられた溝内を含んで形成するように構成することができる。
 また、前記第2の非晶質半導体層上に透明導電膜を有し、前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状が、前記透明導電膜の表面における他の領域の表面形状と同じとするように構成することができる。
 前記第2の集電極を、印刷法または蒸着法により形成する或いは、前記第2の集電極は、前記第2の非晶質半導体層の表面上の全面に、メッキ法により形成することができる。
 また、前記第1の集電極を、光入射側に配すればよい。
 この発明は、第1導電型を有する結晶系半導体基板と、前記結晶系半導体基板の第1の面上に設けられた前記第1の導電型を有する第1の非晶質半導体層と、前記第1の非晶質半導体層上に設けられた第1の集電極と、前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、前記第2の非晶質半導体層上に設けられた第2の集電極と、を備えた太陽電池であって、前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、前記第1の集電極は、前記透光性絶縁層に設けられた溝内を含んで形成され、前記第2の非晶質半導体層上に透明導電膜を有し、前記第2の集電極は、前記第2の透明導電膜の表面上に形成されており、前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状は、前記透明導電膜の表面における他の領域の表面形状と同じである。
 この発明は、表面部材と裏面部材との間に、複数の太陽電池を封止してなる太陽電池モジュールであって、前記太陽電池は、第1導電型を有する結晶系半導体基板と、前記結晶系半導体基板の第1の面上に設けられた前記第1の導電型を有する第1の非晶質半導体層と、前記第1の非晶質半導体層上に設けられた第1の集電極と、前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、前記第2の非晶質半導体層上に設けられた第2の集電極と、を含み、前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、前記第1の集電極は、前記透光性絶縁層に設けられた溝内を含んで形成され、前記第2の非晶質半導体層上に透明導電膜を有し、前記第2の集電極は、前記第2の透明導電膜の表面上に形成されており、前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状は、前記透明導電膜の表面における他の領域の表面形状と同じであり、前記第1の集電極の表面は、前記表面部材と対向しており、前記第2の集電極の表面は、前記裏面部材と対向している。
 また、前記裏面部材の表面に端子ボックスを設けることができる。
 また、この発明は、一導電型の結晶系半導体基板の表面側に一導電型の非晶質半導体層を、裏面側に他導電型の非晶質半導体層を形成する工程と、前記両非晶質半導体層上に透明導電膜を形成する工程と、前記表面側の透明導電膜上に透光性絶縁層を形成する工程と、前記透光性絶縁層を選択的に除去して前記透明導電膜と連なる溝を形成する工程と、前記開口部にメッキ法により表面側集電極を形成する工程と、前記裏面側の透明導電膜上に印刷法または蒸着法により裏面側集電極を形成する工程と、を含む。
 レーザを用いて前記溝を形成することができる。
 この発明は、結晶系半導体基板の第1の面上に結晶系半導体基板と同じ導電型を有する第1の非晶質半導体が設けられ、この第1の非晶質半導体上にメッキで集電極が設けられるので、形成条件等の工程の制御にゆとりが生じ量産性に優れた太陽電池を提供することができる。
 また、第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、第1の集電極を、透光性絶縁層に設けられた溝内を含んで形成する場合、溝が基板まで到達しても、基板と表面側の非晶質半導体層が同じ導電型であるので、大きな問題が生じることはない。このため、形成条件等の工程の制御にゆとりが生じ量産性に優れた太陽電池並びにその製造方法を提供することができる。
この発明の実施形態に係る太陽電池の構造を示す構造断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の他の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の他の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の他の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の他の実施形態に係る太陽電池の製造方法を工程別に示す断面図である。 この発明の実施形態に係る太陽電池モジュールを示す平面図である。 この発明の実施形態に係る太陽電池モジュールの概略断面図である。 この発明の実施形態に係る太陽電池モジュールの要部を示す断面図である。 HIT型太陽電池の構造を示す断面図である。
 この発明の実施の形態について図面を参照しながら詳細に説明する。ただし、図面は模式的なものであり、各寸法の比率等は現実のものとは異なることに留意すべきである。従って、具体的な寸法等は以下の説明を参酌して判断すべきものである。又、図面相互間においても互いの寸法の関係や比率が異なる部分が含まれていることは勿論である。
 図1はこの発明の実施形態に係る太陽電池の構造を示す構造断面図であり、同図において図15と同様の機能を呈する部分には同一の符号を付している。
 この実施形態の太陽電池が図15に示した従来の太陽電池と異なる点は、結晶系半導体基板10と同じ導電型を有するn型非晶質シリコン層11側を表面側とし、n型非晶質シリコン層11側から主たる太陽光を入射するように構成しており、通常の太陽電池とは表裏が逆に配置されている。
 図1に示すように、結晶系半導体基板としてのn型単結晶シリコン基板10の表面(受光面)側には、i型非晶質シリコン層を介して、n型非晶質シリコン層11が形成されている。i型非晶質シリコン層、n型非晶質シリコン層11は、極めて薄膜で2つの層を合わせてその膜厚は10nm程度である。n型非晶質シリコン層11の表面側には、ITOなどの透光性導電酸化物からなる膜厚100nm程度の透明導電膜(TCO)12が形成される。さらに、この透明導電膜12の表面側には、酸化シリコン(SiOx)などからなる透光性絶縁層15が形成されている。
 一方、n型単結晶シリコン基板10の裏面側には、i型非晶質シリコン層を介して、p型非晶質シリコン層13が形成される。p型非晶質シリコン層13の裏面側には、透明導電膜14が形成される。
 この実施形態においては、表面側の櫛型状の集電極30をメッキで形成し、裏面側の櫛型状の集電極4をスクリーン印刷や蒸着法等の方法で形成している。
 表面側の集電極30をメッキで形成するために、電極パターンで少なくとも表面の透光性絶縁層15をレーザ照射、けがきによる機械的研磨、マスクを用いたウェットエッチングなどにより除去して開口溝2が形成される。この開口溝2の深さは、透光性絶縁層15を確実に越える深さに設定する。このとき、開口溝2の形成条件等の誤差により、開口溝2が基板10まで到達しても、基板10と表面側の非晶質シリコン層11とも同じ導電型のn型であり大きな問題はない。このため、この形成条件等の工程の制御にゆとりが生じる。
 この開口溝2内に金属シードを形成し、その後、幅50μm以下、高さ10μm程度のメッキよる集電極30が形成される。メッキによる集電極30は、樹脂型の導電ペーストによる集電極に比べ抵抗が小さく、上記した線幅並びに高さで十分、抵抗の小さな集電極が得られる。
 この発明にあっては、このように基板10と同導電型を有する非晶質シリコン層11上に設ける集電極30をメッキにより形成するので、従来のスクリーン印刷法やマスクを用いた蒸着法を用いる場合に比べ、集電極30の線幅を細くすることができる。このため、集電極30の形成領域の面積を従来に比べて小さくすることができる。そこで、この発明にあっては、メッキにより形成した集電極30を光入射側としている。このように構成することで、集電極30による遮光面積ロスを小さくすることができ、基板10に入射する光の光量を多くすることができる。この結果、光電変換特性を向上させることができる。
 また、集電極4は、基板10との間でpn接合を形成するp型非晶質シリコン層13上に形成される。そこで、この発明では、集電極4の形成にはメッキを使用せず、スクリーン印刷法やマスクを用いた蒸着法等のp型非晶質シリコン層13に影響を及ぼさない方法で形成する。
 また、上述したように、この発明にあっては、集電極30を光入射側としている。このため集電極4は裏面側に配されることになるので、集電極4による遮光ロスを考慮する必要が小さい。従って、集電極4は集電極30よりも広い面積に形成することで抵抗ロスを小さくする。具体的には、集電極4は、Agペーストを用いたスクリーン印刷により、高さ30μm~60μm、線幅60μm~200μmのものを、集電極30よりも多い本数に形成し、電極形成面積を大きくして所定の抵抗値にすることができる。この実施形態においては、透明導電膜14の表面には溝加工等の表面加工が施されていない。従って、透明導電膜14の表面における集電極4形成された領域の表面形状は、透明導電膜14の表面における他の領域の表面形状と同じとなっている。
 また、透光性絶縁層15は透光性を有するために光の吸収ロスが少なく、このため従来のレジストのように集電極をメッキ後除去する必要がなく、製造工程の簡略化が可能である。
 さらに、集電極30は、透明導電層12の表面及び透光性絶縁層6の側面に接触し、従来よりも接触面積が増大するため、密着性が向上する。
 上記した透光性絶縁層15の材料としては、SiO2以外にSiN、TiO2、Al23等の絶縁酸化物やアクリルなどの樹脂材料を用いることができる。
 さらに、太陽電池を発電用に用いるにあたっては、通常太陽電池を光入射側の強化ガラスと裏面フィルムとの間にEVA(エチレン-酢酸ビニル共重合樹脂)のような透光性封止材を用いて封止することとなるが、上記透光性絶縁層15の屈折率を上記強化ガラス及びEVAの屈折率と略等しい1.5程度とすることで、透光性絶縁層15による光のロスを無視できる程度にまで減少できる。従って、透光性絶縁層15はガラスと略等しい屈折率を有する材料、例えばSiO2から構成することが好ましい。
 以上のような構成のこの発明の太陽電池は、以下のようにして製造することができる。
 まず、図2に示すように、プラズマCVD法を用いて、n型単結晶シリコン基板10の表面(第1の面)側にi型の非晶質シリコン層、n型の非晶質シリコン層11を連続的に形成し、また、裏面(第2の面)側にi型の非晶質シリコン層、p型の非晶質シリコン層13を連続的に形成する。次に、スパッタリング法にて、非晶質シリコン層11及び非晶質シリコン層13上に、透明導電膜12及び透明導電膜14をそれぞれ形成する。
 続いて、図3に示すように、透明導電膜12の表面及び透明導電膜14の表面に酸化シリコン等の透光性絶縁層15、16を形成する。この透光性絶縁層15、16は、プラズマCVD法により形成する。
 そして、図4に示すように、電極パターンに対応して少なくとも表面の透光性絶縁層15を完全に除去する開口溝2を形成する。この実施形態では、レーザ照射により、開口溝2を形成し、透光性絶縁層15を除去する。レーザの条件としては、表面の絶縁膜15の除去が最低限可能なごく浅い表面層の除去を目的とする。一例として、フェムト秒レーザを用いる場合、波長800nmで繰り返し周波数1kHz(0.数kHz~50kHz)を用いる。レーザエネルギーは、パルスエネルギー1mJ(0.3~20mJ)、パルス幅120fs(50~250fs)である。
 また、YV04レーザの高調波を用いる場合は、例えば、波長355nmでは、80kHz(50~200kHz)、パルス幅12nS(5~200nS)、加工点出力2.5W(1~10W)である。
 なお、開口溝2の加工は、レーザ照射に限らず、けがきなどの機械的研磨、マスクを用いたウェットエッチングなどを用いることができる。
 この開口溝2の加工においては、透光性絶縁層15を確実に除去できればよく、オーバーエッチング気味に開口溝2を形成して、n型結晶シリコン基板10に溝2の先端が到達した場合においても、非晶質シリコン層11と基板10とは同一導電型であるので、大きな問題はない。
 続いて、図5に示すように、開口溝2にAgからなる金属シード3を形成する。この金属シード3は、インクジェット法や光メッキ法を用いて形成する。
 その後、図6に示すように、金属シード3を用いた電界メッキにより、表面側の集電極30を形成する。この電界メッキは、開口溝2に形成されたAgからなる金属シード3上に施される。この電界メッキは、まず、10%濃度の硫酸で表面を活性化させ、その後、硫酸銅に添加剤を加えたワークをマイナス電極として浸漬することで銅電極を形成する。その後、メッキ液を有機酸錫とした浴に浸漬することで銅電極上に錫電極を積層して集電極30を形成し、この実施形態の太陽電池が得られる。この集電極30は、幅(a)50μm以下、高さ(b)10μm程度のメッキよる櫛型状の電極が形成される。そして、裏面側の絶縁膜16を除去する。
 そして、図7に示すように、pn接合部に影響を与えないように、Agペーストを用いたスクリーン印刷により、裏面側の透明導電膜14上に、集電極4を形成する。この集電極4は、抵抗値を小さくするために、線幅を太くしたり、本数を増やしたりして対応している。また、線幅を太くしたり、本数を増やしてもp型非晶質シリコン層13側は、裏面側に位置するので、太陽光の入射の阻害にはならない。
 以上の如く、この発明によれば光電変換特性が良好で、量産性の良い太陽電池を提供できる。さらに、集電極の剥離も低減できるため、信頼性の高い太陽電池を提供できる。
 上述した実施形態においては、裏面側の集電極4をスクリーン印刷法や蒸着法を用いて形成したが、この発明はこれに限るものではない。裏面側の透明導電膜14の表面に溝加工などの表面加工を施さない限りにおいては、例えば、メッキ法を用いて裏面側の集電極を形成することもできる。
 裏面側の集電極を、メッキ法を用いて形成するこの発明の他の実施形態につき、図8ないし図11に従い説明する。図8ないし図11は、この発明の他の実施形態にかかる太陽電池の製造方法を工程別に示す断面図である。
 上記した実施形態と同様に、プラズマCVD法を用いて、n型単結晶シリコン基板10の表面(第1の面)側にi型の非晶質シリコン層、n型の非晶質シリコン層11を連続的に形成し、また、裏面(第2の面)側にi型の非晶質シリコン層、p型の非晶質シリコン層13を連続的に形成する。次に、スパッタリング法にて、非晶質シリコン層11及び非晶質シリコン層13上に透明導電膜12及び透明導電膜14を形成する。
 続いて、図8に示すように、透明導電膜12の表面に酸化シリコン等の透光性絶縁層15を形成する。この透光性絶縁層15は、プラズマCVD法により形成する。この時、裏面側の透明電極14の表面には透光性絶縁層は設けない。
 そして、図9に示すように、電極パターンに対応して少なくとも表面の透光性絶縁層15を完全に除去する開口溝2を形成する。この開口溝2は、上述した実施形態と同様の方法により形成される。また、裏面側の透明導電膜14の表面には溝加工などは施していない。
 この開口溝2の加工においては、透光性絶縁層15を確実に除去できればよく、オーバーエッチング気味に開口溝2を形成して、n型結晶シリコン基板10に溝2の先端が到達した場合においても、非晶質シリコン層11と基板10とは同一導電型であるので、大きな問題はない。
 続いて、図10に示すように、開口溝2にAgからなる金属シード3を形成する。また、裏面側の透明導電膜14の全面にも金属シード層3aを形成する。この金属シード3、3aは、インクジェット法や光メッキ法等の方法を用いて形成する。なお、裏面側の金属シード層3aは必ずしも設ける必要はない。
 その後、図11に示すように、金属シード3、金属シード層3aを用いた電界メッキにより、表面側に集電極30を、裏面側の透明導電膜14の表面の全面上に集電極40を形成する。この電界メッキは、前述の実施形態と同様にして行われる。
 このようにして、表面側にメッキ法による集電極30を、裏面側の透明導電膜14の表面の全面上に、メッキ法による集電極40を、それぞれ形成した太陽電池が得られる。
 上記したように裏面側の透明導電膜14にメッキ法により集電極40を形成しても、透明導電膜14の表面には、何ら表面加工が施されていないので、pn接合部に影響が及ぶことはなく、上述した実施形態と同様の効果を奏する。
 また、このような他の実施形態の工程によれば、上述した実施形態における透光性絶縁層16の形成並びに除去工程が不要になるので、プロセスの簡略化が図れる。
 また、メッキ法により集電極40を形成することで抵抗値を小さくすることができる。全面に形成した集電極40は、裏面側に位置するので、太陽光の入射の阻害にはならない。
 この発明の太陽電池1を用いた太陽電池モジュールにつき、図12ないし図14を参照して説明する。図12は、この発明の実施形態に係る太陽電池モジュールを示す平面図、図13は、この発明の実施形態に係る太陽電池モジュールの概略断面図、図14は、この発明の実施形態に係る太陽電池モジュールの要部を示す断面図である。
 上記のように形成された太陽電池1の光入射側にメッキにより形成された集電極30が配され、裏面側には、印刷法または蒸着法により形成された集電極4が配される。この複数の太陽電池1の各々は互いに隣接する他の太陽電池1と扁平形状の銅箔などで構成された配線材120によって電気的に接続されている。即ち、配線材120の一方端側が所定の太陽電池1の表面部材61側に対向する集電極30に接続されるとともに、他方端側がその所定の太陽電池1に隣接する別の太陽電池1の裏面部材62側に対向する集電極4に接続される。
 複数の太陽電池1が互いに銅箔等の導電材よりなる配線材120により電気的に接続され、ガラス、透光性プラスチックのような透光性を有する表面部材61と、耐侯性フィルム又はガラス、プラスチックのような部材からなる裏面部材62との間に、耐候性、耐湿性に優れたEVA等の透光性を有する封止材63により封止されている。
 これら太陽電池1は、配線材120で直列に接続され、太陽電池モジュール100から渡り配線121や取り出し線122を介して所定の出力、例えば、200Wの出力が発生するように構成されている。
 上記太陽電池モジュール100は、必要に応じて外周にシール材60を用いてアルミニウムなどからなる外枠50の断面コ字上の嵌合部52に嵌め込まれる。この外枠50は、アルミニウム、ステンレス又は鋼板ロールフォーミング材等で形成されている。端子ボックス70が、例えば、裏面部材62の表面に設けられる。
 上記した実施形態においては、結晶系半導体基板として、単結晶シリコン基板を用いているが、多結晶シリコン基板を用いても良い。また、半導体材料の伝導型が上記実施例以外の組み合わせでも良い。
 今回開示された実施の形態はすべての点で例示であって制限的なものではないと考えられるべきである。この発明の範囲は、上記した実施の形態の説明ではなくて特許請求の範囲によって示され、特許請求の範囲と均等の意味および範囲内でのすべての変更が含まれることが意図される。
 10 n型単結晶シリコン基板
 11 n型非晶質シリコン層
 12 透明導電膜
 13 p型非晶質シリコン層
 14 透明導電膜
 15 透光性絶縁層
 2 開口溝
 3 金属シード
 30 集電極(メッキ)
 4 集電極
 61 表面部材
 62 裏面部材
 50 フレーム
 70 端子ボックス

Claims (11)

  1.  第1導電型を有する結晶系半導体基板と、
     前記結晶系半導体基板の第1の面上に設けられた前記第1導電型を有する第1の非晶質半導体層と、
     前記第1の非晶質半導体層上に設けられた第1の集電極と、
     前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、
     前記第2の非晶質半導体層上に設けられた第2の集電極と、を備え、
     前記第1の集電極は、メッキ法により形成され、
     前記第2の集電極は、前記結晶系半導体基板と前記第2の非晶質半導体層との間の接合に影響を及ぼさない方法で形成され、
     前記第1の集電極の形成領域の面積は、前記第2の集電極の形成領域の面積より小さい、太陽電池。
  2.  前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、
     前記第1の集電極は、前記透光性絶縁層に設けられた溝内を含んで形成されている、請求項1に記載の太陽電池。
  3.  前記第2の非晶質半導体層上に透明導電膜を有し、
     前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状は、前記透明導電膜の表面における他の領域の表面形状と同じである、請求項1または請求項2に記載の太陽電池。
  4.  前記第2の集電極は、印刷法または蒸着法により形成されている、請求項1ないし請求項3のいずれか1項に記載の太陽電池。
  5.  前記第2の集電極は、前記第2の非晶質半導体層の表面上の全面に、メッキ法により形成されている、請求項1ないし請求項3のいずれか1項に記載の太陽電池。
  6.  前記第1の集電極が、光入射側に配される、請求項1ないし請求項5のいずれか1項に記載の太陽電池。
  7.  第1導電型を有する結晶系半導体基板と、
     前記結晶系半導体基板の第1の面上に設けられた前記第1の導電型を有する第1の非晶質半導体層と、
     前記第1の非晶質半導体層上に設けられた第1の集電極と、
     前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、
     前記第2の非晶質半導体層上に設けられた第2の集電極と、を備えた太陽電池であって、
     前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、
     前記第1の集電極は、前記透光性絶縁層に設けられた溝内を含んで形成され、
     前記第2の非晶質半導体層上に透明導電膜を有し、
     前記第2の集電極は、前記第2の透明導電膜の表面上に形成されており、
     前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状は、前記透明導電膜の表面における他の領域の表面形状と同じである、太陽電池。
  8.  表面部材と裏面部材との間に、複数の太陽電池を封止してなる太陽電池モジュールであって、
     前記太陽電池は、第1導電型を有する結晶系半導体基板と、
     前記結晶系半導体基板の第1の面上に設けられた前記第1の導電型を有する第1の非晶質半導体層と、前記第1の非晶質半導体層上に設けられた第1の集電極と、前記結晶系半導体基板の第2の面上に設けられた第2の導電型を有する第2の非晶質半導体層と、前記第2の非晶質半導体層上に設けられた第2の集電極と、を含み、
     前記第1の非晶質半導体層上に、透明導電膜及び透光性絶縁層をこの順に有し、
     前記第1の集電極は、前記透光性絶縁層に設けられた溝内を含んで形成され、
     前記第2の非晶質半導体層上に透明導電膜を有し、
     前記第2の集電極は、前記第2の透明導電膜の表面上に形成されており、
     前記透明導電膜の表面における前記第2の集電極が形成された領域の表面形状は、前記透明導電膜の表面における他の領域の表面形状と同じであり、
     前記第1の集電極の表面は、前記表面部材と対向しており、
     前記第2の集電極の表面は、前記裏面部材と対向している、太陽電池モジュール。
  9.  前記裏面部材の表面に設けられた端子ボックスを有する、請求項8に記載の太陽電池モジュール。
  10.  一導電型の結晶系半導体基板の表面側に一導電型の非晶質半導体層を裏面側に他導電型の非晶質半導体層を形成する工程と、
     前記両非晶質半導体層上に透明導電膜を形成する工程と、
     前記表面側の透明導電膜上に透光性絶縁層を形成する工程と、
     前記透光性絶縁層を選択的に除去して前記透明導電膜と連なる開口溝を形成する工程と、
     前記開口溝にメッキ法により表面側集電極を形成する工程と、
     前記裏面側の透明導電膜上に印刷法または蒸着法により裏面側集電極を形成する工程と、を含む、太陽電池の製造方法。
  11.  レーザを用いて前記開口部を形成する、請求項10に記載の太陽電池の製造方法。
PCT/JP2011/056375 2010-03-19 2011-03-17 太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法 Ceased WO2011115206A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201180007204.2A CN102725857B (zh) 2010-03-19 2011-03-17 太阳能电池、使用太阳能电池的太阳能电池组件和太阳能电池的制造方法
EP11756390.8A EP2549547A4 (en) 2010-03-19 2011-03-17 SOLAR CELL, SOLAR CELL MODULE WITH A SOLAR CELL AND METHOD FOR PRODUCING THE SOLAR CELL
US13/561,145 US9299871B2 (en) 2010-03-19 2012-07-30 Solar cell, solar cell module using solar cell, and manufacturing method for solar cell
US15/046,397 US9793422B2 (en) 2010-03-19 2016-02-17 Solar cell

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2010064800A JP5535709B2 (ja) 2010-03-19 2010-03-19 太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法
JP2010-064800 2010-03-19

Related Child Applications (1)

Application Number Title Priority Date Filing Date
US13/561,145 Continuation US9299871B2 (en) 2010-03-19 2012-07-30 Solar cell, solar cell module using solar cell, and manufacturing method for solar cell

Publications (1)

Publication Number Publication Date
WO2011115206A1 true WO2011115206A1 (ja) 2011-09-22

Family

ID=44649289

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2011/056375 Ceased WO2011115206A1 (ja) 2010-03-19 2011-03-17 太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法

Country Status (5)

Country Link
US (2) US9299871B2 (ja)
EP (1) EP2549547A4 (ja)
JP (1) JP5535709B2 (ja)
CN (1) CN102725857B (ja)
WO (1) WO2011115206A1 (ja)

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102368507A (zh) * 2011-11-02 2012-03-07 北京汇天能光电技术有限公司 一种点接触背面场异质结太阳电池及其制造方法
EP2605286A1 (en) * 2011-12-13 2013-06-19 Samsung SDI Co., Ltd. Photoelectric module
WO2014029836A2 (fr) 2012-08-23 2014-02-27 Commissariat à l'énergie atomique et aux énergies alternatives Procede de realisation de contacts electriques d'un dispositif semi-conducteur
CN103703567A (zh) * 2012-04-25 2014-04-02 株式会社钟化 太阳能电池及其制造方法以及太阳能电池模块
WO2014192899A1 (ja) * 2013-05-29 2014-12-04 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュールおよびその製造方法
EP2738819A4 (en) * 2011-07-27 2015-04-08 Sanyo Electric Co SOLAR CELL
EP2763185A4 (en) * 2011-09-29 2015-04-29 Sanyo Electric Co SOLAR CELL, SOLAR CELL MODULE AND METHOD FOR PRODUCING THE SOLAR CELL
JPWO2014148499A1 (ja) * 2013-03-19 2017-02-16 長州産業株式会社 光発電素子

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2491209B (en) * 2011-05-27 2013-08-21 Renewable Energy Corp Asa Solar cell and method for producing same
EP2662900B1 (en) 2011-11-22 2016-06-29 Kaneka Corporation Solar cell, manufacturing method thereof, and solar cell module
KR101956734B1 (ko) * 2012-09-19 2019-03-11 엘지전자 주식회사 태양 전지 및 그의 제조 방법
FR2997226B1 (fr) * 2012-10-23 2016-01-01 Crosslux Procede de fabrication d’un dispositif photovoltaique a couches minces, notamment pour vitrage solaire
JP6196031B2 (ja) * 2012-11-27 2017-09-13 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
JP5584846B1 (ja) * 2012-12-20 2014-09-03 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
DE102013203061A1 (de) * 2013-02-25 2014-08-28 Fraunhofer-Gesellschaft zur Förderung der angewandten Forschung e.V. Halbleiterbauelement, insbesondere Solarzelle und Verfahren zum Herstellen einer metallischen Kontaktierungsstruktur eines Halbleiterbauelementes
JP5755372B2 (ja) * 2013-03-19 2015-07-29 長州産業株式会社 光発電装置
JP6139261B2 (ja) * 2013-05-17 2017-05-31 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
US9553228B2 (en) 2013-05-17 2017-01-24 Kaneka Corporation Solar cell, production method therefor, and solar cell module
US9761752B2 (en) 2013-05-21 2017-09-12 Kaneka Corporation Solar cell, solar cell module, method for manufacturing solar cell, and method for manufacturing solar cell module
JP6151566B2 (ja) * 2013-05-27 2017-06-21 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
JP6178621B2 (ja) * 2013-05-29 2017-08-09 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
JP5759639B2 (ja) 2013-05-29 2015-08-05 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュールおよびその製造方法
JP5694620B1 (ja) * 2013-05-29 2015-04-01 株式会社カネカ 結晶シリコン系太陽電池の製造方法、および結晶シリコン系太陽電池モジュールの製造方法
JP6164939B2 (ja) * 2013-05-29 2017-07-19 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュール
JP2015073058A (ja) * 2013-10-04 2015-04-16 長州産業株式会社 光発電素子
JP5735093B1 (ja) 2013-12-24 2015-06-17 株式会社マテリアル・コンセプト 太陽電池及びその製造方法
JP2016039200A (ja) * 2014-08-06 2016-03-22 セイコーエプソン株式会社 太陽電池、電子機器および太陽電池の製造方法
FR3023062A1 (fr) * 2014-10-24 2016-01-01 Commissariat Energie Atomique Cellule photovoltaique a heterojonction de silicium et procede de fabrication d'une telle cellule
FR3021808A1 (fr) * 2014-11-18 2015-12-04 Commissariat Energie Atomique Procede ameliore de realisation d'une cellule solaire dotee de regions d'oxyde transparent de conductivite modifiee
EP3041055A3 (en) * 2014-12-31 2016-11-09 LG Electronics Inc. Solar cell module and method for manufacturing the same
JP6564874B2 (ja) * 2015-11-04 2019-08-21 株式会社カネカ 結晶シリコン系太陽電池の製造方法および結晶シリコン系太陽電池モジュールの製造方法
CN109791954A (zh) * 2016-09-23 2019-05-21 石原化学株式会社 太阳能电池单元的制造方法
JP7278831B2 (ja) * 2019-03-27 2023-05-22 パナソニックホールディングス株式会社 太陽電池セルの製造方法および割断用太陽電池セル
JP2021021122A (ja) 2019-07-30 2021-02-18 住友金属鉱山株式会社 蒸着用タブレットと酸化物透明導電膜および酸化錫系焼結体の製造方法
WO2021119092A1 (en) 2019-12-09 2021-06-17 Pacific Integrated Energy, Inc. Thin-film crystalline silicon solar cell using a nanoimprinted photonic-plasmonic back-reflector structure
KR102761120B1 (ko) 2019-12-11 2025-01-31 엘지디스플레이 주식회사 표시장치
CN115274882A (zh) * 2022-08-04 2022-11-01 通威太阳能(合肥)有限公司 异质结太阳电池及其制备方法

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275926A (ja) * 1997-03-28 1998-10-13 Sanyo Electric Co Ltd 光起電力装置及びモジュール
JP2000058885A (ja) 1998-08-03 2000-02-25 Sanyo Electric Co Ltd 太陽電池及びその製造方法

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3557148B2 (ja) 2000-02-21 2004-08-25 三洋電機株式会社 太陽電池モジュール
JP4194379B2 (ja) * 2003-01-22 2008-12-10 三洋電機株式会社 光起電力装置
JP4118187B2 (ja) * 2003-05-09 2008-07-16 信越半導体株式会社 太陽電池の製造方法
ES2365904T3 (es) * 2004-01-13 2011-10-13 Sanyo Electric Co., Ltd. Dispositivo fotovoltaico.
US7781669B2 (en) * 2005-02-25 2010-08-24 Sanyo Electric Co., Ltd. Photovoltaic cell
JP5404987B2 (ja) * 2005-09-13 2014-02-05 三洋電機株式会社 太陽電池モジュール
US20070107773A1 (en) * 2005-11-17 2007-05-17 Palo Alto Research Center Incorporated Bifacial cell with extruded gridline metallization
JP4294048B2 (ja) * 2006-11-29 2009-07-08 三洋電機株式会社 太陽電池モジュール
EP2450961B1 (en) * 2009-07-03 2016-10-05 Kaneka Corporation Crystalline silicon type solar cell and process for manufacture thereof

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10275926A (ja) * 1997-03-28 1998-10-13 Sanyo Electric Co Ltd 光起電力装置及びモジュール
JP2000058885A (ja) 1998-08-03 2000-02-25 Sanyo Electric Co Ltd 太陽電池及びその製造方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
See also references of EP2549547A4

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP2738819A4 (en) * 2011-07-27 2015-04-08 Sanyo Electric Co SOLAR CELL
EP2763185A4 (en) * 2011-09-29 2015-04-29 Sanyo Electric Co SOLAR CELL, SOLAR CELL MODULE AND METHOD FOR PRODUCING THE SOLAR CELL
CN102368507A (zh) * 2011-11-02 2012-03-07 北京汇天能光电技术有限公司 一种点接触背面场异质结太阳电池及其制造方法
EP2605286A1 (en) * 2011-12-13 2013-06-19 Samsung SDI Co., Ltd. Photoelectric module
CN103703567A (zh) * 2012-04-25 2014-04-02 株式会社钟化 太阳能电池及其制造方法以及太阳能电池模块
CN103703567B (zh) * 2012-04-25 2015-04-01 株式会社钟化 太阳能电池及其制造方法以及太阳能电池模块
WO2014029836A2 (fr) 2012-08-23 2014-02-27 Commissariat à l'énergie atomique et aux énergies alternatives Procede de realisation de contacts electriques d'un dispositif semi-conducteur
FR2994767A1 (fr) * 2012-08-23 2014-02-28 Commissariat Energie Atomique Procede de realisation de contacts electriques d'un dispositif semi-conducteur
JPWO2014148499A1 (ja) * 2013-03-19 2017-02-16 長州産業株式会社 光発電素子
WO2014192899A1 (ja) * 2013-05-29 2014-12-04 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュールおよびその製造方法
JP5705389B1 (ja) * 2013-05-29 2015-04-22 株式会社カネカ 太陽電池およびその製造方法、ならびに太陽電池モジュールおよびその製造方法
US9780235B2 (en) 2013-05-29 2017-10-03 Kaneka Corporation Solar cell, manufacturing method therefor, solar cell module, and manufacturing method therefor

Also Published As

Publication number Publication date
CN102725857A (zh) 2012-10-10
US9299871B2 (en) 2016-03-29
US9793422B2 (en) 2017-10-17
EP2549547A1 (en) 2013-01-23
US20160163889A1 (en) 2016-06-09
JP5535709B2 (ja) 2014-07-02
EP2549547A4 (en) 2014-01-01
CN102725857B (zh) 2015-12-16
JP2011199045A (ja) 2011-10-06
US20120291844A1 (en) 2012-11-22

Similar Documents

Publication Publication Date Title
JP5535709B2 (ja) 太陽電池、その太陽電池を用いた太陽電池モジュール及び太陽電池の製造方法
JP6106403B2 (ja) 光電変換素子及び光電変換素子の製造方法
JP2009152222A (ja) 太陽電池素子の製造方法
JP6656225B2 (ja) 太陽電池およびその製造方法、ならびに太陽電池モジュール
JP2014103259A (ja) 太陽電池、太陽電池モジュールおよびその製造方法
US20250241072A1 (en) Back contact solar cell, preparation method therefor, and photovoltaic module
JPWO2015166780A1 (ja) 結晶シリコン系太陽電池、結晶シリコン系太陽電池モジュール、およびそれらの製造方法
CN107112378A (zh) 太阳能电池及其制造方法、以及太阳能电池模块
WO2010064549A1 (ja) 薄膜光電変換装置の製造方法
JP4902472B2 (ja) 太陽電池及び太陽電池モジュール
KR20170024103A (ko) 태양 전지
WO2015122096A1 (ja) 光電変換装置
KR101166456B1 (ko) 태양전지 및 그 제조방법
JP6004946B2 (ja) 太陽電池及び太陽電池モジュール
CN104011876B (zh) 太阳能电池装置及其制造方法
US8748728B2 (en) Thin-film solar cell module and a manufacturing method thereof
US20110036393A1 (en) Thin-Film Solar Cell Module and a Manufacturing Method Thereof
JP6013198B2 (ja) 光電変換素子および光電変換素子の製造方法
JP2003298090A (ja) 太陽電池素子およびその製造方法
CN106206783A (zh) 太阳能电池、其模组及其制造方法
JP4173692B2 (ja) 太陽電池素子およびその製造方法
KR20130070461A (ko) 태양전지 및 이의 제조방법
CN118073435A (zh) 太阳能电池及其制作方法
CN118317613A (zh) 一种钙钛矿太阳能电池组件及其制备方法
KR101349596B1 (ko) 태양전지 및 이의 제조방법

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201180007204.2

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 11756390

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2011756390

Country of ref document: EP

NENP Non-entry into the national phase

Ref country code: DE