[go: up one dir, main page]

WO2010011399A3 - Procédés et circuits pour déjouer des attaques de sécurité de circuit intégré semi-invasives et non invasives - Google Patents

Procédés et circuits pour déjouer des attaques de sécurité de circuit intégré semi-invasives et non invasives Download PDF

Info

Publication number
WO2010011399A3
WO2010011399A3 PCT/US2009/043994 US2009043994W WO2010011399A3 WO 2010011399 A3 WO2010011399 A3 WO 2010011399A3 US 2009043994 W US2009043994 W US 2009043994W WO 2010011399 A3 WO2010011399 A3 WO 2010011399A3
Authority
WO
WIPO (PCT)
Prior art keywords
invasive
integrated circuit
methods
thwarting
semi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/US2009/043994
Other languages
English (en)
Other versions
WO2010011399A2 (fr
Inventor
Lawrence T. Clark
Fionn Sheerin
Thomas Mozdzen
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
University of Arizona
Arizona State University ASU
Original Assignee
University of Arizona
Arizona State University ASU
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by University of Arizona, Arizona State University ASU filed Critical University of Arizona
Publication of WO2010011399A2 publication Critical patent/WO2010011399A2/fr
Publication of WO2010011399A3 publication Critical patent/WO2010011399A3/fr
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F21/00Security arrangements for protecting computers, components thereof, programs or data against unauthorised activity
    • G06F21/70Protecting specific internal or peripheral components, in which the protection of a component leads to protection of the entire computer
    • G06F21/86Secure or tamper-resistant housings
    • G06F21/87Secure or tamper-resistant housings by means of encapsulation, e.g. for integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Security & Cryptography (AREA)
  • Software Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

L'invention porte sur des procédés et des systèmes pour déjouer des attaques de sécurité semi-invasives et non invasives sur un circuit intégré. Les procédés et les systèmes rendent, de façon générale, une ingénierie inverse, une reconfiguration, un décryptage, une observation, ou toute combinaison de ceux-ci, des opérations internes du circuit intégré sensiblement plus difficiles voire impossibles sans endommager le circuit intégré.
PCT/US2009/043994 2008-05-14 2009-05-14 Procédés et circuits pour déjouer des attaques de sécurité de circuit intégré semi-invasives et non invasives Ceased WO2010011399A2 (fr)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US5315008P 2008-05-14 2008-05-14
US61/053,150 2008-05-14

Publications (2)

Publication Number Publication Date
WO2010011399A2 WO2010011399A2 (fr) 2010-01-28
WO2010011399A3 true WO2010011399A3 (fr) 2010-05-27

Family

ID=41570797

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/US2009/043994 Ceased WO2010011399A2 (fr) 2008-05-14 2009-05-14 Procédés et circuits pour déjouer des attaques de sécurité de circuit intégré semi-invasives et non invasives

Country Status (1)

Country Link
WO (1) WO2010011399A2 (fr)

Families Citing this family (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2488583A (en) * 2011-03-03 2012-09-05 Nds Ltd Preventing unauthorized access to data stored in non-volatile memories
US9405917B2 (en) 2014-05-30 2016-08-02 Apple Inc. Mechanism for protecting integrated circuits from security attacks
US10579536B2 (en) 2016-08-09 2020-03-03 Arizona Board Of Regents On Behalf Of Arizona State University Multi-mode radiation hardened multi-core microprocessors
US9946899B1 (en) 2016-10-14 2018-04-17 Google Llc Active ASIC intrusion shield
US10262956B2 (en) 2017-02-27 2019-04-16 Cisco Technology, Inc. Timing based camouflage circuit
CN110768779A (zh) * 2019-01-16 2020-02-07 哈尔滨安天科技集团股份有限公司 一种防止侧信道信息泄漏的芯片电源电路
DE102019213707A1 (de) * 2019-09-10 2021-03-11 Carl Zeiss Meditec Ag Computer-Hardware für ein computergesteuertes Medizingerät und Verfahren zur Steuerung eines computergesteuerten Medizingeräts
CN110659510B (zh) * 2019-09-12 2021-10-26 苏州浪潮智能科技有限公司 一种配置文件解密方法、装置、设备及可读存储介质
WO2021118816A1 (fr) * 2019-12-10 2021-06-17 Cryptography Research, Inc. Agencements de domaine de partage pour des mises en œuvre de matériels masqués
US12333229B2 (en) 2021-11-11 2025-06-17 International Business Machines Corporation Logic circuit locking with self-destruct

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030014643A1 (en) * 2001-07-12 2003-01-16 Fujitsu Limited Electronic apparatus and debug authorization method
US20030219126A1 (en) * 2000-09-14 2003-11-27 Stmicroelectronics Sa Method for scrambling the current consumption of an integrated circuit
US20050241005A1 (en) * 2004-04-27 2005-10-27 Infineon Technologies Ag Data processing apparatus and method for operating a dual rail circuit component
US6973570B1 (en) * 1999-12-31 2005-12-06 Western Digital Ventures, Inc. Integrated circuit comprising encryption circuitry selectively enabled by verifying a device
US20060087883A1 (en) * 2004-10-08 2006-04-27 Irvine Sensors Corporation Anti-tamper module
GB2423425A (en) * 2005-02-18 2006-08-23 Cirrus Logic Inc A low-noise digital audio driver with a PMOS pull-down transistor

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6973570B1 (en) * 1999-12-31 2005-12-06 Western Digital Ventures, Inc. Integrated circuit comprising encryption circuitry selectively enabled by verifying a device
US20030219126A1 (en) * 2000-09-14 2003-11-27 Stmicroelectronics Sa Method for scrambling the current consumption of an integrated circuit
US20030014643A1 (en) * 2001-07-12 2003-01-16 Fujitsu Limited Electronic apparatus and debug authorization method
US20050241005A1 (en) * 2004-04-27 2005-10-27 Infineon Technologies Ag Data processing apparatus and method for operating a dual rail circuit component
US20060087883A1 (en) * 2004-10-08 2006-04-27 Irvine Sensors Corporation Anti-tamper module
GB2423425A (en) * 2005-02-18 2006-08-23 Cirrus Logic Inc A low-noise digital audio driver with a PMOS pull-down transistor

Also Published As

Publication number Publication date
WO2010011399A2 (fr) 2010-01-28

Similar Documents

Publication Publication Date Title
WO2010011399A3 (fr) Procédés et circuits pour déjouer des attaques de sécurité de circuit intégré semi-invasives et non invasives
USD729788S1 (en) Case for electronic device
WO2008054676A3 (fr) Dispositifs médicaux et méthodes d'utilisation correspondantes
WO2007120804A3 (fr) Multiplexage d'une interface de bus parallèle et d'une interface de mémoire flash
WO2009097979A3 (fr) Élément de sécurité
WO2007115110A3 (fr) procédé et dispositif pour la FERMETURE D'UNE cavité
WO2007149621A3 (fr) Procédés et systèmes pour l'identification et l'authentification d'objets
FR2914378B1 (fr) Dispositif et clavette de verrouillage.
PL2027448T3 (pl) Sposób projektowania odzieży bądź sprzętu ochronnego do utrzymania porządku oraz sposób zatwierdzania tego rodzaju odzieży bądź sprzętu
WO2008070269A3 (fr) Procédés, logiciel et systèmes d'imagerie
WO2010133440A3 (fr) Systèmes et procédés de gestion de paramètres de sécurité et/ou de confidentialité
WO2008030427A3 (fr) Spectroscopie passive de substances in vivo
EP2098007A4 (fr) Procédés et systèmes d'authentification de cryptage distribué
WO2008086282A3 (fr) Procédés et systèmes pour utiliser des informations électriques dans le cadre de la fabrication d'un dispositif sur une tranche afin d'accomplir une ou plusieurs fonctions liées à des défauts
WO2007049862A8 (fr) Suppression de retards dans des chemins de signal
WO2010129506A3 (fr) Dispositifs de blocage de suture et systèmes de blocage de suture
WO2009085274A3 (fr) Traitement de cicatrices anormales ou excessives
WO2008131280A3 (fr) Dispositif d'ablation
WO2007076174A3 (fr) Procédés, systèmes et dispositif pour marqueurs multidomaines
WO2011163580A3 (fr) Dispositif de liaison pour retenir un objet, tel qu'une clef, une médaille d'identité et autres
NL1034745A1 (nl) Vaatstelselverdelingswerkwijzen en -apparatuur.
WO2011042743A3 (fr) Dispositif médical amélioré
CR10113A (es) Dispositivo de protección para aparatos eléctricos, y grupo de piezas que incluyen tal dispositivo.
GB0710989D0 (en) Cryptographic systems for encrypting input data using an address associated with the input data, Error detection circuits, and methods of operating the same
WO2007054251A3 (fr) Circuit configurable a elements de protection des donnees de configuration

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 09800729

Country of ref document: EP

Kind code of ref document: A2

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 09800729

Country of ref document: EP

Kind code of ref document: A2