[go: up one dir, main page]

WO2009081885A1 - 酸化物半導体電界効果型トランジスタ及びその製造方法 - Google Patents

酸化物半導体電界効果型トランジスタ及びその製造方法 Download PDF

Info

Publication number
WO2009081885A1
WO2009081885A1 PCT/JP2008/073252 JP2008073252W WO2009081885A1 WO 2009081885 A1 WO2009081885 A1 WO 2009081885A1 JP 2008073252 W JP2008073252 W JP 2008073252W WO 2009081885 A1 WO2009081885 A1 WO 2009081885A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor layer
field effect
effect transistor
target
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2008/073252
Other languages
English (en)
French (fr)
Inventor
Koki Yano
Hirokazu Kawashima
Kazuyoshi Inoue
Shigekazu Tomai
Masashi Kasami
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idemitsu Kosan Co Ltd
Original Assignee
Idemitsu Kosan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Idemitsu Kosan Co Ltd filed Critical Idemitsu Kosan Co Ltd
Priority to JP2009547088A priority Critical patent/JP5372776B2/ja
Priority to CN200880122558XA priority patent/CN101911303B/zh
Priority to KR1020107013989A priority patent/KR101516034B1/ko
Priority to US12/810,189 priority patent/US8461583B2/en
Publication of WO2009081885A1 publication Critical patent/WO2009081885A1/ja
Anticipated expiration legal-status Critical
Priority to US13/748,831 priority patent/US8723175B2/en
Priority to US13/862,568 priority patent/US8791457B2/en
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/086Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • H10D30/6756Amorphous oxide semiconductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/40Crystalline structures
    • H10D62/402Amorphous materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/875Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being semiconductor metal oxide, e.g. InGaZnO

Definitions

  • the present invention relates to a field effect transistor using an oxide semiconductor film as a channel layer, and a method for manufacturing the same.
  • TFTs thin film transistors
  • LCD liquid crystal display devices
  • EL electroluminescence display devices
  • FED field emission displays
  • a silicon semiconductor compound As a material for a semiconductor layer (channel layer) which is a main member of a field effect transistor, a silicon semiconductor compound is most widely used.
  • a silicon single crystal is used for a high-frequency amplifying element or an integrated circuit element that requires high-speed operation.
  • an amorphous silicon semiconductor (amorphous silicon) is used for a liquid crystal driving element or the like because of a demand for a large area.
  • TFT an inverted stagger structure in which a gate electrode, a gate insulating layer, a semiconductor layer such as hydrogenated amorphous silicon (a-Si: H), a source and a drain electrode are stacked on a substrate such as glass.
  • a-Si: H hydrogenated amorphous silicon
  • This TFT is used as a drive element for a flat panel display represented by an active matrix type liquid crystal display in the field of large area devices including image sensors. In these applications, even those using amorphous silicon have been required to operate at higher speeds with higher functionality.
  • Such silicon-based thin films are generally manufactured by a chemical vapor deposition (CVD) method.
  • a crystalline silicon-based thin film requires a high temperature of, for example, 800 ° C. or higher when crystallization is performed, and is difficult to construct on a glass substrate or an organic substrate. Therefore, it can be formed only on an expensive substrate having high heat resistance such as a silicon wafer or quartz, and there is a problem that much energy and the number of steps are required for production.
  • a crystalline silicon-based thin film is difficult to reduce costs such as a reduction in the number of masks because the element configuration of a TFT is usually limited to a top gate configuration.
  • an amorphous silicon thin film can be formed at a relatively low temperature, its switching speed is slower than that of a crystalline one, so when used as a switching element for driving a display device, it cannot follow the display of high-speed moving images. There is a case. Further, when visible light is irradiated to the semiconductor active layer, there is a problem that the characteristics as a switching element are deteriorated, for example, conductivity is exhibited and a leakage current is generated, which may cause malfunction. Therefore, a method of providing a light shielding layer that blocks visible light is known. For example, a metal thin film is used as the light shielding layer.
  • amorphous silicon having a mobility of 0.5 to 1 cm 2 / Vs could be used, but when the resolution is SXGA, UXGA, QXGA or higher, 2 cm 2 / Mobility greater than Vs is required. Further, when the driving frequency is increased in order to improve the image quality, higher mobility is required.
  • the organic EL display is driven by current, there is a problem that when amorphous silicon whose characteristics change due to DC stress is used, the image quality deteriorates due to long-time use.
  • crystalline silicon when crystalline silicon is used for these applications, there is a problem that it cannot cope with a large area, and high-temperature heat treatment is required, resulting in an increase in manufacturing cost.
  • Patent Document 1 describes a TFT using zinc oxide as a semiconductor layer.
  • this semiconductor layer has a field effect mobility as low as about 1 cm 2 / V ⁇ sec and a small on-off ratio.
  • leakage current is likely to occur, it has been difficult to put it to practical use industrially.
  • many studies have been made on crystalline oxide semiconductors using zinc oxide.
  • a film is formed by a sputtering method generally used in the industry, the following problems occur. there were.
  • the performance of the TFT may be lowered such as low mobility, low on-off ratio, large leakage current, unclear pinch-off, and normally on.
  • the chemical resistance is inferior, there are limitations on the manufacturing process and use environment such as difficulty in wet etching.
  • it is necessary to form a film at a high pressure in order to improve the performance, it is necessary to form a film at a high pressure, and there is a problem in industrialization such as a slow film formation speed or a high temperature treatment of 700 ° C. or higher.
  • TFT performance such as electrolytic mobility in the bottom gate configuration is low, and there is a limitation on the TFT device configuration such that the film thickness needs to be 50 nm or more in the top gate configuration in order to improve performance.
  • Patent Document 2 a method of manufacturing an amorphous oxide semiconductor film made of indium oxide and zinc oxide and driving a thin film transistor has been studied (Patent Document 2).
  • this transistor has insufficient performance.
  • a corresponding thermal history for example, heat treatment at a high temperature of 300 ° C. or higher for 1 hour or longer
  • Non-Patent Document 1 it was necessary to apply (Non-Patent Document 1). Therefore, in addition to the problems of low mobility and large S value, it is necessary to use a substrate with high heat resistance when used as a TFT of a liquid crystal display or an organic EL display. Therefore, it is difficult to reduce the cost by using an inexpensive glass substrate or to industrialize a flexible display by using a resin substrate.
  • Patent Documents 3 and 4 a method for producing an amorphous oxide semiconductor film made of indium oxide, zinc oxide, and gallium oxide and driving a thin film transistor has been studied.
  • Patent Documents 3 and 4 it is difficult to lower the resistance of the target and increase the density of the target, the target is easily damaged, and it is difficult to use the DC sputtering method.
  • specific studies have been made with a large amount of gallium, and those with aluminum have not been studied.
  • the conventional semiconductor layer containing a large amount of gallium has a problem that the S value is large, the heat resistance is low, and the threshold shift due to stress is large.
  • Patent Document 5 composite oxides containing elements such as indium and zinc and aluminum have been studied as transparent conductive films (see Patent Document 5 and Non-Patent Document 2).
  • the carrier density is high and it cannot be used as a transistor.
  • the present invention has been made in view of the above circumstances, and an object thereof is to provide a field effect transistor having high mobility and low S value. It is another object of the present invention to provide a method for manufacturing a field effect transistor that can obtain high characteristics even at a low temperature or a short thermal history.
  • the following field effect transistors and the like are provided.
  • element and Zn element Zr, Hf, Ge, Si, Ti, Mn, W, Mo, V, Cu, Ni, Co, Fe, Cr, Nb, Al, B, Sc, Y and lanthanoids (La,
  • elements X selected from the group consisting of Ce, Pr, Nd, Sm, Eu, Gd, Tb, Dy, Ho, Er, Tm, Yb, and Lu are atoms of the following (1) to (3)
  • In / (In + Zn) 0.2 to 0.8
  • In / (In + X) 0.29 to 0.99
  • Zn / (X + Zn) 0.29 to 0.99 (3)
  • the present invention is divided into the following two modes depending on the type of element X.
  • First aspect of the present invention 1 selected from the group consisting of In (indium) element and Zn (zinc) element and Zr, Hf, Ge, Si, Ti, Mn, W, Mo, V, Cu, Ni, Co, Fe, Cr and Nb.
  • the field effect transistor according to 1 or 2 wherein the semiconductor layer is an amorphous film, the electron carrier concentration is 10 13 to 10 18 / cm 3 , and the band gap is 2.0 to 6.0 eV. 4). 4.
  • a target for a semiconductor layer comprising a complex oxide containing the above element X in the following atomic ratios (1) to (3).
  • a method for producing a field effect transistor comprising: forming a semiconductor layer by DC or AC sputtering using the target according to 5 above; and heat-treating the semiconductor layer at 70 to 350 ° C.
  • the field effect transistor according to 1, wherein the semiconductor layer made of a complex oxide contains the element X in an atomic ratio of the following (2) ′. In / (In + X) 0.59 to 0.99 (2) ′ 3. 3.
  • In / (In + Zn) 0.2 to 0.8
  • In / (In + X) 0.29 to 0.99
  • Zn / (X + Zn) 0.29 to 0.99 (3) 9.
  • a method for producing a field effect transistor comprising: forming a semiconductor layer by DC or AC sputtering using the target according to 8 or 9; and heat-treating the semiconductor layer at 70 to 350 ° C.
  • a field effect transistor having a high mobility and a low S value can be obtained.
  • a field effect transistor can be manufactured with a low temperature or a short thermal history.
  • FIG. 1 is a schematic top view of a field effect transistor 1.
  • FIG. It is a schematic sectional drawing of the field effect transistor of other embodiment of this invention. It is a schematic sectional drawing of the field effect transistor of other embodiment of this invention. It is a schematic sectional drawing of the field effect transistor of other embodiment of this invention. It is a schematic sectional drawing of the field effect transistor of other embodiment of this invention. It is a graph which shows the relationship between the heat processing temperature of a semiconductor layer, and a mobility. It is a graph which shows the relationship between the heat processing temperature of a semiconductor layer, and a mobility.
  • a field effect transistor having high mobility and low S value can be obtained.
  • a field effect transistor with high characteristics can be obtained even with a low-temperature or short-time thermal history (heat treatment).
  • the mobility may be lowered, the S value may be increased, the moisture resistance may be lowered, or the chemical resistance to acid / alkali may be lowered. There is.
  • the off current and the gate leakage current may be increased, the S value may be increased, the plasma resistance may be decreased, or the threshold may be negative and normally on.
  • In / (In + Zn) is preferably 0.3 to 0.75, more preferably 0.35 to 0.7.
  • In / (In + X) is preferably 0.45 to 0.98, more preferably 0.65 to 0.98, and particularly preferably 0.7 to 0.97.
  • Zn / (X + Zn) is preferably 0.45 to 0.98, more preferably 0.6 to 0.98, and still more preferably 0.7 to 0.97.
  • the semiconductor layer further satisfies the following ratio (4) (atomic ratio).
  • ratio (4) (atomic ratio).
  • X / (In + Zn + X) 0.01 to 0.2 (4) If the ratio of X is greater than 0.2, the S value may increase, the mobility may decrease, and the threshold voltage may increase. On the other hand, if it is less than 0.01, there is a risk that the thermal stability and heat resistance will decrease, the moisture resistance will decrease, the chemical resistance to acids, alkalis, etc. will decrease, and the threshold voltage shift will increase. is there.
  • X / (In + Zn + X) is more preferably 0.02 to 0.15, and particularly preferably 0.03 to 0.1.
  • the semiconductor layer satisfies the following ratio (5) or (6) (atomic ratio) depending on the application.
  • ratio (5) 0.3 to 0.5
  • In / (In + Zn + X) 0.5 to 0.7 (not including 0.5) (6)
  • the ratio of (5) can easily reduce the off-current and increase the on-off ratio.
  • the ratio is (6), the mobility can be increased and the threshold voltage can be decreased.
  • the element X is preferably Zr or Hf, and particularly preferably Zr, because the thermal stability, heat resistance, and chemical resistance are improved and the S value and off-current can be reduced.
  • the element X is preferably Zr, Hf, Ge, Si, or Ti.
  • the element X is preferably Cu, Ni, Co, Fe, Cr, Mn, W, Mo, V, and Nb.
  • the field effect transistor of the present invention contains an In (indium) element and a Zn (zinc) element and one or more elements X selected from the following group A in the atomic ratios of (1) to (3) below. It has a semiconductor layer made of a complex oxide.
  • a field effect transistor having high mobility and low S value can be obtained.
  • a field effect transistor with high characteristics can be obtained even with a low-temperature or short-time thermal history (heat treatment).
  • the mobility may be lowered, the S value may be increased, the moisture resistance may be lowered, or the chemical resistance to acid / alkali may be lowered. There is.
  • the off current and the gate leakage current may be increased, the S value may be increased, the plasma resistance may be decreased, or the threshold may be negative and normally on.
  • In / (In + Zn) is preferably 0.3 to 0.75, more preferably 0.35 to 0.7.
  • In / (In + X) is usually 0.29 to 0.99, preferably 0.59 to 0.98, more preferably 0.6 to 0.97, and further preferably 0.65 to 0.96. Particularly preferred is 0.7 to 0.95.
  • Zn / (X + Zn) is preferably 0.45 to 0.98, more preferably 0.6 to 0.98, and even more preferably 0. 0.7 to 0.97, particularly preferably 0.75 to 0.90.
  • the semiconductor layer further satisfies the following ratio (4) (atomic ratio).
  • X / (In + Zn + X) 0.02 to 0.3 (4) If the ratio of X is greater than 0.3, the S value may increase, the mobility may decrease, and the threshold voltage may increase. On the other hand, if it is smaller than 0.02, the thermal stability and heat resistance are lowered, the moisture resistance is lowered, the chemical resistance to acids and alkalis is lowered, the off-current is increased, the threshold voltage is increased. There is a risk of a large shift.
  • X / (In + Zn + X) is more preferably 0.04 to 0.25, further preferably 0.055 to 0.2, and particularly preferably 0.06 to 0.15.
  • the semiconductor layer satisfy the following ratio (5) or (6) (atomic ratio) because it can be used properly depending on the application.
  • ratio (5) 0.3 to 0.5
  • In / (In + Zn + X) 0.5 to 0.7 (0.5 is not included) (6)
  • the ratio (5) the off-current can be easily reduced and the on-off ratio can be increased.
  • the ratio is (6), the mobility can be increased and the threshold voltage can be decreased.
  • the element X is preferably Al or B. Also preferred is Sc or Y. Furthermore, lanthanoids (La, Ce, Pr, Nd, Sm, Eu, Gd, Tb, Dy, Ho, Er, Tm, Yb, Lu) are also preferable.
  • the field effect transistor of the present invention is not particularly limited as long as it has the semiconductor layer shown in the first aspect or the second aspect described above.
  • a known structure such as a top gate type or a bottom gate type can be used.
  • a configuration example of a field effect transistor will be described with reference to the drawings.
  • FIG. 1 is a schematic cross-sectional view of a field effect transistor according to an embodiment of the present invention.
  • the field effect transistor 1 is a bottom gate type, and a gate electrode 12 is formed in a stripe shape on a silicon substrate 10 having a thermal oxide film 11.
  • a gate insulating film 13 is provided so as to cover the gate electrode 12, and a semiconductor layer 14 (active layer) is formed on the gate insulating film 13 and on the gate electrode 12.
  • a source electrode 15 is connected to one end 14 a of the semiconductor layer 14 in a direction orthogonal to the gate electrode 12. Further, the drain electrode 16 is connected to the other end 14 b facing the one end 14 a of the semiconductor layer 14.
  • FIG. 2 is a schematic top view showing the positional relationship between the gate electrode 12, the semiconductor layer 14, the source electrode 15, and the drain electrode 16. Some members are omitted for visualization of the positional relationship.
  • the semiconductor layer is preferably protected by a protective layer.
  • a protective layer In the case of a bottom gate type transistor, if there is no protective layer, the main part of the semiconductor layer is exposed, so the effect of the protective layer is great.
  • 3 and 4 are schematic cross-sectional views of a field effect transistor according to another embodiment of the present invention.
  • the field effect transistors 2 and 3 have the same configuration as the field effect transistor 1 described above except that the protective layer 17 is formed.
  • FIG. 5 is a schematic cross-sectional view illustrating an example of a top gate type field effect transistor.
  • a source electrode 35 and a drain electrode 36 are formed on a substrate 30, and a semiconductor layer 34 is provided so as to cover the gap and part of these electrodes.
  • a gate electrode 32 is formed on the semiconductor layer 34 via a gate insulating film 33.
  • the substrate 30 serves as the protective layer 37.
  • Substrate there is no particular limitation, and those known in this technical field can be used.
  • glass substrates such as alkali silicate glass, non-alkali glass and quartz glass, silicon substrates, resin substrates such as acrylic, polycarbonate and polyethylene naphthalate (PEN), polymer film bases such as polyethylene terephthalate (PET) and polyamide Materials can be used.
  • the thickness of the substrate or base material is generally 0.1 to 10 mm, preferably 0.3 to 5 mm.
  • a glass substrate those chemically or thermally reinforced are preferred.
  • a glass substrate and a resin substrate are preferable, and a glass substrate is particularly preferable.
  • weight reduction is required, a resin substrate or a polymer material is preferable.
  • the semiconductor layer contains In (indium), Zn (zinc) and the element X shown in the first aspect or the second aspect described above in a ratio of (1) to (3), preferably (1) to It consists of the complex oxide contained so that the ratio of (4) may be satisfy
  • Such a semiconductor layer can be produced, for example, by forming a thin film using the complex oxide target (target for semiconductor layer) of the present invention.
  • the target for a semiconductor layer of the present invention is composed of a composite oxide sintered body satisfying the ratios (1) to (3) or (1) to (4) shown in the first aspect or the second aspect.
  • the target is made of, for example, a mixed powder containing indium oxide, zinc oxide, and an oxide of element X so as to satisfy the above element ratio.
  • the raw material powder can be produced by finely pulverizing with a ball mill or the like, then forming into a target and firing.
  • a part of raw material powder to be used may be one obtained by collecting from high-purity indium oxide-containing scrap such as target scraps and used targets.
  • indium oxide recovered from the ITO target preferably contains Sn (tin) as an impurity.
  • Indium oxide can be recovered by a known method such as the method described in JP-A No. 2002-069544.
  • the element X shown in the first aspect is Zr, Hf, Ge, Si, Ti, V, and Nb, it is easy to manufacture a target having a particularly good appearance and high bending strength.
  • the purity of each raw material powder is usually 99.9% (3N) or higher, preferably 99.99% (4N) or higher, more preferably 99.995% or higher, particularly preferably 99.999% (5N) or higher. . If the purity of each raw material powder is less than 99.9% (3N), the semiconductor characteristics may be deteriorated due to impurities, appearance defects such as uneven color and spots may occur, and reliability may be reduced. is there.
  • the specific surface area of the indium oxide powder is 8 to 10 m 2 / g
  • the specific surface area of the zinc oxide powder is 2 to 4 m 2 / g
  • the specific surface area of the oxide of the element X is 5 to 10 m 2 / g (more preferably Is preferably 8 to 10 m 2 / g).
  • the median diameter of the indium oxide powder is preferably 0.2 to 2 ⁇ m
  • the median diameter of the zinc oxide powder is preferably 0.8 to 1.6 ⁇ m.
  • the difference in specific surface area is preferably 5 m 2 / g or less. If the specific surface area is too different, efficient pulverization and mixing cannot be performed, and oxide particles of the element X may remain in the sintered body.
  • the mixed powder is mixed and ground using, for example, a wet medium stirring mill.
  • the specific surface area after pulverization is increased by 1.5 to 2.5 m 2 / g from the specific surface area of the raw material mixed powder, or is pulverized so that the average median diameter after pulverization is 0.6 to 1 ⁇ m. It is preferable to do.
  • a high-density oxide sintered body can be obtained without requiring a calcination step at all. Moreover, a reduction process is also unnecessary.
  • the increase in the specific surface area of the raw material mixed powder is less than 1.0 m 2 / g or the average median diameter of the raw material mixed powder after pulverization exceeds 1 ⁇ m, the sintered density may not be sufficiently increased.
  • the increase in the specific surface area of the raw material mixed powder exceeds 3.0 m 2 / g, or if the average median diameter after pulverization is less than 0.6 ⁇ m, contamination from the pulverizer during pulverization (impurity contamination amount) ) May increase.
  • the specific surface area of each powder is a value measured by the BET method.
  • the median diameter of the particle size distribution of each powder is a value measured with a particle size distribution meter.
  • These values can be adjusted by pulverizing the powder by a dry pulverization method, a wet pulverization method or the like.
  • the raw material after the pulverization step is dried with a spray dryer or the like and then molded.
  • a known method such as pressure forming or cold isostatic pressing can be employed.
  • the obtained molded product is sintered to obtain a sintered body.
  • Sintering is preferably performed at 1350 to 1600 ° C. for 2 to 20 hours. When the temperature is lower than 1350 ° C., the density is not improved. When the temperature exceeds 1600 ° C., zinc is evaporated, the composition of the sintered body is changed, or voids (voids) are generated in the sintered body due to the evaporation. There is. Sintering is preferably performed in an oxygen atmosphere by circulating oxygen or under pressure. Thereby, transpiration of zinc can be suppressed, and a sintered body free from voids (voids) can be obtained. Since the sintered body manufactured in this manner has a high density and generates less nodules and particles during use, an oxide semiconductor film having excellent film characteristics can be manufactured.
  • the oxide sintered body becomes a target by performing processing such as polishing.
  • the sintered body is ground by, for example, a surface grinder so that the surface roughness Ra is 5 ⁇ m or less.
  • the sputter surface of the target may be mirror-finished so that the average surface roughness Ra is 1000 angstroms or less.
  • a known polishing technique such as mechanical polishing, chemical polishing, mechanochemical polishing (a combination of mechanical polishing and chemical polishing) can be used.
  • polishing to # 2000 or more with a fixed abrasive polisher polishing liquid: water
  • lapping with loose abrasive lapping abrasive: SiC paste, etc.
  • lapping by changing the abrasive to diamond paste can be obtained by:
  • Such a polishing method is not particularly limited.
  • the film forming method include a sputtering method, a PLD (pulse laser deposition) method, a vacuum deposition method, and an ion plating method.
  • cleaning, etc. can be used for the cleaning process of a target.
  • cleaning, etc. can be used for the cleaning process of a target.
  • ultrasonic cleaning and the like can also be performed.
  • a method of performing multiple oscillation at a frequency of 25 to 300 KHz is effective.
  • the particle size of each compound in the oxide sintered body is preferably 20 ⁇ m or less, more preferably 10 ⁇ m or less, and particularly preferably 5 ⁇ m or less.
  • the particle size is an average particle size measured with an electron probe microanalyzer (EPMA).
  • the crystal grain size is, for example, the raw material indium oxide, the oxide of X element, the blending ratio of each powder of zinc oxide, the grain size of the raw material powder, the purity, the temperature rise time, the sintering temperature, the sintering time, It is obtained by adjusting the sintering atmosphere and the temperature lowering time. If the particle size of the compound is larger than 20 ⁇ m, nodules may be generated during sputtering.
  • the density of the target is preferably 95% or more of the theoretical density, more preferably 98% or more, and particularly preferably 99% or more. If the density of the target is less than 95%, the strength is insufficient and the target may be damaged during film formation. In addition, performance may be uneven when a transistor is manufactured.
  • the theoretical relative density of the target is the specific gravity of each oxide (for example, ZnO is 5.66 g / cm 3 , In 2 O 3 is 7.12 g / cm 3 , and ZrO 2 is 5.98 g / cm 3 ). The density is calculated from the quantitative ratio, and the ratio with the density measured by the Archimedes method is calculated to obtain the theoretical relative density.
  • the target bulk resistance is preferably 20 m ⁇ or less, more preferably 10 m ⁇ or less, further preferably 5 m ⁇ or less, and particularly preferably 2 m ⁇ cm or less. . If it is greater than 20 m ⁇ , the target may be damaged during film formation by DC sputtering. In addition, a spark may be generated due to abnormal discharge, and the target may be cracked, or particles ejected by the spark may adhere to the deposition substrate and deteriorate the performance as an oxide semiconductor film. In addition, the target may break during discharge.
  • the bulk resistance is a value measured by a four-probe method using a resistivity meter.
  • the bending strength of the target of the present invention is preferably 8 kg / mm 2 or more, more preferably 10 kg / mm 2 or more, and particularly preferably 12 kg / mm 2 or more.
  • the target is required to have a certain level of bending force because a load is applied during transportation and mounting of the target, and the target may be damaged. If the target is less than 8 kg / mm 2 , it cannot be used as a target. There is a fear.
  • the bending strength of the target can be measured according to JIS R 1601.
  • the target relating to the second aspect of the present invention is further selected from the group consisting of Sn (tin), Ge (germanium), Si (silicon), Ti (titanium), Zr (zirconium) and Hf (hafnium). It is preferable to contain 100 to 10,000 ppm of one or more elements. When these elements are included, the target density is improved, the strength is increased, the resistance is decreased, the color unevenness is decreased, the uniformity is improved, the abnormal discharge and the yellow flakes are decreased, and the quality as a semiconductor target is improved. It can be expected to improve.
  • the above elements may be contained as impurities using raw materials recovered from a sintered body (target) containing these elements. Moreover, you may add to a raw material as a metal powder or an oxide.
  • the semiconductor layer is preferably an amorphous film.
  • an amorphous film By being an amorphous film, adhesion to an insulating film and a protective layer is improved, and uniform transistor characteristics can be easily obtained even in a large area.
  • whether the semiconductor layer is an amorphous film can be confirmed by X-ray crystal structure analysis. The case where no clear peak is observed is amorphous.
  • the electron carrier concentration of the semiconductor layer is preferably 10 13 to 10 18 / cm 3 , particularly preferably 10 14 to 10 17 / cm 3 .
  • the band gap is preferably 2.0 to 6.0 eV, and more preferably 2.8 to 5.0 eV. If the band gap is smaller than 2.0 eV, visible light is absorbed and the field effect transistor may malfunction. On the other hand, if it is larger than 6.0 eV, it is difficult to supply carriers and the field effect transistor may not function.
  • the semiconductor layer is preferably a non-degenerate semiconductor exhibiting a thermal activation type. If the semiconductor is a degenerate semiconductor, there are too many carriers, which may increase the off-current / gate leakage current, or the threshold value may become negative, resulting in normally-on. Whether the semiconductor layer is a non-degenerate semiconductor can be determined by measuring temperature changes in mobility and carrier density using the Hall effect. In addition, the semiconductor layer can be a non-degenerate semiconductor by adjusting the oxygen partial pressure during film formation or by performing post-processing to control the amount of oxygen defects and optimize the carrier density.
  • the surface roughness (RMS) of the semiconductor layer is preferably 1 nm or less, more preferably 0.6 nm or less, and particularly preferably 0.3 nm or less. If it is larger than 1 nm, the mobility may decrease.
  • the semiconductor layer is preferably an amorphous film that maintains at least part of the edge sharing structure of the bixbite structure of indium oxide. Whether or not the amorphous film containing indium oxide maintains at least a part of the edge sharing structure of the bixbite structure of indium oxide is determined by small angle incident X-ray scattering (GIXS) using high-intensity synchrotron radiation or the like. From the radial distribution function (RDF) obtained by the above, it can be confirmed that the peak representing In—X (X is In, Zn) is between 0.30 and 0.36 nm. For details, the following documents may be referred to. F. Utsuno, et al. , Thin Solid Films, Volume 496, 2006, Pages 95-98
  • a / B> 0.7 is preferably satisfied, A / B> 0.85 is more preferable, A / B> 1 is further more preferable, and A / B> 1.2 is particularly preferable.
  • a / B is 0.7 or less, when a semiconductor layer is used as an active layer of a transistor, there is a possibility that the mobility may decrease or the threshold value or S value may become too large. It is considered that the small A / B reflects the poor short-range order of the amorphous film.
  • the average In—In bond distance is preferably 0.3 to 0.322 nm, particularly preferably 0.31 to 0.32 nm.
  • the average bond distance of In—In can be determined by X-ray absorption spectroscopy.
  • the measurement by X-ray absorption spectroscopy shows an X-ray absorption wide-area microstructure (EXAFS) that has spread to a high energy as high as several hundred eV from the rise.
  • EXAFS is caused by backscattering of electrons by atoms around the excited atom. Interference effect between the flying electron wave and the back-scattered wave occurs. Interference depends on the wavelength of the electronic state and the optical path length to and from surrounding atoms.
  • a radial distribution function (RDF) is obtained by Fourier transforming EXAFS.
  • the average bond distance can be estimated from the RDF peak.
  • the film thickness of the semiconductor layer is usually 0.5 to 500 nm, preferably 1 to 150 nm, more preferably 3 to 80 nm, and particularly preferably 10 to 60 nm. If it is thinner than 0.5 nm, it is difficult to form a uniform film industrially. On the other hand, if it is thicker than 500 nm, the film formation time becomes long and cannot be adopted industrially. When the thickness is in the range of 3 to 80 nm, TFT characteristics such as mobility and on / off ratio are particularly good.
  • the semiconductor layer is preferably an amorphous film, and the energy width (E 0 ) of the delocalized level is preferably 14 meV or less.
  • the energy width (E 0 ) of the delocalized level of the semiconductor layer is more preferably 10 meV or less, further preferably 8 meV or less, and particularly preferably 6 meV or less.
  • the energy width (E 0 ) of the delocalized level is larger than 14 meV, when the semiconductor layer is used as the active layer of the transistor, the mobility may be lowered or the threshold value or the S value may be too large. It is considered that the large energy width (E 0 ) of the delocalized level of the semiconductor layer reflects the poor short-range order of the amorphous film.
  • the field effect transistor preferably has a protective layer of semiconductor. Without the semiconductor protective layer, oxygen in the surface layer of the semiconductor is desorbed in a vacuum or under a low pressure, which may increase the off-current or make the threshold voltage negative. Further, even in the atmosphere, there is a risk that variations in transistor characteristics such as threshold voltage may increase due to the influence of surroundings such as humidity.
  • the material for forming the semiconductor protective layer is not particularly limited. What is generally used can be arbitrarily selected as long as the effects of the present invention are not lost.
  • SiO 2, SiNx, Al 2 O 3, Ta 2 O 5, TiO 2, MgO, ZrO 2, CeO 2, K 2 O, Li 2 O, Na 2 O, Rb 2 O, Sc 2 O 3, Y 2 O 3 , Hf 2 O 3 , CaHfO 3 , PbTi 3 , BaTa 2 O 6 , SrTiO 3 , AlN, or the like can be used.
  • the number of oxygen in these oxides does not necessarily match the stoichiometric ratio (for example, it may be SiO 2 or SiO x).
  • SiNx may contain a hydrogen element.
  • Such a protective film may have a structure in which two or more different insulating films are stacked.
  • the protective layer may be crystalline, polycrystalline, or amorphous, but is preferably polycrystalline or amorphous that is easy to produce industrially. However, it is particularly preferred that the protective layer is amorphous. If it is not an amorphous film, the smoothness of the interface is poor, and the mobility may be lowered, or the threshold voltage and S value may be too large.
  • the protective layer of the semiconductor layer is preferably an amorphous oxide or an amorphous nitride, and particularly preferably an amorphous oxide. Further, if the protective layer is not an oxide, oxygen in the semiconductor moves to the protective layer side, and there is a possibility that the off current becomes high or the threshold voltage becomes negative and normally off. Further, an organic insulating film such as poly (4-vinylphenol) (PVP) or parylene may be used for the protective layer of the semiconductor layer. Further, the protective layer of the semiconductor layer may have a laminated structure of two or more layers of an inorganic insulating film and an organic insulating film.
  • Gate insulating film There is no particular limitation on the material for forming the gate insulating film. What is generally used can be arbitrarily selected as long as the effects of the invention of the present embodiment are not lost. For example, SiO 2, SiNx, Al 2 O 3, Ta 2 O 5, TiO 2, MgO, ZrO 2, CeO 2, K 2 O, Li 2 O, Na 2 O, Rb 2 O, Sc 2 O 3, Y 2 O 3 , Hf 2 O 3 , CaHfO 3 , PbTi 3 , BaTa 2 O 6 , SrTiO 3 , AlN, or the like can be used.
  • the number of oxygen in these oxides does not necessarily match the stoichiometric ratio (for example, it may be SiO 2 or SiO x).
  • SiNx may contain a hydrogen element.
  • Such a gate insulating film may have a structure in which two or more different insulating films are stacked.
  • the gate insulating film may be crystalline, polycrystalline, or amorphous, but is preferably polycrystalline or amorphous that is easy to manufacture industrially.
  • the gate insulating film may be an organic insulating film such as poly (4-vinylphenol) (PVP) or parylene. Further, the gate insulating film may have a stacked structure of two or more layers of an inorganic insulating film and an organic insulating film.
  • Electrode There are no particular limitations on the material for forming each of the gate electrode, the source electrode, and the drain electrode, and any material generally used can be selected as long as the effects of the present invention are not lost.
  • transparent electrodes such as indium tin oxide (ITO), indium zinc oxide, ZnO, SnO 2 , metal electrodes such as Al, Ag, Cr, Ni, Mo, Au, Ti, Ta, Cu, or these An alloy metal electrode can be used.
  • ITO indium tin oxide
  • ZnO zinc oxide
  • SnO 2 zinc oxide
  • metal electrodes such as Al, Ag, Cr, Ni, Mo, Au, Ti, Ta, Cu, or these
  • the resistance of the interface with the semiconductor electrode may be adjusted by plasma treatment, ozone treatment or the like.
  • the manufacturing method of the present invention includes a step of forming a semiconductor layer by DC or AC sputtering using the above-described target of the present invention, and a step of heat-treating at 70 to 350 ° C. after forming the semiconductor layer, To do.
  • Each constituent member (layer) of the above-described field effect transistor can be formed by a method known in this technical field. Specifically, as a film formation method, a chemical film formation method such as a spray method, a dip method, or a CVD method, or a physical film formation method such as a sputtering method, a vacuum evaporation method, an ion plating method, or a pulse laser deposition method. The method can be used. Since the carrier density is easily controlled and the film quality can be easily improved, a physical film formation method is preferably used, and a sputtering method is more preferably used because of high productivity.
  • a method using a sintered complex oxide target In sputtering, a method using a sintered complex oxide target, a method using co-sputtering using a plurality of sintered targets, a method using reactive sputtering using an alloy target, and the like can be used.
  • the uniformity and reproducibility are deteriorated, or the energy width of delocalized levels (E 0 ) May increase, and the transistor characteristics may be deteriorated, for example, the mobility may be decreased or the threshold voltage may be increased.
  • a composite oxide sintered target is used.
  • the formed film can be patterned by various etching methods.
  • the semiconductor layer is formed by DC or AC sputtering using the target of the present invention.
  • DC or AC sputtering damage during film formation can be reduced as compared with RF sputtering. For this reason, in the field effect transistor, effects such as a reduction in threshold voltage shift, an improvement in mobility, a reduction in threshold voltage, and a reduction in S value can be expected.
  • heat treatment is performed at 70 to 350 ° C. If it is lower than 70 ° C., the thermal stability and heat resistance of the obtained transistor may be lowered, the mobility may be lowered, the S value may be increased, or the threshold voltage may be increased. On the other hand, when the temperature is higher than 350 ° C., a substrate having no heat resistance may not be used, the cost of heat treatment equipment may be increased, the interface of the protective layer, the insulating film, or the semiconductor layer may be deteriorated, or the moisture pressure may be lowered. When the film is formed, it may crystallize and an amorphous film may not be obtained.
  • the heat treatment temperature is preferably 80 to 260 ° C, more preferably 90 to 180 ° C, and further preferably 100 to 150 ° C.
  • a heat treatment temperature of 180 ° C. or lower is preferable because a resin substrate having low heat resistance such as PEN can be used as the substrate.
  • the heat treatment time is usually preferably 1 second to 24 hours, but is preferably adjusted according to the treatment temperature. For example, at 70 to 180 ° C., 10 minutes to 24 hours are more preferable, 20 minutes to 6 hours are more preferable, and 30 minutes to 3 hours are particularly preferable. At 180 to 260 ° C., 6 minutes to 4 hours is more preferable, and 15 minutes to 2 hours is more preferable. At 260 to 300 ° C., 30 seconds to 4 hours is more preferable, and 1 minute to 2 hours is particularly preferable. At 300 to 350 ° C., 1 second to 1 hour is more preferable, and 2 seconds to 30 minutes is particularly preferable.
  • the heat treatment is preferably performed in an inert gas in an environment where the oxygen partial pressure is 10 ⁇ 3 Pa or less, or after the semiconductor layer is covered with a protective layer. Reproducibility is improved under the above conditions.
  • the inert gas N 2 , He, Ne, Ar, Kr, and Xe are preferable.
  • the field effect transistor of the present invention mobility is preferably at least 1 cm 2 / Vs, more preferably at least 3 cm 2 / Vs, particularly preferably at least 8 cm 2 / Vs. If it is smaller than 1 cm 2 / Vs, the switching speed becomes slow, and there is a possibility that it cannot be used for a large-screen high-definition display.
  • the on / off ratio is preferably 10 6 or more, more preferably 10 7 or more, and particularly preferably 10 8 or more.
  • the off current is preferably 2 pA or less, more preferably 1 pA or less, further preferably 0.5 pA or less, and particularly preferably 0.2 pA or less.
  • the gate leakage current is preferably 1 pA or less. If it is larger than 1 pA, the contrast may deteriorate when used as a TFT of a display.
  • the threshold voltage is usually 0 to 10V, preferably 0 to 4V, more preferably 0 to 3V, and particularly preferably 0 to 2V. If it is less than 0V, it is normally on, and it is necessary to apply a voltage when it is off, which may increase power consumption. If it is greater than 10V, the drive voltage may increase and the power consumption may increase, or high mobility may be required.
  • the S value is preferably 0.8 V / dec or less, more preferably 0.3 V / dec or less, further preferably 0.25 V / dec or less, and particularly preferably 0.2 V / dec or less. If it is greater than 0.8 V / dec, the drive voltage may increase and power consumption may increase. In particular, when used in an organic EL display, it is preferable to set the S value to 0.3 V / dec or less because of direct current drive because power consumption can be greatly reduced.
  • the S value is a value indicating the steepness of the drain current that rises sharply from the off state to the on state when the gate voltage is increased from the off state.
  • S value dVg / dlog (Ids)
  • the smaller the S value, the sharper the rise (All about Thin Film Transistor Technology", Ikuhiro Ukai, 2007, Industrial Research Committee).
  • the S value is large, it is necessary to apply a high gate voltage when switching from on to off, and power consumption may increase.
  • the shift amount of the threshold voltage before and after being applied for 100 hours at a DC voltage of 10 ⁇ A at 50 ° C. is preferably 1.0 V or less, and more preferably 0.5 V or less. If it is greater than 1V, the image quality may change when used as a transistor in an organic EL display.
  • the hysteresis when the gate voltage is raised and lowered by the transfer curve is small.
  • the ratio W / L of the channel width W to the channel length L is usually 0.1 to 100, preferably 0.5 to 20, and particularly preferably 1 to 8. If W / L exceeds 100, the leakage current may increase or the on-off ratio may decrease. If it is less than 0.1, the field effect mobility may be lowered, or pinch-off may be unclear.
  • the channel length L is usually 0.1 to 1000 ⁇ m, preferably 1 to 100 ⁇ m, more preferably 2 to 10 ⁇ m. If the thickness is 0.1 ⁇ m or less, it is difficult to produce industrially and the leakage current may be increased. If the thickness is 1000 ⁇ m or more, the device becomes too large, which is not preferable.
  • the field effect transistor of the present invention preferably has a structure for shielding the semiconductor layer. If the semiconductor layer does not have a structure that shields light (for example, a light shielding layer), when electrons enter the semiconductor layer, carrier electrons may be excited and off current may be increased.
  • the light shielding layer is preferably a thin film having absorption at 300 to 800 nm.
  • the light shielding layer may be either the upper part or the lower part of the semiconductor layer, but is preferably on both the upper part and the lower part. Further, the light shielding layer may also be used as a gate insulating film, a black matrix, or the like. When the light shielding layer is on only one side, it is necessary to devise a structure so that light is not irradiated to the semiconductor layer from the side where the light shielding layer is not present.
  • the contact layer it is preferable to provide a contact layer between the semiconductor layer and the source or drain electrode.
  • a material for forming the contact layer a composite oxide having the same composition as that of the semiconductor layer described above can be used. That is, the contact layer is preferably an oxide whose main component is an element contained in the semiconductor layer, such as In or Zn. If these elements are not included, element movement occurs between the contact layer and the semiconductor layer, and the threshold voltage may shift significantly when a stress test or the like is performed.
  • a contact layer having the same composition ratio as the semiconductor layer can be formed by changing the film formation conditions, a layer having a composition ratio different from that of the semiconductor layer can be formed, or a semiconductor electrode
  • the contact portion may be formed by increasing the resistance by plasma treatment or ozone treatment, or a layer having a higher resistance may be formed by film formation conditions such as oxygen partial pressure when forming the semiconductor layer.
  • an oxide resistance layer having higher resistance than the semiconductor layer is provided between the semiconductor layer and the gate insulating film and / or between the semiconductor layer and the protective layer. . If the oxide resistance layer is not provided, off current may be generated, or the threshold voltage may be negative and normally on. Further, the semiconductor layer may be altered during the post-treatment process such as protective film formation or etching, and the characteristics may be deteriorated.
  • the following can be illustrated as an oxide resistance layer.
  • ⁇ Amorphous oxide film with the same composition as the semiconductor layer deposited at a higher oxygen partial pressure than when the semiconductor film was deposited ⁇ Amorphous oxide film with the same composition as the semiconductor layer but with a different composition ratio
  • An amorphous oxide film containing In and Zn and containing an element X different from the semiconductor layer a polycrystalline oxide film containing indium oxide as a main component.
  • Indium oxide as a main component Zn, Cu, Co, Ni, Mn
  • the composition contained in the polycrystalline oxide film / semiconductor layer doped with one or more positive divalent elements such as Mg is further selected from Cu, Co, Ni, Mn, Fe, Mg, Ca, Sr, Ba, Ag, Au Amorphous oxide film with one or more elements added
  • the In composition ratio is the semiconductor layer. Is preferably less. Moreover, it is preferable that the composition ratio of the element X is larger than that of the semiconductor layer.
  • the oxide resistance layer is preferably an oxide containing each element of In and Zn. If these elements are not included, element movement occurs between the oxide resistance layer and the semiconductor layer, and the threshold voltage may shift significantly when a stress test or the like is performed.
  • an amorphous oxide film in which one or more elements selected from Cu, Co, Ni, Mn, Fe, Mg, Ca, Sr, Ba, Ag, Au are added to the composition contained in the semiconductor layer
  • the In composition ratio is preferably smaller than that of the semiconductor layer.
  • Example 1 Production of sputtering target As raw materials, powders of indium oxide, zinc oxide and zirconium oxide have an atomic ratio [In / (In + Zn + Zr)] of 0.48 and an atomic ratio [Zn / (In + Zn + Zr)] of 0.50. Mixing was performed so that the atomic ratio [Zr / (In + Zn + Zr)] was 0.02. This was supplied to a wet ball mill and mixed and ground for 72 hours to obtain a raw material fine powder. After granulating the obtained raw material fine powder, it was press-molded to a size of 10 cm in diameter and 5 mm in thickness, put in a firing furnace and fired at 1500 ° C.
  • the target had a bulk resistance of 3 m ⁇ and a theoretical relative density of 0.99.
  • the theoretical relative density was obtained by calculating the ratio of the density calculated from the specific gravity of each oxide and the amount ratio thereof to the density measured by the Archimedes method.
  • the target manufactured in (1) is mounted on a DC magnetron sputtering film forming apparatus, which is one of the DC sputtering methods, formed on the gate insulating film, and then patterned to form a semiconductor layer (film thickness). 50 nm).
  • Sputtering conditions are: substrate temperature: 25 ° C., ultimate pressure: 1 ⁇ 10 ⁇ 6 Pa, atmospheric gas: Ar 99.5% and oxygen 0.5%, sputtering pressure (total pressure): 2 ⁇ 10 ⁇ 1 Pa, input power The distance was 100 W, the film formation time was 6 minutes, and the ST distance was 110 mm.
  • a source / drain electrode made of In 2 O 3 —ZnO was formed using a lift-off process and RF magnetron sputtering (room temperature, Ar 100%). Thereafter, a field effect transistor was manufactured by heat treatment at 170 ° C. for 2 hours in a nitrogen environment (a bottom-gate field effect transistor having W of 40 ⁇ m and L of 4 ⁇ m in FIG. 2).
  • a semiconductor layer was formed on the glass substrate (Corning 1737) using the target manufactured in Example (1) and evaluated.
  • the semiconductor layer was formed in the same manner as in Example (2) using a DC magnetron sputtering film forming apparatus. As a result, an oxide thin film having a thickness of 50 nm was formed on the glass substrate.
  • the atomic ratio [In / (In + Zn + Zr)] was 0.49
  • the atomic ratio [Zn / (In + Zn + Zr)] was 0.49
  • the atomic ratio [Ga / (In + Zn + Zr)] was 0.02.
  • the semiconductor film was heat-treated at 170 ° C. for 2 hours in a nitrogen environment.
  • the carrier concentration and hole mobility of the semiconductor film after the heat treatment were measured with a hole measuring device.
  • the result was n-type, the carrier concentration was 4 ⁇ 10 17 cm ⁇ 3 , and the hole mobility was 2 cm 2 / Vs.
  • the Hall measuring device and the measurement conditions were as follows: ⁇ Hall measuring device manufactured by Toyo Technica: Resi Test 8310 ⁇ Measurement conditions Measurement temperature: Room temperature (25 °C) Measurement magnetic field: 0.5T Measurement current: 10 ⁇ 12 to 10 ⁇ 4 A Measurement mode: AC magnetic field hall measurement
  • the surface roughness measured by AMF was RMS 0.2 nm.
  • the band gap obtained optically was 3.8 eV.
  • the Hall effect was measured by changing the measurement temperature in the range of 77 to 300K, it was confirmed that the semiconductor film was a non-degenerate semiconductor.
  • the energy width (E 0 ) of the delocalized level was 6 meV or less from the relationship between the carrier concentration and the activation energy measured using the Hall effect while changing the temperature.
  • a radial distribution function (RDF) obtained by X-ray scattering measurement confirmed that a peak representing In—In was observed at around 0.35 nm, and a ridge sharing structure of the bixbite structure of indium oxide remained. did it.
  • a / B where A is the maximum value of RDF with an interatomic distance of 0.30 to 0.36 nm, and B is the maximum value of RDF with an interatomic distance of 0.36 to 0.42.
  • the average In—In bond distance determined by X-ray absorption spectroscopy was 0.318 nm.
  • Acid resistance and moisture resistance were evaluated as follows.
  • the resistance before and after the test was measured and classified as follows.
  • the rate of change was defined as the resistance value before the test divided by the resistance value after the test or the resistance value after the test divided by the resistance value before the test.
  • Change rate less than 2 times
  • Change rate 2 to 5 times change
  • Change rate 5 to 100 times change
  • Table 1 shows the measurement results.
  • Example 2 Comparative Examples 1 to 7
  • a sputtering target was manufactured in the same manner as in Example 1 (1) except that the mixing ratio of the raw materials, indium oxide, zinc oxide, and X element oxide was adjusted to the composition shown in Table 1-4.
  • a field effect transistor was fabricated and evaluated in the same manner as in Example 1 (2) except that the above sputtering target was used and the film formation conditions were changed as shown in Table 1-4.
  • the raw materials used in place of zirconium oxide when manufacturing the sputtering target are as follows.
  • Example 12 HfO 2 , manufactured by Kojundo Chemical Laboratory Co., Ltd., HFO01PB
  • Example 13 GeO 2 , GEO06PB manufactured by Kojundo Chemical Laboratory Co., Ltd.
  • Example 14 SiO 2 , manufactured by Kojundo Chemical Laboratory Co., Ltd., SIO12PB
  • Example 15 TiO 2 , manufactured by Kojundo Chemical Laboratory Co., Ltd., TIO14PB
  • Example 16 MnO 2 , manufactured by Kojundo Chemical Laboratory Co., Ltd., MNO03PB
  • Example 17 WO 3, Kojundo Chemical Laboratory Co., Ltd.
  • Example 18 MoO 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., MOO03PB
  • Example 19 V 2 O 5 , manufactured by Kojundo Chemical Laboratory Co., Ltd., VVO09PB
  • Example 20 Nb 2 O 5 , manufactured by Kojundo Chemical Laboratory Co., Ltd., NBO08PB
  • Example 25 CuO, manufactured by Kojundo Chemical Laboratory Co., Ltd., CUO08PB
  • Example 26 NiO, manufactured by Kojundo Chemical Laboratory Co., Ltd., NIO11PB
  • Example 27 CoO, manufactured by Kojundo Chemical Laboratory Co., Ltd., COO03PB
  • Example 28 FeO, manufactured by Kojundo Chemical Laboratory Co., Ltd., FEO01PB
  • Example 29 Cr 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., CRO01GB
  • Example 21 after forming the source / drain electrodes, a protective layer was formed by forming 300 nm of SiO 2 by RF magnetron sputtering to produce the field effect transistor shown in FIG.
  • Example 22 and Comparative Examples 1 to 7 the semiconductor layer was formed by RF sputtering.
  • the target was mounted on an RF magnetron sputtering film forming apparatus to form a film.
  • the sputtering conditions here are: substrate temperature: 25 ° C., ultimate pressure: 1 ⁇ 10 ⁇ 6 Pa, atmospheric gas: Ar 99.5% and oxygen 0.5%, sputtering pressure (total pressure); 2 ⁇ 10 ⁇ 1 Pa
  • the input power was 100 W
  • the film formation time was 8 minutes
  • the ST distance was 100 mm.
  • Example 23 a silicon substrate with a SiO 2 thermal oxide film was used. The thickness of the SiO 2 thermal oxide film was 100 nm.
  • the gate insulating film is a SiO 2 thermal oxide film, and the silicon substrate serves as a gate electrode and a substrate.
  • a semiconductor layer, a source electrode, and a drain electrode were formed in the same manner as in Example 1 on a silicon substrate with a SiO 2 thermal oxide film.
  • Example 30 As raw materials, powders of indium oxide, zinc oxide and zirconium oxide have an atomic ratio [In / (In + Zn + Zr)] of 0.4, an atomic ratio [Zn / (In + Zn + Zr)] of 0.4, and an atomic ratio [Zr / (In + Zn + Zr). )] was 0.2. This was supplied to a wet ball mill and mixed and ground for 72 hours to obtain a raw material fine powder. After granulating the obtained raw material fine powder, it was press-molded to a size of 20 cm in diameter and 5 mm in thickness, and then placed in a firing furnace and fired at 1400 ° C.
  • the target had a bulk resistance of 5 m ⁇ and a theoretical relative density of 0.98.
  • the target bending strength was 12 kg / mm 2 .
  • a target having no color unevenness and high appearance uniformity was obtained.
  • Comparative Example 8 As raw materials, powders of indium oxide, zinc oxide and gallium oxide have an atomic ratio [In / (In + Zn + Ga)] of 0.4, an atomic ratio [Zn / (In + Zn + Ga)] of 0.4, and an atomic ratio [Ga / (In + Zn + Ga). )] was 0.2. This was supplied to a wet ball mill and mixed and ground for 72 hours to obtain a raw material fine powder. After granulating the obtained raw material fine powder, it was press-molded to a size of 20 cm in diameter and 5 mm in thickness, and then placed in a firing furnace and fired at 1400 ° C. for 12 hours to obtain a sintered body (target). It was. The target had a bulk resistance of 70 m ⁇ and a theoretical relative density of 0.82. The target bending strength was 7 kg / mm 2 . In addition, slight uneven color was confirmed on the target.
  • FIG. 6 shows the relationship between the heat treatment temperature and the mobility of the semiconductor layer having the same composition as in Examples 1 and 5.
  • the processing time is 2 hours.
  • the mobility was stabilized by treatment at 150 ° C., whereas in the composition of Example 5, a treatment temperature of 300 ° C. or more was required to stabilize the mobility.
  • Example 31 [Second embodiment] [Production of sputtering target]
  • Example 31 (Target I)
  • 5N purity 99.999%) indium oxide (INO04PB manufactured by Kojundo Chemical Laboratory Co., Ltd.), 5N zinc oxide (ZNO04PB manufactured by Kojundo Chemical Laboratory Co., Ltd.) and 5N aluminum oxide (stock) Company high purity chemical research laboratory company) powder
  • atomic ratio [In / (In + Zn + Al)] is 0.48
  • atomic ratio [Zn / (In + Zn + Al)] is 0.50
  • atomic ratio [Al / (In + Zn + Al)] was mixed to 0.02. This was supplied to a wet ball mill and mixed and ground for 72 hours to obtain a raw material fine powder.
  • the target After granulating the obtained raw material fine powder, it is press-molded to a size of 10 cm in diameter and 5 mm in thickness, put in a firing furnace and fired at 1500 ° C. for 12 hours to obtain a sintered body (target). It was.
  • impurities such as Sn (tin), Ge (germanium), Si (silicon), Ti (titanium), Zr (zirconium), and Hf (hafnium) were not contained. Further, the target had a bulk resistance of 20 m ⁇ and a theoretical relative density of 0.95.
  • Example 32 Powders of indium oxide, 5N zinc oxide (ZNO04PB manufactured by Kojundo Chemical Laboratory Co., Ltd.) and 4N aluminum oxide (ALO12PB manufactured by Kojundo Chemical Laboratory Co., Ltd.) recovered from used ITO targets as raw materials Were mixed so that the atomic ratio [In / (In + Zn + Al)] was 0.48, the atomic ratio [Zn / (In + Zn + Al)] was 0.50, and the atomic ratio [Al / (In + Zn + Al)] was 0.02. This was supplied to a wet ball mill and mixed and ground for 72 hours to obtain a raw material fine powder.
  • the obtained raw material fine powder After granulating the obtained raw material fine powder, it is press-molded to a size of 10 cm in diameter and 5 mm in thickness, put in a firing furnace and fired at 1500 ° C. for 12 hours to obtain a sintered body (target). It was.
  • the target When the target was pulverized and analyzed by ICP, 500 ppm of Sn (tin) was contained as an impurity. Further, the target had a bulk resistance of 3 m ⁇ and a theoretical relative density of 0.99. In addition, a target having no color unevenness and high appearance uniformity was obtained.
  • Examples 33-37 (Targets III-VII) A Ge, Si, Ti, Zr, or Hf element was produced in the same process as the target I except that it was added as an oxide so as to be 500 atomic ppm with respect to the entire metal elements in the raw material.
  • the target was almost the same quality as the target II, but the appearance was more uniform and beautiful.
  • Target I The target I manufactured in Example 31 was mounted on a film deposition apparatus using an RF magnetron sputtering method, which is one of RF sputtering methods, and a semiconductor film was formed on a glass substrate (Corning 1737).
  • RF magnetron sputtering method which is one of RF sputtering methods
  • a semiconductor film was formed on a glass substrate (Corning 1737).
  • substrate temperature 25 ° C.
  • ultimate pressure 1 ⁇ 10 ⁇ 6 Pa
  • atmospheric gas Ar 99.5% and oxygen 0.5%
  • sputtering pressure (total pressure) 2 ⁇ 10 ⁇ 1 Pa
  • input power 100 W film formation time 8 minutes
  • ST distance 100 mm As sputtering conditions here, substrate temperature: 25 ° C., ultimate pressure: 1 ⁇ 10 ⁇ 6 Pa, atmospheric gas: Ar 99.5% and oxygen 0.5%, sputtering pressure (total pressure): 2 ⁇ 10 ⁇ 1 Pa, input power 100 W, film formation time 8 minutes
  • the target I was able to form a semiconductor film.
  • Targets II to VII A semiconductor film was formed in the same manner as the above target I. As a result, when using targets II to VII, a semiconductor film could be formed in substantially the same manner as the result of target I. However, when continuous discharge was performed for a long period of time, it was confirmed that the frequency of abnormal discharge during sputtering and the amount of yellow flakes were decreased compared to the case where target I was used.
  • the semiconductor film formed using the target I was heat-treated at 150 ° C. for 2 hours in a nitrogen environment.
  • the carrier concentration and the hole mobility were measured with the hole measuring apparatus.
  • the semiconductor film was n-type, the carrier concentration was 4 ⁇ 10 17 cm ⁇ 3 , and the hole mobility was 3 cm 2 / Vs.
  • the Hall effect was measured by changing the measurement temperature in the range of 77 to 300 K, it was confirmed that the semiconductor film was a non-degenerate semiconductor. Further, the energy width (E 0 ) of the delocalized level was 6 meV or less from the relationship between the carrier concentration and the activation energy measured using the Hall effect while changing the temperature. Furthermore, a radial distribution function (RDF) obtained by X-ray scattering measurement confirmed that a peak representing In—In was observed at around 0.35 nm, and a ridge sharing structure of the bixbite structure of indium oxide remained. did it.
  • RDF radial distribution function
  • a / B where A is the maximum value of RDF with an interatomic distance of 0.30 to 0.36 nm, and B is the maximum value of RDF with an interatomic distance of 0.36 to 0.42. 1.5.
  • the average In—In bond distance determined by X-ray absorption spectroscopy was 0.317 nm.
  • Example 38 A transistor similar to the field effect transistor shown in FIG. 1 was manufactured except that a glass substrate was used as the substrate. After depositing 200 nm of molybdenum metal on a glass substrate by RF sputtering at room temperature, patterning was performed by wet etching to produce a gate electrode. Next, SiNx was formed at a temperature of 300 ° C. (thickness: 200 nm) using a plasma enhanced chemical vapor deposition apparatus (PECVD) on the substrate on which the gate electrode was formed, thereby forming a gate insulating film.
  • PECVD plasma enhanced chemical vapor deposition apparatus
  • a film was formed under the same conditions as the semiconductor film manufactured at the time of evaluation of the target I, and then patterned to form a semiconductor layer.
  • a source / drain electrode made of In 2 O 3 —ZnO was formed using a lift-off process and RF magnetron sputtering (room temperature, Ar 100%). Thereafter, heat treatment was performed at 150 ° C. for 2 hours in a nitrogen environment to manufacture a field effect transistor (a bottom-gate field effect transistor having W of 50 ⁇ m and L of 4 ⁇ m in FIG. 2).
  • Example 39 to 61, Comparative Examples 11 to 18 A sputtering target was produced in the same manner as in Example 31, except that the mixing ratio of indium oxide, zinc oxide and X element oxide as raw materials was adjusted to the composition shown in Table 6-9.
  • a field effect transistor was fabricated and evaluated in the same manner as in Example 38 except that the above sputtering target was used and the film formation conditions were changed as shown in Table 6-9.
  • the raw material used instead of aluminum oxide at the time of manufacture of a sputtering target is as follows.
  • Example 50 Y 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., YYO03PB
  • Example 51 Sc 2 O 3, Kojundo Chemical Laboratory Co., Ltd. Co., SCO01PB
  • Example 52 CeO 2 , manufactured by Kojundo Chemical Laboratory Co., Ltd., CEO05PB
  • Example 53 Nd 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., NDO01PB
  • Example 54 Sm 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., SMO01PB
  • Example 55 Gd 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., GDO01PB
  • Example 56 Tb 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., TBO02PB
  • Example 57 Yb 2 O 3 , manufactured by Kojundo Chemical Laboratory Co., Ltd., YBO02PB
  • Example 58 after forming the source / drain electrodes, a protective layer was formed by forming 300 nm of SiO 2 by RF magnetron sputtering to produce the field effect transistor shown in FIG.
  • Example 59 the semiconductor layer was formed by DC sputtering.
  • the target was mounted on a DC magnetron sputtering film forming apparatus (manufactured by Shinko Seiki Co., Ltd.), and a semiconductor layer was formed on a glass substrate (Corning 1737).
  • sputtering conditions here, substrate temperature: 25 ° C., ultimate pressure: 1 ⁇ 10 ⁇ 6 Pa, atmospheric gas: Ar 99% and oxygen 1.0%, sputtering pressure (total pressure): 2 ⁇ 10 ⁇ 1 Pa,
  • the input power was 100 W
  • the film formation time was 8 minutes
  • the ST distance was 100 mm.
  • the chamber Prior to film formation, the chamber was sufficiently baked, the ultimate pressure was sufficiently lowered, and the substrate was loaded using a load lock, whereby the moisture pressure during film formation was reduced.
  • H 2 O water
  • Q-mass quadrupole mass spectrometer
  • Example 60 a silicon substrate with a SiO 2 thermal oxide film was used.
  • the thickness of the SiO 2 thermal oxide film was 100 nm.
  • the gate insulating film is a SiO 2 thermal oxide film
  • the silicon substrate serves as a gate electrode and a substrate.
  • a semiconductor layer, a source electrode, and a drain electrode were formed in the same manner as in Example 38 on a silicon substrate with a SiO 2 thermal oxide film.
  • the thin film of Comparative Example 17 had an In—In average bond distance of 0.325 nm determined by X-ray absorption spectroscopy. Furthermore, the energy width (E 0 ) of the delocalized level obtained from the relationship between the carrier concentration measured using the Hall effect and the activation energy was 22 meV.
  • FIG. 7 shows the relationship between the heat treatment temperature and mobility for the semiconductor layers having the same composition as in Examples 41 and 61 and Comparative Example 14.
  • the processing time is 2 hours.
  • the mobility is stabilized by treatment at 150 ° C.
  • a treatment temperature of 300 ° C. or higher is necessary to stabilize the mobility
  • Comparative Example 14 the mobility is 400 It has been confirmed that there is no effect even if heat treatment is performed at a temperature equal to or higher than ° C.
  • the electrolytic effect transistor of the present invention can be applied to integrated circuits such as logic circuits, memory circuits, and differential amplifier circuits. In particular, it can be used as a switching element for driving a liquid crystal display or an organic EL display.

Landscapes

  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Thin Film Transistor (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Inorganic Compounds Of Heavy Metals (AREA)
  • Physical Vapour Deposition (AREA)
  • Silicon Compounds (AREA)
  • Compounds Of Iron (AREA)
  • Silicates, Zeolites, And Molecular Sieves (AREA)
  • Liquid Crystal (AREA)

Abstract

 In元素及びZn元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類からなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。     In/(In+Zn)=0.2~0.8   (1)     In/(In+X)=0.29~0.99  (2)     Zn/(X+Zn)=0.29~0.99  (3)

Description

酸化物半導体電界効果型トランジスタ及びその製造方法
 本発明は、酸化物半導体膜をチャンネル層に用いた電界効果型トランジスタ、及びその製造方法に関する。
 薄膜トランジスタ(TFT)等の電界効果型トランジスタは、半導体メモリ集積回路の単位電子素子、高周波信号増幅素子、液晶駆動用素子等として広く用いられており、現在、最も多く実用されている電子デバイスである。
 なかでも、近年における表示装置のめざましい発展に伴い、液晶表示装置(LCD)、エレクトロルミネッセンス表示装置(EL)、フィールドエミッションディスプレイ(FED)等の各種の表示装置において、表示素子に駆動電圧を印加して表示装置を駆動させるスイッチング素子として、TFTが多用されている。
 電界効果型トランジスタの主要部材である半導体層(チャンネル層)の材料としては、シリコン半導体化合物が最も広く用いられている。一般に、高速動作が必要な高周波増幅素子や集積回路用素子等には、シリコン単結晶が用いられている。一方、液晶駆動用素子等には、大面積化の要求から非晶性シリコン半導体(アモルファスシリコン)が用いられている。
 例えば、TFTとして、ガラス等の基板上にゲ-ト電極、ゲ-ト絶縁層、水素化アモルファスシリコン(a-Si:H)等の半導体層、ソ-ス及びドレイン電極を積層した逆スタガ構造のものがある。このTFTは、イメ-ジセンサを始め、大面積デバイスの分野において、アクティブマトリスク型の液晶ディスプレイに代表されるフラットパネルディスプレイ等の駆動素子として用いられている。これらの用途では、従来アモルファスシリコンを用いたものでも高機能化に伴い作動の高速化が求められている。
 現在、表示装置を駆動させるスイッチング素子としては、シリコン系の半導体膜を用いた素子が主流を占めているが、それは、シリコン薄膜の安定性、加工性の良さの他、スイッチング速度が速い等、種々の性能が良好なためである。そして、このようなシリコン系薄膜は、一般に化学蒸気析出法(CVD)法により製造されている。
 ところで、結晶性のシリコン系薄膜は、結晶化を図る際に、例えば、800℃以上の高温が必要となり、ガラス基板上や有機物基板上への構成が困難である。このため、シリコンウェハーや石英等の耐熱性の高い高価な基板上にしか形成できず、また、製造に際して多大なエネルギーと工程数を要する等の問題があった。
 また、結晶性のシリコン系薄膜は、通常TFTの素子構成がトップゲート構成に限定されるためマスク枚数の削減等コストダウンが困難であった。
 一方、アモルファスシリコンの薄膜は、比較的低温で形成できるものの、結晶性のものに比べてスイッチング速度が遅いため、表示装置を駆動するスイッチング素子として使用したときに、高速な動画の表示に追従できない場合がある。
 また、半導体活性層に可視光が照射されると導電性を示し、漏れ電流が発生して誤動作のおそれがある等、スイッチング素子としての特性が劣化するという問題もある。そのため、可視光を遮断する遮光層を設ける方法が知られている。例えば、遮光層としては金属薄膜が用いられている。
 しかしながら、金属薄膜からなる遮光層を設けると工程が増えるだけでなく、浮遊電位を持つこととなるので、遮光層をグランドレベルにする必要があり、その場合にも寄生容量が発生するという問題がある。
 具体的に、解像度がVGAである液晶テレビでは、移動度が0.5~1cm/Vsのアモルファスシリコンが使用可能であったが、解像度がSXGA、UXGA、QXGAあるいはそれ以上になると2cm/Vs以上の移動度が要求される。また、画質を向上させるため駆動周波数を上げるとさらに高い移動度が必要となる。
 また、有機ELディスプレイでは電流駆動となるため、DCストレスにより特性が変化するアモルファスシリコンを使用すると長時間の使用により画質が低下するという問題があった。
 その他、これらの用途に結晶シリコンを使用すると、大面積に対応できなかったり、高温の熱処理が必要なため製造コストが高くなるという問題があった。
 このような状況下、近年にあっては、シリコン系半導体薄膜よりも安定性が優れるものとして、酸化物を用いた酸化物半導体薄膜が注目されている。
 例えば、特許文献1には半導体層として酸化亜鉛を使用したTFTが記載されている。
 しかしながら、この半導体層では電界効果移動度が1cm/V・sec程度と低く、on-off比も小さかった。その上、漏れ電流が発生しやすいため、工業的には実用化が困難であった。また、酸化亜鉛を用いた結晶質を含む酸化物半導体については、多数の検討がなされているが、工業的に一般に行われているスパッタリング法で成膜した場合には、次のような問題があった。
 即ち、移動度が低い、on-off比が低い、漏れ電流が大きい、ピンチオフが不明瞭、ノーマリーオンになりやすい等、TFTの性能が低くなるおそれがあった。また、耐薬品性が劣るため、ウェットエッチングが難しい等製造プロセスや使用環境の制限があった。さらに、性能を上げるためには高い圧力で成膜する必要があり成膜速度が遅かったり、700℃以上の高温処理が必要である等工業化に問題もあった。また、ボトムゲート構成での電解移動度等のTFT性能が低く、性能を上げるにはトップゲート構成で膜厚を50nm以上にする必要がある等TFT素子構成上の制限もあった。
 このような問題を解決するために酸化インジウム、酸化亜鉛からなる非晶質の酸化物半導体膜を作製し、薄膜トランジスタを駆動させる方法が検討されている(特許文献2)。しかしながら、このトランジスタでは、性能が不十分であった。また、この酸化物半導体膜を用いた薄膜トランジスタでは、S値を小さく押さえたり、ストレスによる閾値シフトを小さくために、相応の熱履歴(例えば、300℃以上の高温で1時間以上熱処理する等)をかけることが必要であった(非特許文献1)。そのため、移動度が低く、S値が大きいという問題の他に、液晶ディスプレイや有機ELディスプレイ等のTFTとして用いる場合には、耐熱性の高い基板を用いる必要があった。従って、安価なガラス基板によるコストダウンや、基板の樹脂化によるフレキシブルディスプレイの工業化が困難であった。
 また、酸化インジウム、酸化亜鉛、酸化ガリウムからなる非晶質の酸化物半導体膜を作製し、薄膜トランジスタを駆動させる方法が検討されている(特許文献3、4)。しかしながら、ターゲットの抵抗を下げることやターゲットの密度を上げることが難しく、ターゲットが破損しやすかったり、DCスパッタリング法を用いることが難しかった。また、具体的な検討はガリウムを多量に含まれたものでなされており、アルミニウムを含むものについて検討はされていなかった。従来のガリウムを多量に含んだ半導体層では、S値が大きく、耐熱性が低く、ストレスによる閾値シフトが大きいという問題があった。
 一方、インジウム及び亜鉛と、アルミニウム等の元素を含む複合酸化物が、透明導電膜として検討されている(特許文献5、非特許文献2参照)。しかしながら、キャリア密度が高くトランジスタとして利用可能なものではなかった。
特開2003-86808号公報 US2005/0199959 特開2007-73701号公報 特開2007-73312号公報 特開2000-44236号公報 Kim, Chang Jung et al. Highly Stable Ga2O3-In2O3-ZnO TFT for Active-Matrix Organic Light-Emitting Diode Display Application, Electron Devices Meeting, 2006. IEDM ’06. International(ISBN:1-4244-0439-8) K.Tomonaga etal.,J.Vac.Sci.Technol.A23(3),2005,401
 本発明は、上記の事情に鑑みなされたものであり、移動度が高く、S値の低い電界効果型トランジスタの提供を目的とする。
 また、低温又は短時間の熱履歴でも高い特性の得られる電界効果型トランジスタの製造方法の提供を目的とする。
 本発明によれば、以下の電界効果型トランジスタ等が提供される。
 In元素及びZn元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
 本発明は元素Xの種類により、以下の2つの態様に分けられる。
・本発明の第一の態様
1.In(インジウム)元素及びZn(亜鉛)元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNbからなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
2.前記元素XがZrである1に記載の電界効果型トランジスタ。
3.前記半導体層が非晶質膜であり、その電子キャリア濃度が1013~1018/cmであり、バンドギャップが2.0~6.0eVである1又は2に記載の電界効果型トランジスタ。
4.前記半導体層が非縮退半導体である1~3のいずれかに記載の電界効果型トランジスタ。
5.In(インジウム)元素及びZn(亜鉛)元素と、Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNbからなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
6.上記5に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、前記半導体層を70~350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
・本発明の第二の態様
1.In(インジウム)元素及びZn(亜鉛)元素と、Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
2.複合酸化物からなる半導体層が元素Xを下記(2)’の原子比で含むことを特徴とする1の電界効果型トランジスタ。
    In/(In+X)=0.59~0.99  (2)’
3.前記元素Xが、Al又はBである1又は2に記載の電界効果型トランジスタ。
4.前記元素Xが、Sc又はYである1又は2に記載の電界効果型トランジスタ。
5.前記元素Xが、ランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)である1又は2に記載の電界効果型トランジスタ。
6.前記半導体層が非晶質膜であり、その電子キャリア濃度が1013~1018/cmであり、バンドギャップが2.0~6.0eVである1~5のいずれかに記載の電界効果型トランジスタ。
7.前記半導体層が、非縮退半導体である1~6のいずれかに記載の電界効果型トランジスタ。
8.In(インジウム)元素及びZn(亜鉛)元素と、Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群から選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
9.さらに、Sn(錫)、Ge(ゲルマニウム)、Si(シリコン)、Ti(チタン)、Zr(ジルコニウム)及びHf(ハフニウム)からなる群より選択される1以上の元素を100~10000原子ppm含む8に記載の半導体層用ターゲット。
10.上記8又は9に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、前記半導体層を70~350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
 本発明によれば、移動度が高く、S値の低い電界効果型トランジスタが得られる。また、低温又は短時間の熱履歴で電界効果型トランジスタを製造することができる。
本発明の一実施形態の電界効果型トランジスタの概略断面図である。 電界効果型トランジスタ1の概略上面図である。 本発明の他の実施形態の電界効果型トランジスタの概略断面図である。 本発明の他の実施形態の電界効果型トランジスタの概略断面図である。 本発明の他の実施形態の電界効果型トランジスタの概略断面図である。 半導体層の熱処理温度と移動度の関係を示すグラフである。 半導体層の熱処理温度と移動度の関係を示すグラフである。
[本発明の第一の態様]
 本発明の電界効果型トランジスタは、In(インジウム)元素及びZn(亜鉛)元素と、下記の群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する。
 群:Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr及びNb
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
 半導体層を上記の複合酸化物から形成することによって、移動度が高く、S値の低い電界効果型トランジスタが得られる。また、低温又は短時間の熱履歴(熱処理)でも、高い特性の得られる電界効果型トランジスタとなる。
 上記(1)においてInの比率が0.2より小さいと、移動度が低くなったり、S値が大きくなったり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下するおそれがある。一方、0.8より大きいと、オフ電流やゲートリーク電流が大きくなったり、S値が大きくなったり、耐プラズマ性が低下したり、閾値が負になりノーマリーオンとなるおそれがある。
 In/(In+Zn)は、好ましくは0.3~0.75であり、より好ましくは0.35~0.7である。
 上記(2)においてInの比率が0.29より小さいと、移動度が低くなったり、S値が大きくなったり、閾値電圧が高くなるおそれがある。一方、0.99より大きいと、オフ電流やゲートリーク電流が大きくなったり、閾値が負になりノーマリーオンとなったり、光電流が大きくなったり、耐プラズマ性が低下したり、閾値電圧のシフトが大きくなるおそれがある。
 In/(In+X)は、好ましくは0.45~0.98であり、より好ましくは0.65~0.98であり、特に好ましくは0.7~0.97である。
 上記(3)においてZnの比率が0.29より小さいと、移動度が低くなったり、S値が大きくなったり、安定化させるのに高温あるいは長時間の熱処理が必要となったり、ウェットエッチングレートが遅くなるおそれがある。一方、0.99より大きいと移動度が低くなったり、S値が大きくなったり、熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、閾値電圧のシフトが大きくなるおそれがある。
 Zn/(X+Zn)は、好ましくは0.45~0.98であり、より好ましくは0.6~0.98であり、さらに好ましくは0.7~0.97である。
 本発明においては、半導体層が、さらに、下記(4)の比率(原子比)を満たすことが好ましい。
 X/(In+Zn+X)=0.01~0.2   (4)
 Xの比率が0.2より大きいと、S値が大きくなったり、移動度が低下したり、閾値電圧が大きくなったりするおそれがある。一方、0.01より小さいと、熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、閾値電圧のシフトが大きくなるおそれがある。
 X/(In+Zn+X)は、0.02~0.15がより好ましく、特に、0.03~0.1が好ましい。
 さらに、用途によって半導体層が、下記(5)あるいは(6)の比率(原子比)を満たすことが特に好ましい。
 In/(In+Zn+X)=0.3~0.5    (5)
 In/(In+Zn+X)=0.5~0.7(0.5を含まない) (6)
 上記(5)の比率は、オフ電流を低減しやすくオンオフ比を高くすることができる。また、成膜条件や後処理条件のマージンも広い。上記(6)の比率だと移動度を高く、閾値電圧を小さくすることができる。
 本発明では、熱安定性、耐熱性、耐薬品性が向上し、S値やオフ電流を低減できることから、元素XはZr又はHfであることが好ましく、Zrであることが特に好ましい。
 また、光電流を低減したい場合は、元素XはZr、Hf、Ge、Si、Tiが好ましい。また、プラズマ耐性を高くして後工程で特性が変化しにくくしたい場合は、元素XはCu、Ni、Co、Fe、Cr、Mn、W、Mo、V及びNbが好ましい。
[本発明の第二の態様]
 本発明の電界効果型トランジスタは、In(インジウム)元素及びZn(亜鉛)元素と、下記のA群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する。
 A群:Al(アルミニウム)、B(ホウ素)、Sc(スカンジウム)、Y(イットリウム)及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)
    In/(In+Zn)=0.2~0.8   (1)
    In/(In+X)=0.29~0.99  (2)
    Zn/(X+Zn)=0.29~0.99  (3)
 半導体層を上記の複合酸化物から形成することによって、移動度が高く、S値の低い電界効果型トランジスタが得られる。また、低温又は短時間の熱履歴(熱処理)でも、高い特性の得られる電界効果型トランジスタとなる。
 上記(1)においてInの比率が0.2より小さいと、移動度が低くなったり、S値が大きくなったり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下するおそれがある。一方、0.8より大きいと、オフ電流やゲートリーク電流が大きくなったり、S値が大きくなったり、耐プラズマ性が低下したり、閾値が負になりノーマリーオンとなるおそれがある。
 In/(In+Zn)は、好ましくは0.3~0.75であり、より好ましくは0.35~0.7である。
 上記(2)においてInの比率が0.29より小さいと、移動度が低くなったり、S値が大きくなったり、閾値電圧が高くなるおそれがある。一方、0.99より大きいと、オフ電流やゲートリーク電流が大きくなったり、閾値が負になりノーマリーオンとなったり、光電流が大きくなったり、耐プラズマ性が低下したり、閾値電圧のシフトが大きくなるおそれがある。
 In/(In+X)は、通常は0.29~0.99、好ましくは0.59~0.98、より好ましくは0.6~0.97であり、さらに好ましくは0.65~0.96であり、特に好ましくは0.7~0.95である。
 上記(3)においてZnの比率が0.29より小さいと、移動度が低くなったり、S値が大きくなったり、安定化させるのに高温あるいは長時間の熱処理が必要となったり、ウェットエッチングレートが遅くなるおそれがある。一方、0.99より大きいと移動度が低くなったり、S値が大きくなったり、熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、閾値電圧のシフトが大きくなるおそれがある
 Zn/(X+Zn)は、好ましくは0.45~0.98であり、より好ましくは0.6~0.98であり、さらに好ましくは0.7~0.97であり、特に好ましくは0.75~0.90である。
 本発明においては、半導体層が、さらに、下記(4)の比率(原子比)を満たすことが好ましい。
    X/(In+Zn+X)=0.02~0.3   (4)
 Xの比率が0.3より大きいと、S値が大きくなったり、移動度が低下したり、閾値電圧が大きくなったりするおそれがある。一方、0.02より小さいと熱安定性や耐熱性が低下したり、耐湿性が低下したり、酸・アルカリ等への耐薬品性が低下したり、オフ電流が大きくなったり、閾値電圧のシフトが大きくなるおそれがある。
 X/(In+Zn+X)は、0.04~0.25がより好ましく、0.055~0.2がさらに好ましく、0.06~0.15が特に好ましい。
 さらに、半導体層が、下記(5)又は(6)の比率(原子比)を満たすことが、用途により使い分けることができ特に好ましい。
 In/(In+Zn+X)=0.3~0.5 (5)
 In/(In+Zn+X)=0.5~0.7(0.5は含まない) (6)
 上記(5)の比率では、オフ電流を低減しやすく、オンオフ比を高くすることができる。また、成膜条件や後処理条件のマージンも広い。上記(6)の比率だと移動度を高く、閾値電圧を小さくすることができる。
 本発明において元素Xは、Al又はBであることが好ましい。また、Sc又はYである場合も好ましい。さらに、ランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)である場合も好ましい。
 本発明の電界効果型トランジスタは、上述した第一の態様又は第二の態様で示した半導体層を有していれば、他の構成については特に限定はない。トップゲート型やボトムゲート型等、公知の構造を利用することができる。以下、電界効果型トランジスタの構成例について図面を参照して説明する。
 図1は、本発明の一実施形態の電界効果型トランジスタの概略断面図である。
 電界効果型トランジスタ1はボトムゲート型であり、熱酸化膜11を有するシリコン基板10上に、ゲート電極12がストライプ状に形成されている。このゲート電極12を覆うようにゲート絶縁膜13を有し、このゲート絶縁膜13上であって、かつ、ゲート電極12上に半導体層14(活性層)が形成されている。
 半導体層14の一端14aに、ゲート電極12と直交する方向にソース電極15が接続されている。また、半導体層14の一端14aに対向する他端14bにドレイン電極16が接続されている。
 図2は、ゲート電極12、半導体層14、ソース電極15及びドレイン電極16の位置関係を示す概略上面図である。位置関係の可視化のため一部の部材を省略してある。
 ボトムゲート型の電界効果型トランジスタの場合、半導体層は保護層で保護していることが好ましい。ボトムゲート型のトランジスタでは保護層が無いと半導体層の主要部分が露出するため保護層の効果が大きい。
 図3及び図4は、本発明の他の実施形態の電界効果型トランジスタの概略断面図である。
 電界効果型トランジスタ2及び3は、保護層17を形成している他は、上述した電界効果型トランジスタ1と同じ構成をしている。
 図5は、トップゲート型の電界効果型トランジスタの例を示す概略断面図である。
 電界効果型トランジスタ4では、基板30上にソース電極35及びドレイン電極36が形成され、その間隙及びこれら電極の一部を覆うように半導体層34が設けられている。そして、半導体層34にゲート絶縁膜33を介してゲート電極32が形成されている。
 トランジスタ3では、基板30が保護層37の役割をしている。
 以下、本発明の電界効果型トランジスタを構成部材について説明する。
1.基板
 特に制限はなく、本技術分野で公知のものを使用できる。例えば、ケイ酸アルカリ系ガラス、無アルカリガラス、石英ガラス等のガラス基板、シリコン基板、アクリル、ポリカーボネート、ポリエチレンナフタレート(PEN)等の樹脂基板、ポリエチレンテレフタレート(PET)、ポリアミド等の高分子フィルム基材等が使用できる。
 基板や基材の厚さは0.1~10mmが一般的であり、0.3~5mmが好ましい。ガラス基板の場合は、化学的に、或いは熱的に強化させたものが好ましい。
 透明性や平滑性が求められる場合は、ガラス基板、樹脂基板が好ましく、ガラス基板が特に好ましい。軽量化が求められる場合は樹脂基板や高分子機材が好ましい。
2.半導体層
 半導体層は、上述した第一の態様又は第二の態様で示したIn(インジウム)、Zn(亜鉛)及び元素Xを上記(1)~(3)の比率、好ましくは(1)~(4)の比率を満たすように含有する複合酸化物からなる。
 このような半導体層は、例えば、本発明の複合酸化物ターゲット(半導体層用ターゲット)を使用して薄膜を形成することで作製できる。
 本発明の半導体層用ターゲットは、上述した第一の態様又は第二の態様で示した比率(1)~(3)又は(1)~(4)を満たす複合酸化物の焼結体からなる。このターゲットは、例えば、酸化インジウム、酸化亜鉛及び元素Xの酸化物を、上記の元素比率を満たすように含む混合粉体を原料とする。原料粉体をボールミル等で微粉体化した後、ターゲット状に成形し焼成することによって作製できる。
 尚、使用する原料粉体の一部は、ターゲットの端材や使用済みターゲット等の高純度酸化インジウム含有スクラップから回収して作製したものであってもよい。特に、ITOターゲットから回収した酸化インジウムは不純物としてSn(錫)を適度に含んでおり好ましい。酸化インジウムの回収は特開2002-069544号に記載の方法等、公知の方法を用いることができる。
 尚、上述した第一の態様で示した元素XがZr、Hf、Ge、Si、Ti、V及びNbであると、特に外観のよく抗折力の高いターゲットを製造しやすい。
 各原料粉の純度は、通常99.9%(3N)以上、好ましくは99.99%(4N)以上、さらに好ましくは99.995%以上、特に好ましくは99.999%(5N)以上である。各原料粉の純度が99.9%(3N)未満だと、不純物により半導体特性が低下したり、色むらや斑点などの外観上の不良が発生したり、信頼性が低下する等のおそれがある。
 原料粉について、酸化インジウム粉の比表面積を8~10m/g、酸化亜鉛粉の比表面積を2~4m/g、元素Xの酸化物の比表面積を5~10m/g(より好ましくは8~10m/g)とすることが好ましい。又は、酸化インジウム粉のメジアン径を0.2~2μm、酸化亜鉛粉のメジアン径を0.8~1.6μmとすることが好ましい。
 尚、酸化インジウム粉の比表面積と元素Xの酸化物粉の比表面積が、ほぼ同じである粉末を使用することが好ましい。これにより、より効率的に粉砕混合できる。具体的には、比表面積の差を5m/g以下にすることが好ましい。比表面積が違いすぎると、効率的な粉砕混合が出来ず、焼結体中に元素Xの酸化物の粒子が残る場合がある。
 混合粉体を、例えば、湿式媒体撹拌ミルを使用して混合粉砕する。このとき、粉砕後の比表面積が原料混合粉体の比表面積より1.5~2.5m/g増加する程度か、又は粉砕後の平均メジアン径が0.6~1μmとなる程度に粉砕することが好ましい。このように調整した原料粉を使用することにより、仮焼工程を全く必要とせずに、高密度の酸化物焼結体を得ることができる。また、還元工程も不要となる。
 尚、原料混合粉体の比表面積の増加分が1.0m/g未満又は粉砕後の原料混合粉の平均メジアン径が1μmを超えると、焼結密度が十分に大きくならない場合がある。一方、原料混合粉体の比表面積の増加分が3.0m/gを超える場合又は粉砕後の平均メジアン径が0.6μm未満にすると、粉砕時の粉砕器機等からのコンタミ(不純物混入量)が増加する場合がある。
 ここで、各粉体の比表面積はBET法で測定した値である。各粉体の粒度分布のメジアン径は、粒度分布計で測定した値である。これらの値は、粉体を乾式粉砕法、湿式粉砕法等により粉砕することにより調整できる。
 粉砕工程後の原料をスプレードライヤー等で乾燥した後、成形する。成形は公知の方法、例えば、加圧成形、冷間静水圧加圧が採用できる。
 次いで、得られた成形物を焼結して焼結体を得る。焼結は、1350~1600℃で2~20時間焼結することが好ましい。1350℃未満では、密度が向上せず、また、1600℃を超えると亜鉛が蒸散し、焼結体の組成が変化したり、蒸散により焼結体中にボイド(空隙)が発生したりする場合がある。
 また、焼結は酸素を流通することにより酸素雰囲気中で焼結するか、加圧下にて焼結するのがよい。これにより亜鉛の蒸散を抑えることができ、ボイド(空隙)のない焼結体が得られる。
 このようにして製造した焼結体は、密度が高いため、使用時におけるノジュールやパーティクルの発生が少ないことから、膜特性に優れた酸化物半導体膜を作製することができる。
 酸化物焼結体は、研磨等の加工を施すことによりターゲットとなる。具体的には、焼結体を、例えば、平面研削盤で研削して表面粗さRaを5μm以下とする。さらに、ターゲットのスパッタ面に鏡面加工を施して、平均表面粗さRaが1000オングストローム以下としてもよい。この鏡面加工(研磨)は機械的な研磨、化学研磨、メカノケミカル研磨(機械的な研磨と化学研磨の併用)等の、すでに知られている研磨技術を用いることができる。例えば、固定砥粒ポリッシャー(ポリッシュ液:水)で#2000以上にポリッシングしたり、又は遊離砥粒ラップ(研磨材:SiCペースト等)にてラッピング後、研磨材をダイヤモンドペーストに換えてラッピングすることによって得ることができる。このような研磨方法には特に制限はない。
 得られたターゲットをバッキングプレートへボンディングすることにより、各種成膜装置に装着して使用できる。成膜法としては、例えば、スパッタリング法、PLD(パルスレーザーディポジション)法、真空蒸着法、イオンプレーティング法等が挙げられる。
 尚、ターゲットの清浄処理には、エアーブローや流水洗浄等を使用できる。エアーブローで異物を除去する際には、ノズルの向い側から集塵機で吸気を行なうとより有効に除去できる。
 エアーブローや流水洗浄の他に、超音波洗浄等を行なうこともできる。超音波洗浄では、周波数25~300KHzの間で多重発振させて行なう方法が有効である。例えば周波数25~300KHzの間で、25KHz刻みに12種類の周波数を多重発振させて超音波洗浄を行なうのがよい。
 酸化物焼結体中における各化合物の粒径は、それぞれ20μm以下が好ましく、10μm以下がさらに好ましく、5μm以下が特に好ましい。尚、粒径は電子プローブマイクロアナライザ(EPMA)で測定した平均粒径である。結晶粒径は、例えば、原料である酸化インジウム、X元素の酸化物、酸化亜鉛の各粉体の配合比や原料粉体の粒径、純度、昇温時間、焼結温度、焼結時間、焼結雰囲気、降温時間を調製することにより得られる。化合物の粒径が20μmより大きいとスパッタ時にノジュールが発生するおそれがある。
 ターゲットの密度は、理論密度の95%以上が好ましく、98%以上がより好ましく、99%以上が特に好ましい。ターゲットの密度が95%より小さいと強度が不十分となり成膜時にターゲットが破損するおそれがある。また、トランジスタを作製した際に性能が不均一になるおそれがある。
 ここで、ターゲットの理論相対密度は、各酸化物の比重(例えば、ZnOは5.66g/cm、Inは7.12g/cm、ZrOは5.98g/cm)とその量比から密度を計算し、アルキメデス法で測定した密度との比率を計算して理論相対密度とする。
 ターゲットのバルク抵抗は、20mΩ以下が好ましく、10mΩ以下がより好ましく、5mΩ以下がさらに好ましく、2mΩcm以下が特に好ましい。。20mΩより大きいとDCスパッタでの成膜時にターゲットが破損するおそれがある。また、異常放電によりスパークが発生し、ターゲットが割れたり、スパークにより飛び出した粒子が成膜基板に付着し、酸化物半導体膜としての性能を低下させたりする場合がある。また、放電時にターゲットが割れるおそれもある。
 尚、バルク抵抗は抵抗率計を使用し、四探針法により測定した値である。
 本発明のターゲットの抗折力は、8kg/mm以上であることが好ましく、10kg/mm以上であることがより好ましく、12kg/mm以上であることが特に好ましい。ターゲットの運搬、取り付け時に荷重がかかり、ターゲットが破損するおそれがあるという理由で、ターゲットには、一定以上の抗折力が要求され、8kg/mm未満では、ターゲットとしての使用に耐えられないおそれがある。ターゲットの抗折力は、JIS R 1601に準じて測定することができる。
 尚、本発明の第二の態様に関するターゲットでは、さらに、Sn(錫)、Ge(ゲルマニウム)、Si(シリコン)、Ti(チタン)、Zr(ジルコニウム)及びHf(ハフニウム)からなる群より選択される1以上の元素を、100~10000ppm含むことが好ましい。これらの元素を含むと、ターゲットの密度の向上、強度の向上、抵抗の低下、色むらの減少、均一性の向上、異常放電やイエローフレークの減少等の効果があり、半導体用ターゲットとして品質が向上することが期待できる。
 上記元素は、これらの元素を含む焼結体(ターゲット)から回収した原料を用いて、不純物として含まれていてもよい。また、原料に金属粉体や酸化物として添加してもよい。
 本発明において、半導体層は非晶質膜であることが好ましい。
 非晶質膜であることにより、絶縁膜や保護層との密着性が改善されたり、大面積でも均一なトランジスタ特性が容易に得られることとなる。
 ここで、半導体層が非晶質膜であるかは、X線結晶構造解析により確認できる。明確なピークが観測されない場合が非晶質である。
 また、半導体層の電子キャリア濃度が1013~1018/cmであることが好ましく、特に1014~1017/cmであることが好ましい。
 電子キャリア濃度が上記の範囲であれば、非縮退半導体となりやすく、トランジスタとして用いた際に移動度とオンオフ比のバランスが良好となり好ましい。
 また、バンドギャップが2.0~6.0eVであることが好ましく、特に、2.8~5.0eVがより好ましい。バンドギャップは、2.0eVより小さいと可視光を吸収し電界効果型トランジスタが誤動作するおそれがある。一方、6.0eVより大きいとキャリアが供給されにくくなり電界効果型トランジスタが機能しなくなるおそれがある。
 半導体層は、熱活性型を示す非縮退半導体であることが好ましい。縮退半導体であるとキャリアが多すぎてオフ電流・ゲートリーク電流が増加したり、閾値が負になりノーマリーオンとなるおそれがある。
 半導体層が非縮退半導体であるかは、ホール効果を用いた移動度とキャリア密度の温度変化の測定を行うことにより判断できる。
 また、半導体層を非縮退半導体とするには、成膜時の酸素分圧を調整したり、後処理をすることで酸素欠陥量を制御しキャリア密度を最適化することで達成できる。
 半導体層の表面粗さ(RMS)は、1nm以下が好ましく、0.6nm以下がさらに好ましく、0.3nm以下が特に好ましい。1nmより大きいと、移動度が低下するおそれがある。
 半導体層は、酸化インジウムのビックスバイト構造の稜共有構造の少なくとも一部を維持している非晶質膜であることが好ましい。酸化インジウムを含む非晶質膜が酸化インジウムのビックスバイト構造の稜共有構造の少なくとも一部を維持しているかどうかは、高輝度のシンクロトロン放射等を用いた微小角入射X線散乱(GIXS)によって求めた動径分布関数(RDF)により、In-X(Xは,In,Zn)を表すピークが0.30から0.36nmの間にあることで確認できる。詳細については、下記の文献を参照すればよい。
 F.Utsuno, et al.,Thin Solid Films,Volume 496, 2006, Pages 95-98
 さらに、原子間距離が0.30から0.36nmの間のRDFの最大値をA、原子間距離が0.36から0.42の間のRDFの最大値をBとした場合に、A/B>0.7の関係を満たすことが好ましく、A/B>0.85がより好ましく、A/B>1がさらに好ましく、A/B>1.2が特に好ましい。
A/Bが0.7以下だと、半導体層をトランジスタの活性層として用いた場合、移動度が低下したり、閾値やS値が大きくなりすぎるおそれがある。A/Bが小さいことは、非晶質膜の近距離秩序性が悪いことを反映しているものと考えられる。
 また、In-Inの平均結合距離が0.3~0.322nmであることが好ましく、0.31~0.32nmであることが特に好ましい。In-Inの平均結合距離はX線吸収分光法により求めることができる。X線吸収分光法による測定では、立ち上がりから数百eVも高いエネルギーのところまで広がったX線吸収広域微細構造(EXAFS)を示す。EXAFSは励起された原子の周囲の原子による電子の後方散乱によって引き起こされる。飛び出していく電子波と後方散乱された波との干渉効果が起こる。干渉は電子状態の波長と周囲の原子へ行き来する光路長に依存する。EXAFSをフーリエ変換することで動径分布関数(RDF)が得られる。RDFのピークから平均結合距離を見積もることができる。
 半導体層の膜厚は、通常0.5~500nm、好ましくは1~150nm、より好ましくは3~80nm、特に好ましくは10~60nmである。0.5nmより薄いと工業的に均一に成膜することが難しい。一方、500nmより厚いと成膜時間が長くなり工業的に採用できない。また、3~80nmの範囲内にあると、移動度やオンオフ比等TFT特性が特に良好である。
 本発明では、半導体層が非晶質膜であり、非局在準位のエネルギー幅(E)が14meV以下であることが好ましい。半導体層の非局在準位のエネルギー幅(E)は10meV以下がより好ましく、8meV以下がさらに好ましく6meV以下が特に好ましい。
 非局在準位のエネルギー幅(E)が14meVより大きいと、半導体層をトランジスタの活性層として用いた場合、移動度が低下したり、閾値やS値が大きくなりすぎるおそれがある。半導体層の非局在準位のエネルギー幅(E)が大きいことは、非晶質膜の近距離秩序性が悪いことを反映しているものと考えられる。
3.半導体層の保護層
 電界効果型トランジスタは、半導体の保護層があることが好ましい。半導体の保護層が無いと、真空中や低圧下で半導体の表面層の酸素が脱離し、オフ電流が高くなったり、閾値電圧が負になるおそれがある。また、大気下でも湿度等周囲の影響を受け、閾値電圧等のトランジスタ特性のばらつきが大きくなるおそれがある。
 半導体の保護層を形成する材料は特に制限はない。本発明の効果を失わない範囲で一般に用いられているものを任意に選択できる。例えば、SiO,SiNx,Al,Ta,TiO,MgO,ZrO,CeO,KO,LiO,NaO,RbO,Sc,Y,Hf,CaHfO,PbTi,BaTa,SrTiO,AlN等を用いることができる。これらのなかでも、SiO,SiNx,Al,Y,Hf,CaHfOを用いるのが好ましく、より好ましくはSiO,SiNx,Y,Hf,CaHfOであり、特に好ましくはSiO,Y,Hf,CaHfO等の酸化物である。これらの酸化物の酸素数は、必ずしも化学量論比と一致していなくともよい(例えば、SiOでもSiOxでもよい)。また、SiNxは水素元素を含んでいても良い。
 このような保護膜は、異なる2層以上の絶縁膜を積層した構造でもよい。
また、保護層は、結晶質、多結晶質、非晶質のいずれであってもよいが、工業的に製造しやすい多結晶質か、非晶質であるのが好ましい。しかし、保護層が非晶質であることが特に好ましい。非晶質膜でないと界面の平滑性が悪く移動度が低下したり、閾値電圧やS値が大きくなりすぎるおそれがある。
 半導体層の保護層は、非晶質酸化物あるいは非晶質窒化物であることが好ましく、非晶質酸化物であることが特に好ましい。また、保護層が酸化物でないと半導体中の酸素が保護層側に移動し、オフ電流が高くなったり、閾値電圧が負になりノーマリーオフを示すおそれがある。
 また、半導体層の保護層は、ポリ(4-ビニルフェノール)(PVP)、パリレン等の有機絶縁膜を用いてもよい。さらに、半導体層の保護層は無機絶縁膜及び有機絶縁膜の2層以上積層構造を有してもよい。
4.ゲート絶縁膜
 ゲート絶縁膜を形成する材料にも特に制限はない。本実施形態の発明の効果を失わない範囲で一般に用いられているものを任意に選択できる。例えば、SiO,SiNx,Al,Ta,TiO,MgO,ZrO,CeO,KO,LiO,NaO,RbO,Sc,Y,Hf,CaHfO,PbTi,BaTa,SrTiO,AlN等を用いることができる。これらのなかでも、SiO,SiNx,Al,Y,Hf,CaHfOを用いるのが好ましく、より好ましくはSiO,SiNx,Y,Hf,CaHfOである。これらの酸化物の酸素数は、必ずしも化学量論比と一致していなくともよい(例えば、SiOでもSiOxでもよい)。また、SiNxは水素元素を含んでいても良い。
 このようなゲート絶縁膜は、異なる2層以上の絶縁膜を積層した構造でもよい。また、ゲート絶縁膜は、結晶質、多結晶質、非晶質のいずれであってもよいが、工業的に製造しやすい多結晶質か、非晶質であるのが好ましい。
 また、ゲート絶縁膜は、ポリ(4-ビニルフェノール)(PVP)、パリレン等の有機絶縁膜を用いてもよい。さらに、ゲート絶縁膜は無機絶縁膜及び有機絶縁膜の2層以上積層構造を有してもよい。
5.電極
 ゲート電極、ソ-ス電極及びドレイン電極の各電極を形成する材料に特に制限はなく、本発明の効果を失わない範囲で一般に用いられているものを任意に選択することができる。
 例えば、インジウム錫酸化物(ITO)、インジウム亜鉛酸化物、ZnO、SnO等の透明電極や、Al,Ag,Cr,Ni,Mo,Au,Ti,Ta、Cu等の金属電極、又はこれらを含む合金の金属電極を用いることができる。また、それらを2層以上積層して接触抵抗を低減したり、界面強度を向上させることが好ましい。また、ソ-ス電極、ドレイン電極の接触抵抗を低減させるため半導体の電極との界面をプラズマ処理、オゾン処理等で抵抗を調整してもよい。
 続いて、本発明の電界効果型トランジスタの製造方法について説明する。
 本発明の製造方法では、上述した本発明のターゲットを用い、DCあるいはACスパッタリングにより半導体層を成膜する工程と、半導体層を形成した後に70~350℃で熱処理する工程を含むことを特徴とする。
 尚、上述した電界効果型トランジスタの各構成部材(層)は、本技術分野で公知の手法で形成できる。
 具体的に、成膜方法としては、スプレー法、ディップ法、CVD法等の化学的成膜方法、又はスパッタ法、真空蒸着法、イオンプレーティング法、パルスレーザーディポジション法等の物理的成膜方法を用いることができる。キャリア密度が制御し易い、及び膜質向上が容易であることから、好ましくは物理的成膜方法を用い、より好ましくは生産性が高いことからスパッタ法を用いる。
 スパッタリングでは、複合酸化物の焼結ターゲットを用いる方法、複数の焼結ターゲットを用いコスパッタを用いる方法、合金ターゲットを用い反応性スパッタを用いる方法等が利用できる。但し、複数の焼結ターゲットを用いコスパッタを用いる方法や、合金ターゲットを用い反応性スパッタを用いる方法では、均一性や再現性が悪くなる場合や、非局在準位のエネルギー幅(E)が大きくなる場合があり、移動度が低下したり、閾値電圧が大きくなる等、トランジスタ特性が低下するおそれがある。好ましくは、複合酸化物の焼結ターゲットを用いる。
 形成した膜を各種エッチング法によりパターニングできる。
 本発明では半導体層を、本発明のターゲットを用い、DC又はACスパッタリングにより成膜する。DC又はACスパッタリングを用いることにより、RFスパッタリングの場合と比べて、成膜時のダメージを低減できる。このため、電界効果型トランジスタにおいて、閾値電圧シフトの低減、移動度の向上、閾値電圧の減少、S値の減少等の効果が期待できる。
 また、本発明では半導体層と半導体の保護層を形成した後に、70~350℃で熱処理する。70℃より低いと得られるトランジスタの熱安定性や耐熱性が低下したり、移動度が低くなったり、S値が大きくなったり、閾値電圧が高くなるおそれがある。一方、350℃より高いと耐熱性のない基板が使用できないおそれや、熱処理用の設備費用がかかるおそれや、保護層、絶縁膜又は半導体層の界面が劣化するおそれや、水分圧を下げて成膜した際に結晶化し、非晶質膜が得られないおそれがある。
 熱処理温度は80~260℃が好ましく、90~180℃がより好ましく、100~150℃がさらに好ましい。特に、熱処理温度が180℃以下であれば、基板としてPEN等の耐熱性の低い樹脂基板を利用できるため好ましい。
 熱処理時間は、通常1秒~24時間が好ましいが、処理温度により調整することが好ましい。例えば、70~180℃では、10分から24時間がより好ましく、20分から6時間がさらに好ましく、30分~3時間が特に好ましい。180~260℃では、6分から4時間がより好ましく、15分から2時間がさらに好ましい。260~300℃では、30秒から4時間がより好ましく、1分から2時間が特に好ましい。300~350℃では、1秒から1時間がより好ましく、2秒から30分が特に好ましい。
 熱処理は、不活性ガス中で酸素分圧が10-3Pa以下の環境下で行うか、あるいは半導体層を保護層で覆った後に行うことが好ましい。上記条件下だと再現性が向上する。
 不活性ガスとしては、N、He、Ne、Ar、Kr、Xeが好ましい。
 本発明の電界効果トランジスタでは、移動度は1cm/Vs以上が好ましく、3cm/Vs以上がより好ましく、8cm/Vs以上が特に好ましい。1cm/Vsより小さいとスイッチング速度が遅くなり大画面高精細のディスプレイに用いることができないおそれがある。
 オンオフ比は、10以上が好ましく、10以上がより好ましく、10以上が特に好ましい。
 オフ電流は、2pA以下が好ましく、1pA以下がより好ましく、0.5pA以下がさらに好ましく、0.2pA以下が特に好ましい。オフ電流が2pAより大きいとディスプレイのTFTとして用いた場合にコントラストが悪くなったり、画面の均一性が悪くなるおそれがある。
 ゲートリーク電流は1pA以下が好ましい。1pAより大きいとディスプレイのTFTとして用いた場合にコントラストが悪くなるおそれがある。
 閾値電圧は、通常0~10Vであるが、0~4Vが好ましく、0~3Vがより好ましく、0~2Vが特に好ましい。0Vより小さいとノーマリーオンとなり、オフ時に電圧をかける必要になり消費電力が大きくなるおそれがある。10Vより大きいと駆動電圧が大きくなり消費電力が大きくなったり、高い移動度が必要となるおそれがある。
 また、S値は0.8V/dec以下が好ましく、0.3V/dec以下がより好ましく、0.25V/dec以下がさらに好ましく、0.2V/dec以下が特に好ましい。0.8V/decより大きいと駆動電圧が大きくなり消費電力が大きくなるおそれがある。特に、有機ELディスプレイで用いる場合は、直流駆動のためS値を0.3V/dec以下にすると消費電力を大幅に低減できるため好ましい。
 尚、S値(Swing Factor)とは、オフ状態からゲート電圧を増加させた際に、オフ状態からオン状態にかけてドレイン電流が急峻に立ち上がるが、この急峻さを示す値である。下記式で定義されるように、ドレイン電流が1桁(10倍)上昇するときのゲート電圧の増分をS値とする。
  S値=dVg/dlog(Ids)
 S値が小さいほど急峻な立ち上がりとなる(「薄膜トランジスタ技術のすべて」、鵜飼育弘著、2007年刊、工業調査会)。
 S値が大きいと、オンからオフに切り替える際に高いゲート電圧をかける必要があり、消費電力が大きくなるおそれがある。
 また、10μAの直流電圧50℃で100時間加えた前後の閾値電圧のシフト量は、1.0V以下が好ましく、0.5V以下がより好ましい。1Vより大きいと有機ELディスプレイのトランジスタとして利用した場合、画質が変化してしまうおそれがある。
 また、伝達曲線でゲート電圧を昇降させた場合のヒステリシスが小さい方が好ましい。
 また、チャンネル幅Wとチャンネル長Lの比W/L(図2参照。)は、通常0.1~100、好ましくは0.5~20、特に好ましくは1~8である。W/Lが100を越えると漏れ電流が増えたり、on-off比が低下したりするおそれがある。0.1より小さいと電界効果移動度が低下したり、ピンチオフが不明瞭になったりするおそれがある。
 また、チャンネル長Lは通常0.1~1000μm、好ましくは1~100μm、さらに好ましくは2~10μmである。0.1μm以下は工業的に製造が難しくまた漏れ電流が大きくなるおそれがある、1000μm以上では素子が大きくなりすぎて好ましくない。
 本発明の電界効果型トランジスタは、半導体層を遮光する構造を持つことが好ましい。半導体層を遮光する構造(例えば、遮光層)を持っていないと、光が半導体層に入射した場合にキャリア電子が励起されオフ電流が高くなるおそれがある。遮光層は、300~800nmに吸収を持つ薄膜が好ましい。遮光層は半導体層の上部、下部どちらかでも構わないが、上部及び下部の両方にあることが好ましい。また、遮光層はゲート絶縁膜やブラックマトリックス等と兼用されていても構わない。遮光層が片側だけにある場合、遮光層が無い側から光が半導体層に照射しないよう構造上工夫する必要がある。
 尚、本発明の電界効果型トランジスタでは、半導体層とソース電極あるいはドレイン電極との間にコンタクト層を設けることが好ましい。コンタクト層の形成材料は、上述した半導体層と同様な組成の複合酸化物が使用できる。即ち、コンタクト層はInやZn等、半導体層に含まれる元素を主成分とする酸化物であることが好ましい。これらの元素を含まないと、コンタクト層と半導体層の間で元素の移動が発生し、ストレス試験等を行った際に閾値電圧のシフトが大きくなるおそれがある。
 コンタクト層の作製方法に特に制約はないが、成膜条件を変えて半導体層と同じ組成比のコンタクト層を成膜したり、半導体層と組成比の異なる層を成膜したり、半導体の電極とのコンタクト部分をプラズマ処理やオゾン処理により抵抗を高めることで構成したり、半導体層を成膜する際に酸素分圧等の成膜条件により抵抗を高くなる層を構成してもよい。
 また、本発明の電界効果型トランジスタでは、半導体層とゲート絶縁膜との間、及び/又は半導体層と保護層との間に、半導体層よりも抵抗の高い酸化物抵抗層を有することが好ましい。酸化物抵抗層が無いとオフ電流が発生したり、閾値電圧が負となりノーマリーオンとなるおそれがある。また、保護膜成膜やエッチング等の後処理工程時に半導体層が変質し特性が劣化するおそれがある。
 酸化物抵抗層としては、以下のものが例示できる。
・半導体膜の成膜時よりも高い酸素分圧で成膜した半導体層と同一組成の非晶質酸化物膜
・半導体層と同一組成であるが組成比を変えた非晶質酸化物膜
・In及びZnを含み半導体層と異なる元素Xを含む非晶質酸化物膜
・酸化インジウムを主成分とする多結晶酸化物膜
・酸化インジウムを主成分とし、Zn、Cu、Co、Ni、Mn、Mgなどの正二価元素を1種以上ドープした多結晶酸化物膜
・半導体層に含まれる組成にさらにCu、Co、Ni、Mn、Fe、Mg、Ca、Sr、Ba、Ag、Auから選ばれる1種以上の元素を加えた非晶質酸化物膜
 半導体層と同一組成であるが組成比を変えた非晶質酸化物膜や、In及びZnを含み半導体層と異なる元素Xを含む非晶質酸化物膜の場合は、In組成比が半導体層よりも少ないことが好ましい。また、元素Xの組成比が半導体層よりも多いことが好ましい。
 酸化物抵抗層は、In及びZnの各元素を含む酸化物であることが好ましい。これらを含まないと、酸化物抵抗層と半導体層の間で元素の移動が発生し、ストレス試験等を行った際に閾値電圧のシフトが大きくなるおそれがある。
 半導体層に含まれる組成に、さらにCu、Co、Ni、Mn、Fe、Mg、Ca、Sr、Ba、Ag、Auから選ばれる1種以上の元素を加えた非晶質酸化物膜の場合は、In組成比が半導体層よりも少ないことが好ましい。また、Ga組成比が半導体層よりも多いことが好ましい。
[実施例]
[第一の態様]
実施例1
(1)スパッタリングターゲットの製造
 原料として、酸化インジウム、酸化亜鉛及び酸化ジルコニウムの粉末を、原子比〔In/(In+Zn+Zr)〕が0.48、原子比〔Zn/(In+Zn+Zr)〕が0.50、原子比〔Zr/(In+Zn+Zr)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
 得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形し、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
 ターゲットのバルク抵抗は3mΩ、理論相対密度は0.99であった。また、色むらが無く外観の均一性の高いターゲットが得られた。
 尚、理論相対密度は各酸化物の比重とその量比から計算した密度を、アルキメデス法で測定した密度との比率を計算して求めた。
(2)トランジスタの作製
 基板にガラス基板を使用した他は、図1に示す電界効果型トランジスタと同様のトランジスタを作製した。
 ガラス基板上に、室温のRFスパッタリングでモリブデン金属を200nm積層した後、ウェットエッチングでパターニングし、ゲート電極を作製した。
 次に、ゲート電極を作製した基板にプラズマ化学気相成長装置(PECVD)にて、SiNxを300℃で成膜(厚さ200nm)し、ゲート絶縁膜とした。
 次に、(1)で製造したターゲットを、DCスパッタ法の一つであるDCマグネトロンスパッタリング法の成膜装置に装着し、ゲート絶縁膜上に成膜し、その後パターニングして半導体層(膜厚50nm)を形成した。
 スパッタ条件は、基板温度;25℃、到達圧力;1×10-6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10-1Pa、投入電力100W、成膜時間6分間、S-T距離110mmとした。
 次に、リフトオフプロセス及びRFマグネトロンスパッタリング(室温、Ar100%)を用い、In-ZnOからなるソース/ドレイン電極を形成した。
 その後、窒素環境下、170℃で2時間熱処理して電界効果型トランジスタを製造した(図2のWが40μm、Lが4μmのボトムゲート型の電界効果型トランジスタ)。
[半導体層の評価]
 ガラス基板(コーニング1737)上に、上記実施例(1)で製造したターゲットを使用して半導体層を形成し評価した。
 半導体層の形成は、DCマグネトロンスパッタリング法の成膜装置にて、実施例(2)と同じようにした。この結果、ガラス基板上に、膜厚が50nmの酸化物薄膜が形成された。
 得られた半導体膜をICP(Inductively Coupled Plasma)法で分析したところ、原子比〔In/(In+Zn+Zr)〕が0.49、原子比〔Zn/(In+Zn+Zr)〕が0.49、原子比〔Ga/(In+Zn+Zr)〕が0.02であった。
 上記半導体膜を窒素環境下で、170℃で2時間の熱処理を行った。
 熱処理後の半導体膜のキャリア濃度及びホール移動度を、ホール測定装置により測定した。結果はn型を示し、キャリア濃度は4×1017cm-3、ホール移動度は2cm/Vsであった。
 尚、ホール測定装置、及びその測定条件は下記のとおりであった、
・ホール測定装置
 東陽テクニカ製:Resi Test8310
・測定条件
 測定温度:室温(25℃)
 測定磁場:0.5T
 測定電流:10-12~10-4
 測定モード:AC磁場ホール測定
 また、X線結晶構造解析により非晶質であることが確認された。AMFにより測定した表面粗さはRMS0.2nmであった。また光学的に求めたバンドギャップは3.8eVであった。
 さらに、77~300Kの範囲で測定温度を変化させホール効果を測定すると熱活性型を示し、半導体膜は非縮退半導体であることが確認できた。
 また、温度を変化させホール効果を用い測定したキャリア濃度と活性化エネルギーの関係から非局在準位のエネルギー幅(E)は6meV以下であった。
 さらに、X線散乱測定によって求めた動径分布関数(RDF)により、In-Inを表すピークが0.35nm付近に観測され、酸化インジウムのビックスバイト構造の稜共有構造が残っていることが確認できた。原子間距離が0.30から0.36nmの間のRDFの最大値をA、原子間距離が0.36から0.42の間のRDFの最大値をBとした場合のA/Bは、1.3であった。X線吸収分光法によって求めたIn-Inの平均結合距離が0.318nmであった。
[トランジスタの評価]
 電界効果型トランジスタについて、下記の評価を行った。
(1)電界効果移動度(μ)、オンオフ比、オフ電流、ゲートリーク電流、S値、閾値電圧(Vth)
 半導体パラメーターアナライザー(ケースレー4200)を用い、室温、大気中、かつ遮光環境下で測定した。
(2)ヒステリシス
 半導体パラメーターアナライザーを用い、昇電圧時の伝達曲線(I-V特性)と降電圧時の伝達曲線(I-V特性)を測定し、昇降時の電圧の差をΔVgとする。ΔVgの最大値が0.5V以下であるものを「少ない」、0.5~3Vであるものを「ある」、3V以上であるものを「大きい」とした。
(3)ストレス試験
 ストレス条件は、ゲート電圧15Vで10μAの直流電圧を50℃で100時間加えることとした。ストレスをかける前後のVthを比較し、閾値電圧のシフト量(ΔVth)を測定した。
 また、耐酸性及び耐湿性を以下のようにして評価した。
(1)耐酸性
 実施例1(2)と同じ条件で、ガラス基板上に200nm厚の半導体膜を形成し、熱処理した。これを蓚酸系エッチング液(関東化学製、ITO-06)にてエッチングし、25℃でのエッチング速度を測定した。評価は下記のようにした。
 ◎:200nm/分未満
 ○:200~500nm/分
 △:500~1000nm/分
 ×:1000nm/分以上
(2)耐湿性
 作製したトランジスタを、85℃、85%RHにて、2000時間耐湿試験を実施した。試験前後の抵抗を測定し、下記のように分類した。試験前の抵抗値÷試験後の抵抗値、試験後の抵抗値÷試験前の抵抗値の大きい方を変化率とした。
 ◎:変化率2倍未満
 ○:変化率2~5倍変化
 △:変化率5~100倍変化
 ×:変化率100倍以上変化
 測定結果を表1に示す。
実施例2~29、比較例1~7
 原料である酸化インジウム、酸化亜鉛及びX元素の酸化物の混合比を、表1-4に示す組成となるように調製した他は、実施例1(1)と同様にしてスパッタリングターゲットを製造した。
 上記のスパッタリングターゲットを使用し、成膜条件を表1-4に示すように変更した他は、実施例1(2)と同様にして電界効果型トランジスタを作製し、評価した。
 尚、スパッタリングターゲットの製造時に、酸化ジルコニウムに代えて使用した原料は以下のとおりである。
 実施例12:HfO、株式会社高純度化学研究所社製、HFO01PB
 実施例13:GeO、株式会社高純度化学研究所社製、GEO06PB
 実施例14:SiO、株式会社高純度化学研究所社製、SIO12PB
 実施例15:TiO、株式会社高純度化学研究所社製、TIO14PB
 実施例16:MnO、株式会社高純度化学研究所社製、MNO03PB
 実施例17:WO、株式会社高純度化学研究所社製、WWO04PB
 実施例18:MoO、株式会社高純度化学研究所社製、MOO03PB
 実施例19:V、株式会社高純度化学研究所社製、VVO09PB
 実施例20:Nb、株式会社高純度化学研究所社製、NBO08PB
 実施例25:CuO、株式会社高純度化学研究所社製、CUO08PB
 実施例26:NiO、株式会社高純度化学研究所社製、NIO11PB
 実施例27:CoO、株式会社高純度化学研究所社製、COO03PB
 実施例28:FeO、株式会社高純度化学研究所社製、FEO01PB
 実施例29:Cr、株式会社高純度化学研究所社製、CRO01GB
 実施例21では、ソース/ドレイン電極を形成したあとに、RFマグネトロンスパッタリングでSiOを300nm成膜して保護層を形成し、図4に示す電解効果型トランジスタを作製した。
 実施例22、及び比較例1~7では、半導体層の形成をRFスパッタリングで行った。具体的に、ターゲットをRFマグネトロンスパッタリング成膜装置に装着し成膜した。
 ここでのスパッタ条件は、基板温度;25℃、到達圧力;1×10-6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10-1Pa、投入電力100W、成膜時間8分間、S-T距離100mmとした。
 実施例23では、SiO熱酸化膜付シリコン基板を使用した。SiO熱酸化膜の厚みは100nmであった。このトランジスタでは、ゲート絶縁膜がSiO熱酸化膜であり、シリコン基板がゲート電極と基板の役割を果たす。
 SiO熱酸化膜付シリコン基板上に、半導体層、ソース電極及びドレイン電極を実施例1と同様にして形成した。
Figure JPOXMLDOC01-appb-T000001
Figure JPOXMLDOC01-appb-T000002
Figure JPOXMLDOC01-appb-T000003
Figure JPOXMLDOC01-appb-T000004
Figure JPOXMLDOC01-appb-T000005
[スパッタリングターゲットの例]
実施例30
 原料として、酸化インジウム、酸化亜鉛及び酸化ジルコニウムの粉末を、原子比〔In/(In+Zn+Zr)〕が0.4、原子比〔Zn/(In+Zn+Zr)〕が0.4、原子比〔Zr/(In+Zn+Zr)〕が0.2となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
 得られた原料微粉末を造粒した後、直径20cm、厚さ5mmの寸法にプレス成形した後、これを焼成炉に入れ、1400℃で12時間焼成して、焼結体(ターゲット)を得た。
 ターゲットのバルク抵抗は5mΩ、理論相対密度は0.98であった。ターゲットの抗折力は、12kg/mmであった。また、色むらが無く外観の均一性の高いターゲットが得られた。
比較例8
 原料として、酸化インジウム、酸化亜鉛及び酸化ガリウムの粉末を、原子比〔In/(In+Zn+Ga)〕が0.4、原子比〔Zn/(In+Zn+Ga)〕が0.4、原子比〔Ga/(In+Zn+Ga)〕が0.2となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
 得られた原料微粉末を造粒した後、直径20cm、厚さ5mmの寸法にプレス成形した後、これを焼成炉に入れ、1400℃で12時間焼成して、焼結体(ターゲット)を得た。
 ターゲットのバルク抵抗は70mΩ、理論相対密度は0.82であった。ターゲットの抗折力は、7kg/mmであった。また、ターゲットには若干色むらが確認された。
 図6に、実施例1及び5と同じ組成の半導体層について、熱処理温度と移動度との関係を示した。尚、処理時間は2時間である。
 実施例1の組成では150℃の処理で移動度が安定するのに対して、実施例5の組成では移動度を安定させるのに300℃以上の処理温度が必要であった。
[第二の態様]
[スパッタリングターゲットの作製]
実施例31(ターゲットI)
 原料として、5N(純度99.999%)の酸化インジウム(株式会社高純度化学研究所社製INO04PB)、5Nの酸化亜鉛(株式会社高純度化学研究所社製ZNO04PB)及び5Nの酸化アルミニウム(株式会社高純度化学研究所社製)の粉末を、原子比〔In/(In+Zn+Al)〕が0.48、原子比〔Zn/(In+Zn+Al)〕が0.50、原子比〔Al/(In+Zn+Al)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
 得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形して、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
 ターゲットを粉砕しICPで分析したところ、Sn(錫)、Ge(ゲルマニウム)、Si(シリコン)、Ti(チタン)、Zr(ジルコニウム)、Hf(ハフニウム)等の不純物は含まれていなかった。また、ターゲットのバルク抵抗は20mΩ、理論相対密度は0.95であった。
実施例32(ターゲットII)
 原料として、使用済みのITOターゲット等から回収した酸化インジウム、5Nの酸化亜鉛(株式会社高純度化学研究所社製ZNO04PB)及び4Nの酸化アルミニウム(株式会社高純度化学研究所社製ALO12PB)の粉末を、原子比〔In/(In+Zn+Al)〕が0.48、原子比〔Zn/(In+Zn+Al)〕が0.50、原子比〔Al/(In+Zn+Al)〕が0.02となるように混合した。これを湿式ボールミルに供給し、72時間混合粉砕して原料微粉末を得た。
 得られた原料微粉末を造粒した後、直径10cm、厚さ5mmの寸法にプレス成形して、これを焼成炉に入れ、1500℃で12時間焼成して、焼結体(ターゲット)を得た。
 ターゲットを粉砕しICPで分析したところ、不純物としてSn(錫)500ppmが含まれていた。また、ターゲットのバルク抵抗は3mΩ、理論相対密度は0.99であった。また、色むらが無く外観の均一性の高いターゲットが得られた。
実施例33-37(ターゲットIII-VII)
 Ge,Si,Ti,Zr又はHf元素を、原料中の金属元素全体に対して500原子ppmとなるように酸化物として添加した他はターゲットIと同じ工程で作製した。ターゲットはターゲットIIとほぼ同じ品質のものが得られたが、外観はさらに均質で綺麗なものが得られた。
[スパッタリングターゲットの評価]
・ターゲットI
 上記実施例31で作製したターゲットIを、RFスパッタ法の一つであるRFマグネトロンスパッタリング法の成膜装置に装着し、ガラス基板(コーニング1737)上に半導体膜を成膜した。
 ここでのスパッタ条件としては、基板温度;25℃、到達圧力;1×10-6Pa、雰囲気ガス;Ar99.5%及び酸素0.5%、スパッタ圧力(全圧);2×10-1Pa、投入電力100W、成膜時間8分間、S-T距離100mmとした。
 この結果、ガラス基板上に、膜厚が70nmの半導体膜が形成された。
 尚、得られた膜組成をICP法で分析したところ、原子比〔In/(In+Zn+Al)〕が0.49、原子比〔Zn/(In+Zn+Al)〕が0.49、原子比〔Al/(In+Zn+Al)〕が0.02であった。
 このように、ターゲットIでは半導体膜を形成することができた。
・ターゲットII~VII
 上記のターゲットIと同様にして半導体膜を成膜した。その結果、ターゲットII~VIIを用いた場合も、ターゲットIの結果とほぼ同じように、半導体膜を形成することができた。
 但し、長期間連続放電した際、ターゲットIを使用した場合に比べ、スパッタリング時の異常放電の頻度やイエローフレークの量の減少が確認できた。
[半導体膜の評価]
 ターゲットIを使用して形成した上記の半導体膜を、窒素環境下、150℃で2時間の熱処理を行った。
 熱処理後の半導体膜について、ホール測定装置にてキャリア濃度及びホール移動度を測定した。その結果、半導体膜はn型を示し、キャリア濃度は4×1017cm-3、ホール移動度は3cm/Vsであった。
 また、X線結晶構造解析により非晶質であることが確認された。原子間力顕微鏡(AMF)により測定した表面粗さはRMS0.2nmであった。また光学的に求めたバンドギャップは3.9eVであった。
 また、77~300Kの範囲で測定温度を変化させホール効果を測定すると熱活性型を示し、半導体膜は非縮退半導体であることが確認できた。
 また、温度を変化させホール効果を用い測定したキャリア濃度と活性化エネルギーの関係から非局在準位のエネルギー幅(E)は6meV以下であった。
さらに、X線散乱測定によって求めた動径分布関数(RDF)により、In-Inを表すピークが0.35nm付近に観測され、酸化インジウムのビックスバイト構造の稜共有構造が残っていることが確認できた。原子間距離が0.30から0.36nmの間のRDFの最大値をA、原子間距離が0.36から0.42の間のRDFの最大値をBとした場合のA/Bは、1.5であった。X線吸収分光法によって求めたIn-Inの平均結合距離が0.317nmであった。
[電解効果型トランジスタの作製]
実施例38
 基板にガラス基板を使用した他は、図1に示す電界効果型トランジスタと同様のトランジスタを作製した。
 ガラス基板上に、室温のRFスパッタリングでモリブデン金属を200nm積層した後、ウェットエッチングでパターニングし、ゲート電極を作製した。
 次に、ゲート電極を作製した基板にプラズマ化学気相成長装置(PECVD)にて、SiNxを300℃で成膜(厚さ200nm)し、ゲート絶縁膜とした。
 次に、実施例31で製造したターゲットIを用い、上記ターゲットIの評価時に作製した半導体膜と同じ条件で成膜し、その後パターニングして半導体層を形成した。
 次に、リフトオフプロセス及びRFマグネトロンスパッタリング(室温、Ar100%)を用い、In-ZnOからなるソース/ドレイン電極を形成した。
 その後、窒素環境下、150℃で2時間熱処理して、電界効果型トランジスタを製造した(図2のWが50μm、Lが4μmのボトムゲート型の電界効果型トランジスタ)。
 この電界効果型トランジスタについて、実施例1と同様に評価した。測定結果を表6に示す。
実施例39~61、比較例11~18
 原料である酸化インジウム、酸化亜鉛及びX元素の酸化物の混合比を、表6-9に示す組成となるように調製した他は、実施例31と同様にしてスパッタリングターゲットを製造した。
 上記のスパッタリングターゲットを使用し、成膜条件を表6-9に示すように変更した他は、実施例38と同様にして電界効果型トランジスタを作製し、評価した。
 尚、スパッタリングターゲットの製造時に、酸化アルミニウムに代えて使用した原料は以下のとおりである。
 実施例49:B、株式会社高純度化学研究所社製、BBO06PB
 実施例50:Y、株式会社高純度化学研究所社製、YYO03PB
 実施例51:Sc、株式会社高純度化学研究所社製、SCO01PB
 実施例52:CeO、株式会社高純度化学研究所社製、CEO05PB
 実施例53:Nd、株式会社高純度化学研究所社製、NDO01PB
 実施例54:Sm、株式会社高純度化学研究所社製、SMO01PB
 実施例55:Gd、株式会社高純度化学研究所社製、GDO01PB
 実施例56:Tb、株式会社高純度化学研究所社製、TBO02PB
 実施例57:Yb、株式会社高純度化学研究所社製、YBO02PB
 実施例58では、ソース/ドレイン電極を形成したあとに、RFマグネトロンスパッタリングでSiOを300nm成膜して保護層を形成し、図4に示す電解効果型トランジスタを作製した。
 実施例59では、半導体層の形成をDCスパッタリングで行った。ターゲットをDCマグネトロンスパッタリング成膜装置(神港精機(株)製)に装着し、ガラス基板(コーニング1737)上に半導体層を成膜した。
 ここでのスパッタ条件としては、基板温度;25℃、到達圧力;1×10-6Pa、雰囲気ガス;Ar99%及び酸素1.0%、スパッタ圧力(全圧);2×10-1Pa、投入電力100W、成膜時間8分間、S-T距離100mmとした。
 成膜前に、チャンバーを十分にベーキングし、到達圧力を十分に下げ、ロードロックを用い基板を投入することで、成膜時の水分圧を低減した。四重極質量分析器(Q-mass)でスパッタチャンバー中のHO(水)を分析し、成膜時の水分圧を測定したところ1×10-6Pa以下であった。
 実施例60では、SiO熱酸化膜付シリコン基板を使用した。SiO熱酸化膜の厚みは100nmであった。このトランジスタでは、ゲート絶縁膜がSiO熱酸化膜であり、シリコン基板がゲート電極と基板の役割を果たす。
 SiO熱酸化膜付シリコン基板上に、半導体層、ソース電極及びドレイン電極を実施例38と同様にして形成した。
Figure JPOXMLDOC01-appb-T000006
Figure JPOXMLDOC01-appb-T000007
Figure JPOXMLDOC01-appb-T000008
Figure JPOXMLDOC01-appb-T000009
 尚、比較例17の薄膜は、X線吸収分光法によって求めたIn-Inの平均結合距離が0.325nmであった。さらに、ホール効果を用い測定したキャリア濃度と活性化エネルギーの関係から求めた非局在準位のエネルギー幅(E)は22meVであった。
[熱処理温度と効果]
 図7に、実施例41、61及び比較例14と同じ組成の半導体層について、熱処理温度と移動度との関係を示した。尚、処理時間は2時間である。
 実施例41の組成では150℃の処理で移動度が安定するのに対して、実施例61の組成では移動度を安定させるのに300℃以上の処理温度が必要であり、比較例14では400℃以上で熱処理しても効果がないことが確認された。
 本発明の電解効果型トランジスタは、論理回路、メモリ回路、差動増幅回路等の集積回路に適用できる。特に、液晶ディスプレイ又は有機ELディスプレイを駆動させるスイッチング素子として使用できる。

Claims (11)

  1.  In元素及びZn元素と、
     Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層を有する電界効果型トランジスタ。
        In/(In+Zn)=0.2~0.8   (1)
        In/(In+X)=0.29~0.99  (2)
        Zn/(X+Zn)=0.29~0.99  (3)
  2.  前記元素XがAl、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素であり、
     複合酸化物からなる半導体層が元素Xを下記(2)’の原子比で含むことを特徴とする請求項1の電界効果型トランジスタ。
        In/(In+X)=0.59~0.99  (2)’
  3.  前記元素Xが、Al又はBである請求項1又は2に記載の電界効果型トランジスタ。
  4.  前記元素Xが、Sc又はYである請求項1又は2に記載の電界効果型トランジスタ。
  5.  前記元素Xが、ランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)である請求項1又は2に記載の電界効果型トランジスタ。
  6.  前記元素XがZrである請求項1に記載の電界効果型トランジスタ。
  7.  前記半導体層が非晶質膜であり、その電子キャリア濃度が1013~1018/cmであり、バンドギャップが2.0~6.0eVである請求項1~6のいずれかに記載の電界効果型トランジスタ。
  8.  前記半導体層が、非縮退半導体である請求項1~7のいずれかに記載の電界効果型トランジスタ。
  9.  In元素及びZn元素と、
    Zr、Hf、Ge、Si、Ti、Mn、W、Mo、V、Cu、Ni、Co、Fe、Cr、Nb、Al、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素Xを、下記(1)~(3)の原子比で含む複合酸化物からなる半導体層用ターゲット。
        In/(In+Zn)=0.2~0.8   (1)
        In/(In+X)=0.29~0.99  (2)
        Zn/(X+Zn)=0.29~0.99  (3)
  10.  前記元素XがAl、B、Sc、Y及びランタノイド類(La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu)からなる群より選択される1以上の元素であり、
     さらに、Sn、Ge、Si、Ti、Zr及びHfからなる群より選択される1以上の元素を100~10000原子ppm含む請求項9に記載の半導体層用ターゲット。
  11.  請求項9又は10に記載のターゲットを用いて、DC又はACスパッタリングにより半導体層を成膜する工程と、
     前記半導体層を70~350℃で熱処理する工程を含む、電界効果型トランジスタの製造方法。
PCT/JP2008/073252 2007-12-08 2008-12-19 酸化物半導体電界効果型トランジスタ及びその製造方法 Ceased WO2009081885A1 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP2009547088A JP5372776B2 (ja) 2007-12-25 2008-12-19 酸化物半導体電界効果型トランジスタ及びその製造方法
CN200880122558XA CN101911303B (zh) 2007-12-25 2008-12-19 氧化物半导体场效应晶体管及其制造方法
KR1020107013989A KR101516034B1 (ko) 2007-12-25 2008-12-19 산화물 반도체 전계효과형 트랜지스터 및 그의 제조 방법
US12/810,189 US8461583B2 (en) 2007-12-25 2008-12-19 Oxide semiconductor field effect transistor and method for manufacturing the same
US13/748,831 US8723175B2 (en) 2007-12-08 2013-01-24 Oxide semiconductor field effect transistor and method for manufacturing the same
US13/862,568 US8791457B2 (en) 2007-12-25 2013-04-15 Oxide semiconductor field effect transistor and method for manufacturing the same

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2007332508 2007-12-25
JP2007-332508 2007-12-25
JP2007338918 2007-12-28
JP2007-338918 2007-12-28

Related Child Applications (3)

Application Number Title Priority Date Filing Date
US12/810,189 A-371-Of-International US8461583B2 (en) 2007-12-25 2008-12-19 Oxide semiconductor field effect transistor and method for manufacturing the same
US13/748,831 Continuation US8723175B2 (en) 2007-12-08 2013-01-24 Oxide semiconductor field effect transistor and method for manufacturing the same
US13/862,568 Continuation US8791457B2 (en) 2007-12-25 2013-04-15 Oxide semiconductor field effect transistor and method for manufacturing the same

Publications (1)

Publication Number Publication Date
WO2009081885A1 true WO2009081885A1 (ja) 2009-07-02

Family

ID=40801186

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2008/073252 Ceased WO2009081885A1 (ja) 2007-12-08 2008-12-19 酸化物半導体電界効果型トランジスタ及びその製造方法

Country Status (6)

Country Link
US (3) US8461583B2 (ja)
JP (3) JP5372776B2 (ja)
KR (1) KR101516034B1 (ja)
CN (1) CN101911303B (ja)
TW (1) TWI460862B (ja)
WO (1) WO2009081885A1 (ja)

Cited By (78)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2010251606A (ja) * 2009-04-17 2010-11-04 Bridgestone Corp 薄膜トランジスタ
JP2010251604A (ja) * 2009-04-17 2010-11-04 Bridgestone Corp 薄膜トランジスタの製造方法
JP2011054946A (ja) * 2009-08-07 2011-03-17 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2011093730A (ja) * 2009-10-28 2011-05-12 Jx Nippon Mining & Metals Corp 酸化物焼結体及びその製造方法
JP2011103458A (ja) * 2009-10-16 2011-05-26 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2011129926A (ja) * 2009-12-15 2011-06-30 Samsung Mobile Display Co Ltd 薄膜トランジスタ及びその製造方法
JP2011129923A (ja) * 2009-12-15 2011-06-30 Samsung Mobile Display Co Ltd 薄膜トランジスタ、その製造方法及び薄膜トランジスタを具備した有機電界発光装置
JP2011129895A (ja) * 2009-11-20 2011-06-30 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2011142315A (ja) * 2009-12-11 2011-07-21 Semiconductor Energy Lab Co Ltd 電界効果トランジスタ
JP2011141522A (ja) * 2009-10-16 2011-07-21 Semiconductor Energy Lab Co Ltd 液晶表示装置、及び当該液晶表示装置を具備する電子機器
JP2011525041A (ja) * 2008-05-29 2011-09-08 サムスン エレクトロニクス カンパニー リミテッド 酸化物半導体及びこれを含む薄膜トランジスタ
WO2011108381A1 (en) * 2010-03-05 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2011181722A (ja) * 2010-03-02 2011-09-15 Idemitsu Kosan Co Ltd スパッタリングターゲット
JP2011238912A (ja) * 2010-04-16 2011-11-24 Semiconductor Energy Lab Co Ltd 成膜方法及び半導体装置の作製方法
WO2012029455A1 (ja) * 2010-08-31 2012-03-08 Jx日鉱日石金属株式会社 酸化物焼結体及び酸化物半導体薄膜
WO2012049830A1 (ja) * 2010-10-12 2012-04-19 出光興産株式会社 半導体薄膜、薄膜トランジスタ及びその製造方法
KR20120054496A (ko) * 2010-11-19 2012-05-30 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
JP2012151469A (ja) * 2010-12-28 2012-08-09 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2012160744A (ja) * 2009-07-03 2012-08-23 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
EP2421048A4 (en) * 2009-04-17 2012-08-29 Bridgestone Corp THIN FILM TRANSISTOR AND METHOD FOR MANUFACTURING THE SAME
WO2012153522A1 (ja) * 2011-05-10 2012-11-15 出光興産株式会社 In2O3-ZnO系スパッタリングターゲット
WO2012165047A1 (ja) * 2011-05-27 2012-12-06 三井金属鉱業株式会社 酸化物型半導体材料及びスパッタリングターゲット
JP2013012724A (ja) * 2011-05-27 2013-01-17 Semiconductor Energy Lab Co Ltd トリミング回路、トリミング回路の駆動方法
JP2013033934A (ja) * 2011-05-25 2013-02-14 Semiconductor Energy Lab Co Ltd 酸化物半導体膜の成膜方法、半導体装置および半導体装置の作製方法
JP2013042121A (ja) * 2011-07-15 2013-02-28 Semiconductor Energy Lab Co Ltd 半導体装置
CN102986034A (zh) * 2010-07-02 2013-03-20 惠普发展公司,有限责任合伙企业 薄膜晶体管
JP2013084752A (ja) * 2011-10-07 2013-05-09 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
WO2013065784A1 (ja) * 2011-11-04 2013-05-10 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
WO2013065786A1 (ja) * 2011-11-04 2013-05-10 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
JP2013214752A (ja) * 2009-09-24 2013-10-17 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2014015673A (ja) * 2012-06-13 2014-01-30 Idemitsu Kosan Co Ltd スパッタリングターゲット、半導体薄膜及びそれを用いた薄膜トランジスタ
JP2014022549A (ja) * 2012-07-18 2014-02-03 Japan Advanced Institute Of Science & Technology Hokuriku 薄膜トランジスタ及び薄膜トランジスタの製造方法
JP2014033208A (ja) * 2009-09-24 2014-02-20 Semiconductor Energy Lab Co Ltd 半導体素子の作製方法
WO2014034122A1 (ja) * 2012-08-31 2014-03-06 出光興産株式会社 スパッタリングターゲット
JP2014060405A (ja) * 2009-08-07 2014-04-03 Semiconductor Energy Lab Co Ltd 半導体装置
WO2014073213A1 (ja) * 2012-11-08 2014-05-15 出光興産株式会社 スパッタリングターゲット
WO2014076916A1 (ja) * 2012-11-14 2014-05-22 出光興産株式会社 スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法
WO2014084406A1 (en) * 2012-11-30 2014-06-05 Ricoh Company, Ltd. Field-effect transistor, display element, image display device, and system
JP2014152353A (ja) * 2013-02-06 2014-08-25 Sumitomo Metal Mining Co Ltd 酸化インジウム系の酸化物焼結体およびその製造方法
JP2014159634A (ja) * 2012-07-03 2014-09-04 Jx Nippon Mining & Metals Corp 焼結体及びアモルファス膜
JP2015053486A (ja) * 2009-09-16 2015-03-19 株式会社半導体エネルギー研究所 半導体装置
JP2015144175A (ja) * 2014-01-31 2015-08-06 国立研究開発法人物質・材料研究機構 薄膜トランジスタおよびその製造方法
JP2015165577A (ja) * 2009-11-06 2015-09-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2015165311A (ja) * 2010-02-12 2015-09-17 株式会社半導体エネルギー研究所 表示装置
JP2016001340A (ja) * 2010-07-01 2016-01-07 株式会社半導体エネルギー研究所 液晶表示装置
JP2016058554A (ja) * 2014-09-09 2016-04-21 株式会社Joled 薄膜トランジスタ
JP2016149570A (ja) * 2009-10-21 2016-08-18 株式会社半導体エネルギー研究所 半導体装置
US9564531B2 (en) 2010-03-22 2017-02-07 Samsung Electronics Co., Ltd. Thin film transistors, methods of manufacturing thin film transistors, and semiconductor device including thin film transistors
JP2017069589A (ja) * 2009-10-21 2017-04-06 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
US9627198B2 (en) 2009-10-05 2017-04-18 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film semiconductor device
JP2017076131A (ja) * 2011-02-14 2017-04-20 株式会社半導体エネルギー研究所 表示装置
JP2017126804A (ja) * 2010-02-05 2017-07-20 株式会社半導体エネルギー研究所 半導体装置
JPWO2016121152A1 (ja) * 2015-01-26 2017-09-28 住友電気工業株式会社 酸化物半導体膜および半導体デバイス
TWI602180B (zh) * 2009-12-25 2017-10-11 半導體能源研究所股份有限公司 記憶體裝置,半導體裝置以及電子設備
JP2017201725A (ja) * 2013-04-12 2017-11-09 株式会社半導体エネルギー研究所 半導体装置
JP2018008852A (ja) * 2016-07-14 2018-01-18 東ソー株式会社 酸化物焼結体、その製造方法及びスパッタリングターゲット
JP2018037663A (ja) * 2009-10-16 2018-03-08 株式会社半導体エネルギー研究所 半導体装置
JP2018133576A (ja) * 2009-07-17 2018-08-23 株式会社半導体エネルギー研究所 酸化物半導体膜の作製方法
WO2018225114A1 (ja) * 2017-06-05 2018-12-13 凸版印刷株式会社 半導体装置、表示装置、及びスパッタリングターゲット
KR20190017753A (ko) 2016-06-13 2019-02-20 스미토모덴키고교가부시키가이샤 반도체 디바이스 및 그 제조 방법
JP2019083322A (ja) * 2009-10-21 2019-05-30 株式会社半導体エネルギー研究所 トランジスタ
WO2019107043A1 (ja) * 2017-11-29 2019-06-06 株式会社神戸製鋼所 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット
JP2019102793A (ja) * 2017-11-29 2019-06-24 株式会社神戸製鋼所 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット
JP2019216281A (ja) * 2015-11-25 2019-12-19 株式会社アルバック 薄膜トランジスタ、酸化物半導体膜及びスパッタリングターゲット
JP2019220705A (ja) * 2009-12-08 2019-12-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10566459B2 (en) 2009-10-30 2020-02-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a first region comprising silicon, oxygen and at least one metal element formed between an oxide semiconductor layer and an insulating layer
KR20200040733A (ko) * 2011-11-11 2020-04-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2020127015A (ja) * 2010-04-23 2020-08-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
WO2020241227A1 (ja) * 2019-05-30 2020-12-03 株式会社コベルコ科研 酸化物焼結体及びスパッタリングターゲット
JP2020194945A (ja) * 2019-05-30 2020-12-03 株式会社神戸製鋼所 ディスプレイ用酸化物半導体薄膜、ディスプレイ用薄膜トランジスタ及びスパッタリングターゲット
JP2020196660A (ja) * 2019-05-30 2020-12-10 株式会社コベルコ科研 酸化物焼結体及びスパッタリングターゲット
JP2022518522A (ja) * 2019-09-18 2022-03-15 華南理工大学 複合金属酸化物半導体および薄膜トランジスタとその応用
WO2023145498A1 (ja) * 2022-01-31 2023-08-03 三井金属鉱業株式会社 スパッタリングターゲット材及び酸化物半導体の製造方法
JP2023139159A (ja) * 2010-02-05 2023-10-03 株式会社半導体エネルギー研究所 半導体装置
WO2023199722A1 (ja) * 2022-04-15 2023-10-19 株式会社神戸製鋼所 酸化物半導体膜、薄膜トランジスタ、スパッタリングターゲット及び酸化物焼結体
JP2024001267A (ja) * 2009-11-13 2024-01-09 株式会社半導体エネルギー研究所 半導体装置
JP7625671B1 (ja) 2023-10-17 2025-02-03 株式会社コベルコ科研 酸化物半導体薄膜、薄膜トランジスタおよびスパッタリングターゲット
JP2025061961A (ja) * 2009-12-18 2025-04-11 株式会社半導体エネルギー研究所 液晶表示装置

Families Citing this family (49)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009194351A (ja) * 2007-04-27 2009-08-27 Canon Inc 薄膜トランジスタおよびその製造方法
JP5213458B2 (ja) * 2008-01-08 2013-06-19 キヤノン株式会社 アモルファス酸化物及び電界効果型トランジスタ
CN102227781B (zh) * 2008-12-18 2013-01-09 圣戈本陶瓷及塑料股份有限公司 基于氧化锡的电极组合物
EP2373589B1 (en) * 2008-12-18 2017-03-29 Saint-Gobain Ceramics & Plastics, Inc. Bushing block
KR101847656B1 (ko) * 2009-10-21 2018-05-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치 및 그 제조 방법
WO2011052385A1 (en) 2009-10-30 2011-05-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101299255B1 (ko) * 2009-11-06 2013-08-22 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
TWI395298B (zh) * 2009-12-31 2013-05-01 Huang Chung Cheng 非揮發性記憶體及其製造方法
WO2011135987A1 (en) * 2010-04-28 2011-11-03 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9496405B2 (en) 2010-05-20 2016-11-15 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device including step of adding cation to oxide semiconductor layer
US8642380B2 (en) 2010-07-02 2014-02-04 Semiconductor Energy Laboratory Co., Ltd. Manufacturing method of semiconductor device
WO2012029596A1 (en) 2010-09-03 2012-03-08 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9209098B2 (en) 2011-05-19 2015-12-08 Taiwan Semiconductor Manufacturing Company, Ltd. HVMOS reliability evaluation using bulk resistances as indices
CN102208453A (zh) * 2011-06-02 2011-10-05 上海大学 基于氧化物薄膜晶体管阵列制备的复合叠层电极
US9099556B2 (en) * 2011-08-19 2015-08-04 Taiwan Semiconductor Manufacturing Company, Ltd. Transistor having an active region with wing structure
JP5301021B2 (ja) 2011-09-06 2013-09-25 出光興産株式会社 スパッタリングターゲット
JP2013093561A (ja) 2011-10-07 2013-05-16 Semiconductor Energy Lab Co Ltd 酸化物半導体膜及び半導体装置
JP6022880B2 (ja) 2011-10-07 2016-11-09 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
JP6059968B2 (ja) * 2011-11-25 2017-01-11 株式会社半導体エネルギー研究所 半導体装置、及び液晶表示装置
TWI562361B (en) 2012-02-02 2016-12-11 Semiconductor Energy Lab Co Ltd Semiconductor device
JP5999525B2 (ja) * 2012-03-23 2016-09-28 国立研究開発法人科学技術振興機構 薄膜トランジスタ及び薄膜トランジスタの製造方法
JP2013229453A (ja) * 2012-04-26 2013-11-07 Sony Corp 半導体装置、表示装置及び半導体装置の製造方法
TWI631579B (zh) * 2012-07-03 2018-08-01 Jx日鑛日石金屬股份有限公司 Sintered body and amorphous film
US20140014943A1 (en) * 2012-07-16 2014-01-16 National Chung Cheng University Amorphous phase yttrium-doped indium zinc oxide thin film transistors and method for making same
JP5965338B2 (ja) * 2012-07-17 2016-08-03 出光興産株式会社 スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法
CN102779758B (zh) * 2012-07-24 2015-07-29 复旦大学 一种以铟锌铝氧化物为沟道层的薄膜晶体管的制备方法
JP6107085B2 (ja) * 2012-11-22 2017-04-05 住友金属鉱山株式会社 酸化物半導体薄膜および薄膜トランジスタ
JP6394171B2 (ja) 2013-10-30 2018-09-26 株式会社リコー 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム
KR102080484B1 (ko) 2013-10-31 2020-02-24 엘지디스플레이 주식회사 액정표시장치용 어레이기판 및 그의 제조방법
US9590111B2 (en) 2013-11-06 2017-03-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device including the semiconductor device
JP6119773B2 (ja) * 2014-03-25 2017-04-26 住友電気工業株式会社 酸化物焼結体およびその製造方法、スパッタターゲット、ならびに半導体デバイス
US10087517B2 (en) 2014-10-22 2018-10-02 Sumitomo Electric Industries, Ltd. Oxide sintered body and semiconductor device
JP6560497B2 (ja) * 2015-01-27 2019-08-14 デクセリアルズ株式会社 Mn−Zn−W−O系スパッタリングターゲット及びその製造方法
JP6288292B2 (ja) 2015-02-13 2018-03-07 住友電気工業株式会社 酸化物焼結体およびその製造方法、スパッタターゲット、ならびに半導体デバイス
CN106206743B (zh) * 2015-05-04 2020-04-28 清华大学 薄膜晶体管及其制备方法、薄膜晶体管面板以及显示装置
CN106206684B (zh) * 2015-05-04 2020-06-09 清华大学 氧化物半导体膜及其制备方法
CN106435491B (zh) * 2015-08-06 2019-02-12 清华大学 溅射靶及氧化物半导体膜以及其制备方法
CN106435490B (zh) * 2015-08-06 2018-11-30 清华大学 溅射靶及氧化物半导体膜以及其制备方法
JP6828293B2 (ja) * 2015-09-15 2021-02-10 株式会社リコー n型酸化物半導体膜形成用塗布液、n型酸化物半導体膜の製造方法、及び電界効果型トランジスタの製造方法
JP6042520B1 (ja) * 2015-11-05 2016-12-14 デクセリアルズ株式会社 Mn−Zn−O系スパッタリングターゲット及びその製造方法
JP6412539B2 (ja) 2015-11-09 2018-10-24 日東電工株式会社 光透過性導電フィルムおよび調光フィルム
CN108178624A (zh) 2018-01-03 2018-06-19 京东方科技集团股份有限公司 一种氧化物靶材及其制备方法、薄膜晶体管、显示装置
KR102738325B1 (ko) 2019-10-30 2024-12-03 엘지디스플레이 주식회사 박막 트랜지스터, 그를 포함한 게이트 구동부, 및 그를 포함한 표시장치
JP7440372B2 (ja) * 2020-08-11 2024-02-28 株式会社アルバック 酸化物半導体膜の形成方法及び電子部品
KR102462893B1 (ko) 2020-10-21 2022-11-04 경희대학교 산학협력단 산화물 반도체 박막 트랜지스터 및 그 제조 방법
CN113735564A (zh) * 2021-08-11 2021-12-03 芜湖映日科技股份有限公司 一种Nb掺杂IZO靶胚及其制备方法
KR102793003B1 (ko) * 2022-11-30 2025-04-09 한국생산기술연구원 강유전체 전계 효과 트랜지스터 및 이를 제조하는 방법
CN116947311B (zh) * 2023-07-26 2024-03-08 连云港福京石英制品有限公司 大功率激光器增益介质用掺杂石英玻璃其制备方法
CN117926194A (zh) * 2024-01-22 2024-04-26 郑州大学 稀土掺杂izo氧化物靶材及其制备方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006165529A (ja) * 2004-11-10 2006-06-22 Canon Inc 非晶質酸化物、及び電界効果型トランジスタ
JP2007142196A (ja) * 2005-11-18 2007-06-07 Idemitsu Kosan Co Ltd 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ
JP2007142195A (ja) * 2005-11-18 2007-06-07 Idemitsu Kosan Co Ltd 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
JP2007212699A (ja) * 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4837811B2 (ja) * 1998-04-09 2011-12-14 出光興産株式会社 有機エレクトロルミネッセンス素子
JP4170454B2 (ja) 1998-07-24 2008-10-22 Hoya株式会社 透明導電性酸化物薄膜を有する物品及びその製造方法
EP1083776A4 (en) * 1999-02-15 2003-10-15 Idemitsu Kosan Co ORGANIC ELECTROLUMINESCENT DEVICE AND METHOD FOR THEIR PRODUCTION
CN1195886C (zh) * 1999-11-25 2005-04-06 出光兴产株式会社 溅射靶、透明导电氧化物和制备该溅射靶的方法
JP4090716B2 (ja) * 2001-09-10 2008-05-28 雅司 川崎 薄膜トランジスタおよびマトリクス表示装置
US20050146266A1 (en) * 2002-02-12 2005-07-07 Hitoshi Kuma Organic el display and its production method
JP2004303650A (ja) * 2003-03-31 2004-10-28 Sanyo Electric Co Ltd 有機エレクトロルミネッセンス素子
KR20070001169A (ko) * 2004-03-05 2007-01-03 이데미쓰 고산 가부시키가이샤 반투명ㆍ반사 전극 기판, 그의 제조 방법, 및 이러한반투과ㆍ반반사 전극 기판을 이용한 액정 표시 장치
KR101101456B1 (ko) * 2004-03-09 2012-01-03 이데미쓰 고산 가부시키가이샤 박막 트랜지스터, 박막 트랜지스터 기판, 이들의 제조방법, 이들을 사용한 액정 표시 장치, 관련된 장치 및방법, 및 스퍼터링 타깃, 이것을 사용하여 성막한 투명도전막, 투명 전극, 및 관련된 장치 및 방법
CN1998087B (zh) 2004-03-12 2014-12-31 独立行政法人科学技术振兴机构 非晶形氧化物和薄膜晶体管
US7145174B2 (en) * 2004-03-12 2006-12-05 Hewlett-Packard Development Company, Lp. Semiconductor device
JP4826066B2 (ja) * 2004-04-27 2011-11-30 住友金属鉱山株式会社 非晶質の透明導電性薄膜およびその製造方法、並びに、該非晶質の透明導電性薄膜を得るためのスパッタリングターゲットおよびその製造方法
CA2585190A1 (en) * 2004-11-10 2006-05-18 Canon Kabushiki Kaisha Amorphous oxide and field effect transistor
CN101138052B (zh) * 2005-03-09 2011-04-13 出光兴产株式会社 非晶质透明导电膜和非晶质透明导电膜的制造方法
JP4697404B2 (ja) * 2005-04-18 2011-06-08 三菱マテリアル株式会社 光記録媒体保護膜形成用スパッタリングターゲット
JP4738931B2 (ja) * 2005-07-29 2011-08-03 富士フイルム株式会社 ナノ粒子分散液、それを用いた半導体デバイスの製造方法及び半導体デバイス
JP4947942B2 (ja) * 2005-09-20 2012-06-06 出光興産株式会社 スパッタリングターゲット
JP5058469B2 (ja) 2005-09-06 2012-10-24 キヤノン株式会社 スパッタリングターゲットおよび該ターゲットを用いた薄膜の形成方法
JP4981283B2 (ja) 2005-09-06 2012-07-18 キヤノン株式会社 アモルファス酸化物層を用いた薄膜トランジスタ
KR101080527B1 (ko) * 2005-09-20 2011-11-04 이데미쓰 고산 가부시키가이샤 스퍼터링 타겟, 투명 도전막 및 투명 전극
WO2007058248A1 (ja) 2005-11-18 2007-05-24 Idemitsu Kosan Co., Ltd. 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ
JP2007311404A (ja) * 2006-05-16 2007-11-29 Fuji Electric Holdings Co Ltd 薄膜トランジスタの製造方法
JP5244331B2 (ja) * 2007-03-26 2013-07-24 出光興産株式会社 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット
WO2010110571A2 (en) * 2009-03-23 2010-09-30 Samsung Electronics Co., Ltd. Oxide semiconductor and thin film transistor including the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006165529A (ja) * 2004-11-10 2006-06-22 Canon Inc 非晶質酸化物、及び電界効果型トランジスタ
JP2007142196A (ja) * 2005-11-18 2007-06-07 Idemitsu Kosan Co Ltd 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ
JP2007142195A (ja) * 2005-11-18 2007-06-07 Idemitsu Kosan Co Ltd 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
JP2007212699A (ja) * 2006-02-09 2007-08-23 Idemitsu Kosan Co Ltd 反射型tft基板及び反射型tft基板の製造方法

Cited By (191)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011525041A (ja) * 2008-05-29 2011-09-08 サムスン エレクトロニクス カンパニー リミテッド 酸化物半導体及びこれを含む薄膜トランジスタ
JP2010251604A (ja) * 2009-04-17 2010-11-04 Bridgestone Corp 薄膜トランジスタの製造方法
EP2421048A4 (en) * 2009-04-17 2012-08-29 Bridgestone Corp THIN FILM TRANSISTOR AND METHOD FOR MANUFACTURING THE SAME
JP2010251606A (ja) * 2009-04-17 2010-11-04 Bridgestone Corp 薄膜トランジスタ
JP2012160744A (ja) * 2009-07-03 2012-08-23 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US10297679B2 (en) 2009-07-03 2019-05-21 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
US9887276B2 (en) 2009-07-03 2018-02-06 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device having oxide semiconductor
JP2018133576A (ja) * 2009-07-17 2018-08-23 株式会社半導体エネルギー研究所 酸化物半導体膜の作製方法
US8912541B2 (en) 2009-08-07 2014-12-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing the same
JP2014060405A (ja) * 2009-08-07 2014-04-03 Semiconductor Energy Lab Co Ltd 半導体装置
US9954005B2 (en) 2009-08-07 2018-04-24 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor layer
US9171867B2 (en) 2009-08-07 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8759132B2 (en) 2009-08-07 2014-06-24 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
JP2011054946A (ja) * 2009-08-07 2011-03-17 Semiconductor Energy Lab Co Ltd 半導体装置及び半導体装置の作製方法
JP2015053486A (ja) * 2009-09-16 2015-03-19 株式会社半導体エネルギー研究所 半導体装置
JP2017120918A (ja) * 2009-09-16 2017-07-06 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2017120919A (ja) * 2009-09-16 2017-07-06 株式会社半導体エネルギー研究所 液晶表示装置の作製方法
JP7390520B1 (ja) 2009-09-16 2023-12-01 株式会社半導体エネルギー研究所 トランジスタ、発光表示装置、半導体装置
JP2023178324A (ja) * 2009-09-16 2023-12-14 株式会社半導体エネルギー研究所 トランジスタ、発光表示装置、半導体装置
US9530872B2 (en) 2009-09-24 2016-12-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element and method for manufacturing the same
JP2014033208A (ja) * 2009-09-24 2014-02-20 Semiconductor Energy Lab Co Ltd 半導体素子の作製方法
TWI577026B (zh) * 2009-09-24 2017-04-01 半導體能源研究所股份有限公司 半導體裝置和其製造方法
US9048094B2 (en) 2009-09-24 2015-06-02 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device comprising forming oxide semiconductor by sputtering
JP2013214752A (ja) * 2009-09-24 2013-10-17 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
US9171938B2 (en) 2009-09-24 2015-10-27 Semiconductor Energy Laboratory Co., Ltd. Semiconductor element and method for manufacturing the same
US9520288B2 (en) 2009-09-24 2016-12-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including IGZO layer and manufacturing method thereof
US9627198B2 (en) 2009-10-05 2017-04-18 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing thin film semiconductor device
US9754784B2 (en) 2009-10-05 2017-09-05 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing oxide semiconductor device
TWI755747B (zh) * 2009-10-16 2022-02-21 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
US12170338B2 (en) 2009-10-16 2024-12-17 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US11742432B2 (en) 2009-10-16 2023-08-29 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US11302824B2 (en) 2009-10-16 2022-04-12 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US9666678B2 (en) 2009-10-16 2017-05-30 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
TWI664680B (zh) * 2009-10-16 2019-07-01 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
TWI509803B (zh) * 2009-10-16 2015-11-21 半導體能源研究所股份有限公司 半導體裝置和其製造方法
JP2011141522A (ja) * 2009-10-16 2011-07-21 Semiconductor Energy Lab Co Ltd 液晶表示装置、及び当該液晶表示装置を具備する電子機器
US10490671B2 (en) 2009-10-16 2019-11-26 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US10565946B2 (en) 2009-10-16 2020-02-18 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device including the liquid crystal display device
US9368082B2 (en) 2009-10-16 2016-06-14 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device including the liquid crystal display device
US12389631B2 (en) 2009-10-16 2025-08-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US10074747B2 (en) 2009-10-16 2018-09-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US10211344B2 (en) 2009-10-16 2019-02-19 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US11837461B2 (en) 2009-10-16 2023-12-05 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US10777682B2 (en) 2009-10-16 2020-09-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9959822B2 (en) 2009-10-16 2018-05-01 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device including the liquid crystal display device
US10770597B2 (en) 2009-10-16 2020-09-08 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
JP2011103458A (ja) * 2009-10-16 2011-05-26 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
TWI697055B (zh) * 2009-10-16 2020-06-21 日商半導體能源研究所股份有限公司 半導體裝置和其製造方法
US10593810B2 (en) 2009-10-16 2020-03-17 Semiconductor Energy Laboratory Co., Ltd. Logic circuit and semiconductor device
US8854286B2 (en) 2009-10-16 2014-10-07 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic device including the liquid crystal display device
JP2018037663A (ja) * 2009-10-16 2018-03-08 株式会社半導体エネルギー研究所 半導体装置
US10553726B2 (en) 2009-10-21 2020-02-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2019165255A (ja) * 2009-10-21 2019-09-26 株式会社半導体エネルギー研究所 半導体装置及び電子書籍
JP2017069589A (ja) * 2009-10-21 2017-04-06 株式会社半導体エネルギー研究所 半導体装置及び半導体装置の作製方法
JP2016149570A (ja) * 2009-10-21 2016-08-18 株式会社半導体エネルギー研究所 半導体装置
JP2019083322A (ja) * 2009-10-21 2019-05-30 株式会社半導体エネルギー研究所 トランジスタ
JP2017183757A (ja) * 2009-10-21 2017-10-05 株式会社半導体エネルギー研究所 半導体装置
US11004983B2 (en) 2009-10-21 2021-05-11 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2011093730A (ja) * 2009-10-28 2011-05-12 Jx Nippon Mining & Metals Corp 酸化物焼結体及びその製造方法
US10566459B2 (en) 2009-10-30 2020-02-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having a first region comprising silicon, oxygen and at least one metal element formed between an oxide semiconductor layer and an insulating layer
US11107838B2 (en) 2009-11-06 2021-08-31 Semiconductor Energy Laboratory Co., Ltd. Transistor comprising an oxide semiconductor
US11776968B2 (en) 2009-11-06 2023-10-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device comprising oxide semiconductor layer
US11107840B2 (en) 2009-11-06 2021-08-31 Semiconductor Energy Laboratory Co., Ltd. Method for fabricating a semiconductor device comprising an oxide semiconductor
US12080720B2 (en) 2009-11-06 2024-09-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2015165577A (ja) * 2009-11-06 2015-09-17 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10868046B2 (en) 2009-11-06 2020-12-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device applying an oxide semiconductor
US10249647B2 (en) 2009-11-06 2019-04-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and display device comprising oxide semiconductor layer
US20210288079A1 (en) 2009-11-06 2021-09-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
JP2024001267A (ja) * 2009-11-13 2024-01-09 株式会社半導体エネルギー研究所 半導体装置
JP7689170B2 (ja) 2009-11-13 2025-06-05 株式会社半導体エネルギー研究所 半導体装置
US9461181B2 (en) 2009-11-20 2016-10-04 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN102598285B (zh) * 2009-11-20 2016-08-03 株式会社半导体能源研究所 用于制造半导体器件的方法
US9093262B2 (en) 2009-11-20 2015-07-28 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN103151266A (zh) * 2009-11-20 2013-06-12 株式会社半导体能源研究所 用于制造半导体器件的方法
US10186619B2 (en) 2009-11-20 2019-01-22 Semiconductor Energy Laboratory Co., Ltd. Method for manufacturing semiconductor device
CN102598285A (zh) * 2009-11-20 2012-07-18 株式会社半导体能源研究所 用于制造半导体器件的方法
JP2013033997A (ja) * 2009-11-20 2013-02-14 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2011129895A (ja) * 2009-11-20 2011-06-30 Semiconductor Energy Lab Co Ltd 半導体装置の作製方法
JP2021040161A (ja) * 2009-12-08 2021-03-11 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP7004471B2 (ja) 2009-12-08 2022-01-21 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2019220705A (ja) * 2009-12-08 2019-12-26 株式会社半導体エネルギー研究所 半導体装置の作製方法
JP2011142315A (ja) * 2009-12-11 2011-07-21 Semiconductor Energy Lab Co Ltd 電界効果トランジスタ
JP2015164196A (ja) * 2009-12-11 2015-09-10 株式会社半導体エネルギー研究所 半導体装置の作製方法
TWI559553B (zh) * 2009-12-15 2016-11-21 三星顯示器有限公司 氧化物半導體薄膜電晶體、製造其之方法及包含其之有機電致發光裝置
JP2011129926A (ja) * 2009-12-15 2011-06-30 Samsung Mobile Display Co Ltd 薄膜トランジスタ及びその製造方法
JP2011129923A (ja) * 2009-12-15 2011-06-30 Samsung Mobile Display Co Ltd 薄膜トランジスタ、その製造方法及び薄膜トランジスタを具備した有機電界発光装置
JP2025061961A (ja) * 2009-12-18 2025-04-11 株式会社半導体エネルギー研究所 液晶表示装置
TWI620181B (zh) * 2009-12-25 2018-04-01 半導體能源研究所股份有限公司 記憶體裝置,半導體裝置以及電子設備
US9941304B2 (en) 2009-12-25 2018-04-10 Semiconductor Energy Laboratory Co., Ltd. Memory device, semiconductor device, and electronic device
TWI602180B (zh) * 2009-12-25 2017-10-11 半導體能源研究所股份有限公司 記憶體裝置,半導體裝置以及電子設備
JP2017126804A (ja) * 2010-02-05 2017-07-20 株式会社半導体エネルギー研究所 半導体装置
JP7583125B2 (ja) 2010-02-05 2024-11-13 株式会社半導体エネルギー研究所 半導体装置
JP2023139159A (ja) * 2010-02-05 2023-10-03 株式会社半導体エネルギー研究所 半導体装置
US10157584B2 (en) 2010-02-12 2018-12-18 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method
US10032422B2 (en) 2010-02-12 2018-07-24 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method
US9704446B2 (en) 2010-02-12 2017-07-11 Semiconductor Energy Laboratory Co., Ltd. Display device and driving method
JP2015165311A (ja) * 2010-02-12 2015-09-17 株式会社半導体エネルギー研究所 表示装置
JP2011181722A (ja) * 2010-03-02 2011-09-15 Idemitsu Kosan Co Ltd スパッタリングターゲット
WO2011108381A1 (en) * 2010-03-05 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US10388538B2 (en) 2010-03-05 2019-08-20 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US20170040181A1 (en) 2010-03-05 2017-02-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9496404B2 (en) 2010-03-05 2016-11-15 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and manufacturing method thereof
US9564531B2 (en) 2010-03-22 2017-02-07 Samsung Electronics Co., Ltd. Thin film transistors, methods of manufacturing thin film transistors, and semiconductor device including thin film transistors
JP2011238912A (ja) * 2010-04-16 2011-11-24 Semiconductor Energy Lab Co Ltd 成膜方法及び半導体装置の作製方法
US9006046B2 (en) 2010-04-16 2015-04-14 Semiconductor Energy Laboratory Co., Ltd. Deposition method and method for manufacturing semiconductor device
US9698008B2 (en) 2010-04-16 2017-07-04 Semiconductor Energy Laboratory Co., Ltd. Deposition method and method for manufacturing semiconductor device
US10529556B2 (en) 2010-04-16 2020-01-07 Semiconductor Energy Laboratory Co., Ltd. Deposition method and method for manufacturing semiconductor device
JP2020127015A (ja) * 2010-04-23 2020-08-20 株式会社半導体エネルギー研究所 半導体装置の作製方法
US10008169B2 (en) 2010-07-01 2018-06-26 Semiconductor Energy Laboratory Co., Ltd. Driving method of liquid crystal display device
US9734780B2 (en) 2010-07-01 2017-08-15 Semiconductor Energy Laboratory Co., Ltd. Driving method of liquid crystal display device
JP2017126070A (ja) * 2010-07-01 2017-07-20 株式会社半導体エネルギー研究所 液晶表示装置、及び液晶表示装置の駆動方法
JP2016001340A (ja) * 2010-07-01 2016-01-07 株式会社半導体エネルギー研究所 液晶表示装置
CN108538919A (zh) * 2010-07-02 2018-09-14 惠普发展公司,有限责任合伙企业 薄膜晶体管
KR101757022B1 (ko) * 2010-07-02 2017-07-12 오레곤 스테이트 유니버시티 박막 트랜지스터
JP2013531383A (ja) * 2010-07-02 2013-08-01 ヒューレット−パッカード デベロップメント カンパニー エル.ピー. 薄膜トランジスタ
CN102986034A (zh) * 2010-07-02 2013-03-20 惠普发展公司,有限责任合伙企业 薄膜晶体管
WO2012029455A1 (ja) * 2010-08-31 2012-03-08 Jx日鉱日石金属株式会社 酸化物焼結体及び酸化物半導体薄膜
JP2012054335A (ja) * 2010-08-31 2012-03-15 Jx Nippon Mining & Metals Corp 酸化物焼結体及び酸化物半導体薄膜
JP2012104809A (ja) * 2010-10-12 2012-05-31 Idemitsu Kosan Co Ltd 半導体薄膜、薄膜トランジスタ及びその製造方法
WO2012049830A1 (ja) * 2010-10-12 2012-04-19 出光興産株式会社 半導体薄膜、薄膜トランジスタ及びその製造方法
KR20120054496A (ko) * 2010-11-19 2012-05-30 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
KR101694876B1 (ko) * 2010-11-19 2017-01-23 삼성전자주식회사 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자
JP2012151469A (ja) * 2010-12-28 2012-08-09 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2017076131A (ja) * 2011-02-14 2017-04-20 株式会社半導体エネルギー研究所 表示装置
CN103518003A (zh) * 2011-05-10 2014-01-15 出光兴产株式会社 In2O3-ZnO系溅射靶
WO2012153522A1 (ja) * 2011-05-10 2012-11-15 出光興産株式会社 In2O3-ZnO系スパッタリングターゲット
JPWO2012153522A1 (ja) * 2011-05-10 2014-07-31 出光興産株式会社 In2O3−ZnO系スパッタリングターゲット
JP2019068103A (ja) * 2011-05-25 2019-04-25 株式会社半導体エネルギー研究所 半導体装置及びその作製方法
US11489077B2 (en) 2011-05-25 2022-11-01 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
JP2013033934A (ja) * 2011-05-25 2013-02-14 Semiconductor Energy Lab Co Ltd 酸化物半導体膜の成膜方法、半導体装置および半導体装置の作製方法
US12062724B2 (en) 2011-05-25 2024-08-13 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
US11967648B2 (en) 2011-05-25 2024-04-23 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
US12170339B2 (en) 2011-05-25 2024-12-17 Semiconductor Energy Laboratory Co., Ltd. Method for forming oxide semiconductor film, semiconductor device, and method for manufacturing semiconductor device
JP2013012724A (ja) * 2011-05-27 2013-01-17 Semiconductor Energy Lab Co Ltd トリミング回路、トリミング回路の駆動方法
JPWO2012165047A1 (ja) * 2011-05-27 2015-02-23 三井金属鉱業株式会社 酸化物型半導体材料及びスパッタリングターゲット
KR101523333B1 (ko) * 2011-05-27 2015-05-27 미쓰이금속광업주식회사 산화물형 반도체 재료 및 스퍼터링 타깃
WO2012165047A1 (ja) * 2011-05-27 2012-12-06 三井金属鉱業株式会社 酸化物型半導体材料及びスパッタリングターゲット
US9472677B2 (en) 2011-07-15 2016-10-18 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2013042121A (ja) * 2011-07-15 2013-02-28 Semiconductor Energy Lab Co Ltd 半導体装置
JP2013084752A (ja) * 2011-10-07 2013-05-09 Semiconductor Energy Lab Co Ltd 半導体装置およびその作製方法
JP2013095655A (ja) * 2011-11-04 2013-05-20 Kobelco Kaken:Kk 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
JP2013095656A (ja) * 2011-11-04 2013-05-20 Kobelco Kaken:Kk 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
WO2013065784A1 (ja) * 2011-11-04 2013-05-10 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
WO2013065786A1 (ja) * 2011-11-04 2013-05-10 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット、並びにその製造方法
KR20200040733A (ko) * 2011-11-11 2020-04-20 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR102210220B1 (ko) * 2011-11-11 2021-01-29 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP2014015673A (ja) * 2012-06-13 2014-01-30 Idemitsu Kosan Co Ltd スパッタリングターゲット、半導体薄膜及びそれを用いた薄膜トランジスタ
JP2014159634A (ja) * 2012-07-03 2014-09-04 Jx Nippon Mining & Metals Corp 焼結体及びアモルファス膜
JP2014022549A (ja) * 2012-07-18 2014-02-03 Japan Advanced Institute Of Science & Technology Hokuriku 薄膜トランジスタ及び薄膜トランジスタの製造方法
JP2014047407A (ja) * 2012-08-31 2014-03-17 Idemitsu Kosan Co Ltd スパッタリングターゲット
WO2014034122A1 (ja) * 2012-08-31 2014-03-06 出光興産株式会社 スパッタリングターゲット
JPWO2014073213A1 (ja) * 2012-11-08 2016-09-08 出光興産株式会社 スパッタリングターゲット
WO2014073213A1 (ja) * 2012-11-08 2014-05-15 出光興産株式会社 スパッタリングターゲット
US11443943B2 (en) 2012-11-14 2022-09-13 Idemitsu Kosam Co., Ltd. Sputtering target, oxide semiconductor thin film, and method for producing these
WO2014076916A1 (ja) * 2012-11-14 2014-05-22 出光興産株式会社 スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法
JP2014099493A (ja) * 2012-11-14 2014-05-29 Idemitsu Kosan Co Ltd スパッタリングターゲット、酸化物半導体薄膜及びそれらの製造方法
EP2926366A4 (en) * 2012-11-30 2015-11-25 Ricoh Co Ltd FIELD EFFECT TRANSISTOR, DISPLAY ELEMENT, IMAGE DEVICE AND SYSTEM
JP2014107527A (ja) * 2012-11-30 2014-06-09 Ricoh Co Ltd 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム
US11876137B2 (en) 2012-11-30 2024-01-16 Ricoh Company, Ltd. Field-effect transistor including a metal oxide composite protective layer, and display element, image display device, and system including the field-effect transistor
US10505046B2 (en) 2012-11-30 2019-12-10 Ricoh Company, Ltd. Field-effect transistor including a metal oxide composite protective layer, and display element, image display device, and system including the field-effect transistor
WO2014084406A1 (en) * 2012-11-30 2014-06-05 Ricoh Company, Ltd. Field-effect transistor, display element, image display device, and system
JP2014152353A (ja) * 2013-02-06 2014-08-25 Sumitomo Metal Mining Co Ltd 酸化インジウム系の酸化物焼結体およびその製造方法
JP2017201725A (ja) * 2013-04-12 2017-11-09 株式会社半導体エネルギー研究所 半導体装置
US12218144B2 (en) 2013-04-12 2025-02-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having specified relative material concentration between In—Ga—Zn—O films
US10304859B2 (en) 2013-04-12 2019-05-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having an oxide film on an oxide semiconductor film
US11063066B2 (en) 2013-04-12 2021-07-13 Semiconductor Energy Laboratory Co., Ltd. C-axis alignment of an oxide film over an oxide semiconductor film
US11843004B2 (en) 2013-04-12 2023-12-12 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device having specified relative material concentration between In—Ga—Zn—O films
JP2015144175A (ja) * 2014-01-31 2015-08-06 国立研究開発法人物質・材料研究機構 薄膜トランジスタおよびその製造方法
JP2016058554A (ja) * 2014-09-09 2016-04-21 株式会社Joled 薄膜トランジスタ
JPWO2016121152A1 (ja) * 2015-01-26 2017-09-28 住友電気工業株式会社 酸化物半導体膜および半導体デバイス
JP2019216281A (ja) * 2015-11-25 2019-12-19 株式会社アルバック 薄膜トランジスタ、酸化物半導体膜及びスパッタリングターゲット
US11049976B2 (en) 2015-11-25 2021-06-29 Ulvac, Inc. Thin-film transistor, oxide semiconductor film, and sputtering target
KR20190017753A (ko) 2016-06-13 2019-02-20 스미토모덴키고교가부시키가이샤 반도체 디바이스 및 그 제조 방법
JP2018008852A (ja) * 2016-07-14 2018-01-18 東ソー株式会社 酸化物焼結体、その製造方法及びスパッタリングターゲット
WO2018225114A1 (ja) * 2017-06-05 2018-12-13 凸版印刷株式会社 半導体装置、表示装置、及びスパッタリングターゲット
JP6451868B1 (ja) * 2017-06-05 2019-01-16 凸版印刷株式会社 半導体装置、表示装置、及びスパッタリングターゲット
WO2019107043A1 (ja) * 2017-11-29 2019-06-06 株式会社神戸製鋼所 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット
JP2019102793A (ja) * 2017-11-29 2019-06-24 株式会社神戸製鋼所 酸化物半導体薄膜、薄膜トランジスタ及びスパッタリングターゲット
WO2020241227A1 (ja) * 2019-05-30 2020-12-03 株式会社コベルコ科研 酸化物焼結体及びスパッタリングターゲット
JP2020196660A (ja) * 2019-05-30 2020-12-10 株式会社コベルコ科研 酸化物焼結体及びスパッタリングターゲット
KR20200138001A (ko) * 2019-05-30 2020-12-09 가부시키가이샤 고베 세이코쇼 산화물 반도체 박막, 박막 트랜지스터 및 스퍼터링 타겟
JP2020194945A (ja) * 2019-05-30 2020-12-03 株式会社神戸製鋼所 ディスプレイ用酸化物半導体薄膜、ディスプレイ用薄膜トランジスタ及びスパッタリングターゲット
KR102350155B1 (ko) 2019-05-30 2022-01-11 가부시키가이샤 고베 세이코쇼 산화물 반도체 박막, 박막 트랜지스터 및 스퍼터링 타겟
JP7424659B2 (ja) 2019-09-18 2024-01-30 華南理工大学 複合金属酸化物半導体および薄膜トランジスタとその応用
JP2022518522A (ja) * 2019-09-18 2022-03-15 華南理工大学 複合金属酸化物半導体および薄膜トランジスタとその応用
WO2023145498A1 (ja) * 2022-01-31 2023-08-03 三井金属鉱業株式会社 スパッタリングターゲット材及び酸化物半導体の製造方法
KR20240151192A (ko) 2022-04-15 2024-10-17 가부시키가이샤 고베 세이코쇼 산화물 반도체막, 박막 트랜지스터, 스퍼터링 타깃 및 산화물 소결체
WO2023199722A1 (ja) * 2022-04-15 2023-10-19 株式会社神戸製鋼所 酸化物半導体膜、薄膜トランジスタ、スパッタリングターゲット及び酸化物焼結体
JP7625671B1 (ja) 2023-10-17 2025-02-03 株式会社コベルコ科研 酸化物半導体薄膜、薄膜トランジスタおよびスパッタリングターゲット
WO2025084065A1 (ja) * 2023-10-17 2025-04-24 株式会社コベルコ科研 酸化物半導体薄膜、薄膜トランジスタおよびスパッタリングターゲット
JP2025068909A (ja) * 2023-10-17 2025-04-30 株式会社コベルコ科研 酸化物半導体薄膜、薄膜トランジスタおよびスパッタリングターゲット

Also Published As

Publication number Publication date
KR101516034B1 (ko) 2015-05-04
US20130140175A1 (en) 2013-06-06
JPWO2009081885A1 (ja) 2011-05-06
TW200943552A (en) 2009-10-16
JP2013080929A (ja) 2013-05-02
JP5372776B2 (ja) 2013-12-18
CN101911303A (zh) 2010-12-08
US8723175B2 (en) 2014-05-13
KR20100094535A (ko) 2010-08-26
US20100276688A1 (en) 2010-11-04
CN101911303B (zh) 2013-03-27
US8791457B2 (en) 2014-07-29
JP5759523B2 (ja) 2015-08-05
JP2014030040A (ja) 2014-02-13
US20130313548A1 (en) 2013-11-28
US8461583B2 (en) 2013-06-11
TWI460862B (zh) 2014-11-11

Similar Documents

Publication Publication Date Title
JP5759523B2 (ja) 酸化物半導体電界効果型トランジスタ及びその製造方法
JP5829659B2 (ja) スパッタリングターゲット及びその製造方法
US20210020784A1 (en) SEMICONDUCTOR FILM COMPRISING AN OXIDE CONTAINING IN ATOMS, Sn ATOMS AND Zn ATOMS
JP5395994B2 (ja) 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ
JP5376750B2 (ja) 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル
JP2017095346A (ja) 複合酸化物焼結体及びそれからなるスパッタリングターゲット
JP2009253204A (ja) 酸化物半導体を用いた電界効果型トランジスタ及びその製造方法
JP2009231664A (ja) 電界効果トランジスタ及びその製造方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200880122558.X

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 08864042

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2009547088

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 12810189

Country of ref document: US

ENP Entry into the national phase

Ref document number: 20107013989

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 08864042

Country of ref document: EP

Kind code of ref document: A1