[go: up one dir, main page]

SU1213529A1 - Устройство синхронизации - Google Patents

Устройство синхронизации Download PDF

Info

Publication number
SU1213529A1
SU1213529A1 SU843772366A SU3772366A SU1213529A1 SU 1213529 A1 SU1213529 A1 SU 1213529A1 SU 843772366 A SU843772366 A SU 843772366A SU 3772366 A SU3772366 A SU 3772366A SU 1213529 A1 SU1213529 A1 SU 1213529A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
bus
block
inputs
Prior art date
Application number
SU843772366A
Other languages
English (en)
Inventor
Леонид Яковлевич Новиков
Виктор Федорович Бобров
Галина Сергеевна Иванова
Original Assignee
Предприятие П/Я Р-6115
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6115 filed Critical Предприятие П/Я Р-6115
Priority to SU843772366A priority Critical patent/SU1213529A1/ru
Application granted granted Critical
Publication of SU1213529A1 publication Critical patent/SU1213529A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относитс  к импульсной технике и может быть использовано дл  синхронизации асинхронных импульсных последовательностей импульсами тактовой частоты. Цель изобретени  - повьшение надежности в работе. Устройство содержит входную шину 1, шины 2 и 3 тактовых импульсов , триггеры 4 и 5, блок И-ИЛИ 7 с элементами И 9 и 10, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8 и выходную шину 6. Введение элемента ИСКЛЮЧАЮЩЕЕ ИЛИ исключает сбойные ситуации, во никак цие из-за работы триггера 5 в счетном режиме. В описании приведены временные диаграммы, по сн ю-., щие работу устройства. 2 ип. в СО ел N9 QD ./

Description

1
Изобретение относитс  к импульсной технике и может быть использовано дл  синхронизации асинхронных импульсных .ледовательностей импульсами тактовой частоты в устройствах автоматики и вычислительной техники.
Цель изобретени  - повышение надёжности в работе.
На фиг. 1 приведена электрическа функциональна  схема устройства синхронизации; на фиг. 2 - временны диаграммы, по сн ющие его работу.
Устройство синхронизации содержит входную шину 1, первую и вторую шины 2 и 3 тактовых импульсов, пер- вьй и второй триггеры 4 и 5, выходную шину 6, блок И-ИЛИ 7 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8, С-вход первого триггера 4 соединен с входной шиной 1, J- и К-входы - соответственно с первой и второй тактовыми шинами 2 и 3, пр мой и инверсный выхода - с первыми входами соответственно первого и второго элементов И 9 и 10 блока И-ИЛИ 7, первый вход элемента ИСКЛЮЧАШЕЕ ИЛИ 8 соединен с входной лштой 1, второй вход - с выходом блока И-ИЛИ 7, выход - с С-входом второго триггера 5, выход которого соединен с вторы- ли. входами первого и второго элементов И 9 и 10 блока И-ИЛИ 7, третьи входы которых соединены Соотпетст- венно с первой и второй 2 и 3 тактовыми шинами, выходна  шина 6 соединена с выходом блока И-ИЛИ 7.
Устройство синхронизации работает следующим образом.
При по влении на шине 1 входного импульса (фиг. 2а), представл ющего собой импульс единичного уровн  длительностью, меньшей временного интервала между,задним фронтом импульса одной последовательности тактовых импульсов и передним фронтом очередного импульса другой последовательности тактовых импульсов (фиг. 25 и 26), аналогичный по уровню длительности импульс образуетс  и на выходе элемента В (фиг.2
В случае совпадени  заднего фронта входного импульса (фиг. 2q) с тактовым импульсом (фиг. 2В), приход щим по шине 3 на К-вход триггера 4, последний переключаетс  в нулевое состо ние (фиг. 2г). С задержкой, обусловленной задержкой .распространени  сигнала в элементе
13529
ИСКЛЮЧАЮЩЕЕ ИЛИ 8,триггер 5 переключаетс  задним фронтом этого импульса (фиг. 2о). Нулевой уровень (фиг. 2г), поступающий с пр мого
5 выхода триггера 4 на первый &ход элемента И 9 блока 7, запрещает прохождение на выход блока И-ШШ 7 тактовых импульсов с шины 3, а единичный уровень, поступающий с инверс10 ного выхода триггера 4 на первый вход элемента И 10 блока И-ИЛИ 7, вместе с единичным уровнем (фиг.2е), поступающим с выхода триггера 5 на вторые входы элементов И 9 и
15 10 блока И-ИЛИ 7, разрешает прохождение на выход блока И-ШШ 7 очеред- ного тактового импульса с шины 2 (фиг. 2х) . Этот же импульс поступает на шину 6 и через элемент ИСКЛЮ20 ЧАЩЕЕ ИЛИ 8 - на С-вход триггера 5. Задним фронтом этого импульса (фиг. 2а) триггер 5 переключаетс  в нулевое состо ние (фиг.,2с). Нулевой уровень, поступающий с выхода
25 триггера 5 на вторые входы элементов И 9 и 10 блока И-ШШ 7 запрещает прохождение на его выход последующих тактовых импульсов, т.е. после по влени  каждого асинхронноЗд го входного импульса на выход устройства синхронизации проходит лишь один импульс тактовой импульсной последовательности, определ емой состо нием триггера 4. .
В том случае, когда входной пульс поступает в промежутке между тактовыми импульсами (фиг. 2,6 ), триггер 4 не измен ет своего состо ни  (фиг. 2г), Поэтому после переключени  триггера 5 в единичное состо ние (фиг. 2е) задним фронтом. импульса (фиг.2.), на выход блока И-ИЛИ 7 проходит очередной импульс (фиг. 2jf) с той же шины тактовых импульсов, что и прежде (в данном случае с шины 2). .
При совпадении входного импульса (фиг. 2д) с тактовым импульсом (фиг. 2S), поступающим по щине 2, триггер 4 переключаетс  задним фронтом входного импульса в единичное состо ние (фиг. 2t) и на выход блока И-ИЛИ 7 проходит очередной импульс (фиг. 2ж), поступаюпщй по . шине 3 (фиг. 2S).
55 Введение элемента 8 ИСКЛЮЧАЩЕЕ ИЛИ исключает сбойные ситуации из- за работы триггера 5 в счетном режиме.
40

Claims (1)

  1. Формула изобретени 
    Устройство синхронизации, содержащее два триггера, С -вход первого из которых соединен с входной шиной , / - и К -входы - соответственно с первой и второй тактовыми шинами , пр мой и инверсньй выходы - с первыми входами соответственно первого и второго элементов И блока И-ИЛИ, и выходную шину, отличающеес  тем, что, с целью поРедактор Н.Гунько
    Составитель Т.Соколова
    Техред Т.Дубинчак Корректор В.Синицка 
    785/60
    Тираж 818Подписное
    ВНИИПИ Государственного комитета СССР
    по делам изобретений и открытий 113035, Москва, Ж-35, Раушска  наб., д. 4/5
    Филиал ППП Патент, г. Ужгород, ул. Проектна , 4
    вьшени  надежности в работе, в него введен элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первьй вход которого соединен с входной шиной, второй вход - с выходом блока И-ИЛИ и с выходной шиной, выход - с с-входом второго триггера , выход которого соединен с вторыми входами первого и второго элементов И блока И-ИЛИ, третьи входы которых соединены соответственно с второй и первой тактовыми шинами.
    Фмг.2
SU843772366A 1984-07-18 1984-07-18 Устройство синхронизации SU1213529A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843772366A SU1213529A1 (ru) 1984-07-18 1984-07-18 Устройство синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843772366A SU1213529A1 (ru) 1984-07-18 1984-07-18 Устройство синхронизации

Publications (1)

Publication Number Publication Date
SU1213529A1 true SU1213529A1 (ru) 1986-02-23

Family

ID=21131381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843772366A SU1213529A1 (ru) 1984-07-18 1984-07-18 Устройство синхронизации

Country Status (1)

Country Link
SU (1) SU1213529A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР №884106, кл. Н 03 К 5/13, 1981. Бай Р.Д. и др. Управление след щими электроприводами с применением цифровых устройств. - М.: Энерги , 1969, с. 46, рис. 17. *

Similar Documents

Publication Publication Date Title
SU1213529A1 (ru) Устройство синхронизации
SU1277385A1 (ru) Г-триггер
RU2022455C1 (ru) Формирователь последовательности временных интервалов и пауз между ними
SU993463A1 (ru) Устройство дл контрол последовательности чередовани асинхронных импульсных сигналов
SU1200401A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1462291A1 (ru) Устройство дл определени экстремальных значений последовательности чисел
SU1279056A1 (ru) Устройство защиты от дребезга
SU1265981A1 (ru) Устройство дл выделени импульсов
RU1811003C (ru) Устройство дл разделени импульсов
SU1001495A1 (ru) Устройство дл контрол последовательности импульсов
SU1085003A1 (ru) Формирователь сигнала опорной частоты
SU1218455A1 (ru) Формирователь импульсов
SU1497741A2 (ru) Устройство управлени реверсивным счетчиком
RU2069450C1 (ru) Устройство для временного разделения двух импульсных сигналов
SU1383473A1 (ru) Преобразователь серии импульсов в пр моугольный импульс
SU1058072A2 (ru) Делитель частоты следовани импульсов
SU1091162A2 (ru) Блок приоритета
SU1248041A2 (ru) Устройство синхронизации
SU1443147A1 (ru) Фазовый синхронизатор
SU1257818A2 (ru) Формирователь импульсов
SU855973A1 (ru) Формирователь одиночного импульса
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU1451841A1 (ru) Устройство дл вычитани и выделени импульсов
SU1338023A1 (ru) Формирователь импульсов
SU1188884A1 (ru) Делитель частоты следовани импульсов