JP5633346B2 - 電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム - Google Patents
電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム Download PDFInfo
- Publication number
- JP5633346B2 JP5633346B2 JP2010270240A JP2010270240A JP5633346B2 JP 5633346 B2 JP5633346 B2 JP 5633346B2 JP 2010270240 A JP2010270240 A JP 2010270240A JP 2010270240 A JP2010270240 A JP 2010270240A JP 5633346 B2 JP5633346 B2 JP 5633346B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- effect transistor
- gate
- field effect
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Liquid Crystal (AREA)
- Compounds Of Alkaline-Earth Elements, Aluminum Or Rare-Earth Metals (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Formation Of Insulating Films (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electroluminescent Light Sources (AREA)
Description
基板と、
前記基板上に形成されたソース電極、ドレイン電極、及びゲート電極と、
前記ゲート電極に所定の電圧を印加することによりソース電極とドレイン電極との間にチャネルが形成される半導体層を有し、
前記ゲート電極と前記半導体層の間にゲート絶縁層と、
を備え、
前記ゲート絶縁層は、アルカリ土類金属の中から選ばれた1または2種類以上の元素と、Ga、Sc、Y、及びCeを除くランタノイドの中から選ばれた1または2種類以上の元素とを含むアモルファス複合金属酸化物絶縁膜(Si及びAlを含むものを除く)により形成されていることを特徴とする電界効果型トランジスタである。
前記半導体層は酸化物半導体であることを特徴する電界効果型トランジスタである。
前記基板は絶縁性基板であることを特徴とする電界効果型トランジスタである。
前記基板は半導体基板であることを特徴とする電界効果型トランジスタである。
前記電界効果型トランジスタと、
前記ドレイン電極と接続された第一のキャパシタ電極と、
第二のキャパシタ電極と、
前記第一のキャパシタ電極と前記第二のキャパシタ電極間に設けられたキャパシタ誘電層と、
を備える揮発性半導体メモリである。
前記キャパシタ誘電層が、
アルカリ土類金属の中から選ばれた1または2種類以上の元素と、Ga、Sc、Y、及びCeを除くランタノイドの中から選ばれた1または2種類以上の元素とを含むアモルファス複合金属酸化物絶縁膜により形成されていることを特徴とする前記揮発性半導体メモリである。
前記電界効果型トランジスタにおいて、
前記半導体層と、前記ゲート絶縁層との間に、第二のゲート絶縁層及びフローティングゲート電極をさらに備えることを特徴とする不揮発性半導体メモリである。
駆動信号に応じて光出力が制御される光制御素子と、
前記光制御素子を駆動する、請求項1〜3のいずれか一項に記載の電界効果型トランジスタを含む駆動回路と、
を備えることを特徴とする表示素子である。
前記光制御素子は、有機エレクトロルミネッセンス素子を含むものであることを特徴とする表示素子である。
前記光制御素子は、液晶素子を含むものであることを特徴とする表示素子である。
前記光制御素子は、エレクトロクロミック素子を含むものであることを特徴とする表示素子である。
前記光制御素子は、電気泳動素子を含むものであることを特徴とする。表示素子である
また、本発明は、
前記光制御素子は、エレクトロウェッティング素子を含むものであることを特徴とする。表示素子である
また、本発明は、
画像データに応じた画像を表示する画像表示装置であって、
マトリックス状に配置された複数の前記表示素子と、
前記複数の表示素子における各電界効果型トランジスタにゲート電圧を個別に印加するための複数の配線と、
前記画像データに応じて、前記各電界効果型トランジスタのゲート電圧を前記複数の配線を介して個別に制御する表示制御装置と、
を備えることを特徴とする画像表示装置である。
前記記載の画像表示装置と、表示する画像情報に基づいて画像データを作成し、前記画像データを前記画像表示装置に出力する画像データ作成装置と、を備えることを特徴とするシステムである。
〔第1の実施の形態〕
図1に基づき、本実施の形態における電界効果型トランジスタ(第一の態様)について説明する。
本実施の形態における電界効果型トランジスタ(第一の態様)は、絶縁性基板11、ゲート電極12、ゲート絶縁層13、ソース電極14、ドレイン電極15、半導体層16を有している。
プロセスとしては、例えばスパッタ法やスピンコート・ディップコート等による成膜後フォトリソグラフィ法によってパターニングしたり、インクジェット、ナノインプリント、グラビア等の印刷プロセスによって、所望の形状を直接成膜することも可能である。
〔第2の実施の形態〕
図5に基づき、第二の実施の形態における電界効果型トランジスタ(第二の態様)について説明する。
〔第3の実施の形態〕
次に、図6に基づき第3の実施の形態における揮発性半導体メモリ素子(第一の態様)について説明する。
〔第4の実施の形態〕
次に、図10に基づき第4の実施の形態における揮発性半導体メモリ素子(第二の態様)について説明する。
〔第5の実施の形態〕
図11に基づき、第5の実施の形態における不揮発性半導体メモリ(第一の態様)について説明する。
〔第6の実施の形態〕
次に、図15に基づき第6の実施の形態における不揮発性半導体メモリ素子(第二の態様)について説明する。
〔第7の実施の形態〕
次に、図16〜22に基づき、第7の実施の形態における表示素子について説明する。本実施の形態に係る表示素子は、有機エレクトロルミネッセンス(有機EL:Organic Electro Luminescence)表示素子である。
〔第8の実施の形態〕
次に、図23〜31に基づき、第8の実施の形態における画像表示装置及びシステムについて説明する。図23には、本発明の一実施形態に係るシステムとしてのテレビジョン装置500の概略構成が示されている。なお、図23における接続線は、代表的な信号や情報の流れを示すものであり、各ブロックの接続関係の全てを表すものではない。
次に、実施例1として、本発明に係る電界効果型トランジスタについて説明する。実施例1において作製した電界効果型トランジスタの構成図である図2に基づいて、実施例1における電界効果型トランジスタの製造方法について説明する。
次に、比較例1として、従来からの構造の電界効果型トランジスタについて、図2に基づき説明する。実施例1と比較例1における電界効果型トランジスタは、ゲート絶縁層23の作製方法のみが異なっており、その他の層に関しては、まったく同様の作製方法・材料によって作製した。
図32に、実施例1の電界効果型トランジスタと、比較例1の電界効果型トランジスタとのトランジスタ特性を示す。実施例1の電界効果型トランジスタ及び比較例1の電界効果型トランジスタは、ともにON状態に流れる電流とOFF状態に流れる電流との電流比であるON/OFF比が7桁以上あり、スイッチング動作が良好であった。また、実施例1の電界効果型トランジスタは、比較例1の電界効果型トランジスタと同様に、ゲート電圧Vgが約0Vにおいて、電流Idが増加し始めており、実施例1の電界効果型トランジスタは、良好なトランジスタ特性を示す旨が確認された。更に、上述のとおり、実施例1の電界効果型トランジスタは、比較例1の電界効果型トランジスタに比べてゲート絶縁層の比誘電率が高い値となるため、ON状態において流れる電流Idは、実施例1の電界効果型トランジスタは、比較例1の電界効果型トランジスタに比べて高い値を示した。
図5に基づき実施例2における電界効果型トランジスタ(MOS−FET)について説明する。本実施例は、p型Si基板51に、La(thd)3、Sr(thd)2 (thd=2,2,6,6−tetramethyl−3,5−heptanedionato)をそれぞれテトラエチレングリコールジメチルエーテル(tetraglyme)、テトラヒドロフラン(THF)に溶解させたものを液体原料とし、CVD法によってストロンチウムランタン複合酸化物絶縁膜を5nm成膜した。更にCVD法によって多結晶シリコン膜を形成後、フォトリソグラフィ工程によって多結晶シリコン膜、ランタンストロンチウム複合酸化物絶縁膜をパターンニングすることにより、ゲート絶縁膜52、ゲート電極53を形成した。次にCVD法によりSiONを堆積した後、全面をドライエッチングしてゲート側壁絶縁膜54を形成した。次に、ゲート電極53、ゲート側壁絶縁膜54を自己整合マスクとして、p型Si基板51にリンのイオン注入を行い、イオン拡散によって、ソース領域55ドレイン領域56を形成した。次にCVD法によりSiO2を堆積し、フォトリソグラフィ工程によってコンタクトホールが開口された層間絶縁膜57を形成した。最後に、スパッタ法によってAl層を堆積し、コンタクトホールを埋め込み、フォトリソグラフィ工程によってパターンニングし、ソース電極58、ドレイン電極59を形成した。以上の工程により、電界効果型トランジスタ(MOS−FET)を作製した。
次に、実施例3として、本実施の形態に関わる揮発性メモリについて説明する。
次に、図10に基づき実施例4における揮発性半導体メモリについて説明する。本実施例は、p型Si基板71上に、Y(thd)3、Sr(thd)2 (thd=2,2,6,6−tetramethyl−3,5−heptanedionato)をそれぞれテトラエチレングリコールジメチルエーテル(tetraglyme)、テトラヒドロフラン(THF)に溶媒に溶解させたものを原料とし、CVD法によってストロンチウムイットリウム複合酸化物絶縁膜を5nm形成した。次にCVD法によって多結晶シリコンを形成後、フォトリソグラフィ工程によって多結晶シリコン膜、バリウムイットリウム複合酸化物絶縁膜をフォトリソグラフィ法によりパターンニングすることで、ゲート絶縁層72、ゲート電極73を形成した。次にCVD法によりSiONを堆積した後、全面をドライエッチングすることにより、ゲート側壁絶縁膜74を形成した。次に、ゲート電極73、ゲート側壁絶縁膜74を自己整合マスクとして、p型Si基板71にリンのイオン注入を行い、イオン拡散させることで、ソース領域75ドレイン領域76を形成した。次にCVD法によりSiO2を堆積し、フォトリソグラフィ工程によりコンタクトホールが開口された層間絶縁膜77を形成した。CVD法によって多結晶シリコン膜を堆積し、コンタクトホールを埋め込み、フォトリソグラフィ工程によりビット線電極78を形成した。次にCVD法によりSiO2を堆積し、フォトリソグラフィ工程によりドレイン領域76上にコンタクトホールが開口された層間絶縁膜79を形成した。次にCVD法によって多結晶シリコン膜を成膜し、フォトリソグラフィ工程によりキャパシタ下部電極80を形成した。次に、Y(thd)3、Sr(thd)2 (thd=2,2,6,6−tetramethyl−3,5−heptanedionato)をそれぞれテトラエチレングリコールジメチルエーテル(tetraglyme)、テトラヒドロフラン(THF)に溶媒に溶解させたものを原料とし、CVD法によってストロンチウムイットリウム複合酸化物絶縁膜を30nm成膜し、キャパシタ誘電層81を形成後、CVD法によって多結晶シリコン膜を形成し、キャパシタ上部電極82を形成した。これらの工程により、揮発性半導体メモリ素子を作製した。
次に、実施例5として、本実施の形態に関わる不揮発性メモリについて説明する。
次に、図15に基づき実施例6における不揮発性半導体メモリについて説明する。本実施例は、p型Si基板上101に、表面を熱酸化することにより、SiO2膜を5nm形成した後、フォトリソグラフィ工程により第2のゲート絶縁層であるトンネル絶縁膜104を形成した。次にCVD法によって多結晶シリコン膜を形成し、フォトリソグラフィ工程によりフローティングゲート電極105を形成した。次に、Y(thd)3、Sr(thd)2 (thd=2,2,6,6−tetramethyl−3,5−heptanedionato)の混合粉末をテトラヒドロフラン(THF)とエチレングリコールジメチルエーテル(DME)の混合溶媒に溶解させたものを原料とし、CVD法によってストロンチウムバリウム複合酸化物絶縁膜を25nm成膜し、フォトリソグラフィ工程により、ゲート絶縁層102を形成した。次にCVD法によって多結晶シリコン膜を形成し、フォトリソグラフィ工程によりゲート電極103を形成した。
次に、実施例7として、本発明に係る表示素子ついて詳細に説明する。実施例7における表示素子は、図16に示す構成の有機EL表示素子であり、図34に基づいて、実施例7における有機EL表示素子の製造方法について説明する。
12 ゲート電極
13 ゲート絶縁膜
14 ソース電極
15 ドレイン電極
16 半導体層
Claims (15)
- 基板と、
前記基板上に形成されたソース電極、ドレイン電極、及びゲート電極と、
前記ゲート電極に所定の電圧を印加することによりソース電極とドレイン電極との間にチャネルが形成される半導体層を有し、
前記ゲート電極と前記半導体層の間にゲート絶縁層と、
を備え、
前記ゲート絶縁層は、アルカリ土類金属の中から選ばれた1または2種類以上の元素と、Ga、Sc、Y、及びCeを除くランタノイドの中から選ばれた1または2種類以上の元素とを含むアモルファス複合金属酸化物絶縁膜(Si及びAlを含むものを除く)により形成されていることを特徴とする電界効果型トランジスタ。 - 前記半導体層は酸化物半導体であることを特徴する請求項1に記載の電界効果型トランジスタ。
- 前記基板は絶縁性基板であることを特徴とする請求項1または2に記載の電界効果型トランジスタ。
- 前記基板は半導体基板であることを特徴とする請求項1または2に記載の電界効果型トランジスタ。
- 請求項1〜4のいずれか一項に記載の電界効果型トランジスタと、
前記ドレイン電極と接続された第一のキャパシタ電極と、
第二のキャパシタ電極と、
前記第一のキャパシタ電極と前記第二のキャパシタ電極間に設けられたキャパシタ誘電層と、
を備える揮発性半導体メモリ。 - 前記キャパシタ誘電層が、
アルカリ土類金属の中から選ばれた1または2種類以上の元素と、Ga、Sc、Y、及びCeを除くランタノイドの中から選ばれた1または2種類以上の元素とを含むアモルファス複合金属酸化物絶縁膜により形成されていることを特徴とする請求項5に記載の揮発性半導体メモリ。 - 請求項1〜4のいずれか一項に記載の電界効果型トランジスタにおいて、
前記半導体層と、前記ゲート絶縁層との間に、第二のゲート絶縁層及びフローティングゲート電極をさらに備えることを特徴とする不揮発性半導体メモリ。 - 駆動信号に応じて光出力が制御される光制御素子と、
前記光制御素子を駆動する、請求項1〜3のいずれか一項に記載の電界効果型トランジスタを含む駆動回路と、
を備えることを特徴とする表示素子。 - 前記光制御素子は、有機エレクトロルミネッセンス素子を含むものであることを特徴とする請求項8に記載の表示素子。
- 前記光制御素子は、液晶素子を含むものであることを特徴とする請求項8に記載の表示素子。
- 前記光制御素子は、エレクトロクロミック素子を含むものであることを特徴とする請求項8に記載の表示素子。
- 前記光制御素子は、電気泳動素子を含むものであることを特徴とする請求項8に記載の表示素子。
- 前記光制御素子は、エレクトロウェッティング素子を含むものであることを特徴とする請求項8に記載の表示素子。
- 画像データに応じた画像を表示する画像表示装置であって、
マトリックス状に配置された複数の請求項8〜13のいずれか一項に記載の表示素子と、
前記複数の表示素子における各電界効果型トランジスタにゲート電圧を個別に印加するための複数の配線と、
前記画像データに応じて、前記各電界効果型トランジスタのゲート電圧を前記複数の配線を介して個別に制御する表示制御装置と、
を備えることを特徴とする画像表示装置。 - 請求項14に記載の画像表示装置と、
表示する画像情報に基づいて画像データを作成し、前記画像データを前記画像表示装置に出力する画像データ作成装置と、
を備えることを特徴とするシステム。
Priority Applications (10)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010270240A JP5633346B2 (ja) | 2009-12-25 | 2010-12-03 | 電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム |
| PCT/JP2010/073846 WO2011078398A1 (en) | 2009-12-25 | 2010-12-22 | Field-effect transistor, semiconductor memory, display element, image display device, and system |
| CN201510559715.5A CN105097952B (zh) | 2009-12-25 | 2010-12-22 | 绝缘膜形成墨水、绝缘膜制造方法和半导体制造方法 |
| KR1020127016002A KR101393265B1 (ko) | 2009-12-25 | 2010-12-22 | 전계효과 트랜지스터, 반도체 메모리, 표시 소자, 화상 표시 장치, 및 시스템 |
| CN201080064709.8A CN102782858B (zh) | 2009-12-25 | 2010-12-22 | 场效应晶体管、半导体存储器、显示元件、图像显示设备和系统 |
| EP10839622.7A EP2517255B1 (en) | 2009-12-25 | 2010-12-22 | Field-effect transistor, semiconductor memory, display element, image display device, and system |
| US13/515,463 US10020374B2 (en) | 2009-12-25 | 2010-12-22 | Field-effect transistor, semiconductor memory display element, image display device, and system |
| TW103113600A TWI509793B (zh) | 2009-12-25 | 2010-12-23 | 形成氧化絕緣膜的絕緣膜形成油墨以及製造該絕緣膜和半導體裝置的方法 |
| TW099145561A TWI495103B (zh) | 2009-12-25 | 2010-12-23 | 場效應電晶體、半導體記憶體、顯示元件、影像顯示裝置以及系統 |
| US16/029,301 US11271085B2 (en) | 2009-12-25 | 2018-07-06 | Field-effect transistor having amorphous composite metal oxide insulation film, semiconductor memory, display element, image display device, and system |
Applications Claiming Priority (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2009295425 | 2009-12-25 | ||
| JP2009295425 | 2009-12-25 | ||
| JP2010270240A JP5633346B2 (ja) | 2009-12-25 | 2010-12-03 | 電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2011151370A JP2011151370A (ja) | 2011-08-04 |
| JP5633346B2 true JP5633346B2 (ja) | 2014-12-03 |
Family
ID=44538039
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2010270240A Active JP5633346B2 (ja) | 2009-12-25 | 2010-12-03 | 電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JP5633346B2 (ja) |
Families Citing this family (54)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20180105252A (ko) | 2010-09-03 | 2018-09-27 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 전계 효과 트랜지스터 및 반도체 장치의 제조 방법 |
| JP2013102072A (ja) * | 2011-11-09 | 2013-05-23 | Japan Science & Technology Agency | 型押し構造体の製造方法、薄膜トランジスター、薄膜キャパシター、アクチュエーター、圧電式インクジェットヘッド及び光学デバイス |
| JP5929445B2 (ja) * | 2012-04-11 | 2016-06-08 | 日本電気株式会社 | 不揮発記憶装置、電子回路装置、及び不揮発性記憶装置の製造方法 |
| CN104428901B (zh) * | 2012-07-12 | 2017-11-03 | 日立化成株式会社 | 太阳能电池元件及其制造方法 |
| KR20150036286A (ko) * | 2012-07-12 | 2015-04-07 | 히타치가세이가부시끼가이샤 | 패시베이션층 형성용 조성물, 패시베이션층이 형성된 반도체 기판 및 그 제조 방법, 태양 전지 소자 및 그 제조 방법, 및 태양 전지 |
| TW201412758A (zh) * | 2012-07-19 | 2014-04-01 | Hitachi Chemical Co Ltd | 鈍化層形成用組成物、帶有鈍化層的半導體基板、帶有鈍化層的半導體基板的製造方法、太陽電池元件、太陽電池元件的製造方法以及太陽電池 |
| TWI621623B (zh) * | 2012-07-19 | 2018-04-21 | 日立化成股份有限公司 | 鈍化層形成用組成物、帶有鈍化層的半導體基板及其製造方法、以及太陽電池元件及其製造方法 |
| TW201410694A (zh) * | 2012-07-19 | 2014-03-16 | Hitachi Chemical Co Ltd | 帶有鈍化層的半導體基板及其製造方法 |
| CN104508830A (zh) * | 2012-07-19 | 2015-04-08 | 日立化成株式会社 | 钝化层形成用组合物、带钝化层的半导体基板、带钝化层的半导体基板的制造方法、太阳能电池元件、太阳能电池元件的制造方法及太阳能电池 |
| KR20150036454A (ko) * | 2012-07-19 | 2015-04-07 | 히타치가세이가부시끼가이샤 | 패시베이션층 형성용 조성물, 패시베이션층이 형성된 반도체 기판, 패시베이션층이 형성된 반도체 기판의 제조 방법, 태양 전지 소자, 태양 전지 소자의 제조 방법 및 태양 전지 |
| CN104471718A (zh) * | 2012-07-19 | 2015-03-25 | 日立化成株式会社 | 太阳能电池元件、太阳能电池元件的制造方法及太阳能电池模块 |
| US8741713B2 (en) * | 2012-08-10 | 2014-06-03 | International Business Machines Corporation | Reliable physical unclonable function for device authentication |
| JP2014096454A (ja) * | 2012-11-08 | 2014-05-22 | Tokyo Electron Ltd | 有機半導体素子の製造方法、絶縁膜の形成方法、及び溶液 |
| JP6015389B2 (ja) * | 2012-11-30 | 2016-10-26 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6345544B2 (ja) * | 2013-09-05 | 2018-06-20 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
| JP6394171B2 (ja) | 2013-10-30 | 2018-09-26 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6642657B2 (ja) * | 2013-10-30 | 2020-02-12 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6520489B2 (ja) * | 2014-07-17 | 2019-05-29 | 株式会社リコー | 電子回路装置、及び表示素子 |
| JP6582655B2 (ja) * | 2015-07-14 | 2019-10-02 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6794706B2 (ja) * | 2015-10-23 | 2020-12-02 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6862805B2 (ja) * | 2015-12-08 | 2021-04-21 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP6607013B2 (ja) | 2015-12-08 | 2019-11-20 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| US10600916B2 (en) | 2015-12-08 | 2020-03-24 | Ricoh Company, Ltd. | Field-effect transistor, display element, image display device, and system |
| JP6676990B2 (ja) * | 2016-02-01 | 2020-04-08 | 株式会社リコー | 電界効果型トランジスタの製造方法 |
| CN108496243A (zh) | 2016-02-01 | 2018-09-04 | 株式会社理光 | 场效应晶体管、其制造方法、显示元件、显示设备和系统 |
| JP6855848B2 (ja) * | 2016-03-18 | 2021-04-07 | 株式会社リコー | 電界効果型トランジスタの製造方法、揮発性半導体メモリ素子の製造方法、不揮発性半導体メモリ素子の製造方法、表示素子の製造方法、画像表示装置の製造方法、システムの製造方法 |
| US10818705B2 (en) | 2016-03-18 | 2020-10-27 | Ricoh Company, Ltd. | Method for manufacturing a field effect transistor, method for manufacturing a volatile semiconductor memory element, method for manufacturing a non-volatile semiconductor memory element, method for manufacturing a display element, method for manufacturing an image display device, and method for manufacturing a system |
| KR102260807B1 (ko) | 2016-11-30 | 2021-06-07 | 가부시키가이샤 리코 | 산화물 또는 산질화물 절연체 막 형성용 도포액, 산화물 또는 산질화물 절연체 막, 전계 효과형 트랜지스터 및 이들의 제조 방법 |
| JP6848405B2 (ja) * | 2016-12-07 | 2021-03-24 | 株式会社リコー | 電界効果型トランジスタの製造方法 |
| WO2018169024A1 (en) | 2017-03-17 | 2018-09-20 | Ricoh Company, Ltd. | Field-effect transistor, method for producing same, display element, display device, and system |
| JP2018157206A (ja) * | 2017-03-17 | 2018-10-04 | 株式会社リコー | 電界効果型トランジスタ及びその製造方法、表示素子、表示装置、システム |
| JP2018157167A (ja) * | 2017-03-21 | 2018-10-04 | 株式会社リコー | 電界効果型トランジスタ、表示素子、表示装置、システム |
| JP2019021917A (ja) * | 2017-07-11 | 2019-02-07 | 株式会社リコー | 半導体装置の製造方法 |
| US10141503B1 (en) * | 2017-11-03 | 2018-11-27 | International Business Machines Corporation | Selective phase change material growth in high aspect ratio dielectric pores for semiconductor device fabrication |
| JP6451875B2 (ja) * | 2018-01-04 | 2019-01-16 | 株式会社リコー | 電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| JP7305933B2 (ja) | 2018-07-23 | 2023-07-11 | 株式会社リコー | 金属酸化物膜形成用塗布液、酸化物絶縁体膜、電界効果型トランジスタ、表示素子、画像表示装置、及びシステム |
| KR102107616B1 (ko) * | 2018-10-22 | 2020-05-07 | 경희대학교 산학협력단 | 비휘발성 메모리 소자 및 그 제조 방법 |
| US11342447B2 (en) * | 2018-11-30 | 2022-05-24 | Ricoh Company, Ltd. | Sputtering target for insulating oxide film, method for forming insulating oxide film, and method for producing field-effect transistor |
| JP6787386B2 (ja) * | 2018-12-12 | 2020-11-18 | 株式会社リコー | 絶縁膜形成用塗布液 |
| US10998025B2 (en) | 2019-02-27 | 2021-05-04 | Kepler Computing, Inc. | High-density low voltage non-volatile differential memory bit-cell with shared plate-line |
| US11476261B2 (en) * | 2019-02-27 | 2022-10-18 | Kepler Computing Inc. | High-density low voltage non-volatile memory with unidirectional plate-line and bit-line and pillar capacitor |
| TW202213766A (zh) * | 2020-09-22 | 2022-04-01 | 日商半導體能源研究所股份有限公司 | 鐵電體器件及半導體裝置 |
| KR20230091923A (ko) * | 2020-10-20 | 2023-06-23 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 강유전체 디바이스 및 반도체 장치 |
| JP7713464B2 (ja) | 2020-10-20 | 2025-07-25 | 株式会社半導体エネルギー研究所 | 強誘電体デバイス、半導体装置 |
| JP7571999B2 (ja) * | 2021-02-25 | 2024-10-23 | 国立大学法人東京科学大学 | 半導体装置および浮遊ゲートデバイスの製造方法 |
| US11744081B1 (en) | 2021-05-07 | 2023-08-29 | Kepler Computing Inc. | Ferroelectric device film stacks with texturing layer which is part of a bottom electrode, and method of forming such |
| US11527277B1 (en) | 2021-06-04 | 2022-12-13 | Kepler Computing Inc. | High-density low voltage ferroelectric memory bit-cell |
| US12324163B1 (en) | 2022-03-15 | 2025-06-03 | Kepler Computing Inc. | Planar capacitors with shared electrode and methods of fabrication |
| US20230395134A1 (en) | 2022-06-03 | 2023-12-07 | Kepler Computing Inc. | Write disturb mitigation for non-linear polar material based multi-capacitor bit-cell |
| US12289894B1 (en) | 2022-06-17 | 2025-04-29 | Kepler Computing Inc. | Method of fabricating transistors and stacked planar capacitors for memory and logic applications |
| US12300297B1 (en) | 2022-08-05 | 2025-05-13 | Kepler Computing Inc. | Memory array with buried or backside word-line |
| US12334127B2 (en) | 2023-01-30 | 2025-06-17 | Kepler Computing Inc. | Non-linear polar material based multi-capacitor high density bit-cell |
| US11765908B1 (en) | 2023-02-10 | 2023-09-19 | Kepler Computing Inc. | Memory device fabrication through wafer bonding |
| US20240274651A1 (en) | 2023-02-10 | 2024-08-15 | Kepler Computing Inc. | Method of forming stacked capacitors through wafer bonding |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| AU4600696A (en) * | 1995-02-01 | 1996-08-21 | Research Corporation Technologies, Inc. | Uncooled ybacuo thin film infrared detector |
| JP2003017687A (ja) * | 2001-06-29 | 2003-01-17 | Hitachi Ltd | 半導体装置 |
| JP3637325B2 (ja) * | 2002-03-27 | 2005-04-13 | 株式会社東芝 | 電界効果トランジスタ |
| JP4216707B2 (ja) * | 2003-12-25 | 2009-01-28 | 株式会社東芝 | 半導体装置の製造方法 |
| GB0414617D0 (en) * | 2004-06-30 | 2004-08-04 | Koninkl Philips Electronics Nv | Active matrix array devices having flexible substrates |
| JP2007115807A (ja) * | 2005-10-19 | 2007-05-10 | Toppan Printing Co Ltd | トランジスタ |
-
2010
- 2010-12-03 JP JP2010270240A patent/JP5633346B2/ja active Active
Also Published As
| Publication number | Publication date |
|---|---|
| JP2011151370A (ja) | 2011-08-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5633346B2 (ja) | 電界効果型トランジスタ、半導体メモリ、表示素子、画像表示装置及びシステム | |
| US11271085B2 (en) | Field-effect transistor having amorphous composite metal oxide insulation film, semiconductor memory, display element, image display device, and system | |
| TWI570869B (zh) | 顯示裝置 | |
| CN103700704B (zh) | 半导体器件 | |
| TWI487104B (zh) | 半導體裝置和其製造方法 | |
| JP2020030412A (ja) | 表示装置 | |
| JP2019207416A (ja) | 半導体装置 | |
| JP2018142736A (ja) | 半導体装置 | |
| JP2019117948A (ja) | 半導体装置 | |
| TW201117382A (en) | Semiconductor device and manufacturing method thereof | |
| TW201140844A (en) | Semiconductor device and manufacturing method thereof | |
| TW201035946A (en) | Semiconductor device and manufacturing method thereof | |
| TW201123420A (en) | Semiconductor device and method for manufacturing the same | |
| TW201131766A (en) | Semiconductor device and manufacturing method thereof | |
| KR20180098647A (ko) | 전계 효과 트랜지스터, 그 제조 방법, 디스플레이 소자, 디스플레이 디바이스, 및 시스템 | |
| KR102363115B1 (ko) | 전계 효과형 트랜지스터, 그 제조 방법, 표시 소자, 표시 디바이스 및 시스템 | |
| CN110392928A (zh) | 场效应晶体管、其制造方法、显示元件、显示设备以及系统 | |
| JP2019165053A (ja) | 電界効果型トランジスタ、表示素子、画像表示装置、システム、及び製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20131111 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140603 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140801 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140916 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140929 |
|
| R151 | Written notification of patent or utility model registration |
Ref document number: 5633346 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |