[go: up one dir, main page]

WO2023139720A1 - 半導体装置 - Google Patents

半導体装置 Download PDF

Info

Publication number
WO2023139720A1
WO2023139720A1 PCT/JP2022/001955 JP2022001955W WO2023139720A1 WO 2023139720 A1 WO2023139720 A1 WO 2023139720A1 JP 2022001955 W JP2022001955 W JP 2022001955W WO 2023139720 A1 WO2023139720 A1 WO 2023139720A1
Authority
WO
WIPO (PCT)
Prior art keywords
igbt
switching element
gate
current path
input terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2022/001955
Other languages
English (en)
French (fr)
Inventor
光一郎 木須
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to US18/703,476 priority Critical patent/US20250240010A1/en
Priority to JP2023574971A priority patent/JP7621520B2/ja
Priority to DE112022006458.7T priority patent/DE112022006458T5/de
Priority to PCT/JP2022/001955 priority patent/WO2023139720A1/ja
Priority to CN202280088885.8A priority patent/CN118614003A/zh
Publication of WO2023139720A1 publication Critical patent/WO2023139720A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/14Modifications for compensating variations of physical values, e.g. of temperature
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
    • H02M7/003Constructional details, e.g. physical layout, assembly, wiring or busbar connections
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M7/00Conversion of AC power input into DC power output; Conversion of DC power input into AC power output
    • H02M7/42Conversion of DC power input into AC power output without possibility of reversal
    • H02M7/44Conversion of DC power input into AC power output without possibility of reversal by static converters
    • H02M7/48Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
    • H02M7/53Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
    • H02M7/537Conversion of DC power input into AC power output without possibility of reversal by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only, e.g. single switched pulse inverters
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/002Switching arrangements with several input- or output terminals
    • H03K17/005Switching arrangements with several input- or output terminals with several inputs only

Definitions

  • the present disclosure relates to semiconductor devices.
  • Patent Document 1 discloses a technique for reducing power loss in each of the upper and lower arms in an inverter circuit having upper and lower arms by using a low on-state loss IGBT (Insulated Gate Bipolar Transistor) with a low on-voltage as a switching element that switches according to a long-period signal, and using a low switching loss IGBT with a high switching speed as a switching element that switches according to a short-period signal.
  • IGBTs for low on-loss and IGBTs for low switching loss can be manufactured separately by performing lifetime control in the IGBT manufacturing process.
  • Patent Document 1 does not consider the difference between the wiring impedance between the input terminal and the output terminal of the upper arm and the wiring impedance between the input terminal and the output terminal of the lower arm. Therefore, even if a low on-loss IGBT is used as the switching element on the long-period signal side, the on-voltage of the current path increases due to the wiring impedance between the input terminal and the output terminal connected to the IGBT, and a sufficient loss reduction effect cannot be obtained.
  • the present disclosure has been made to solve the above problems, and aims to provide a semiconductor device capable of reducing the loss difference between the upper and lower arms of an inverter circuit.
  • a semiconductor device includes an inverter circuit formed by connecting a first switching element and a second switching element in series; a first input terminal that is an external connection terminal connected to one main electrode of the first switching element; a second input terminal that is an external connection terminal connected to one main electrode of the second switching element; an output terminal that is an external connection terminal connected to a connection node between the first switching element and the second switching element; A first main current path that is a current path from the output terminal to the output terminal via the first switching element; a second main current path that is a current path from the output terminal to the second input terminal via the second switching element; a first gate resistor connected to the gate electrode of the first switching element; The switching speed of the second switching element is lower than the switching speed of the first switching element, the wiring impedance of the second main current path is higher than the wiring impedance of the first main current path, and the resistance value of the second gate resistor is lower than the resistance value of the first gate resistor.
  • the semiconductor device According to the semiconductor device according to the present disclosure, it is possible to reduce the loss difference between the upper and lower arms of the inverter circuit.
  • FIG. 1 is a diagram showing a schematic configuration of a semiconductor device according to a first embodiment
  • FIG. 1 is a circuit diagram of a semiconductor device according to a first embodiment
  • FIG. 10 is a circuit diagram of a semiconductor device according to a third embodiment
  • FIG. 1 is a diagram showing a schematic configuration of a semiconductor device according to a first embodiment
  • FIG. 1 is a circuit diagram of a semiconductor device according to a first embodiment
  • FIG. 10 is a circuit diagram of a semiconductor device according to a third embodiment
  • FIG. 1 is a diagram showing a schematic configuration of a semiconductor device 10 according to the first embodiment.
  • 2 is a circuit diagram of the semiconductor device 10. As shown in FIG. 1 and 2, the same reference numerals are given to the elements corresponding to each other.
  • the semiconductor device 10 includes an inverter circuit having upper and lower arms in which a first IGBT 31 as a first switching element and a second IGBT 32 as a second switching element are connected in series.
  • a first diode 41 is connected in anti-parallel to the first IGBT 31 on the upper arm side.
  • a second diode 42 is connected in anti-parallel to the second IGBT 32 on the lower arm side.
  • the semiconductor device 10 also has a first input terminal 11, a second input terminal 12 and an output terminal 13 as main current terminals connected to the outside.
  • the first input terminal 11 is an input terminal on the upper arm side and is connected to the collector electrode which is one main electrode of the first IGBT 31 .
  • the second input terminal 12 is an input terminal on the lower arm side and is connected to the emitter electrode which is one main electrode of the second IGBT 32 .
  • the output terminal 13 is connected to a connection node between the emitter electrode, which is the other main electrode of the first IGBT 31 , and the collector electrode, which is the other main electrode of the second IGBT 32 .
  • the semiconductor device 10 also includes a first gate signal input terminal 21 and a second gate signal input terminal 22 as control terminals connected to the outside.
  • the first gate signal input terminal 21 is connected to the gate electrode of the first IGBT 31 .
  • a second gate signal input terminal 22 is connected to the gate electrode of the second IGBT 32 .
  • a first base plate 51 on which the first IGBT 31 and the first diode 41 are mounted is arranged between the first input terminal 11 and the output terminal 13.
  • the first base plate 51 is connected to the collector electrode of the first IGBT 31 and the cathode electrode of the first diode 41.
  • the first base plate 51 is connected to the first input terminal 11 via internal wiring 81 .
  • An emitter electrode of the first IGBT 31 and an anode electrode of the first diode 41 are connected via an internal wiring 82 .
  • An anode electrode of the first diode 41 is connected to the output terminal 13 via an internal wiring 83 .
  • a second base plate 52 on which a second IGBT 32 and a second diode 42 are mounted is arranged between the output terminal 13 and the second input terminal 12.
  • a collector electrode of the second IGBT 32 and a cathode electrode of the second diode 42 are connected to the second base plate 52.
  • the second base plate 52 is connected to the output terminal 13 via internal wiring 84 .
  • An emitter electrode of the second IGBT 32 and an anode electrode of the second diode 42 are connected via an internal wiring 85 .
  • An anode electrode of the second diode 42 is connected to the second input terminal 12 via an internal wiring 86 .
  • a gate electrode of the first IGBT 31 is connected to the first gate signal input terminal 21 via an internal wiring 87 .
  • a gate electrode of the second IGBT 32 is connected to the second gate signal input terminal 22 via an internal wiring 88 .
  • a first external gate resistor 61 which is an external resistor externally connected to the first gate signal input terminal 21, is used as the gate resistor of the first IGBT 31.
  • a second external gate resistor 62 that is externally connected to the second gate signal input terminal 22 is used as the gate resistor of the second IGBT 32 .
  • the current path on the upper arm side that is, the current path from the first input terminal 11 to the output terminal 13 via the first IGBT 31
  • the current path on the lower arm side that is, the current path from the output terminal 13 to the second input terminal 12 via the second IGBT 32
  • the first main current path is formed by the first base plate 51, the first IGBT 31, the first diode 41, and the internal wirings 81 to 83 connected between the first input terminal 11 and the output terminal 13.
  • a second main current path is formed by the second base plate 52, the second IGBT 32, the second diode 42 and the internal wirings 84-86 connected between the output terminal 13 and the second input terminal 12.
  • the ON voltage and switching speed of each of the first IGBT 31 and the second IGBT 32 are set by the lifetime control so that the ON voltage between the collector and the emitter of the second IGBT 32 is lower than the ON voltage between the collector and the emitter of the first IGBT 31, and the switching speed of the second IGBT 32 is lower than the switching speed of the first IGBT 31. That is, in the relationship between the first IGBT 31 and the second IGBT 32, the first IGBT 31 is a low switching loss IGBT with a high switching speed, and the second IGBT 32 is a low ON loss IGBT with a low ON voltage.
  • the wiring impedance of each of the first IGBT 31 and the second IGBT 32 is set such that the wiring impedance of the second main current path passing through the second IGBT 32 is higher than the wiring impedance of the first main current path passing through the first IGBT 31.
  • the resistance values of the first external gate resistor 61 and the second external gate resistor 62 are set such that the resistance value of the second external gate resistor 62, which is the gate resistor of the second IGBT 32, is lower than the resistance value of the first external gate resistor 61, which is the gate resistor of the first IGBT 31.
  • the on-voltage, switching speed, and gate resistance of each of the first IGBT 31 and second IGBT 32, and the wiring impedance of each of the first main current path and second main current path so as to satisfy the above relationship By setting the on-voltage, switching speed, and gate resistance of each of the first main current path and second main current path so as to satisfy the above relationship, the difference in on-voltage between the first main current path and the second main current path is reduced, and furthermore, the switching loss of the second IGBT 32, which has increased due to lifetime control, is reduced. Thereby, the loss difference between the first main current path on the upper arm side and the second main current path on the lower arm side can be reduced. As a result, the distribution of heat generation in the semiconductor device 10 is made uniform, and the reliability of the semiconductor device 10 can be improved.
  • the first diode 41 and the on-voltage relationship between the anode and cathode of the first diode 41 are also set.
  • a diode with a low anode-cathode on-voltage is used for the second diode 42 connected to the second main current path with high wiring impedance
  • a diode with a high anode-cathode on-voltage is used for the first diode 41 connected to the first main current path with low wiring impedance. That is, the on-voltage of the second diode 42 is set lower than the on-voltage of the first diode 41 .
  • the loss difference between the first main current path on the upper arm side and the second main current path on the lower arm side can be further reduced.
  • FIG. 3 is a circuit diagram of semiconductor device 10 according to the third embodiment.
  • the structure of the semiconductor device 10 according to the third embodiment is the same as that of FIG. 1, and the same reference numerals are given to the elements corresponding to each other between FIG. 1 and FIG.
  • a first built-in gate resistor 71 which is a built-in resistor built into the chip of the first IGBT 31, is used as the gate resistance of the first IGBT 31.
  • a second built-in gate resistor 72 which is a built-in resistor built into the chip of the second IGBT 32, is used as the gate resistor of the second IGBT 32.
  • the resistance values of the first built-in gate resistor 71 and the second built-in gate resistor 72 are set such that the resistance value of the second built-in gate resistor 72 is smaller than the resistance value of the first built-in gate resistor 71 .
  • the same effect as in the first embodiment can be obtained in the present embodiment as well. Moreover, the effect that it becomes unnecessary to connect the gate resistors of the first IGBT 31 and the second IGBT 32 to the outside of the semiconductor device 10 can also be obtained.
  • the resistance of the internal wiring 87 connecting between the gate electrode of the first IGBT 31 and the first gate signal input terminal 21 is used as the gate resistance of the first IGBT
  • the resistance of the internal wiring 88 connecting between the gate electrode of the second IGBT 32 and the second gate signal input terminal 22 is used as the gate resistance of the second IGBT 32.
  • the resistance value of the internal wiring 88 is set lower than that of the internal wiring 87 so that the resistance value of the gate resistance of the second IGBT 32 is lower than the resistance value of the gate resistance of the first IGBT 31 .
  • the length of the internal wiring 88 may be made shorter than the wiring length of the internal wiring 87 .
  • the same effect as in the first embodiment can be obtained in the present embodiment as well.
  • the configurations of the gate resistances of the first IGBT 31 and the second IGBT 32 may be different from each other.
  • one of the gate resistors shown in Embodiments 1, 3 and 4 may be employed as the gate resistance of one of the first IGBT 31 and the second IGBT 32, and another one of the gate resistors shown in Embodiments 1, 3 and 4 may be employed as the gate resistance of the other.
  • IGBTs are used as the switching elements that make up the inverter circuit, but they may be, for example, MOSFETs (Metal-Oxide-Semiconductor Field-Effect Transistors). Diodes connected in antiparallel to the switching elements may be Schottky barrier diodes or PN diodes.
  • the switching element and the diode may be formed using a silicon (Si) semiconductor, or may be formed using a wide bandgap semiconductor such as SiC, gallium nitride-based materials, or diamond.
  • Si silicon
  • a wide bandgap semiconductor such as SiC, gallium nitride-based materials, or diamond.
  • a semiconductor device using a wide bandgap semiconductor is superior to a semiconductor device using silicon in operation at high voltage, large current, and high temperature.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Power Conversion In General (AREA)

Abstract

半導体装置(10)は、第1のスイッチング素子である第1のIGBT(31)と第2のスイッチング素子である第2のIGBT(32)とが直列接続して成るインバータ回路を備える。第2のIGBT(32)のオン電圧は、第1のIGBT(31)のオン電圧よりも低い。第2のIGBT(32)のスイッチング速度は、第1のIGBT(31)のスイッチング速度よりも低い。出力端子(13)から第2のIGBT(32)を経由して第2の入力端子(12)に至る第2の主電流経路の配線インピーダンスは、第1の入力端子(11)から第1のIGBT(31)を経由して出力端子(13)に至る第1の主電流経路の配線インピーダンスよりも高い。第2のIGBT(32)のゲート電極に接続された第1の外部ゲート抵抗(61)の抵抗値は、第1のIGBT(31)のゲート電極に接続された第2の外部ゲート抵抗(62)の抵抗値よりも低い。

Description

半導体装置
 本開示は、半導体装置に関するものである。
 スイッチング素子を直列に接続して成る上下アームを有するインバータ回路が広く知られている。例えば、特許文献1には、上下アームを有するインバータ回路において、長周期信号に応じてスイッチングするスイッチング素子に、オン電圧が低い低オン損失IGBT(Insulated Gate Bipolar Transistor)を用い、短周期信号に応じてスイッチングするスイッチング素子に、スイッチング速度の速い低スイッチング損失IGBTを用いることにより、上下アームのそれぞれで電力損失低減を図る技術が開示されている。特許文献1で説明されているように、低オン損失用IGBTと低スイッチング損失用IGBTとは、IGBTの製造過程でライフタイムコントロールを行うことで作り分けることができる。
特開平06-086569号公報
 特許文献1では、上アームの入力端子と出力端子との間の配線インピーダンスと、下アームの入力端子と出力端子との間の配線インピーダンスとの差は考慮されていない。そのため、長周期信号側のスイッチング素子に低オン損失IGBTを用いたとしても、それに接続された入力端子と出力端子との間の配線インピーダンスによって電流経路のオン電圧が上昇し、十分な損失低減効果を得られず、上下アーム間での損失差が生じ、発熱分布が不均一になることが懸念される。
 本開示は以上のような課題を解決するためになされたものであり、インバータ回路の上下アーム間での損失差を小さくできる半導体装置を提供することを目的とする。
 本開示に係る半導体装置は、第1のスイッチング素子と第2のスイッチング素子とが直列接続して成るインバータ回路と、前記第1のスイッチング素子の一方の主電極に接続された外部接続端子である第1の入力端子と、前記第2のスイッチング素子の一方の主電極に接続された外部接続端子である第2の入力端子と、前記第1のスイッチング素子と前記第2のスイッチング素子との接続ノードに接続された外部接続端子である出力端子と、前記第1の入力端子から前記第1のスイッチング素子を経由して出力端子に至る電流経路である第1の主電流経路と、前記出力端子から前記第2のスイッチング素子を経由して前記第2の入力端子に至る電流経路である第2の主電流経路と、前記第1のスイッチング素子のゲート電極に接続された第1のゲート抵抗と、前記第2のスイッチング素子のゲート電極に接続された第2のゲート抵抗と、を備え、前記第2のスイッチング素子のオン電圧は、前記第1のスイッチング素子のオン電圧よりも低く、前記第2のスイッチング素子のスイッチング速度は、前記第1のスイッチング素子のスイッチング速度よりも低く、前記第2の主電流経路の配線インピーダンスは、前記第1の主電流経路の配線インピーダンスよりも高く、前記第2のゲート抵抗の抵抗値は、前記第1のゲート抵抗の抵抗値よりも低い。
 本開示に係る半導体装置によれば、インバータ回路の上下アーム間での損失差を小さくすることができる。
 本開示の目的、特徴、態様、および利点は、以下の詳細な説明と添付図面とによって、より明白となる。
実施の形態1に係る半導体装置の概略構成を示す図である。 実施の形態1に係る半導体装置の回路図である。 実施の形態3に係る半導体装置の回路図である。
 <実施の形態1>
 図1は、実施の形態1に係る半導体装置10の概略構成を示す図である。また、図2は、当該半導体装置10の回路図である。なお、図1と図2とで、互いに対応する要素には同一の参照符号を付している。
 図2に示すように、半導体装置10は、第1のスイッチング素子である第1のIGBT31と第2のスイッチング素子である第2のIGBT32とが直列接続して成る上下アームを有するインバータ回路を備えている。また、上アーム側の第1のIGBT31には、第1のダイオード41が逆並列に接続されている。下アーム側の第2のIGBT32には、第2のIGBT32には、第2のダイオード42が逆並列に接続されている。
 また、半導体装置10は、外部と接続される主電流端子として、第1の入力端子11、第2の入力端子12および出力端子13を備えている。第1の入力端子11は、上アーム側の入力端子であり、第1のIGBT31の一方の主電極であるコレクタ電極に接続されている。第2の入力端子12は、下アーム側の入力端子であり、第2のIGBT32の一方の主電極であるエミッタ電極に接続されている。出力端子13は、第1のIGBT31のもう一方の主電極であるエミッタ電極と第2のIGBT32のもう一方の主電極であるコレクタ電極との接続ノードに接続されている。
 また、半導体装置10は、外部と接続される制御端子として、第1のゲート信号入力端子21および第2のゲート信号入力端子22を備えている。第1のゲート信号入力端子21は、第1のIGBT31のゲート電極に接続されている。第2のゲート信号入力端子22は、第2のIGBT32のゲート電極に接続されている。
 図1に示すように、実際の半導体装置10においては、第1の入力端子11と出力端子13との間には、第1のIGBT31および第1のダイオード41を搭載する第1のベース板51が配置されており、第1のベース板51には、第1のIGBT31のコレクタ電極および第1のダイオード41のカソード電極が接続されている。第1のベース板51は、内部配線81を介して第1の入力端子11と接続されている。第1のIGBT31のエミッタ電極と第1のダイオード41のアノード電極とは、内部配線82を介して接続されている。第1のダイオード41のアノード電極は、内部配線83を介して出力端子13と接続されている。
 また、出力端子13と第2の入力端子12との間には、第2のIGBT32および第2のダイオード42を搭載する第2のベース板52が配置されており、第2のベース板52には、第2のIGBT32のコレクタ電極および第2のダイオード42のカソード電極が接続されている。第2のベース板52は、内部配線84を介して出力端子13と接続されている。第2のIGBT32のエミッタ電極と第2のダイオード42のアノード電極は内部配線85を介して接続されている。第2のダイオード42のアノード電極は、内部配線86を介して第2の入力端子12と接続されている。
 第1のIGBT31のゲート電極は、内部配線87を介して第1のゲート信号入力端子21と接続されている。第2のIGBT32のゲート電極は、内部配線88を介して第2のゲート信号入力端子22と接続されている。
 本実施の形態では、図2に示すように、第1のIGBT31のゲート抵抗として、第1のゲート信号入力端子21に外部から接続する外部抵抗である第1の外部ゲート抵抗61が用いられている。また、第2のIGBT32のゲート抵抗として、第2のゲート信号入力端子22に外部から接続する外部抵抗である第2の外部ゲート抵抗62が用いられている。
 ここで、上アーム側の電流経路、すなわち、第1の入力端子11から第1のIGBT31を経由して出力端子13に至る電流経路を「第1の主電流経路」と定義し、下アーム側の電流経路、すなわち、出力端子13から第2のIGBT32を経由して第2の入力端子12に至る電流経路を「第2の主電流経路」と定義する。図1の構成を有する半導体装置10では、第1の主電流経路は、第1の入力端子11と出力端子13との間に接続された第1のベース板51、第1のIGBT31、第1のダイオード41および内部配線81~83によって形成される。また、第2の主電流経路は、出力端子13と第2の入力端子12との間に接続された第2のベース板52、第2のIGBT32、第2のダイオード42および内部配線84~86によって形成される。
 本実施の形態においては、ライフタイムコントロールにより、第2のIGBT32のコレクタ-エミッタ間のオン電圧が、第1のIGBT31のコレクタ-エミッタ間のオン電圧によりも低く、且つ、第2のIGBT32のスイッチング速度が、第1のIGBT31のスイッチング速度よりも低くなるように、第1のIGBT31および第2のIGBT32それぞれのオン電圧およびスイッチング速度が設定される。つまり、第1のIGBT31と第2のIGBT32との関係において、第1のIGBT31は、スイッチング速度の速い低スイッチング損失IGBTであり、第2のIGBT32は、オン電圧が低い低オン損失IGBTである。
 また、第2のIGBT32を経由する第2の主電流経路の配線インピーダンスが、第1のIGBT31を経由する第1の主電流経路の配線インピーダンスよりも高くなるように、第1のIGBT31および第2のIGBT32それぞれの配線インピーダンスが設定される。さらに、第2のIGBT32のゲート抵抗である第2の外部ゲート抵抗62の抵抗値が、第1のIGBT31のゲート抵抗である第1の外部ゲート抵抗61の抵抗値よりも低くなるように、第1の外部ゲート抵抗61および第2の外部ゲート抵抗62それぞれの抵抗値が設定される。
 第1のIGBT31および第2のIGBT32それぞれのオン電圧、スイッチング速度およびゲート抵抗、ならびに、第1の主電流経路および第2の主電流経路それぞれの配線インピーダンスが、上記の関係となるように設定されることで、第1の主電流経路と第2の主電流経路との間におけるオン電圧の差が小さくなり、さらに、ライフタイムコントロールによって上昇した第2のIGBT32のスイッチング損失が低減される。それにより、上アーム側の第1の主電流経路と下アーム側の第2の主電流経路との間での損失差を小さくすることができる。その結果、半導体装置10における発熱分布が均一化され、半導体装置10の信頼性向上に寄与できる。
 <実施の形態2>
 実施の形態2では、実施の形態1の半導体装置10に対し、さらに、第1のダイオード41および第1のダイオード41のアノード-カソード間のオン電圧の関係についても設定する。
 実施の形態2では、配線インピーダンスの大きい第2の主電流経路に接続される第2のダイオード42には、アノード-カソード間オン電圧の小さいダイオードを用い、配線インピーダンスの小さい第1の主電流経路に接続される第1のダイオード41には、アノード-カソード間のオン電圧の大きいダイオードを用いる。つまり、第2のダイオード42のオン電圧が、第1のダイオード41のオン電圧よりも低くなるように設定される。
 本実施の形態によれば、上アーム側の第1の主電流経路と下アーム側の第2の主電流経路との間での損失差をさらに小さくすることができる。
 <実施の形態3>
 図3は、実施の形態3に係る半導体装置10の回路図である。なお、実施の形態3に係る半導体装置10の構造は、図1と同様であり、図1と図3とで、互いに対応する要素には同一の参照符号を付している。
 実施の形態3では、図3に示すように、第1のIGBT31のゲート抵抗として、第1のIGBT31のチップに内蔵された内蔵抵抗である第1の内蔵ゲート抵抗71が用いられている。また、第2のIGBT32のゲート抵抗として、第2のIGBT32のチップに内蔵された内蔵抵抗である第2の内蔵ゲート抵抗72が用いられている。第1の内蔵ゲート抵抗71および第2の内蔵ゲート抵抗72の抵抗値は、第2の内蔵ゲート抵抗72の抵抗値が第1の内蔵ゲート抵抗71の抵抗値よりも小さくなるように設定される。
 本実施の形態においても、実施の形態1と同様の効果が得られる。また、半導体装置10の外部に第1のIGBT31および第2のIGBT32のゲート抵抗を接続させる必要がなくなるという効果も得られる。
 <実施の形態4>
 実施の形態4では、第1のIGBT31のゲート抵抗として、第1のIGBT31のゲート電極と第1のゲート信号入力端子21との間を接続する内部配線87の抵抗を用い、第2のIGBT32のゲート抵抗として、第2のIGBT32のゲート電極と第2のゲート信号入力端子22との間を接続する内部配線88の抵抗を用いる。第2のIGBT32のゲート抵抗の抵抗値が、第1のIGBT31のゲート抵抗の抵抗値よりも低くなるように、内部配線88の抵抗値を内部配線87の抵抗値はよりも低く設定する。例えば、内部配線87と内部配線88とが同じ素材のワイヤであれば、内部配線88の長さを内部配線87の配線長より短くすればよい。
 本実施の形態においても、実施の形態1と同様の効果が得られる。また、半導体装置10の外部に第1のIGBT31および第2のIGBT32のゲート抵抗を接続させたり、第1のIGBT31および第2のIGBT32にそれぞれ第1の内蔵ゲート抵抗71および第2の内蔵ゲート抵抗72を内蔵させたりする必要がなくなるという効果も得られる。
 第1のIGBT31および第2のIGBT32のゲート抵抗の構成は、互いに異なっていてもよい。例えば、第1のIGBT31および第2のIGBT32の片方のゲート抵抗として実施の形態1、3および4に示したゲート抵抗のうちのいずれか1つを採用し、もう片方のゲート抵抗として実施の形態1、3および4に示したゲート抵抗のうちの他の1つを採用してもよい。
 以上の実施の形態では、インバータ回路を構成するスイッチング素子をIGBTとしたが、例えばMOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)でもよい。また、スイッチング素子に逆並列接続されるダイオードは、ショットキーバリアダイオードでもPNダイオードでもよい。
 また、スイッチング素子およびダイオードは、シリコン(Si)半導体を用いて形成されたものでもよいし、例えば、SiC、窒化ガリウム系材料、ダイヤモンド等のワイドバンドギャップ半導体を用いて形成されたものでもよい。ワイドバンドギャップ半導体を用いた半導体装置は、シリコンを用いた半導体装置と比較して、高電圧、大電流、高温での動作に優れている。
 なお、各実施の形態を自由に組み合わせたり、各実施の形態を適宜、変形、省略したりすることが可能である。
 上記した説明は、すべての態様において、例示であって、例示されていない無数の変形例が想定され得るものと解される。
 10 半導体装置、11 第1の入力端子、12 第2の入力端子、13 出力端子、21 第1のゲート信号入力端子、22 第2のゲート信号入力端子、31 第1のIGBT、32 第2のIGBT、41 第1のダイオード、42 第2のダイオード、51 第1のベース板、52 第2のベース板、61 第1の外部ゲート抵抗、62 第2の外部ゲート抵抗、71 第1の内蔵ゲート抵抗、72 第2の内蔵ゲート抵抗、81~88 内部配線。

Claims (5)

  1.  第1のスイッチング素子と第2のスイッチング素子とが直列接続して成るインバータ回路と、
     前記第1のスイッチング素子の一方の主電極に接続された外部接続端子である第1の入力端子と、
     前記第2のスイッチング素子の一方の主電極に接続された外部接続端子である第2の入力端子と、
     前記第1のスイッチング素子と前記第2のスイッチング素子との接続ノードに接続された外部接続端子である出力端子と、
     前記第1の入力端子から前記第1のスイッチング素子を経由して前記出力端子に至る電流経路である第1の主電流経路と、
     前記出力端子から前記第2のスイッチング素子を経由して前記第2の入力端子に至る電流経路である第2の主電流経路と、
     前記第1のスイッチング素子のゲート電極に接続された第1のゲート抵抗と、
     前記第2のスイッチング素子のゲート電極に接続された第2のゲート抵抗と、
    を備え、
     前記第2のスイッチング素子のオン電圧は、前記第1のスイッチング素子のオン電圧よりも低く、
     前記第2のスイッチング素子のスイッチング速度は、前記第1のスイッチング素子のスイッチング速度よりも低く、
     前記第2の主電流経路の配線インピーダンスは、前記第1の主電流経路の配線インピーダンスよりも高く、
     前記第2のゲート抵抗の抵抗値は、前記第1のゲート抵抗の抵抗値よりも低い、
    半導体装置。
  2.  前記第1のスイッチング素子に逆並列に接続された第1のダイオードと、
     前記第2のスイッチング素子に逆並列に接続された第2のダイオードと、
    をさらに備え、
     前記第2のダイオードのオン電圧は、前記第1のダイオードのオン電圧よりも低い、
    請求項1に記載の半導体装置。
  3.  前記第1のゲート抵抗および前記第2のゲート抵抗の少なくとも片方は、前記第1のスイッチング素子または前記第2のスイッチング素子の前記ゲート電極に接続された外部接続端子に外部から接続された外部抵抗である、
    請求項1または請求項2に記載の半導体装置。
  4.  前記第1のゲート抵抗および前記第2のゲート抵抗の少なくとも片方は、前記第1のスイッチング素子または前記第2のスイッチング素子のチップに内蔵された内蔵抵抗である、
    請求項1または請求項2に記載の半導体装置。
  5.  前記第1のゲート抵抗および前記第2のゲート抵抗の少なくとも片方は、前記第1のスイッチング素子または前記第2のスイッチング素子の前記ゲート電極と外部接続端子との間を接続する内部配線の抵抗である、
    請求項1または請求項2に記載の半導体装置。
PCT/JP2022/001955 2022-01-20 2022-01-20 半導体装置 Ceased WO2023139720A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US18/703,476 US20250240010A1 (en) 2022-01-20 2022-01-20 Semiconductor device
JP2023574971A JP7621520B2 (ja) 2022-01-20 2022-01-20 半導体装置
DE112022006458.7T DE112022006458T5 (de) 2022-01-20 2022-01-20 Halbleitervorrichtung
PCT/JP2022/001955 WO2023139720A1 (ja) 2022-01-20 2022-01-20 半導体装置
CN202280088885.8A CN118614003A (zh) 2022-01-20 2022-01-20 半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2022/001955 WO2023139720A1 (ja) 2022-01-20 2022-01-20 半導体装置

Publications (1)

Publication Number Publication Date
WO2023139720A1 true WO2023139720A1 (ja) 2023-07-27

Family

ID=87348243

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2022/001955 Ceased WO2023139720A1 (ja) 2022-01-20 2022-01-20 半導体装置

Country Status (5)

Country Link
US (1) US20250240010A1 (ja)
JP (1) JP7621520B2 (ja)
CN (1) CN118614003A (ja)
DE (1) DE112022006458T5 (ja)
WO (1) WO2023139720A1 (ja)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0686569A (ja) * 1992-09-02 1994-03-25 Honda Motor Co Ltd インバータ回路
JP2010252568A (ja) * 2009-04-17 2010-11-04 Hitachi Ltd 半導体素子の駆動回路
WO2017038214A1 (ja) * 2015-08-28 2017-03-09 富士電機株式会社 半導体装置
JP2018133932A (ja) * 2017-02-16 2018-08-23 富士電機株式会社 半導体装置
WO2021186888A1 (ja) * 2020-03-18 2021-09-23 富士電機株式会社 電気回路及び半導体モジュール

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0686569A (ja) * 1992-09-02 1994-03-25 Honda Motor Co Ltd インバータ回路
JP2010252568A (ja) * 2009-04-17 2010-11-04 Hitachi Ltd 半導体素子の駆動回路
WO2017038214A1 (ja) * 2015-08-28 2017-03-09 富士電機株式会社 半導体装置
JP2018133932A (ja) * 2017-02-16 2018-08-23 富士電機株式会社 半導体装置
WO2021186888A1 (ja) * 2020-03-18 2021-09-23 富士電機株式会社 電気回路及び半導体モジュール

Also Published As

Publication number Publication date
US20250240010A1 (en) 2025-07-24
DE112022006458T5 (de) 2024-11-07
JPWO2023139720A1 (ja) 2023-07-27
CN118614003A (zh) 2024-09-06
JP7621520B2 (ja) 2025-01-24

Similar Documents

Publication Publication Date Title
JP6425380B2 (ja) パワー回路およびパワーモジュール
US11605613B2 (en) Semiconductor device
CN111900156B (zh) 高电流、低切换损耗SiC功率模块
US6657874B2 (en) Semiconductor converter circuit and circuit module
CN112805830B (zh) 半导体模块
US11218083B2 (en) Semiconductor device and method for driving the same
US11303203B2 (en) Semiconductor device
US10916531B2 (en) Semiconductor module
US20240321834A1 (en) Semiconductor device
US20200373920A1 (en) Semiconductor device
WO2016000840A1 (en) Power semiconductor module
WO2023139720A1 (ja) 半導体装置
JP2019068661A (ja) 半導体装置
CN113035818A (zh) 电子电路、半导体模块以及半导体装置
CN110676235A (zh) 一种便于扩展的新型功率mos模组结构
JP7542511B2 (ja) 半導体装置
JP2024140178A (ja) 半導体装置および半導体装置の製造方法
JP2002095238A (ja) パワーモジュール
JP2023044583A (ja) 半導体装置
JP7683440B2 (ja) 双方向スイッチ回路および電力変換装置
US20240290759A1 (en) Semiconductor device
US20230006571A1 (en) Semiconductor device, semiconductor module, and power conversion apparatus
JP7155990B2 (ja) 半導体モジュール
KR20240130618A (ko) 반도체 장치
CN118538696A (zh) 半导体装置

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 22921878

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 2023574971

Country of ref document: JP

WWE Wipo information: entry into national phase

Ref document number: 18703476

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 202280088885.8

Country of ref document: CN

WWE Wipo information: entry into national phase

Ref document number: 112022006458

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 22921878

Country of ref document: EP

Kind code of ref document: A1

WWP Wipo information: published in national office

Ref document number: 18703476

Country of ref document: US