[go: up one dir, main page]

WO2018143005A1 - 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット - Google Patents

酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット Download PDF

Info

Publication number
WO2018143005A1
WO2018143005A1 PCT/JP2018/001929 JP2018001929W WO2018143005A1 WO 2018143005 A1 WO2018143005 A1 WO 2018143005A1 JP 2018001929 W JP2018001929 W JP 2018001929W WO 2018143005 A1 WO2018143005 A1 WO 2018143005A1
Authority
WO
WIPO (PCT)
Prior art keywords
oxide
sintered body
transistor
thin film
film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2018/001929
Other languages
English (en)
French (fr)
Inventor
井上 一吉
雅敏 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Idemitsu Kosan Co Ltd
Original Assignee
Idemitsu Kosan Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Idemitsu Kosan Co Ltd filed Critical Idemitsu Kosan Co Ltd
Priority to CN201880009025.4A priority Critical patent/CN110234789B/zh
Priority to JP2018566073A priority patent/JP6956748B2/ja
Priority to KR1020197025043A priority patent/KR102382130B1/ko
Priority to US16/482,203 priority patent/US11728390B2/en
Publication of WO2018143005A1 publication Critical patent/WO2018143005A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/82Heterojunctions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02109Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
    • H01L21/022Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates the layer being a laminate, i.e. composed of sublayers, e.g. stacks of alternating high-k metal oxides
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/01Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics
    • C04B35/453Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates
    • C04B35/457Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products based on oxide ceramics based on zinc, tin, or bismuth oxides or solid solutions thereof with other oxides, e.g. zincates, stannates or bismuthates based on tin oxides or stannates
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B35/00Shaped ceramic products characterised by their composition; Ceramics compositions; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/622Forming processes; Processing powders of inorganic compounds preparatory to the manufacturing of ceramic products
    • C04B35/64Burning or sintering processes
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/0021Reactive sputtering or evaporation
    • C23C14/0036Reactive sputtering
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/06Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
    • C23C14/08Oxides
    • C23C14/086Oxides of zinc, germanium, cadmium, indium, tin, thallium or bismuth
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C14/00Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
    • C23C14/22Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the process of coating
    • C23C14/34Sputtering
    • C23C14/3407Cathode assembly for sputtering apparatus, e.g. Target
    • C23C14/3414Metallurgical or chemical aspects of target preparation, e.g. casting, powder metallurgy
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01BCABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
    • H01B1/00Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
    • H01B1/06Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors mainly consisting of other non-metallic substances
    • H01B1/08Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors mainly consisting of other non-metallic substances oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/34Gas-filled discharge tubes operating with cathodic sputtering
    • H01J37/3411Constructional aspects of the reactor
    • H01J37/3414Targets
    • H01J37/3426Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J37/00Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
    • H01J37/32Gas-filled discharge tubes
    • H01J37/34Gas-filled discharge tubes operating with cathodic sputtering
    • H01J37/3488Constructional details of particle beam apparatus not otherwise provided for, e.g. arrangement, mounting, housing, environment; special provisions for cleaning or maintenance of the apparatus
    • H01J37/3491Manufacturing of targets
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02107Forming insulating materials on a substrate
    • H01L21/02225Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
    • H01L21/0226Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
    • H01L21/02263Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
    • H01L21/02266Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by physical ablation of a target, e.g. sputtering, reactive sputtering, physical vapour deposition or pulsed laser deposition
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/01Manufacture or treatment
    • H10D12/021Manufacture or treatment of gated diodes, e.g. field-controlled diodes [FCD]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D12/00Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
    • H10D12/211Gated diodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials
    • H10D30/6755Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
    • H10D30/6756Amorphous oxide semiconductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D48/00Individual devices not covered by groups H10D1/00 - H10D44/00
    • H10D48/383Quantum effect devices, e.g. of devices using quantum reflection, diffraction or interference effects
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3217Aluminum oxide or oxide forming salts thereof, e.g. bauxite, alpha-alumina
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3286Gallium oxides, gallates, indium oxides, indates, thallium oxides, thallates or oxide forming salts thereof, e.g. zinc gallate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/02Composition of constituents of the starting material or of secondary phases of the final product
    • C04B2235/30Constituents and secondary phases not being of a fibrous nature
    • C04B2235/32Metal oxides, mixed metal oxides, or oxide-forming salts thereof, e.g. carbonates, nitrates, (oxy)hydroxides, chlorides
    • C04B2235/3293Tin oxides, stannates or oxide forming salts thereof, e.g. indium tin oxide [ITO]
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/60Aspects relating to the preparation, properties or mechanical treatment of green bodies or pre-forms
    • C04B2235/602Making the green bodies or pre-forms by moulding
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/60Aspects relating to the preparation, properties or mechanical treatment of green bodies or pre-forms
    • C04B2235/604Pressing at temperatures other than sintering temperatures
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/656Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes characterised by specific heating conditions during heat treatment
    • C04B2235/6562Heating rate
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/656Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes characterised by specific heating conditions during heat treatment
    • C04B2235/6567Treatment time
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/65Aspects relating to heat treatments of ceramic bodies such as green ceramics or pre-sintered ceramics, e.g. burning, sintering or melting processes
    • C04B2235/66Specific sintering techniques, e.g. centrifugal sintering
    • C04B2235/661Multi-step sintering
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/74Physical characteristics
    • C04B2235/77Density
    • CCHEMISTRY; METALLURGY
    • C04CEMENTS; CONCRETE; ARTIFICIAL STONE; CERAMICS; REFRACTORIES
    • C04BLIME, MAGNESIA; SLAG; CEMENTS; COMPOSITIONS THEREOF, e.g. MORTARS, CONCRETE OR LIKE BUILDING MATERIALS; ARTIFICIAL STONE; CERAMICS; REFRACTORIES; TREATMENT OF NATURAL STONE
    • C04B2235/00Aspects relating to ceramic starting mixtures or sintered ceramic products
    • C04B2235/70Aspects relating to sintered or melt-casted ceramic products
    • C04B2235/80Phases present in the sintered or melt-cast ceramic products other than the main phase
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/40Crystalline structures
    • H10D62/402Amorphous materials

Definitions

  • the present invention relates to a sputtering target that can be used when manufacturing an oxide semiconductor film, an oxide semiconductor film of a thin film transistor (TFT) using the oxide semiconductor film, and an oxide sintered body as a material thereof.
  • TFT thin film transistor
  • Amorphous (amorphous) oxide semiconductors used in thin film transistors have higher carrier mobility than general-purpose amorphous silicon (a-Si), a large optical band gap, and can be deposited at low temperatures. It is expected to be applied to next-generation displays that require high resolution and high-speed driving, and resin substrates with low heat resistance.
  • a-Si general-purpose amorphous silicon
  • a sputtering method of sputtering a sputtering target is preferably used. This is because the thin film formed by the sputtering method has a component composition, film thickness, etc. in the film surface direction (in the film surface) as compared with the thin film formed by the ion plating method, vacuum evaporation method, or electron beam evaporation method. This is because the internal uniformity is excellent and a thin film having the same component composition as the sputtering target can be formed.
  • Patent Document 1 exemplifies an oxide semiconductor film in which Ga 2 O 3 and SnO 2 are added to In 2 O 3 .
  • this film is difficult to control the carrier after film formation (reduction in carrier concentration), and after forming an interlayer insulating film or the like on the film by CVD or the like, it may not be a semiconductor.
  • Patent Document 2 by laminating oxide semiconductor film added with Ga 2 O 3 and SnO 2 and ZnO in the oxide semiconductor film and the In 2 O 3 with the addition of Ga 2 O 3 and SnO 2 in In 2 O 3 Transistors and sputtering targets are illustrated.
  • Patent Documents 3 to 6 describe a method for producing a transparent conductive film made of In 2 O 3 , Ga 2 O 3 and SnO 2, and exemplify sputtering targets.
  • JP 2013-249537 A International Publication No. 2015-108110 JP 2011-94232 A JP-A-4-272612 International Publication No. 2003-014409 International Publication No. 2009-128424
  • a sputtering target made of an oxide sintered body obtained by sintering In 2 O 3 , Ga 2 O 3 , and SnO 2 generates minute line-shaped cracks called hairline cracks during sputtering. In some cases, a target that is less prone to cracking has been demanded.
  • An object of the present invention is to provide a new oxide semiconductor film composed of a new oxide system.
  • Another object of the present invention is to provide an oxide semiconductor film that exhibits excellent TFT performance when used in a thin film transistor, a sputtering target that can form the oxide semiconductor film, and an oxide sintered body that is a material thereof. is there.
  • the following oxide semiconductor film, thin film transistor, oxide sintered body, and sputtering target are provided.
  • Atomic ratio of In, Ga and Sn satisfying the following formulas (1) to (3) 0.01 ⁇ Ga / (In + Ga + Sn) ⁇ 0.30 (1) 0.01 ⁇ Sn / (In + Ga + Sn) ⁇ 0.40 (2) 0.55 ⁇ In / (In + Ga + Sn) ⁇ 0.98 (3) Contained in And atomic ratio of Al in the range satisfying the following formula (4) 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.30 (4)
  • a sputtering target comprising the oxide sintered body according to any one of [3] to [7] above and a backing plate. [9].
  • An electronic device comprising the thin film transistor according to [2].
  • a new oxide semiconductor film composed of a new oxide system can be provided.
  • ADVANTAGE OF THE INVENTION the oxide semiconductor film which was excellent in TFT performance when used for TFT, the sputtering target which can form it, and the oxide sinter which is the material can be provided.
  • FIG. 10 is a vertical cross-sectional view illustrating a thin film transistor of one embodiment of the present invention.
  • FIG. 10 is a vertical cross-sectional view illustrating a thin film transistor of one embodiment of the present invention.
  • 1 is a longitudinal sectional view illustrating a quantum tunnel field effect transistor of one embodiment of the present invention.
  • FIG. 5 is a TEM (transmission electron microscope) photograph of a portion where a silicon oxide layer is formed between a p-type semiconductor layer and an n-type semiconductor layer.
  • FIG. 10 is a top view illustrating a display device including a thin film transistor of one embodiment of the present invention.
  • FIG. 6 illustrates a circuit of a pixel portion of a solid-state imaging element using the thin film transistor of one embodiment of the present invention.
  • 2 is an XRD chart of a sintered body produced in Example 1.
  • 3 is an XRD chart of a sintered body produced in Example 2.
  • 6 is an XRD chart of a sintered body produced in Example 3.
  • 6 is an XRD chart of a sintered body produced in Comparative Example 1.
  • 6 is an XRD chart of a sintered body produced in Comparative Example 2.
  • FIG 10 is an XRD chart of a sintered body produced in Comparative Example 3.
  • the longitudinal cross-sectional view which shows the state which formed the oxide semiconductor thin film on the glass substrate. It shows a state of forming a SiO 2 film on the oxide semiconductor thin film of FIG 16A.
  • a conventional sputtering target made of an oxide sintered body obtained by sintering indium oxide (In 2 O 3 ), gallium oxide (Ga 2 O 3 ), and tin oxide (SnO 2 ) is used as a target during sputtering.
  • In 2 O 3 indium oxide
  • Ga 2 O 3 gallium oxide
  • SnO 2 tin oxide
  • the cause of the occurrence of hairline cracks is not clear, but if a compound such as Ga 3 In 5 Sn 2 O 16 , Ga 2 In 6 Sn 2 O 16 , or Ga 3 InSn 5 O 16 is present in the sputtering target, it may be reduced by sputtering or the like. When heat is applied from the direction, it is considered that due to the difference in coefficient of thermal expansion between the crystal phases of these compounds, internal stress occurs and hairline cracks occur.
  • indium oxide (In 2 O 3 ), gallium oxide (Ga 2 O 3 ), and tin oxide (SnO 2 ) are mixed with aluminum oxide (Al 2 O) as a sintering aid. 3 ) was added and sintered to suppress the formation of compounds such as Ga 3 In 5 Sn 2 O 16 , Ga 2 In 6 Sn 2 O 16 , and Ga 3 InSn 5 O 16 .
  • Al 2 O aluminum oxide
  • the oxide sintered body of one embodiment of the present invention (hereinafter sometimes abbreviated as the sintered body of the present invention) has an atomic ratio in the range satisfying the following formulas (5) to (7) for In, Ga, and Sn.
  • the sintered body of the present invention can be obtained by using indium oxide, gallium oxide and tin oxide as a raw material, and adding aluminum oxide as a sintering aid thereto and sintering.
  • In 2 O 3 , Ga 2 O 3 and SnO 2 are mixed so that the atomic ratio composition of Al satisfies the following formula (8): 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.30 ... (8)
  • the conventional In 2 O 3 , Ga 2 O 3 and SnO 2 are sintered by adding Al 2 O 3 as a sintering aid.
  • an In 2 O 3 crystal, an InGaO 3 crystal, and / or a SnO 2 crystal are used without containing the Ga 3 InSn 5 O 16 compound and the Ga 2 In 6 Sn 2 O 16 compound, which were main components in the case of A sintered body containing it is obtained.
  • inevitable impurities may be included.
  • the inevitable impurities are elements that are not intentionally added and are elements mixed in the raw material or the manufacturing process. The same applies to the following description.
  • Examples of inevitable impurities include alkali metals and alkaline earth metals (Li, Na, K, Rb, Mg, Ca, Sr, Ba, etc.), and are 10 ppm or less, preferably 1 ppm or less, more preferably 100 ppb. The following is good.
  • the impurity concentration can be measured by ICP or SIMS.
  • hydrogen, nitrogen, and halogen atoms may be included. In this case, it is 5 ppm or less, preferably 1 ppm or less, more preferably 100 ppb or less as measured by SIMS.
  • a sputtering target which is an embodiment of the present invention includes the oxide sintered body and a backing plate.
  • a sputtering target material made into a plate shape by cutting and polishing the above sintered body of the present invention is fabricated, and this is bonded to a metal backing plate by using a low melting point metal such as metal indium. It can be set as the sputtering target as a member of an apparatus.
  • target material of the present invention the sintered body in the sputtering target including the sintered body of the present invention and the backing plate.
  • the sintered body (target material) of the present invention is added with Al 2 O 3 as a sintering aid at a predetermined ratio and sintered, thereby allowing Ga 3 In 5 Sn 2 O 16 and Ga 2 In 6 Sn to be sintered. Formation of compounds such as 2 O 16 and Ga 3 InSn 5 O 16 is suppressed. These compounds are thought to generate internal stress during sputtering and cause hairline cracks. When the target material of the present invention is used, no hairline cracks are generated during sputtering, and no foreign matter called nodules due to abnormal discharge due to the hairline cracks is generated.
  • the sintered body (target material) of the present invention preferably contains no Ga 3 InSn 5 O 16 compound or Ga 2 In 6 Sn 2 O 16 compound, but the total of these compounds in the sintered body An amount that does not become a main component of the aggregate, that is, a content of 50% by mass or less is allowed.
  • the sintered body of one embodiment of the present invention does not contain one or both of a Ga 3 InSn 5 O 16 compound and a Ga 2 In 6 Sn 2 O 16 compound as a main component. By not containing these compounds, a sintered body (target material) in which hairline cracks do not occur during sputtering can be obtained.
  • the sintered body of one embodiment of the present invention contains In 2 O 3 crystal as a main component and contains either one or both of InGaO 3 crystal and SnO 2 crystal.
  • “mainly composed of In 2 O 3 crystals” means that the proportion of In 2 O 3 crystals in the total oxide of the sintered body exceeds 50% by mass, more preferably, It is 55 mass% or more, More preferably, it is 60 mass% or more.
  • the term “main component” in the present specification means that the proportion of the sintered body in the total oxide exceeds 50 mass%.
  • the ratio (mass ratio) of In 2 O 3 and InGaO 3 determined by X-ray analysis is preferably In 2 O 3 > InGaO 3 .
  • the content ratio of In 2 O 3 is larger than InGaO 3 , the bulk resistance of the sintered body (target material) is reduced, and abnormal discharge and arc discharge are less likely to occur during sputtering. Therefore, the yield in the TFT manufacturing process is increased. It can be prevented that the TFT is deteriorated or the characteristics of the TFT are deteriorated.
  • Gallium oxide has the effect of suppressing the occurrence of oxygen vacancies and the effect of increasing the band gap of the resulting oxide semiconductor film.
  • the ratio [Ga / (In + Ga + Sn) (atomic ratio)] of Ga is preferably 0.01 ⁇ Ga / (In + Ga + Sn) ⁇ 0.30. If it is less than 0.01, the effect of suppressing oxygen vacancies is small, and a semiconductor film may not be formed. On the other hand, if it exceeds 0.30, oxygen deficiency disappears, and the resulting film may become an insulating film. More preferably, 0.02 ⁇ Ga / (In + Ga + Sn) ⁇ 0.27, and further preferably 0.03 ⁇ Ga / (In + Ga + Sn) ⁇ 0.23.
  • Tin oxide has chemical resistance and is considered to have little influence on the mobility of the semiconductor film, as can be seen from the fact that it is used as a conductive film. Therefore, the Sn ratio [Sn / (In + Ga + Sn) (atomic ratio)] is preferably 0.01 ⁇ Sn / (In + Ga + Sn) ⁇ 0.40. If it is less than 0.01, chemical resistance may not be exhibited. If it exceeds 0.40, the chemical resistance is too high, and the resulting semiconductor film may not be etched to form an island of the semiconductor film. More preferably, 0.02 ⁇ Sn / (In + Ga + Sn) ⁇ 0.35, and further preferably 0.03 ⁇ Sn / (In + Ga + Sn) ⁇ 0.30.
  • Indium oxide is an oxide responsible for the mobility of the semiconductor film.
  • the ratio of In [In / (In + Ga + Sn) (atomic ratio)] is preferably 0.55 ⁇ In / (In + Ga + Sn) ⁇ 0.98. If it is less than 0.55, mobility may decrease. If it exceeds 0.98, it may crystallize or the amount of oxygen vacancies increases so that the resulting film may not be a semiconductor but a conductor. More preferably, 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.96, and still more preferably 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.94.
  • a sintered body whose main component of the crystal phase is a Ga 3 InSn 5 O 16 compound or a Ga 2 In 6 Sn 2 O 16 compound is obtained.
  • a sintered body (target material) containing In 2 O 3 crystal, InGaO 3 crystal and / or SnO 2 crystal and containing these as main components can be obtained. Thereby, problems, such as a hairline crack, can be solved.
  • the amount of aluminum oxide added is such that the Al ratio satisfies the following formula (8): 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.30 (8) It is preferable that it is the range of these. If it is less than 0.05, it may not be possible to suppress the generation of Ga 3 InSn 5 O 16 compound and Ga 2 In 6 Sn 2 O 16 compound sufficiently. On the other hand, if it exceeds 0.30, the mobility of the thin film transistor using the obtained oxide semiconductor film becomes small, and it may not be put to practical use. By adding aluminum oxide, an effect of improving the CVD resistance of a thin film transistor using the obtained oxide semiconductor film can be obtained. More preferably, 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.25, and still more preferably 0.08 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.22.
  • the sintered body (target material) of one embodiment of the present invention more preferably has an atomic ratio of In, Ga, and In satisfying the following formulas (5A) to (7A): 0.02 ⁇ Ga / (In + Ga + Sn) ⁇ 0.27 (5A) 0.02 ⁇ Sn / (In + Ga + Sn) ⁇ 0.35 (6A) 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.96 (7A) Contained in And atomic ratio in the range where Al satisfies the following formula (8A) 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.25 (8A) It is preferable to contain.
  • the atomic ratio of In, Ga, and In satisfying the following formulas (5B) to (7B): 0.03 ⁇ Ga / (In + Ga + Sn) ⁇ 0.23 (5B) 0.03 ⁇ Sn / (In + Ga + Sn) ⁇ 0.30 (6B) 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.94 (7B) Contained in And the atomic ratio in the range where Al satisfies the following formula (8B) 0.08 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.22 (8B) Contains.
  • the sintered body (target material) of one embodiment of the present invention preferably has a relative density of 95% or more.
  • the relative density of the sintered body (target material) is 95% or more, hairline cracks or nodules are less likely to occur during sputtering, resulting in a decrease in performance of the thin film transistor using the obtained oxide semiconductor film, It can prevent the yield from being lowered.
  • the density of the obtained film is also increased, and when forming a protective insulating film or an interlayer insulating film on the film using a CVD apparatus, the film forming temperature in the CVD apparatus does not need to be lowered, and durability is improved. A high film is obtained.
  • the relative density of the sintered body (target material) is preferably 97% or more, more preferably 98%, and still more preferably 99% or more. The relative density can be measured by the method described in the examples.
  • the sintered body of one embodiment of the present invention preferably has a bulk resistance of 20 m ⁇ cm or less. If the bulk resistance is 20 m ⁇ cm or less, even when sputtering is performed at high power, stable sputtering can be performed without occurrence of abnormal discharge, discoloration of erosion portions, generation of nodules, and the like.
  • the bulk resistance is more preferably 18 m ⁇ cm or less, and further preferably 17 ⁇ cm or less.
  • the lower limit of the bulk resistance is usually 0.1 m ⁇ cm, preferably 1 m ⁇ cm.
  • the bulk resistance can be measured based on, for example, a four-probe method. The above is the description of the oxide sintered body of one embodiment of the present invention.
  • the manufacturing method is not particularly limited as long as the oxide sintered body of one embodiment of the present invention can be manufactured, a manufacturing method including the following steps (a) to (c) can be exemplified.
  • a compounding process is a process of mixing the raw material of oxide sinter.
  • the raw material In compound powder, Ga compound powder, Sn compound powder, and Al compound powder are used.
  • the Al compound include oxides and hydroxides.
  • An oxide is mentioned as a compound of In, Ga, and Sn. Oxides are preferred for both ease of sintering and the difficulty of leaving by-products.
  • the purity of the raw material is usually 2N (99% by mass) or more, preferably 3N (99.9% by mass) or more, particularly preferably 4N (99.99% by mass) or more.
  • the average particle diameter of the raw material powder is preferably 0.1 ⁇ m or more and 2 ⁇ m or less, more preferably 0.5 ⁇ m or more and 1.5 ⁇ m or less.
  • the average particle diameter of the raw material powder can be measured with a laser diffraction type particle size distribution apparatus or the like.
  • the method for mixing and molding the raw materials is not particularly limited, and can be performed using a known method. Moreover, when mixing, you may add a binder to a raw material mixture.
  • the mixing of the raw materials can be performed using a known apparatus such as a ball mill, a bead mill, a jet mill, or an ultrasonic apparatus. Conditions such as pulverization time may be appropriately adjusted, but are preferably 6 hours or more and 100 hours or less.
  • the molding step is a step in which a raw material mixture (or calcined product when the above calcining step is provided) is pressure-molded to form a molded body. By this process, it is molded into a shape suitable as a target.
  • the obtained calcined fine powder can be granulated and then molded into a desired shape by press molding.
  • the average thickness of the molded body is preferably 5.5 mm or more, more preferably 6 mm or more, further preferably 8 mm or more, and particularly preferably 12 mm or more. If it is 5.5 mm or more, it can be expected that the temperature gradient in the thickness direction of the molded body is reduced, and the variation in the combination of the surface and deep crystal forms is less likely to occur.
  • Examples of the molding process that can be used in this step include press molding (uniaxial press), mold molding, cast molding, and injection molding.
  • press molding uniaxial press
  • mold molding cast molding
  • injection molding injection molding
  • a sintered body (target) having a high sintered density it is preferably molded by cold isostatic pressure (CIP) or the like.
  • two or more stages of molding processes may be provided so as to perform molding by cold isostatic pressure (CIP), hot isostatic pressure (HIP), or the like.
  • CIP cold isostatic pressure
  • HIP hot isostatic pressure
  • the surface pressure is 78.5 MPa (800 kgf / cm 2 is converted to SI units) or more, and 392.4 MPa (4000 kgf / cm 2 is converted to SI units), or more. It is preferable to hold for 5 minutes or more and 60 minutes or less. It is more preferable that the contact pressure is 196.2 MPa or more and 294.3 MPa or less and is maintained for 2 minutes or more and 30 minutes or less.
  • the composition unevenness and the like inside the molded body is reduced and uniformized.
  • the surface pressure By setting the surface pressure to 78.5 MPa or more, the density after sintering is lowered and the resistance is also lowered.
  • the surface pressure By setting the surface pressure to 392.4 MPa or less, the apparatus can be molded without increasing the size. It can prevent that the density and resistance after sintering become it high that holding time is 0.5 minute or more. If it is 60 minutes or less, it will take too much time and prevent uneconomical.
  • molding aids such as polyvinyl alcohol, methylcellulose, polywax, and oleic acid may be used.
  • a sintering process is an indispensable process of baking the molded object obtained at the said shaping
  • the sintering temperature is preferably 1200 ° C. or higher and 1650 ° C. or lower, more preferably 1350 ° C. or higher and 1600 ° C. or lower, still more preferably 1400 ° C. or higher and 1600 ° C. or lower, and still more preferably 1450 ° C. or higher and 1600 ° C. or lower.
  • the sintering time is preferably 10 hours or more and 50 hours or less, more preferably 12 hours or more and 40 hours or less, and further preferably 13 hours or more and 30 hours or less. When the sintering temperature is 1200 ° C.
  • the firing temperature is 1650 ° C. or less and the firing time is 50 hours or less, it is possible to prevent an increase in the average crystal grain size and the generation of coarse pores due to remarkable crystal grain growth, resulting in a decrease in sintered body strength and abnormal discharge. Is less likely to occur.
  • the compact is sintered in an air atmosphere or an oxygen gas atmosphere.
  • the oxygen gas atmosphere is preferably an atmosphere having an oxygen concentration of, for example, 20 volume% or more and 80 volume% or less.
  • the heating rate during sintering is from 0.1 ° C./min to 2 ° C./min from 800 ° C. to the sintering temperature.
  • the temperature range above 800 ° C. is the range in which sintering proceeds most.
  • the temperature increase rate in this temperature range is 0.1 ° C./min or more, excessive crystal grain growth can be suppressed, and high density can be achieved.
  • the rate of temperature increase is 2 ° C./min or less, temperature distribution is generated in the molded body, and the sintered body can be prevented from warping or cracking.
  • the heating rate from 800 ° C. to the sintering temperature is preferably 0.5 ° C./min or more and 2.0 ° C./min or less, more preferably 1.0 ° C./min or more and 1.8 ° C./min or less. .
  • the oxide sintered body is ground, joined to a backing plate, and used as a sputtering target.
  • An oxide semiconductor film can be formed by a sputtering method using this sputtering target.
  • a sputtering target according to one embodiment of the present invention includes an oxide sintered body according to one embodiment of the present invention (hereinafter also referred to as an oxide sintered body according to the present invention), a backing plate, including.
  • the sputtering target of one embodiment of the present invention preferably includes the oxide sintered body of the present invention and a cooling and holding member such as a backing plate provided on the oxide sintered body as necessary.
  • the oxide sintered body (target material) constituting the target of the present invention is obtained by subjecting the oxide sintered body of the present invention to grinding, the target material is the material of the present invention. It is the same as a sintered product. Therefore, the description of the oxide sintered body of the present invention also applies to the target material as it is.
  • symbol 1 of FIG. 1A may be sufficient, and a cylindrical shape as shown to the code
  • the planar shape may be a rectangle as indicated by reference numeral 1 in FIG. 1A, or may be circular as indicated by reference numeral 1B in FIG. 1C.
  • the oxide sintered body may be integrally molded, or as shown in FIG. 1D, the oxide sintered body (reference numeral 1C) divided into a plurality of parts may be fixed to the backing plate 3 respectively.
  • the backing plate 3 is a member for holding and cooling the oxide sintered body.
  • the material is preferably a material having excellent thermal conductivity such as copper.
  • a sputtering target is manufactured by the following processes, for example.
  • each process is demonstrated concretely.
  • the grinding (processing) step is a step of cutting the sintered body into a shape suitable for mounting on a sputtering apparatus.
  • the sintered body surface often has a sintered portion in a highly oxidized state, or has a rough surface, and needs to be cut into a predetermined dimension.
  • the surface of the sintered body is preferably ground by 0.3 mm or more.
  • the grinding depth is preferably 0.5 mm or more, particularly preferably 2 mm or more. By grinding 0.3 mm or more, the fluctuation part of the crystal structure near the surface can be removed.
  • the oxide sintered body it is preferable to grind the oxide sintered body with, for example, a surface grinder to obtain a material having an average surface roughness Ra of 5 ⁇ m or less.
  • the sputter surface of the sputtering target may be mirror-finished so that the average surface roughness Ra is 1000 ⁇ 10 ⁇ 10 m or less.
  • a known polishing technique such as mechanical polishing, chemical polishing, and mechanochemical polishing (a combination of mechanical polishing and chemical polishing) can be used.
  • polishing method is not limited to these methods. Examples of the abrasive include # 200, # 400, and # 800.
  • the oxide sintered body after the grinding step is preferably cleaned by air blowing, running water washing or the like.
  • air blow When removing foreign matter by air blow, it is possible to remove the foreign matter more effectively by suctioning with a dust collector from the opposite side of the nozzle.
  • ultrasonic cleaning or the like can also be performed.
  • a method of performing multiple oscillations at a frequency between 25 kHz and 300 kHz is effective.
  • ultrasonic cleaning may be performed by oscillating 12 types of frequencies in 25 kHz increments between frequencies of 25 kHz or more and 300 kHz.
  • Step (e): Bonding Step Step (e) is a step of bonding the sintered body after grinding to a backing plate with a low melting point metal such as metal indium.
  • a low melting point metal such as metal indium.
  • the oxide semiconductor film of one embodiment of the present invention includes In, Ga, and Sn with an atomic ratio of 0.01 ⁇ Ga / (In + Ga + Sn) ⁇ 0.30. (1) 0.01 ⁇ Sn / (In + Ga + Sn) ⁇ 0.40 (2) 0.55 ⁇ In / (In + Ga + Sn) ⁇ 0.98 (3) Contained in And, the following atomic ratio of 0.05 ⁇ Al / (In + Ga + Sn + Al) ⁇ 0.30 (4) It is characterized by containing.
  • the semiconductor film of the present invention can be suitably used as a semiconductor layer (semiconductor portion) of a thin film transistor.
  • the semiconductor film of the present invention having the above atomic ratio composition can be formed by sputtering the sputtering target of the present invention having the same atomic ratio composition.
  • the atomic ratio composition of a film formed by sputtering a sputtering target made of an oxide sintered body is similar to the atomic ratio composition of the used sputtering target.
  • the semiconductor film of one embodiment of the present invention is preferably in an amorphous state when formed by sputtering, and is preferably in an amorphous state even after heat treatment (annealing treatment).
  • amorphous state when formed by sputtering, and is preferably in an amorphous state even after heat treatment (annealing treatment).
  • tin When an indium oxide crystal is generated, tin may be doped into the crystal and become conductive like ITO.
  • the indium oxide crystal is a microcrystal, the amorphous portion and the microcrystal are mixed, and carriers may be scattered at the interface between them to lower the mobility.
  • oxygen deficiency or the like occurs between the amorphous portion and the microcrystal, a light absorption color center may be generated, and the light stability of the TFT may be impaired.
  • the carrier concentration of the semiconductor portion of the thin film transistor increases during processing in the CVD film forming apparatus used in the process of forming the thin film transistor.
  • the carrier concentration does not decrease, and the TFT may not operate. Therefore, the film formation temperature of the CVD apparatus was lowered to suppress the increase in carrier concentration and the TFT characteristics were exhibited.
  • the film formation temperature of the CVD apparatus was reduced, so that only a semiconductor film with poor durability was used. In some cases, the TFT characteristics cannot be obtained.
  • gallium oxide has the effect of suppressing the generation of oxygen vacancies and the effect of increasing the band gap of the oxide semiconductor film.
  • the Ga ratio [Ga / (In + Ga + Sn) (atomic ratio)] is preferably 0.01 ⁇ Ga / (In + Ga + Sn) ⁇ 0.30. If it is less than 0.01, the effect of suppressing oxygen vacancies is small, and the semiconductor film may not be formed. On the other hand, if it exceeds 0.30, oxygen deficiency disappears and an insulating film may be formed. More preferably, 0.02 ⁇ Ga / (In + Ga + Sn) ⁇ 0.27, and further preferably 0.03 ⁇ Ga / (In + Ga + Sn) ⁇ 0.23.
  • the Sn ratio [Sn / (In + Ga + Sn) (atomic ratio)] is preferably 0.01 ⁇ Sn / (In + Ga + Sn) ⁇ 0.40. If it is less than 0.01, chemical resistance may not be obtained. If it exceeds 0.40, the chemical resistance may be too high to form an island of the semiconductor film by etching. More preferably, 0.02 ⁇ Sn / (In + Ga + Sn) ⁇ 0.35, and further preferably 0.03 ⁇ Sn / (In + Ga + Sn) ⁇ 0.30.
  • indium oxide is an oxide responsible for the mobility of the semiconductor film.
  • the ratio of In [In / (In + Ga + Sn) (atomic ratio)] is preferably 0.55 ⁇ In / (In + Ga + Sn) ⁇ 0.98. If it is less than 0.55, the mobility of the semiconductor film may decrease. If it exceeds 0.98, the semiconductor film may be crystallized or the amount of oxygen vacancies may increase so much that it does not become a semiconductor and becomes a conductor. More preferably, 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.96, and still more preferably 0.60 ⁇ In / (In + Ga + Sn) ⁇ 0.94.
  • aluminum oxide has an action of making the semiconductor film amorphous and an action of suppressing generation of carriers due to oxygen deficiency.
  • the semiconductor film may crystallize unless the amount of aluminum oxide is relatively large, or carriers increase due to the tin oxide dopant effect due to crystallization.
  • an increase in carriers due to oxygen vacancies in an amorphous state cannot be suppressed.
  • the film is insulated or the mobility of a thin film transistor using the oxide semiconductor film is reduced unless the amount of aluminum oxide is relatively small. May decrease.
  • the proportion of Al may be appropriately adjusted in accordance with the proportion of In in the base material oxide.
  • the Al ratio [Al / (In + Ga + Sn + Al) (atomic ratio)] is 0.10 or higher, preferably 0.12 or more is preferable, and the upper limit is preferably 0.30 or less.
  • the In ratio [In / (In + Ga + Sn) (atomic ratio)] is 0.85 or more, the semiconductor film may be easily crystallized, and it is preferable to increase the amount of Al added to suppress the crystallization.
  • the amount of oxygen vacancies in indium oxide increases as the proportion of In increases, it is preferable to increase the amount of Al added in the semiconductor film in order to suppress the generation of carriers.
  • the ratio of Al to be added [Al / (In + Ga + Sn + Al) (atomic ratio)] is set to 0.20 or less. Preferably, it is 0.15 or less. More preferably, it is 0.13 or less, More preferably, it is 0.12 or less. The lower limit is preferably 0.05 or more.
  • Al has a great effect of suppressing the generation of carriers due to oxygen deficiency.
  • the carrier generated in the semiconductor film during the formation of the interlayer insulating film or the gate insulating film by chemical vapor deposition (CVD) treatment or the like is normal during post-annealing. High ability to return to carrier concentration. It has been found that due to this property of Al, even if the carrier concentration once becomes high by CVD treatment or the like, the post-annealing returns the film to a normal carrier concentration at which it can function as a semiconductor, and TFT characteristics can be recovered.
  • CVD chemical vapor deposition
  • the In ratio [In / (In + Ga + Sn) (atomic ratio)] is in the middle of above 0.70 and less than 0.85, conditions for film formation (oxygen concentration, substrate temperature, film formation pressure, back pressure, etc.) ) May be selected as appropriate. In the case where the In ratio [In / (In + Ga + Sn) (atomic ratio)] is in the middle of above 0.70 and less than 0.85, the Ga ratio [Ga / (In + Ga + Sn) (atomic ratio)] is 0.10.
  • the Al ratio [Al / (In + Ga + Sn + Al) (atomic ratio)] is equal to the In ratio [In / (In + Ga + Sn) (atomic ratio). )] Is not necessary as much as 0.85 or more. However, if it is desired to have CVD resistance depending on the use of the semiconductor film, or if it is desired to further improve the durability of the semiconductor film, the ratio of In What is necessary is just to add the same amount as [In / (In + Ga + Sn) (atomic ratio)] being 0.85 or more.
  • the Sn ratio [Sn / (In + Ga + Sn) (atomic ratio)] exceeds 0.20, the chemical resistance becomes very high, so that a semiconductor film resistant to the etching process and the like can be obtained. Furthermore, the proportion of Al may be appropriately selected in consideration of CVD resistance and TFT durability.
  • the Al ratio when the In ratio [In / (In + Ga + Sn) (atomic ratio)] is 0.85 or less [ Al / (In + Ga + Sn + Al) (atomic ratio)]. Accordingly, a thin film transistor using an oxide semiconductor film with high mobility can be provided.
  • gallium oxide and / or aluminum oxide has an effect of improving the band gap of the oxide semiconductor film, and it becomes easy to obtain an oxide semiconductor film and a thin film transistor (TFT) having high light resistance. Since the amounts of gallium oxide and aluminum oxide are closely related to the amount of oxygen vacancies, they may be appropriately selected according to the demand for durability according to the use of the obtained semiconductor film.
  • the content (atomic ratio) of each metal element in the oxide semiconductor thin film can be obtained by measuring the abundance of each element by ICP (Inductive-Coupled-Plasma) measurement or XRF (X-Ray-Fluorescence) measurement.
  • ICP Inductive-Coupled-Plasma
  • XRF X-Ray-Fluorescence
  • ICP measurement an induction plasma emission analyzer can be used.
  • XRF measurement a thin film X-ray fluorescence analyzer (AZX400, manufactured by Rigaku Corporation) can be used.
  • the content (atomic ratio) of each metal element in an oxide semiconductor thin film can be analyzed with the same accuracy as inductive plasma emission analysis or thin film X-ray fluorescence analysis using SIMS analysis, a sector-type dynamic secondary ion mass spectrometer. it can.
  • a material in which the source and drain electrodes are made of the same material as the TFT element with a channel length on the upper surface of a standard oxide thin film with a known atomic ratio of metal elements measured by an induction plasma emission spectrometer or thin film fluorescent X-ray analyzer Analyze the oxide semiconductor layer by using a sector-type dynamic secondary ion mass spectrometer SIMS (IMS-7f-Auto, manufactured by AMETEK) as a standard material, obtain the mass spectrum intensity of each element, and obtain the known element concentration and mass spectrum intensity.
  • SIMS sector-type dynamic secondary ion mass spectrometer
  • the calculated atomic ratio is It can be confirmed that it is within 2 atomic% of the atomic ratio of the oxide semiconductor film measured separately by a thin film fluorescent X-ray analyzer or an induction plasma emission analyzer.
  • a thin film transistor of one embodiment of the present invention (hereinafter, may be abbreviated as a TFT of the present invention) is characterized by using the oxide semiconductor film of the present invention.
  • the shape of the thin film transistor of one embodiment of the present invention is not particularly limited, a back channel etch transistor, an etch stopper transistor, a top gate transistor, or the like is preferable.
  • the thin film transistor 100 includes a silicon wafer 20, a gate insulating film 30, an oxide semiconductor thin film 40, a source electrode 50, a drain electrode 60, and interlayer insulating films 70 and 70A.
  • the silicon wafer 20 is a gate electrode.
  • the gate insulating film 30 is an insulating film that blocks conduction between the gate electrode and the oxide semiconductor thin film 40, and is provided on the silicon wafer 20.
  • the oxide semiconductor thin film 40 is a channel layer and is provided on the gate insulating film 30. As the oxide semiconductor thin film 40, the oxide semiconductor thin film of one embodiment of the present invention is used.
  • the source electrode 50 and the drain electrode 60 are conductive terminals for allowing the source current and the drain current to flow through the oxide semiconductor thin film 40, and are provided so as to be in contact with the vicinity of both ends of the oxide semiconductor thin film 40.
  • the interlayer insulating film 70 is an insulating film that blocks conduction other than the contact portion between the source electrode 50 and the drain electrode 60 and the oxide semiconductor thin film 40.
  • the interlayer insulating film 70 ⁇ / b> A is an insulating film that blocks conduction other than the contact portion between the source electrode 50 and the drain electrode 60 and the oxide semiconductor thin film 40.
  • the interlayer insulating film 70 ⁇ / b> A is also an insulating film that blocks conduction between the source electrode 50 and the drain electrode 60.
  • the interlayer insulating film 70A is also a channel layer protective layer.
  • the structure of the thin film transistor 100 ⁇ / b> A is the same as that of the thin film transistor 100, but the source electrode 50 and the drain electrode 60 are provided so as to be in contact with both the gate insulating film 30 and the oxide semiconductor thin film 40.
  • the point is different.
  • an interlayer insulating film 70B is integrally provided so as to cover the gate insulating film 30, the oxide semiconductor thin film 40, the source electrode 50, and the drain electrode 60.
  • the material for forming the drain electrode 60, the source electrode 50, and the gate electrode is not particularly limited, and a commonly used material can be arbitrarily selected.
  • a silicon wafer is used as a substrate, and the silicon wafer also acts as an electrode, but the electrode material is not limited to silicon.
  • transparent electrodes such as indium tin oxide (ITO), indium zinc oxide (IZO), ZnO, and SnO 2
  • metal electrodes such as Al, Ag, Cu, Cr, Ni, Mo, Au, Ti, and Ta
  • a metal electrode or a laminated electrode of an alloy containing these can be used.
  • a gate electrode may be formed on a substrate such as glass.
  • the material for forming the interlayer insulating films 70, 70A, and 70B is not particularly limited, and a generally used material can be arbitrarily selected.
  • Interlayer insulating film 70 and 70A, as a material for forming a 70B specifically, for example, SiO 2, SiN x, Al 2 O 3, Ta 2 O 5, TiO 2, MgO, ZrO 2, CeO 2, K 2 O, Li 2 O, Na 2 O, Rb 2 O, Sc 2 O 3 , Y 2 O 3 , HfO 2 , CaHfO 3 , PbTiO 3 , BaTa 2 O 6 , SrTiO 3 , Sm 2 O 3 , AlN, etc.
  • Compounds can be used.
  • a protective film is preferably provided over the drain electrode, the source electrode, and the channel layer.
  • a protective film is formed on a channel layer.
  • the protective film or the insulating film can be formed by, for example, CVD, but at that time, the process may be performed at a high temperature.
  • the protective film or the insulating film often contains an impurity gas immediately after film formation, and it is preferable to perform heat treatment (annealing treatment). By removing the impurity gas by heat treatment, a stable protective film or insulating film is formed, and a highly durable TFT element can be easily formed.
  • the TFT is less affected by the temperature in the CVD process and the subsequent heat treatment. Therefore, even when the protective film or the insulating film is formed, the TFT The stability of characteristics can be improved.
  • the thin film transistor preferably has the following characteristics.
  • the mobility of the thin film transistor is preferably 1.0 cm 2 / V ⁇ s or more.
  • a liquid crystal display can be driven by setting it as 1.0 cm ⁇ 2 > / V * s or more.
  • the saturation mobility is obtained from the transfer characteristics when a drain voltage of 20 V is applied. Specifically, it can be calculated by creating a graph of the transfer characteristic Id-Vg, calculating the transconductance (Gm) of each Vg, and obtaining the saturation mobility by the equation of the saturation region.
  • Id is a current between the source and drain electrodes
  • Vg is a gate voltage when a voltage Vd is applied between the source and drain electrodes.
  • the threshold voltage (Vth) is preferably ⁇ 3.0 V or more and 3.0 V or less, more preferably ⁇ 2.0 V or more and 2.0 V or less, and further preferably ⁇ 1.0 V or more and 1.0 V or less.
  • the threshold voltage (Vth) is ⁇ 3.0 V or higher, a high mobility thin film transistor can be formed.
  • the threshold voltage (Vth) is 3.0 V or less, a thin film transistor with a small off-state current and a large on-off ratio can be obtained.
  • the on-off ratio is preferably 10 6 or more and 10 12 or less, more preferably 10 7 or more and 10 11 or less, and even more preferably 10 8 or more and 10 10 or less.
  • the on-off ratio is 10 6 or more
  • the liquid crystal display can be driven.
  • the on-off ratio is 10 12 or less
  • an organic EL with a large contrast can be driven.
  • the off current can be reduced to 10 -12 A or less, and when used for a transfer transistor or a reset transistor of a CMOS image sensor, an image holding time can be lengthened and sensitivity can be improved.
  • Off current value is preferably 10 -10 A or less, more preferably 10 -11 A or less, more preferably 10 -12 A or less.
  • the off-current value is 10 ⁇ 10 A or less, an organic EL with a large contrast can be driven.
  • the defect density of the amorphous oxide semiconductor thin film of one embodiment of the present invention used for the semiconductor layer of the thin film transistor is preferably 5.0 ⁇ 10 16 cm ⁇ 3 or less, and 1.0 ⁇ 10 16 cm ⁇ 3 or less. More preferred.
  • the defect density By reducing the defect density, the mobility of the thin film transistor is further increased, the stability during light irradiation and the stability against heat are increased, and the TFT is stably operated.
  • the oxide semiconductor thin film of one embodiment of the present invention can also be used for a quantum tunnel field effect transistor (FET).
  • FET quantum tunnel field effect transistor
  • FIG. 4 is a schematic diagram (longitudinal sectional view) of a quantum tunnel field effect transistor (FET) according to one embodiment of the present invention.
  • the quantum tunnel field effect transistor 501 includes a p-type semiconductor layer 503, an n-type semiconductor layer 507, a gate insulating film 509, a gate electrode 511, a source electrode 513, and a drain electrode 515.
  • the p-type semiconductor layer 503, the n-type semiconductor layer 507, the gate insulating film 509, and the gate electrode 511 are stacked in this order.
  • the source electrode 513 is provided on the p-type semiconductor layer 503.
  • the drain electrode 515 is provided on the n-type semiconductor layer 507.
  • the p-type semiconductor layer 503 is a p-type IV group semiconductor layer, and here is a p-type silicon layer.
  • the n-type semiconductor layer 507 is an n-type oxide semiconductor thin film used for the image sensor of one embodiment of the present invention.
  • the source electrode 513 and the drain electrode 515 are conductive films.
  • an insulating layer may be formed on the p-type semiconductor layer 503.
  • the p-type semiconductor layer 503 and the n-type semiconductor layer 507 are connected via a contact hole that is a region in which an insulating layer is partially opened.
  • the quantum tunnel field effect transistor 501 may include an interlayer insulating film covering the upper surface thereof.
  • the quantum tunnel field effect transistor 501 is a quantum tunnel field effect transistor that performs current switching, in which a current that tunnels an energy barrier formed by the p-type semiconductor layer 503 and the n-type semiconductor layer 507 is controlled by the voltage of the gate electrode 511. (FET).
  • FET field effect transistor
  • FIG. 5 shows a schematic diagram (longitudinal sectional view) of a quantum tunnel field effect transistor 501A of another embodiment.
  • the configuration of the quantum tunnel field effect transistor 501A is the same as that of the quantum tunnel field effect transistor 501 except that a silicon oxide layer 505 is formed between the p-type semiconductor layer 503 and the n-type semiconductor layer 507.
  • the presence of the silicon oxide layer can reduce the off current.
  • the thickness of the silicon oxide layer 505 is preferably 10 nm or less. By setting it to 10 nm or less, it is possible to prevent the tunnel current from flowing, it is difficult to form the formed energy barrier or the barrier height is changed, and the tunneling current is reduced or changed. I can prevent it.
  • FIG. 6 shows a TEM photograph of a portion where the silicon oxide layer 505 is formed between the p-type semiconductor layer 503 and the n-type semiconductor layer 507.
  • the n-type semiconductor layer 507 is an n-type oxide semiconductor.
  • the oxide semiconductor included in the n-type semiconductor layer 507 may be amorphous. Since it is amorphous, it can be etched with an organic acid such as oxalic acid, the difference in etching rate with other layers becomes large, and etching can be performed satisfactorily without affecting metal layers such as wiring.
  • the oxide semiconductor included in the n-type semiconductor layer 507 may be crystalline. By being crystalline, the band gap becomes larger than that in the case of amorphous, and the off-current can be reduced. Since the work function can also be increased, the current tunneling through the energy barrier formed by the p-type IV group semiconductor material and the n-type semiconductor layer 507 can be easily controlled.
  • the manufacturing method of the quantum tunnel field effect transistor 501 is not specifically limited, the following method can be illustrated.
  • an insulating film 505A is formed on the p-type semiconductor layer 503, and a part of the insulating film 505A is opened by etching or the like to form a contact hole 505B.
  • an n-type semiconductor layer 507 is formed over the p-type semiconductor layer 503 and the insulating film 505A. At this time, the p-type semiconductor layer 503 and the n-type semiconductor layer 507 are connected through the contact hole 505B.
  • a gate insulating film 509 and a gate electrode 511 are formed in this order on the n-type semiconductor layer 507.
  • an interlayer insulating film 519 is provided so as to cover the insulating film 505A, the n-type semiconductor layer 507, the gate insulating film 509, and the gate electrode 511.
  • a part of the insulating film 505A and the interlayer insulating film 519 over the p-type semiconductor layer 503 is opened to form a contact hole 519A, and a source electrode 513 is provided in the contact hole 519A.
  • a part of the gate insulating film 509 and the interlayer insulating film 519 over the n-type semiconductor layer 507 is opened to form a contact hole 519B, and a drain electrode 515 is formed in the contact hole 519B.
  • the quantum tunnel field effect transistor 501 can be manufactured by the above procedure.
  • the n-type semiconductor layer 507 is formed over the p-type semiconductor layer 503, heat treatment is performed at a temperature of 150 ° C. to 600 ° C., whereby the p-type semiconductor layer 503 is interposed between the p-type semiconductor layer 503 and the n-type semiconductor layer 507.
  • a silicon oxide layer 505 can be formed. By adding this step, the quantum tunnel field effect transistor 501A can be manufactured.
  • the thin film transistor of one embodiment of the present invention can be applied to various integrated circuits such as a field-effect transistor, a logic circuit, a memory circuit, and a differential amplifier circuit, and can be applied to an electronic device or the like. Further, the thin film transistor of one embodiment of the present invention can be applied to an electrostatic induction transistor, a Schottky barrier transistor, a Schottky diode, and a resistance element in addition to a field effect transistor. The thin film transistor of one embodiment of the present invention can be favorably used for a display device, a solid-state imaging element, and the like. The case where the thin film transistor of one embodiment of the present invention is used for a display device and a solid-state imaging element is described below.
  • FIG. 8A is a top view of a display device of one embodiment of the present invention.
  • FIG. 8B is a circuit diagram illustrating a circuit of the pixel portion in the case where a liquid crystal element is applied to the pixel portion of the display device of one embodiment of the present invention.
  • FIG. 8C is a circuit diagram for describing a circuit of the pixel portion in the case where an organic EL element is applied to the pixel portion of the display device of one embodiment of the present invention.
  • the thin film transistor of one embodiment of the present invention can be used as the transistor provided in the pixel portion. Since the thin film transistor of one embodiment of the present invention can easily be an n-channel transistor, part of a driver circuit that can be formed using an n-channel transistor is formed over the same substrate as the transistor in the pixel portion. By using the thin film transistor described in this embodiment for a pixel portion or a driver circuit, a highly reliable display device can be provided.
  • FIG. 8A An example of a top view of the active matrix display device is shown in FIG. 8A.
  • a pixel portion 301, a first scan line driver circuit 302, a second scan line driver circuit 303, and a signal line driver circuit 304 are formed over the substrate 300 of the display device.
  • a plurality of signal lines are extended from the signal line driver circuit 304, and a plurality of scan lines are extended from the first scan line driver circuit 302 and the second scan line driver circuit 303.
  • Pixels each having a display element are provided in a matrix in the intersection region between the scanning line and the signal line.
  • the substrate 300 of the display device is connected to a timing control circuit (also referred to as a controller or a control IC) through a connection unit such as an FPC (Flexible Printed Circuit).
  • a timing control circuit also referred to as a controller or a control IC
  • connection unit such as an FPC (Flexible Printed Circuit).
  • the first scan line driver circuit 302, the second scan line driver circuit 303, and the signal line driver circuit 304 are formed over the same substrate 300 as the pixel portion 301. For this reason, the number of components such as a drive circuit provided outside is reduced, so that cost can be reduced. Further, when the drive circuit is provided outside the substrate 300, it is necessary to extend the wiring, and the number of connections between the wirings increases. In the case where a driver circuit is provided over the same substrate 300, the number of connections between the wirings can be reduced, and reliability or yield can be improved.
  • FIG. 8B An example of the circuit configuration of the pixel is shown in FIG. 8B.
  • a circuit of a pixel portion that can be applied to the pixel portion of a VA liquid crystal display device is shown.
  • This circuit of the pixel portion can be applied to a configuration having a plurality of pixel electrodes in one pixel. Each pixel electrode is connected to a different transistor, and each transistor is configured to be driven by a different gate signal. As a result, signals applied to the individual pixel electrodes of the multi-domain designed pixel can be controlled independently.
  • the gate wiring 312 of the transistor 316 and the gate wiring 313 of the transistor 317 are separated so that different gate signals can be given.
  • the source or drain electrode 314 functioning as a data line is used in common by the transistor 316 and the transistor 317.
  • the transistor 316 and the transistor 317 the transistor of one embodiment of the present invention can be used. Thereby, a highly reliable liquid crystal display device can be provided.
  • the first pixel electrode is electrically connected to the transistor 316, and the second pixel electrode is electrically connected to the transistor 317.
  • the first pixel electrode and the second pixel electrode are separated.
  • the shapes of the first pixel electrode and the second pixel electrode are not particularly limited.
  • the first pixel electrode may be V-shaped.
  • the gate electrode of the transistor 316 is connected to the gate wiring 312 and the gate electrode of the transistor 317 is connected to the gate wiring 313. Different gate signals are supplied to the gate wiring 312 and the gate wiring 313, whereby the operation timings of the transistor 316 and the transistor 317 are made different so that the alignment of the liquid crystal can be controlled.
  • a storage capacitor may be formed using the capacitor wiring 310, a gate insulating film functioning as a dielectric, and a capacitor electrode electrically connected to the first pixel electrode or the second pixel electrode.
  • the multi-domain structure includes a first liquid crystal element 318 and a second liquid crystal element 319 in one pixel.
  • the first liquid crystal element 318 includes a first pixel electrode, a counter electrode, and a liquid crystal layer therebetween
  • the second liquid crystal element 319 includes a second pixel electrode, a counter electrode, and a liquid crystal layer therebetween.
  • the pixel portion is not limited to the configuration shown in FIG. 8B.
  • a switch, a resistor, a capacitor, a transistor, a sensor, or a logic circuit may be added to the pixel portion illustrated in FIG. 8B.
  • FIG. 8C shows another example of the circuit configuration of the pixel.
  • a structure of a pixel portion of a display device using an organic EL element is shown.
  • FIG. 8C is a diagram illustrating an example of a circuit of the applicable pixel unit 320.
  • the oxide semiconductor film of one embodiment of the present invention can be used for a channel formation region of an n-channel transistor.
  • Digital time grayscale driving can be applied to the circuit of the pixel portion.
  • the thin film transistor of one embodiment of the present invention can be used. Thereby, an organic EL display device with high reliability can be provided.
  • the circuit configuration of the pixel portion is not limited to the configuration illustrated in FIG. 8C.
  • a switch, a resistor, a capacitor, a sensor, a transistor, or a logic circuit may be added to the circuit of the pixel portion illustrated in FIG. 8C.
  • the above is the description in the case where the thin film transistor of one embodiment of the present invention is used for a display device.
  • a CMOS (Complementary Metal Oxide Semiconductor) image sensor is a solid-state imaging device that holds a potential in a signal charge storage unit and outputs the potential to a vertical output line via an amplification transistor. If there is a leak current in the reset transistor and / or the transfer transistor included in the CMOS image sensor, charging or discharging occurs due to the leak current, and the potential of the signal charge storage portion changes. When the potential of the signal charge storage portion changes, the potential of the amplification transistor also changes, resulting in a value that deviates from the original potential, and the captured image deteriorates.
  • CMOS Complementary Metal Oxide Semiconductor
  • the thin film transistor of one embodiment of the present invention is applied to a reset transistor and a transfer transistor of a CMOS image sensor will be described.
  • the amplification transistor either a thin film transistor or a bulk transistor may be applied.
  • FIG. 9 is a diagram illustrating an example of a pixel configuration of a CMOS image sensor.
  • a pixel includes a photodiode 3002, which is a photoelectric conversion element, a transfer transistor 3004, a reset transistor 3006, an amplification transistor 3008, and various wirings.
  • a plurality of pixels are arranged in a matrix to form a sensor.
  • a selection transistor electrically connected to the amplification transistor 3008 may be provided.
  • “OS” described in the transistor symbol indicates an oxide semiconductor (Oxide Semiconductor), and “Si” indicates silicon, which is a preferable material when applied to each transistor. The same applies to the subsequent drawings.
  • the photodiode 3002 is connected to the source side of the transfer transistor 3004, and a signal charge accumulation unit 3010 (FD: also called floating diffusion) is formed on the drain side of the transfer transistor 3004.
  • the signal charge storage unit 3010 is connected to the source of the reset transistor 3006 and the gate of the amplification transistor 3008.
  • the reset power line 3110 can be deleted.
  • the oxide semiconductor film of the present invention may be used for the photodiode 3002, and the same material as the oxide semiconductor film used for the transfer transistor 3004 and the reset transistor 3006 may be used. The above is the description when the thin film transistor of one embodiment of the present invention is used for a solid-state imaging element.
  • Example 1 Weigh gallium oxide powder, aluminum oxide powder, tin oxide powder and indium oxide powder to the ratio (atomic ratio) shown in Table 1, put them in a polyethylene pot, mix and grind in a dry ball mill for 72 hours, and mix A powder was prepared. This mixed powder was put into a mold and formed into a press-molded body at a pressure of 49 MPa (500 kg / cm 2 converted to SI units). This molded body was densified by CIP at a pressure of 196 MPa (2000 kg / cm 2 converted to SI units). Next, this molded body was placed in an atmospheric pressure firing furnace and held at 350 ° C. for 3 hours in an air atmosphere, then heated at a rate of temperature increase of 100 ° C./hour and held at 1480 ° C. for 32 hours. Thereafter, the mixture was left to cool to obtain an oxide sintered body.
  • This mixed powder was put into a mold and formed into a press-molded body at a pressure of 49 MPa (500 kg / cm 2 converted to SI units). This molded body
  • ⁇ Apparatus Smartlab (manufactured by Rigaku Corporation)
  • X-ray Cu-K ⁇ ray (wavelength 1.5418 ⁇ 10 ⁇ 10 m) ⁇ 2 ⁇ - ⁇ reflection method, continuous scan (2.0 ° / min)
  • Sampling interval 0.02 ° ⁇
  • Slit DS divergence slit
  • SS scattering slit
  • RS light receiving slit
  • Relative density means a percentage of a value obtained by dividing the actual density of the oxide sintered body measured by the Archimedes method by the theoretical density of the oxide sintered body.
  • Theoretical density total weight of raw material powder used for oxide sintered body / total volume of raw material powder used for oxide sintered body
  • oxide A, oxide B, oxidation as raw material powder of oxide sintered body oxide A, oxide B, oxidation as raw material powder of oxide sintered body
  • the usage amounts (preparation amounts) of the oxide A, the oxide B, the oxide C, and the oxide D are a (g), b (g), and c (g), respectively.
  • the theoretical density can be calculated by applying as follows.
  • Theoretical density (a + b + c + d) / ((a / density of oxide A) + (b / density of oxide B) + (c / density of oxide C) + (d / density of oxide D))
  • Theoretical density (a + b + c + d) / ((a / density of oxide A) + (b / density of oxide B) + (c / density of oxide C) + (d / density of oxide D))
  • Example 2 (Examples 2, 3 and Comparative Examples 1, 2, 3) Using the raw material oxide with the composition shown in Table 1, an oxide sintered body was obtained in the same manner as in Example 1. The obtained oxide sintered body was evaluated in the same manner as in Example 1. The results are shown in Table 1. The obtained XRD charts are shown in FIGS.
  • Examples 1 to 3 are in the composition range satisfying the formulas (5) to (8), and a great change other than the formation of erosion even after the film was formed at a DC power of 400 W for 5 hours. There was no. Comparative Examples 1 and 2 do not contain Al, and Comparative Example 3 has an Al content that is outside the lower limit of formula (8), and after forming a film at DC power of 400 W for 5 hours, And hairline cracks have occurred. In Comparative Examples 1 to 3, the content of the Ga 2 In 6 Sn 2 O 16 compound was the main component, which was higher than in Examples 1 to 3.
  • Example A ⁇ Manufacture of semiconductor films>
  • a sample in which only an oxide thin film was placed on a glass substrate was prepared, and characteristics were measured and evaluated.
  • the specific procedure is as follows. First, using a sputtering target produced from the oxide sintered body produced in Example 1 to Example 4, Comparative Example 1 and Comparative Example 2, glass was formed by sputtering under the conditions shown in “Production Conditions” in Table 2. A 50 nm thin film (oxide semiconductor layer) was formed on the substrate. Sputtering was performed using a mixed gas in which 1% by volume of high-purity oxygen was mixed with high-purity argon as a sputtering gas.
  • the obtained sample was heat-treated in the atmosphere at 350 ° C. for 30 minutes, and the properties of the treated thin film were evaluated.
  • Specific evaluation items and evaluation methods are as follows. -Hall effect measurement
  • the sample for Hall effect measurement was set in the Hall effect and specific resistance measuring apparatus (ResiTest 8300 type, Toyo Technica Co., Ltd.), the Hall effect was evaluated at room temperature, and carrier density and mobility were calculated
  • SiO 2 film (protective insulating film; interlayer insulating film) was formed on the semiconductor film after the heat treatment by a chemical vapor deposition method (CVD) at a substrate temperature of 300 ° C. to produce the sample shown in FIG. 16B. .
  • CVD chemical vapor deposition method
  • the carrier density and mobility of the formed thin film were evaluated under the same conditions as in “(1) Hall effect measurement”. The results are shown in "after SiO 2 film formation" of the "semiconductor film” in Table 2.
  • TFT thin film transistor
  • a metal mask is formed on a silicon wafer (gate electrode) with a thermal oxide film (gate insulating film) by sputtering using the sputtering target produced from the oxide sintered body produced in Example 1.
  • a thin film (oxide semiconductor layer) having a thickness of 50 nm was formed.
  • Sputtering was performed using a mixed gas of high-purity argon and high-purity oxygen 1% as a sputtering gas.
  • Titanium metal was applied as a source / drain electrode by sputtering film formation using a metal mask, and the obtained laminate was heat-treated at 350 ° C. for 1 hour in the atmosphere.
  • a thin film transistor (TFT) was completed and the characteristics of the TFT were evaluated. Specific evaluation items and evaluation conditions are as follows.
  • ⁇ Saturation mobility (cm 2 / V ⁇ sec) The saturation mobility was obtained from the transfer characteristics when 5 V was applied to the drain voltage. Specifically, a graph of the transfer characteristic Id-Vg was created, the transconductance (Gm) of each Vg was calculated, and the saturation mobility was derived from an equation in the linear region. Gm is expressed by ⁇ (Id) / ⁇ (Vg), Vg was applied from ⁇ 15 V to 25 V, and the maximum mobility in the range was defined as the saturation mobility. Unless otherwise specified in this specification, the saturation mobility was evaluated by this method.
  • Id is the current between the source and drain electrodes
  • Vg is the gate voltage when the voltage Vd is applied between the source and drain electrodes.
  • the results are shown in Table 2.
  • the results are shown in “TFT” of Table 2 under “After heat treatment and before SiO 2 film formation”.
  • SiO 2 film (protective insulating film; interlayer insulating film) is formed on the semiconductor film after the heat treatment by chemical vapor deposition (CVD) at a substrate temperature of 300 ° C. As annealing, heat treatment was performed at 350 ° C. for 30 minutes. "After the heat treatment, SiO 2 film formed before” the characteristics of a TFT subjected to heat treatment after SiO 2 film formation were evaluated in the same conditions as. The results are shown in “TFT” in Table 2 under “SiO 2 film formation + after heat treatment”.
  • Example 2 A thin film transistor was manufactured and evaluated in the same manner as in Example A except that the sputtering target prepared from the oxide sintered body manufactured in the example shown in Table 2 was used and the conditions shown in Table 2 were used. The results are shown in Table 2.
  • Examples A to C a semiconductor film was formed using the sintered bodies of Examples 1 to 3, and characteristics as TFTs were obtained even after heating. It was.
  • Comparative Example A a semiconductor film was formed using the sintered body of Comparative Example 1, and when heated, the film became conductive, and characteristics as a TFT were not obtained.
  • the oxide semiconductor film of one embodiment of the present invention is useful as a semiconductor film such as a thin film transistor.
  • the oxide sintered body of one embodiment of the present invention is useful as a sputtering target material.
  • Oxide sintered body 3 Backing plate 20: Silicon wafer 30: Gate insulating film 40: Oxide semiconductor thin film 50: Source electrode 60: Drain electrode 70: Interlayer insulating film 70A: Interlayer insulating film 70B: Interlayer insulating film 100 : Thin film transistor 100A: Thin film transistor 300: Substrate 301: Pixel unit 302: First scanning line driving circuit 303: Second scanning line driving circuit 304: Signal line driving circuit 310: Capacitor wiring 312: Gate wiring 313: Gate wiring 314: Drain electrode 316: Transistor 317: Transistor 318: First liquid crystal element 319: Second liquid crystal element 320: Pixel portion 321: Switching transistor 322: Driving transistor 3002: Photodiode 3004: Transfer transistor 3006: Reset transistor Star 3008: amplification transistor 3010: signal charge storage unit 3100: power supply line 3110: reset power supply line 3120: vertical output line

Landscapes

  • Chemical & Material Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Materials Engineering (AREA)
  • Organic Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Structural Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Analytical Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
  • Thin Film Transistor (AREA)
  • Physical Vapour Deposition (AREA)

Abstract

In、Ga及びSnを下記式(1)から(3)を満たす範囲の原子比 0.01≦Ga/(In+Ga+Sn)≦0.30 ・・・(1) 0.01≦Sn/(In+Ga+Sn)≦0.40 ・・・(2) 0.55≦In/(In+Ga+Sn)≦0.98 ・・・(3) で含有し、 かつ、Alを下記式(4)を満たす範囲の原子比 0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(4) で含有する酸化物半導体膜。

Description

酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット
 本発明は、酸化物半導体膜、それを用いた薄膜トランジスタ(TFT)の酸化物半導体膜等を製造する際に用いることのできるスパッタリングターゲット、及びその材料となる酸化物焼結体に関するものである。
 薄膜トランジスタに用いられるアモルファス(非晶質)酸化物半導体は、汎用のアモルファスシリコン(a-Si)に比べて高いキャリヤー移動度を有し、光学バンドギャップが大きく、低温で成膜できるため、大型・高解像度・高速駆動が要求される次世代ディスプレイや、耐熱性の低い樹脂基板等への適用が期待されている。
 上記酸化物半導体(膜)の形成に当たっては、スパッタリングターゲットをスパッタリングするスパッタリング法が好適に用いられている。これは、スパッタリング法で形成された薄膜が、イオンプレーティング法や真空蒸着法、電子ビーム蒸着法で形成された薄膜に比べ、膜面方向(膜面内)における成分組成や膜厚等の面内均一性に優れており、スパッタリングターゲットと同じ成分組成の薄膜を形成できるためである。
 特許文献1には、In23にGa23及びSnO2を添加した酸化物半導体膜に関する例示がなされている。しかし、この膜は、成膜後のキャリヤー制御(キャリヤー濃度の低減)が難しく、当該膜の上にCVD等により層間絶縁膜等を形成した後では、半導体化しない場合があった。
 特許文献2には、In23にGa23及びSnO2を添加した酸化物半導体膜とIn23にGa23及びSnO2及びZnOを添加した酸化物半導体膜を積層したトランジスタ及びスパッタリングターゲットが例示されている。
 特許文献3から特許文献6には、In23、Ga23及びSnO2からなる透明導電膜の製造方法が記載され、スパッタリングターゲットが例示されている。
特開2013-249537号公報 国際公開2015-108110号公報 特開2011-94232号公報 特開平4-272612号公報 国際公開2003-014409号公報 国際公開2009-128424号公報
 一方でさらなる高性能なTFTへの強い要求があり、高移動度で、CVD等での特性変化の小さい材料への要望は大きい。また、In23、Ga23、及びSnO2を焼結して得られる酸化物焼結体からなるスパッタリングターゲットは、スパッタ時にターゲットにヘアーラインクラックと呼ばれる、微小なライン状のクラックが生じることがあり、クラックが生じ難いターゲットも求められていた。
 本発明の目的は、新たな酸化物系で構成される、新たな酸化物半導体膜を提供することである。
 また、本発明の目的は、薄膜トランジスタに用いたときに優れたTFT性能が発揮される酸化物半導体膜、及びそれを形成できるスパッタリングターゲット、及びその材料である酸化物焼結体を提供することである。
 本発明によれば、以下の酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲットが提供される。
[1].In、Ga及びSnを下記式(1)から(3)を満たす範囲の原子比
  0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(1)
  0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(2)
  0.55≦In/(In+Ga+Sn)≦0.98    ・・・(3)
で含有し、
 かつ、Alを下記式(4)を満たす範囲の原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(4)
で含有する酸化物半導体膜。
[2].上記[1]に記載の酸化物半導体膜を用いた薄膜トランジスタ。
[3].In、Ga及びSnを下記式(5)から(7)を満たす範囲の原子比
  0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(5)
  0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(6)
  0.55≦In/(In+Ga+Sn)≦0.98    ・・・(7)
で含有し、
 かつ、Alを下記式(8)を満たす範囲の原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(8)
で含有する酸化物焼結体。
[4].In23結晶を主成分とし、InGaO3結晶及びSnO2結晶のいずれか一方又は両方を含有する[3]に記載の酸化物焼結体。
[5].Ga3InSn516化合物及びGa2In6Sn216化合物のいずれか一方又は両方を主成分として含有しない[3]又は[4]に記載の酸化物焼結体。
[6].相対密度が95%以上である[3]から[5]のいずれか1つに記載の酸化物焼結体。
[7].バルク抵抗が20mΩcm以下である[3]から[6]のいずれか1つに記載の酸化物焼結体。
[8].上記[3]から[7]のいずれか1つに記載の酸化物焼結体と、バッキングプレートとを含むスパッタリングターゲット。
[9].In、Ga及びSnを含む原料化合物粉末を混合して混合物を調製する配合工程と、
 前記混合物を成型して成型体を調製する成型工程と、
 前記成型体を焼結する焼結工程と、
 を実施する、[3]から[6]のいずれか一つに記載の酸化物焼結体の製造方法。
[10].[2]に記載の薄膜トランジスタを備える電子機器。
 本発明によれば、新たな酸化物系で構成される、新たな酸化物半導体膜が提供できる。
 本発明によれば、TFTに用いたときに優れたTFT性能が発揮される酸化物半導体膜、及びそれを形成できるスパッタリングターゲット、及びその材料である酸化物焼結体が提供できる。
本発明の一態様のターゲットの形状を示す斜視図。 本発明の一態様のターゲットの形状を示す斜視図。 本発明の一態様のターゲットの形状を示す斜視図。 本発明の一態様のターゲットの形状を示す斜視図。 本発明の一態様の薄膜トランジスタを示す縦断面図。 本発明の一態様の薄膜トランジスタを示す縦断面図。 本発明の一態様の量子トンネル電界効果トランジスタを示す縦断面図。 量子トンネル電界効果トランジスタの他の態様を示す縦断面図。 図5において、p型半導体層とn型半導体層の間に酸化シリコン層が形成された部分のTEM(透過型電子顕微鏡)写真。 量子トンネル電界効果トランジスタの製造手順を説明するための縦断面図。 量子トンネル電界効果トランジスタの製造手順を説明するための縦断面図。 量子トンネル電界効果トランジスタの製造手順を説明するための縦断面図。 量子トンネル電界効果トランジスタの製造手順を説明するための縦断面図。 量子トンネル電界効果トランジスタの製造手順を説明するための縦断面図。 本発明の一態様の薄膜トランジスタを用いた表示装置を示す上面図。 VA型液晶表示装置の画素に適用することができる画素部の回路を示す図. 有機EL素子を用いた表示装置の画素部の回路を示す図。 本発明の一態様の薄膜トランジスタを用いた固体撮像素子の画素部の回路を示す図。 実施例1で作製した焼結体のXRDチャートである。 実施例2で作製した焼結体のXRDチャートである。 実施例3で作製した焼結体のXRDチャートである。 比較例1で作製した焼結体のXRDチャートである。 比較例2で作製した焼結体のXRDチャートである。 比較例3で作製した焼結体のXRDチャートである。 ガラス基板上に酸化物半導体薄膜を形成した状態を示す縦断面図。 図16Aの酸化物半導体薄膜上にSiO2膜を形成した状態を示す図。
<本発明の背景>
 まず、本発明の背景を簡単に説明する。
 従来の、酸化インジウム(In23)、酸化ガリウム(Ga23)、及び酸化スズ(SnO2)を焼結して得られる酸化物焼結体からなるスパッタリングターゲットは、スパッタ時にターゲットにヘアーラインクラックと呼ばれる、微小なライン状のクラックが生じることがあった。これらが生じるとスパッタ時に異常放電を起こして、ノジュールと呼ばれる異物を発生させる場合が有り、製品の歩留まりや性能を低下させる要因となっていた。
 ヘアーラインクラックが生じる原因は明らかではないが、スパッタリングターゲット中にGa3In5Sn216、Ga2In6Sn216、Ga3InSn516等の化合物が存在すると、スパッタ等により一方向から熱が加わった場合に、これらの化合物の結晶相の間の熱膨張率の違いに起因して、内部応力が発生し、ヘアーラインクラックが発生すると考えられる。
 これらの問題を解決するため、本発明では、酸化インジウム(In23)、酸化ガリウム(Ga23)、及び酸化スズ(SnO2)に、焼結助剤として酸化アルミニウム(Al23)を添加して焼結することにより、Ga3In5Sn216やGa2In6Sn216、Ga3InSn516等の化合物の生成を抑制した。
 これにより、内部応力が発生せず、ヘアーラインクラック等の発生がなくなり、一方で酸化物半導体も、TFT製造時に加熱処理等でも導体化せず、安定した組成であることが判明した。
 以上が、本発明の背景である。
<酸化物焼結体の構造>
 次に、本発明の一態様の酸化物焼結体の構造について説明する。
 本発明の一態様の酸化物焼結体(以下、本発明の焼結体と略称すことがある)は、In、Ga及びSnを下記式(5)から(7)を満たす範囲の原子比
  0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(5)
  0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(6)
  0.55≦In/(In+Ga+Sn)≦0.98    ・・・(7)
で含有し、
 かつ、Alを下記式(8)を満たす範囲の原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(8)
で含有することを特徴とする。
 本発明の焼結体は、酸化インジウム、酸化ガリウム及び酸化スズをベースの原料とし、これに焼結助剤として酸化アルミニウムを添加して焼結することによって得られる。
 具体的には、In、Ga及びSnの原子比組成が下記(5)から(7)を満たす範囲
  0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(5)
  0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(6)
  0.55≦In/(In+Ga+Sn)≦0.98    ・・・(7)
となるように、In23,Ga23及びSnO2を混合し、さらに、Alの原子比組成が下記式(8)を満たす範囲
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(8)
となるように、焼結助剤としてAl23を添加、混合した原料を焼結すればよい。
 In23,Ga23及びSnO2を焼結する際に、焼結助剤としてAl23を加えることにより、従来のIn23、Ga23及びSnO2を焼結した場合の主成分であったGa3InSn516化合物やGa2In6Sn216化合物を主成分とすることがなく、In23結晶、InGaO3結晶及び/又はSnO2結晶を含有する焼結体が得られる。
 この場合、不可避不純物を含んでいてもよい。なお、不可避不純物とは、意図的に添加しない元素であって、原料や製造工程で混入する元素を意味する。以下の説明でも同様である。不可避不純物の例としては、アルカリ金属、及びアルカリ土類金属(Li、Na、K、Rb、Mg、Ca、Sr、Ba等など)が上げられ、10ppm以下、好ましくは1ppm以下、更に好ましくは100ppb以下が良い。不純物濃度は、ICPやSIMSにより測定することができる。また、アルカリ金属やアルカリ土類金属の他に、水素や窒素、及びハロゲン原子を含む場合も有る。この場合、SIMSによる測定で5ppm以下、好ましくは1ppm以下、更に好ましくは100ppb以下が良い。
 本発明の一形態であるスパッタリングターゲット(以下、本発明のターゲットと略称することがある)は、上記酸化物焼結体と、バッキングプレートとを含むことを特徴とする。
 上記本発明の焼結体を切削研磨加工して板状としたスパッタリングターゲット材を作製し、これを、金属インジウム等の低融点金属を用いて、金属製のバッキングプレートにボンディングすることにより、スパッタリング装置の部材としてのスパッタリングターゲットとすることができる。
 以下、上記本発明の焼結体とバッキングプレートとを含むスパッタリングターゲットにおける焼結体を、「本発明のターゲット材」という。
 上記本発明の焼結体(ターゲット材)は、焼結助剤としてAl23を所定の割合で添加して焼結することで、Ga3In5Sn216、Ga2In6Sn216、Ga3InSn516等の化合物の生成が抑制される。これらの化合物は、スパッタ時に内部応力を発生させ、ヘアーラインクラックを生じさせると考えられる。
 本発明のターゲット材を用いれば、スパッタ時にヘアーラインクラックの発生がなく、ヘアーラインクラックに起因する異常放電によるノジュールと呼ばれる異物の発生もない。
 本発明の焼結体(ターゲット材)は、Ga3InSn516化合物やGa2In6Sn216化合物は含まないことが好ましいが、焼結体中のこれらの化合物の合計が、焼結体の主成分とならない量、即ち、50質量%以下の含有は許容される。
 本発明の一態様の焼結体では、Ga3InSn516化合物及びGa2In6Sn216化合物のいずれか一方又は両方を主成分として含有しない。これらの化合物を含有しないことにより、スパッタ時にヘアーラインクラックが発生しない焼結体(ターゲット材)が得られる。
 本発明の一態様の焼結体は、In23結晶を主成分とし、InGaO3結晶及びSnO2結晶のいずれか一方又は両方を含有する。
 ここで、「In23結晶を主成分とする」とは、焼結体の全酸化物中に占めるIn23結晶の割合が50質量%を超えることを意味し、より好ましくは、55質量%以上、さらに好ましくは、60質量%以上である。
 以下、本明細書において「主成分」というときは、焼結体の全酸化物中に占める割合が50質量%を超えることを意味する。
 In23結晶を主成分とし、かつInGaO3結晶及び/又はSnO2結晶を含有することにより、Al23を添加しない場合に主成分であったGa3InSn516化合物やGa2In6Sn216化合物を含有しない焼結体を得ることができる。これにより、本発明のターゲット材では、スパッタ時にヘアーラインクラック等が発生し難い。
 また、本発明の他の態様の焼結体では、X線解析より求めたIn23とInGaO3の比率(質量比)がIn23>InGaO3であることが好ましい。In23の含有比率がInGaO3より大きくなると、焼結体(ターゲット材)のバルク抵抗が小さくなり、スパッタ時に異常放電やアーク放電等が起こり難くなる、そのため、TFTの製造工程で歩留まりが低下したり、TFTの特性が劣化したりするのを防止できる。
 酸化ガリウムは、酸素欠損の発生を抑える効果と、得られる酸化物半導体膜のバンドギャップを大きくする効果が有る。Gaの割合[Ga/(In+Ga+Sn)(原子比)]は、0.01≦Ga/(In+Ga+Sn)≦0.30が好ましい。0.01未満では、酸素欠損を抑える効果が小さく、半導体膜を形成できない場合がある。また、0.30超では、酸素欠損がなくなり、得られる膜が絶縁膜化する場合がある。より好ましくは、0.02≦Ga/(In+Ga+Sn)≦0.27であり、さらに好ましくは、0.03≦Ga/(In+Ga+Sn)≦0.23である。
 酸化スズは、耐薬品性を有しており、かつ導電膜として使用されることからも分かるように半導体膜の移動度に影響を及ぼすことは少ないと考えられる。よって、Snの割合[Sn/(In+Ga+Sn)(原子比)]は、0.01≦Sn/(In+Ga+Sn)≦0.40が好ましい。0.01未満では、耐薬品性が発現しない場合がある。0.40超では、耐薬品性が高すぎて、得られる半導体膜をエッチングして半導体膜のアイランドを形成することができない場合がある。より好ましくは、0.02≦Sn/(In+Ga+Sn)≦0.35であり、さらに好ましくは0.03≦Sn/(In+Ga+Sn)≦0.30である。
 酸化インジウムは、半導体膜の移動度を担う酸化物である。Inの割合[In/(In+Ga+Sn)(原子比)]は、0.55≦In/(In+Ga+Sn)≦0.98が好ましい。0.55未満では、移動度の低下が起こる場合がある。0.98超では、結晶化したり、酸素欠損の量が増えすぎて、得られる膜が半導体とならず、導体になる場合がある。より好ましくは、0.60≦In/(In+Ga+Sn)≦0.96であり、さらに好ましくは、0.60≦In/(In+Ga+Sn)≦0.94である。
 上記ベースの原料に酸化アルミニウムを添加しない場合は、結晶相の主成分がGa3InSn516化合物やGa2In6Sn216化合物である焼結体となる。酸化アルミニウムの添加により、In23結晶、InGaO3結晶及び/又はSnO2結晶を含有し、これらを主成分とする焼結体(ターゲット材)が得られる。これにより、ヘアーラインクラック等の課題を解決することができる。
 酸化アルミニウムの添加量(原子比)は、Alの割合が下記式(8)を満たす範囲の原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30    ・・・(8)
の範囲であることが好ましい。0.05未満では、Ga3InSn516化合物やGa2In6Sn216化合物の生成を十分に抑えることができない場合がある。また、0.30超では、得られる酸化物半導体膜を用いた薄膜トランジスタの移動度が小さくなり、実用に供さなくなる場合がある。酸化アルミニウムの添加により、得られる酸化物半導体膜を用いた薄膜トランジスタの耐CVD性が向上する効果が得られる。より好ましくは、0.05≦Al/(In+Ga+Sn+Al)≦0.25であり、さらに好ましくは、0.08≦Al/(In+Ga+Sn+Al)≦0.22である。
 本発明の一態様の焼結体(ターゲット材)は、より好ましくは、In、Ga及びInを下記式(5A)から(7A)を満たす範囲の原子比
  0.02≦Ga/(In+Ga+Sn)≦0.27    ・・・(5A)
  0.02≦Sn/(In+Ga+Sn)≦0.35    ・・・(6A)
  0.60≦In/(In+Ga+Sn)≦0.96    ・・・(7A)
で含有し、
 かつ、Alを下記式(8A)を満たす範囲の原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.25 ・・・(8A)
で含有するのが好ましい。
 本発明の一態様の焼結体(ターゲット材)は、さらに好ましくは、In、Ga及びInを下記式(5B)から(7B)を満たす範囲の原子比
  0.03≦Ga/(In+Ga+Sn)≦0.23    ・・・(5B)
  0.03≦Sn/(In+Ga+Sn)≦0.30    ・・・(6B)
  0.60≦In/(In+Ga+Sn)≦0.94    ・・・(7B)
で含有し、
 かつ、Alを下記式(8B)を満たす範囲の原子比
  0.08≦Al/(In+Ga+Sn+Al)≦0.22 ・・・(8B)
で含有する。
 本発明の一態様の焼結体(ターゲット材)は、相対密度が95%以上であるのが好ましい。
 焼結体(ターゲット材)の相対密度が95%以上であると、スパッタ時にヘアーラインクラックが入ったりノジュールが発生し難くなり、得られる酸化物半導体膜を用いた薄膜トランジスタの性能の低下をもたらしたり、歩留まりを低下させたりするのを防げる。得られる膜の密度も高くなり、当該膜の上に保護絶縁膜や層間絶縁膜をCVD装置を用いて形成する際に、CVD装置での成膜温度を下げなくてもよくなり、耐久性の高い膜が得られる。焼結体(ターゲット材)の相対密度は、好ましくは、97%以上であり、より好ましくは、98%であり、さらに好ましくは、99%以上である。
 相対密度は実施例に記載の方法により測定できる。
 本発明の一態様の焼結体は、バルク抵抗が20mΩcm以下であることが好ましい。バルク抵抗が20mΩcm以下であれば、高パワーでスパッタリングした場合でも、異常放電の発生やエロージョン部の変色及びノジュールの発生などがなく安定したスパッタリングを行うことができるようになる。バルク抵抗は、より好ましくは18mΩcm以下であり、さらに好ましくは17Ωcm以下である。バルク抵抗の下限は、通常0.1mΩcmであり、好ましくは1mΩcmである。
 バルク抵抗は、例えば、四探針法に基づき測定することができる。
 以上が、本発明の一態様の酸化物焼結体の説明である。
 次に、本発明の一態様の酸化物焼結体の製造方法について説明する。
 本発明の一態様の酸化物焼結体が製造できるものであれば、製造方法は特に限定しないが、以下の(a)から(c)の工程を含む製法を例示できる。
 (a)原料化合物粉末を混合して混合物を調製する工程。
 (b)混合物を成型して成型体を調製する工程。
 (c)成型体を焼結する工程。
(1)工程(a):配合工程
 配合工程は、酸化物焼結体の原料を混合する工程である。
 原料としては、In化合物の粉末、Ga化合物の粉末、Sn化合物の粉末、およびAl化合物の粉末を用いる。Alの化合物としては、例えば、酸化物、および水酸化物が挙げられる。In、Ga、およびSnの化合物としては、酸化物が挙げられる。焼結のしやすさ、副生成物の残存のし難さから、いずれも酸化物が好ましい。
 原料の純度は、通常2N(99質量%)以上、好ましくは3N(99.9質量%)以上、特に好ましくは4N(99.99質量%)以上である。純度が2N以上であることにより、酸化物焼結体の耐久性が確保でき、液晶ディスプレイに用いた際に液晶側に不純物が入り、焼き付けが起こる可能性を低減できる。
 原料粉末の平均粒径は、好ましくは0.1μm以上、2μm以下であり、より好ましくは0.5μm以上、1.5μm以下である。原料粉末の平均粒径はレーザー回折式粒度分布装置等で測定することができる。
 原料の混合、成型方法は特に限定されず、公知の方法を用いて行うことができる。また、混合する際にはバインダーを原料混合物に添加してもよい。
 原料の混合は、例えば、ボールミル、ビーズミル、ジェットミルまたは超音波装置等の公知の装置を用いて行うことができる。粉砕時間等の条件は、適宜調整すればよいが、6時間以上、100時間以下が好ましい。
(2)工程(b):成型工程
 成型工程は、原料混合物(上記仮焼工程を設けた場合には仮焼物)を加圧成型して成型体とする工程である。この工程により、ターゲットとして好適な形状に成型する。仮焼工程を設けた場合には、得られた仮焼物の微粉末を造粒した後、プレス成型により所望の形状に成型することができる。
 成型体の平均厚みは5.5mm以上が好ましく、6mm以上がより好ましく、8mm以上がさらに好ましく、12mm以上が特に好ましい。5.5mm以上だと、成型体の厚さ方向の温度勾配が減少し、表面と深部の結晶型の組合せの変動が生じにくくなることが期待できる。
 本工程で用いることができる成型処理としては、例えば、プレス成型(一軸プレス)、金型成型、鋳込み成型、および射出成型等も挙げられる。焼結密度の高い焼結体(ターゲット)を得るためには、冷間静水圧(CIP)等で成型するのが好ましい。
 また、プレス成型(一軸プレス)後に、冷間静水圧(CIP)、または熱間静水圧(HIP)等で成型するように、2段階以上の成型工程を設けてもよい。
 冷間静水圧、または静水圧加圧装置を用いる場合、面圧78.5MPa(800kgf/cm2をSI単位に換算)以上、392.4MPa(4000kgf/cm2をSI単位に換算)で0.5分以上、60分以下保持することが好ましい。面圧196.2MPa以上、294.3MPa以下で、2分以上、30分以下保持することがより好ましい。前記範囲内であると、成型体内部の組成むら等が減り、均一化されることが期待される。面圧を78.5MPa以上とすることによりで、焼結後の密度が低くなり、抵抗も低くなる。面圧392.4MPa以下とすることにより、装置を大型化せずに成型できる。保持時間が0.5分以上であると、焼結後の密度と抵抗が高くなるのを防止できる。60分以下であると時間が掛かりすぎ不経済となるのを防げる。
 成型処理では、ポリビニルアルコールやメチルセルロース、ポリワックス、オレイン酸等の成型助剤を用いてもよい。
(3)工程(c):焼結工程
 焼結工程は、上記成型工程で得られた成型体を焼成する必須の工程である。
 焼結温度は好ましくは1200℃以上、1650℃以下、より好ましくは1350℃以上、1600℃以下、さらに好ましくは1400℃以上、1600℃以下、よりさらに好ましくは1450℃以上、1600℃以下である。
 焼結時間は好ましくは10時間以上、50時間以下、より好ましくは12時間以上、40時間以下、さらに好ましくは13時間以上、30時間以下である。
 焼結温度が1200℃以上、焼結時間が10時間以上であると、焼結が十分進行し、ターゲットの電気抵抗が十分下がり、異常放電が生じ難くなる。焼成温度が1650℃以下、焼成時間が50時間以下であると、著しい結晶粒成長により平均結晶粒径の増大や、粗大空孔の発生を防ぐことができ、焼結体強度の低下や異常放電が生じ難くなる。
 常圧焼結法では、成型体を大気雰囲気、または酸素ガス雰囲気にて焼結する。酸素ガス雰囲気は、酸素濃度が、例えば20体積%以上、80体積%以下の雰囲気であることが好ましい。昇温過程を酸素ガス雰囲気とすることで、焼結体密度を高くすることができる。
 さらに、焼結に際しての昇温速度は、800℃から焼結温度までを0.1℃/分以上、2℃/分以下とすることが好ましい。
 本発明の一態様の焼結体において800℃から上の温度範囲は、焼結が最も進行する範囲である。この温度範囲での昇温速度が0.1℃/分以上であると、過度な結晶粒成長を抑制でき、高密度化を達成できる。昇温速度が2℃/分以下であることにより、成型体に温度分布が生じ、焼結体が反ったり割れたりするのを抑制できる。
 800℃から焼結温度における昇温速度は、好ましくは0.5℃/分以上、2.0℃/分以下、より好ましくは1.0℃/分以上、1.8℃/分以下である。
<スパッタリングターゲット>
 次に、本発明の一態様のスパッタリングターゲットについて、図1Aから図1Dを参照して、より具体的に説明する。
 酸化物焼結体は、研削加工され、バッキングプレートに接合されてスパッタリングターゲットとして供される。このスパッタリングターゲットを用いて、スパッタ法により酸化物半導体を成膜することができる。
 本発明の一態様のスパッタリングターゲット(以下、本発明のターゲットという)は、上記本発明の一態様の酸化物焼結体(以下、本発明の酸化物焼結体ともいう)と、バッキングプレートとを含む。本発明の一態様のスパッタリングターゲットは、上記本発明の酸化物焼結体と、必要に応じて酸化物焼結体に設けられる、バッキングプレート等の冷却および保持用の部材とを含むことが好ましい。
 本発明のターゲットを構成する酸化物焼結体(ターゲット材)は、上記本発明の酸化物焼結体に研削加工を施したものであるから、ターゲット材は、物質としては、本発明の酸化物焼結体と同一である。従って、本発明の酸化物焼結体についての説明はターゲット材にもそのまま当てはまる。
 スパッタリングターゲットの形状は特に限定されないが、図1Aの符号1に示すような板状でもよく、図1Bの符号1Aに示すような円筒状でもよい。板状の場合、平面形状は、図1Aの符号1に示すような矩形でもよく、図1Cの符号1Bに示すように円形でもよい。酸化物焼結体は一体成型でもよく、図1Dに示すように、複数に分割した酸化物焼結体(符号1C)をバッキングプレート3に各々固定した多分割式でもよい。
 バッキングプレート3は、酸化物焼結体の保持や冷却用の部材である。材料は銅等の熱伝導性に優れた材料が好ましい。
 スパッタリングターゲットは、例えば以下の工程で製造される。
 (d)酸化物焼結体の表面を研削する工程。
 (e)酸化物焼結体をバッキングプレートにボンディングする工程。
 以下、各工程を具体的に説明する。
(4)工程(d):研削工程
 研削(加工)工程は、焼結体を、スパッタリング装置への装着に適した形状に切削加工する工程である。
 焼結体表面は、高酸化状態の焼結部が存在したり、面が凸凹であることが多く、また、所定の寸法に切断加工する必要がある。
 焼結体の表面は0.3mm以上研削するのが好ましい。研削する深さは、0.5mm以上研削するのが好ましく、2mm以上が特に好ましい。0.3mm以上研削することにより、表面付近の結晶構造の変動部分を除去できる。
 酸化物焼結体を例えば、平面研削盤で研削して平均表面粗さRaが5μm以下の素材とするのが好ましい。さらにスパッタリングターゲットのスパッタ面に鏡面加工を施して、平均表面粗さRaが1000×10-10m以下としてもよい。鏡面加工(研磨)は、機械的な研磨、化学研磨、およびメカノケミカル研磨(機械的な研磨と化学研磨の併用)等の、公知の研磨技術を用いることができる。例えば、固定砥粒ポリッシャー(ポリッシュ液は水)で#2000番以上にポリッシングしてもよく、遊離砥粒ラップ(研磨材はSiCペースト等)にてラッピング後、研磨材をダイヤモンドペーストに換えて、ラッピングしてもよい。研磨方法はこれらの方法に限定されない。研磨材は、#200番、もしくは#400番、さらには#800番のものが挙げられる。
 研削工程後の酸化物焼結体は、エアーブローや流水洗浄等で清浄するのが好ましい。エアーブローで異物を除去する際には、ノズルの向い側から集塵機で吸気を行なうとより有効に除去できる。なお、エアーブローや流水洗浄では清浄力に限界があるので、さらに超音波洗浄等を行なうこともできる。超音波洗浄は、周波数が25kHz以上、300kHz以下の間で、多重発振させて行なう方法が有効である。例えば周波数が25kHz以上、300kHzの間で、25kHz刻みに12種類の周波数を多重発振させて、超音波洗浄を行なうのが良い。
(5)工程(e):ボンディング工程
 工程(e)は、研削後の焼結体を、金属インジウムなどの低融点金属で、バッキングプレートにボンディングする工程である。
 以上がスパッタリングターゲットの説明である。
<酸化物半導体薄膜>
 次に、本発明の一態様の非晶質酸化物半導体薄膜について、説明する。
 本発明の一態様の酸化物半導体膜(以下、本発明の半導体膜と略称することがある)は、In、Ga及びSnを下記原子比
  0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(1)
  0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(2)
  0.55≦In/(In+Ga+Sn)≦0.98    ・・・(3)
で含有し、
 かつ、Alを下記原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(4)
で含有することを特徴とする。
 本発明の半導体膜は、薄膜トランジスタの半導体層(半導体部分)として好適に用いることができる。
 上記原子比組成を有する本発明の半導体膜は、同じ原子比組成を有する上記本発明のスパッタリングターゲットをスパッタすることによって形成することができる。
 酸化物焼結体からなるスパッタリングターゲットをスパッタして形成された膜の原子比組成は、用いたスパッタリングターゲットの原子比組成と類似する。
 本発明の一態様の半導体膜は、スパッタによって成膜されたときにアモルファス状態であり、加熱処理(アニール処理)後もアモルファス状態であることが好ましい。酸化インジウム結晶が生成すると、その結晶にスズがドーピングされITOと同様に導電化する場合がある。酸化インジウム結晶が微結晶の場合は、アモルファス状の部分と微結晶が混在することになり、それらの界面でキャリヤーが散乱され移動度が低下する場合がある。また、アモルファス状の部分と微結晶の間に酸素欠損等が生じると光吸収の色中心を生成する場合があり、TFTの光安定性が損なわれる場合がある。
 酸化物半導体膜の原子比組成が上記範囲以外では、薄膜トランジスタを形成する工程で使用されるCVD成膜装置での処理の際に、薄膜トランジスタの半導体部分(本発明の半導体膜)のキャリヤー濃度が上昇し、その後のアニール処理によってもキャリヤー濃度が低下せず、TFTとして作動しなくなる場合があった。そのため、CVD装置の成膜温度を低下させて、キャリヤー濃度の上昇を抑え、TFT特性の発現を行っていたが、CVD装置の成膜温度を低減させたことにより、耐久性の乏しい半導体膜しか得られず、TFT特性も劣ったものとなる場合がある。
 本発明の半導体膜において、酸化ガリウムは、酸素欠損の発生を抑える効果と、酸化物半導体膜のバンドギャップを大きくする効果が有る。Gaの割合[Ga/(In+Ga+Sn)(原子比)]は、0.01≦Ga/(In+Ga+Sn)≦0.30であることが好ましい。0.01未満では、酸素欠損を抑える効果が小さく、半導体膜にならない場合がある。また、0.30超では、酸素欠損がなくなり、絶縁膜となる場合があった。より好ましくは、0.02≦Ga/(In+Ga+Sn)≦0.27、さらに好ましくは、0.03≦Ga/(In+Ga+Sn)≦0.23である。
 本発明の半導体膜において、酸化スズは、耐薬品性を有しており、かつ導電膜として使用されることからもわかるように半導体膜の移動度に影響を及ぼすことは少ないと考えられる。よって、Snの割合[Sn/(In+Ga+Sn)(原子比)]は、0.01≦Sn/(In+Ga+Sn)≦0.40が好ましい。0.01未満では、耐薬品性が得られない場合がある。0.40超では、耐薬品性が高すぎて、エッチングによる半導体膜のアイランド形成ができない場合がある。より好ましくは、0.02≦Sn/(In+Ga+Sn)≦0.35、さらに好ましくは0.03≦Sn/(In+Ga+Sn)≦0.30である。
 本発明の半導体膜において、酸化インジウムは、半導体膜の移動度を担う酸化物である。Inの割合[In/(In+Ga+Sn)(原子比)]は、0.55≦In/(In+Ga+Sn)≦0.98が好ましい。0.55未満では、半導体膜の移動度の低下が起こる場合がある。0.98超では、半導体膜が結晶化したり、酸素欠損の量が増えすぎて、半導体化せず、導体になる場合がある。より好ましくは、0.60≦In/(In+Ga+Sn)≦0.96、さらに好ましくは、0.60≦In/(In+Ga+Sn)≦0.94である。
 本発明の半導体膜において、酸化アルミニウムは、半導体膜を非晶質化する作用と、酸素欠損によるキャリャーの発生を抑える作用を有する。ベースの原料酸化物における酸化インジウムの割合が多い酸化物半導体膜の場合、酸化アルミニウムの量を比較的多くしないと半導体膜が結晶化してしまったり、結晶化による酸化スズのドーパント効果によるキャリヤーの増大や、アモルファス状態での酸素欠損によるキャリヤーの増大を抑えることができなくなる。一方、ベースの原料酸化物における酸化インジウムの割合が少ない酸化物半導体膜の場合、酸化アルミニウムの量を比較的少なくしないと、膜が絶縁化したり、当該酸化物半導体膜を用いた薄膜トランジスタの移動度が低下したりする場合が有る。ベースの原料酸化物におけるInの割合に合わせてAlの割合を適宜調整すればよい。
 例えば、Inの割合[In/(In+Ga+Sn)(原子比)]が0.85以上の場合には、Alの割合[Al/(In+Ga+Sn+Al)(原子比)]は、0.10以上、好ましくは、0.12以上が好ましく、上限は0.30以下であることが好ましい。Inの割合[In/(In+Ga+Sn)(原子比)]が0.85以上では、半導体膜が結晶化しやすくなる場合があり、その結晶化を抑えるためにAlの添加量を増量することが好ましい。また、酸化インジウムの酸素欠損量もInの割合の増大に従って増大するので、キャリヤー発生を抑えるためにも半導体膜中のAlの添加量を増加させることが好ましい。
 また、Inの割合[In/(In+Ga+Sn)(原子比)]が0.70以下の場合は、添加するAlの割合[Al/(In+Ga+Sn+Al)(原子比)]を0.20以下とすることが好ましく、より好ましくは0.15以下にする。より好ましくは0.13以下であり、さらに好ましくは0.12以下である。下限は0.05以上であることが好ましい。
 Alは、酸素欠損によるキャリヤーの発生を抑える効果が大きく、例えば、ケミカルベーパーデポジション(CVD)処理等により、層間絶縁膜やゲート絶縁膜の形成時に半導体膜に発生するキャリヤーを後アニール時に正常なキャリヤー濃度に戻す能力が高い。Alのこの性質により、CVD処理等により一旦はキャリヤー濃度が高くなっても、後アニールにより膜が半導体として機能し得る正常なキャリヤー濃度に戻り、TFT特性を回復することができることが分かった。
 Inの割合[In/(In+Ga+Sn)(原子比)]が上記の中間の、0.70超0.85未満の場合は、成膜の条件(酸素濃度、基板温度、成膜圧力、背圧等)を適宜選択すればよい。Inの割合[In/(In+Ga+Sn)(原子比)]が上記の中間の、0.70超0.85未満の場合において、Gaの割合[Ga/(In+Ga+Sn)(原子比)]が0.10を超える場合は、酸化ガリウムのアモルファス化効果、及びキャリヤーの制御効果が発現するので、Alの割合[Al/(In+Ga+Sn+Al)(原子比)]は、Inの割合[In/(In+Ga+Sn)(原子比)]が0.85以上の場合ほどの量は必要ないが、半導体膜の用途により耐CVD性等を持たせたい場合や、半導体膜の耐久性をより向上させたい場合には、Inの割合[In/(In+Ga+Sn)(原子比)]が0.85以上の場合と同じ程度の量を添加すればよい。
 一方、Snの割合[Sn/(In+Ga+Sn)(原子比)]が0.20を超える場合は、耐薬品性が非常に高くなるので、エッチングプロセス等に耐性のある半導体膜が得られる。さらにCVD耐性や、TFTの耐久性を考慮してAlの割合を適宜選択すればよい。一方で、本発明の半導体膜を、薄膜トランジスタの移動度の高い用途に適用する場合には、Inの割合[In/(In+Ga+Sn)(原子比)]が0.85以下の場合のAlの割合[Al/(In+Ga+Sn+Al)(原子比)]まで減らすことができる。これにより、移動度が高い酸化物半導体膜を用いた薄膜トランジスタを提供することができるようになる。
 また、酸化ガリウム及び/又は酸化アルミニウムの添加は、酸化物半導体膜のバンドギャップを向上させる効果が有り、光耐性の高い酸化物半導体膜及び薄膜トランジスタ(TFT)を得やすくなる。酸化ガリウムと酸化アルミニウムの量は、酸素欠損量とも密接に関係しているので、得られる半導体膜の用途に応じた耐久性の要望に合わせて適宜選択すればよい。
 本発明の一態様の酸化物半導体膜は、In、Ga及びSnを下記原子比
  0.02≦Ga/(In+Ga+Sn)≦0.27    ・・・(1A)
  0.02≦Sn/(In+Ga+Sn)≦0.35    ・・・(2A)
  0.60≦In/(In+Ga+Sn)≦0.96    ・・・(3A)
で含有し、
 かつ、Alを下記原子比
  0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(4)
で含有することが好ましい。
 本発明の一態様の酸化物半導体膜は、In、Ga及びSnを下記原子比
  0.03≦Ga/(In+Ga+Sn)≦0.23    ・・・(1B)
  0.03≦Sn/(In+Ga+Sn)≦0.30    ・・・(2B)
  0.60≦In/(In+Ga+Sn)≦0.94    ・・・(3B)
で含有し、
 かつ、Alを下記原子比
  0.08≦Al/(In+Ga+Sn+Al)≦0.22 ・・・(4B)
で含有することがより好ましい。
 酸化物半導体薄膜中の各金属元素の含有量(原子比)は、ICP(Inductive Coupled Plasma)測定またはXRF(X-Ray Fluorescence)測定により、各元素の存在量を測定することで求めることができる。ICP測定は誘導プラズマ発光分析装置を用いることができる。XRF測定は薄膜蛍光X線分析装置(AZX400、リガク社製)を用いることができる。
 また、セクタ型ダイナミック二次イオン質量分析計SIMS分析を用いても誘導プラズマ発光分析または薄膜蛍光X線分析と同等の精度で酸化物半導体薄膜中の各金属元素の含有量(原子比)を分析できる。誘導プラズマ発光分析装置または薄膜蛍光X線分析装置で測定した金属元素の原子比が既知の標準酸化物薄膜の上面に、ソース・ドレイン電極をTFT素子と同様の材料をチャネル長で形成したものを標準材料とし、セクタ型ダイナミック二次イオン質量分析計SIMS(IMS 7f-Auto、AMETEK社製)により酸化物半導体層の分析に行い各元素の質量スペクトル強度を得、既知の元素濃度と質量スペクトル強度の検量線を作製する。次に、実TFT素子の酸化物半導体膜部分を、セクタ型ダイナミック二次イオン質量分析計SIMS分析によるスペクトル強度から、前述の検量線を用いて、原子比を算出すると、算出された原子比は、別途薄膜蛍光X線分析装置または誘導プラズマ発光分析装置で測定された酸化物半導体膜の原子比の2原子%以内であることが確認できる。
<薄膜トランジスタ>
 次に、本発明の一態様の薄膜トランジスタの構造について説明する。
 本発明の一態様の薄膜トランジスタ(以下、本発明のTFTと略称することがある)は、上記本発明の酸化物半導体膜を用いたことを特徴とする。
 本発明の一態様の薄膜トランジスタの形状は、特に限定されないが、バックチャンネルエッチ型トランジスタ、エッチストッパー型トランジスタ、トップゲート型トランジスタ等が好ましい。
 具体的な薄膜トランジスタの例を図2および図3に示す。
 図2に示すように、薄膜トランジスタ100は、シリコンウエハ20、ゲート絶縁膜30、酸化物半導体薄膜40、ソース電極50、ドレイン電極60、および層間絶縁膜70、70Aを備える。
 シリコンウエハ20はゲート電極である。ゲート絶縁膜30はゲート電極と酸化物半導体薄膜40の導通を遮断する絶縁膜であり、シリコンウエハ20上に設けられる。
 酸化物半導体薄膜40はチャネル層であり、ゲート絶縁膜30上に設けられる。酸化物半導体薄膜40は本発明の一態様の酸化物半導体薄膜が用いられる。
 ソース電極50およびドレイン電極60は、ソース電流およびドレイン電流を酸化物半導体薄膜40に流すための導電端子であり、酸化物半導体薄膜40の両端近傍に接触するように、各々設けられる。
 層間絶縁膜70は、ソース電極50およびドレイン電極60と、酸化物半導体薄膜40の間の接触部分以外の導通を遮断する絶縁膜である。
 層間絶縁膜70Aは、ソース電極50およびドレイン電極60と、酸化物半導体薄膜40の間の接触部分以外の導通を遮断する絶縁膜である。層間絶縁膜70Aは、ソース電極50とドレイン電極60の間の導通を遮断する絶縁膜でもある。層間絶縁膜70Aは、チャネル層保護層でもある。
 図3に示すように、薄膜トランジスタ100Aの構造は、薄膜トランジスタ100と同様であるが、ソース電極50およびドレイン電極60を、ゲート絶縁膜30と酸化物半導体薄膜40の両方に接触するように設けている点が異なる。ゲート絶縁膜30、酸化物半導体薄膜40、ソース電極50、およびドレイン電極60を覆うように、層間絶縁膜70Bが一体に設けられている点も異なる。
 ドレイン電極60、ソース電極50およびゲート電極を形成する材料に特に制限はなく、一般に用いられている材料を任意に選択することができる。図2および図3で挙げた例では、シリコンウエハを基板として用いており、シリコンウエハが電極としても作用するが、電極材料はシリコンに限定されない。
 例えば、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)、ZnO、およびSnO等の透明電極や、Al、Ag、Cu、Cr、Ni、Mo、Au、Ti、およびTa等の金属電極、またはこれらを含む合金の金属電極や積層電極を用いることができる。
 また、図2および図3において、ガラス等の基板上にゲート電極を形成してもよい。
 層間絶縁膜70、70A、70Bを形成する材料にも特に制限はなく、一般に用いられている材料を任意に選択できる。層間絶縁膜70、70A、70Bを形成する材料として、具体的には、例えば、SiO2、SiNx、Al23、Ta25、TiO2、MgO、ZrO2、CeO2、K2O、Li2O、Na2O、Rb2O、Sc23、Y23、HfO2、CaHfO3、PbTiO3、BaTa26、SrTiO3、Sm23、およびAlN等の化合物を用いることができる。
 本発明の一態様の薄膜トランジスタがバックチャネルエッチ型(ボトムゲート型)の場合、ドレイン電極、ソース電極およびチャネル層上に保護膜を設けることが好ましい。保護膜を設けることにより、TFTが長時間駆動した場合でも耐久性が向上しやすくなる。なお、トップゲート型のTFTの場合、例えばチャネル層上にゲート絶縁膜を形成した構造となる。
 保護膜または絶縁膜は、例えばCVDにより形成することができるが、その際に高温度によるプロセスになる場合がある。また、保護膜または絶縁膜は、成膜直後は不純物ガスを含有していることが多く、加熱処理(アニール処理)を行うことが好ましい。加熱処理で不純物ガスを取り除くことにより、安定した保護膜または絶縁膜となり、耐久性の高いTFT素子を形成しやすくなる。
 本発明の一態様の酸化物半導体薄膜を用いることにより、CVDプロセスにおける温度の影響、およびその後の加熱処理による影響を受けにくくなるため、保護膜または絶縁膜を形成した場合であっても、TFT特性の安定性を向上させることができる。
 薄膜トランジスタは、以下の特性を有するのが好ましい。
 薄膜トランジスタの移動度は1.0cm2/V・s以上が好ましい。1.0cm2/V・s以上とすることにより、液晶ディスプレイを駆動できる。
 飽和移動度は、ドレイン電圧を20V印加した場合の伝達特性から求められる。具体的に、伝達特性Id-Vgのグラフを作成し、各Vgのトランスコンダクタンス(Gm)を算出し、飽和領域の式により飽和移動度を求めることにより、算出できる。Idはソース・ドレイン電極間の電流、Vgはソース・ドレイン電極間に電圧Vdを印加したときのゲート電圧である。
 閾値電圧(Vth)は、-3.0V以上、3.0V以下が好ましく、-2.0V以上、2.0V以下がより好ましく、-1.0V以上、1.0V以下がさらに好ましい。閾値電圧(Vth)が-3.0V以上であると、高移動度の薄膜トランジスタができる。閾値電圧(Vth)が3.0V以下であると、オフ電流が小さく、オンオフ比の大きな薄膜トランジスタができる。
 閾値電圧(Vth)は、伝達特性のグラフよりId=10-9AでのVgで定義できる。
 on-off比は106以上、1012以下が好ましく、107以上、1011以下がより好ましく、108以上、1010以下がさらに好ましい。on-off比が106以上であると、液晶ディスプレイの駆動ができる。on-off比が1012以下であると、コントラストの大きな有機ELの駆動ができる。また、オフ電流を10-12A以下にでき、CMOSイメージセンサーの転送トランジスタやリセットトランジスタに用いた場合、画像の保持時間を長くしたり、感度を向上させたりできる。
 on-off比は、Vg=-10VのIdの値をオフ電流値とし、Vg=20VのIdの値をオン電流値として、比[オン電流値/オフ電流値]を決めることにより、求められる。
 オフ電流値は、10-10A以下が好ましく、10-11A以下がより好ましく、10-12A以下がさらに好ましい。オフ電流値が10-10A以下であると、コントラストの大きな有機ELの駆動ができる。また、CMOSイメージセンサーの転送トランジスタやリセットトランジスタに用いた場合、画像の保持時間を長くしたり、感度を向上させたりできる。
 薄膜トランジスタの半導体層に用いられる、本発明の一態様の非晶質酸化物半導体薄膜の欠陥密度が、5.0×1016cm-3以下が好ましく、1.0×1016cm-3以下がより好ましい。欠陥密度の減少により、薄膜トランジスタの移動度がさらに高くなり、光照射時の安定性、熱に対する安定性が高くなり、TFTが安定して作動するようになる。
<量子トンネル電界効果トランジスタ>
 本発明の一態様の酸化物半導体薄膜は、量子トンネル電界効果トランジスタ(FET)に用いることもできる。
 図4に、本発明の一態様の、量子トンネル電界効果トランジスタ(FET)の模式図(縦断面図)を示す。
 量子トンネル電界効果トランジスタ501は、p型半導体層503、n型半導体層507、ゲート絶縁膜509、ゲート電極511、ソース電極513、およびドレイン電極515を備える。
 p型半導体層503、n型半導体層507、ゲート絶縁膜509、およびゲート電極511は、この順番に積層されている。
 ソース電極513は、p型半導体層503上に設けられる。ドレイン電極515はn型半導体層507上に設けられる。
 p型半導体層503は、p型のIV族半導体層であり、ここではp型シリコン層である。
 n型半導体層507は、ここでは本発明の一態様のイメージセンサーに用いた、n型の酸化物半導体薄膜である。ソース電極513およびドレイン電極515は導電膜である。
 図4では図示していないが、p型半導体層503上には絶縁層が形成されてもよい。この場合、p型半導体層503とn型半導体層507は、絶縁層を部分的に開口した領域であるコンタクトホールを介して接続されている。図4では図示していないが、量子トンネル電界効果トランジスタ501は、その上面を覆う層間絶縁膜を備えてもよい。
 量子トンネル電界効果トランジスタ501は、p型半導体層503とn型半導体層507により形成されたエネルギー障壁をトンネリングする電流を、ゲート電極511の電圧により制御する、電流のスイッチングを行う量子トンネル電界効果トランジスタ(FET)である。この構造では、n型半導体層507を構成する酸化物半導体のバンドギャップが大きくなり、オフ電流を小さくすることができる。
 図5に、他の態様の量子トンネル電界効果トランジスタ501Aの模式図(縦断面図)を示す。
 量子トンネル電界効果トランジスタ501Aの構成は、量子トンネル電界効果トランジスタ501と同様であるが、p型半導体層503とn型半導体層507の間に酸化シリコン層505が形成されている点が異なる。酸化シリコン層が有ることにより、オフ電流を小さくすることが出来る。
 酸化シリコン層505の厚みは、10nm以下であるのが好ましい。10nm以下とすることにより、トンネル電流が流れなかったり、形成されるエネルギー障壁が形成しにくかったり障壁高さが変化したりするのを防止でき、トンネリング電流が低下したり、変化したりするのを防げる。好ましくは、8nm以下、より好ましくは5nm以下、更に好ましくは3nm以下、更により好ましくは1nm以下である。
 図6にp型半導体層503とn型半導体層507の間に酸化シリコン層505が形成された部分のTEM写真を示す。
 量子トンネル電界効果トランジスタ501及び501Aも、n型半導体層507はn型酸化物半導体である。
 n型半導体層507を構成する酸化物半導体は、非晶質でもよい。非晶質であることにより、蓚酸などの有機酸でエッチング可能となり、他の層とのエッチング速度の差が大きくなり、配線などの金属層への影響もなく、良好にエッチングできる。
 n型半導体層507を構成する酸化物半導体は、結晶質でもよい。結晶質であることにより、非晶質の場合よりもバンドギャップが大きくなり、オフ電流を小さくできる。仕事関数も大きくできることから、p型のIV族半導体材料とn型半導体層507により形成されるエネルギー障壁をトンネリングする電流を制御しやすくなる。
 量子トンネル電界効果トランジスタ501の製造方法は、特に限定しないが、以下の方法を例示できる。
 まず、図7Aに示すように、p型半導体層503上に絶縁膜505Aを形成し、絶縁膜505Aの一部をエッチング等で開口してコンタクトホール505Bを形成する。
 次に、図7Bに示すように、p型半導体層503および絶縁膜505A上にn型半導体層507を形成する。この際、コンタクトホール505Bを介してp型半導体層503とn型半導体層507を接続する。
 次に、図7Cに示すように、n型半導体層507上に、ゲート絶縁膜509およびゲート電極511をこの順番に形成する。
 次に、図7Dに示すように、絶縁膜505A、n型半導体層507、ゲート絶縁膜509およびゲート電極511を覆うように、層間絶縁膜519を設ける。
 次に、図7Eに示すように、p型半導体層503上の絶縁膜505Aおよび層間絶縁膜519の一部を開口してコンタクトホール519Aを形成し、コンタクトホール519Aにソース電極513を設ける。
 さらに、図7Eに示すように、n型半導体層507上のゲート絶縁膜509および層間絶縁膜519の一部を開口してコンタクトホール519Bを形成し、コンタクトホール519Bにドレイン電極515を形成する。
 以上の手順で量子トンネル電界効果トランジスタ501を製造できる。
 なお、p型半導体層503上にn型半導体層507を形成した後で、150℃以上、600℃以下の温度で熱処理を行うことで、p型半導体層503とn型半導体層507の間に酸化シリコン層505を形成できる。この工程を追加することにより、量子トンネル電界効果トランジスタ501Aを製造できる。
<薄膜トランジスタの用途>
 本発明の一態様の薄膜トランジスタは、電界効果型トランジスタ、論理回路、メモリ回路、および差動増幅回路等の各種の集積回路にも適用でき、それらを電子機器等に適用することができる。さらに、本発明の一態様の薄膜トランジスタは、電界効果型トランジスタ以外にも静電誘起型トランジスタ、ショットキー障壁型トランジスタ、ショットキーダイオード、および抵抗素子にも適応できる。
 本発明の一態様の薄膜トランジスタは、表示装置及び固体撮像素子等に好適に用いることができる。
以下、本発明の一態様の薄膜トランジスタを表示装置および固体撮像素子に用いる場合について、説明する。
 まず、本発明の一態様の薄膜トランジスタを表示装置に用いる場合について、図8Aから図8Cを参照して説明する。
 図8Aは、本発明の一態様の表示装置の上面図である。図8Bは、本発明の一態様の表示装置の画素部に、液晶素子を適用する場合の画素部の回路を説明するための回路図である。また、図8Cは、本発明の一態様の表示装置の画素部に、有機EL素子を適用する場合の画素部の回路を説明するための回路図である。
 画素部に配置するトランジスタは、本発明の一態様の薄膜トランジスタを用いることができる。本発明の一態様の薄膜トランジスタはnチャネル型とすることが容易なので、nチャネル型トランジスタで構成できる駆動回路の一部を、画素部のトランジスタと同一基板上に形成する。画素部や駆動回路に本実施の形態に示す薄膜トランジスタを用いることにより、信頼性の高い表示装置を提供できる。
 アクティブマトリクス型表示装置の上面図の一例を図8Aに示す。表示装置の基板300上には、画素部301、第1の走査線駆動回路302、第2の走査線駆動回路303、信号線駆動回路304が形成される。画素部301には、複数の信号線が信号線駆動回路304から延伸して配置され、複数の走査線が第1の走査線駆動回路302、および第2の走査線駆動回路303から延伸して配置される。走査線と信号線との交差領域には、各々、表示素子を有する画素がマトリクス状に設けられる。表示装置の基板300は、FPC(Flexible Printed Circuit)等の接続部を介して、タイミング制御回路(コントローラ、制御ICともいう)に接続される。
 図8Aでは、第1の走査線駆動回路302、第2の走査線駆動回路303、信号線駆動回路304は、画素部301と同じ基板300上に形成される。そのため、外部に設ける駆動回路等の部品の数が減るので、コストの低減を図ることができる。また、基板300外部に駆動回路を設けた場合、配線を延伸させる必要が生じ、配線間の接続数が増える。同じ基板300上に駆動回路を設けた場合、その配線間の接続数を減らすことができ、信頼性の向上、または歩留まりの向上を図ることができる。
 また、画素の回路構成の一例を図8Bに示す。ここでは、VA型液晶表示装置の画素部に適用することができる画素部の回路を示す。
 この画素部の回路は、一つの画素に複数の画素電極を有する構成に適用できる。それぞれの画素電極は異なるトランジスタに接続され、各トランジスタは異なるゲート信号で駆動できるように構成されている。これにより、マルチドメイン設計された画素の個々の画素電極に印加する信号を、独立して制御できる。
 トランジスタ316のゲート配線312と、トランジスタ317のゲート配線313には、異なるゲート信号を与えられるように分離されている。一方、データ線として機能するソース電極またはドレイン電極314は、トランジスタ316とトランジスタ317で共通に用いられる。トランジスタ316とトランジスタ317は、本発明の一態様のトランジスタを用いることができる。これにより、信頼性の高い液晶表示装置を提供できる。
 トランジスタ316には、第1の画素電極が電気的に接続され、トランジスタ317には、第2の画素電極が電気的に接続される。第1の画素電極と第2の画素電極とは分離されている。第1の画素電極と第2の画素電極の形状は、特に限定しない。例えば、第1の画素電極は、V字状とすればよい。
 トランジスタ316のゲート電極はゲート配線312と接続され、トランジスタ317のゲート電極はゲート配線313と接続されている。ゲート配線312とゲート配線313に異なるゲート信号を与えて、トランジスタ316とトランジスタ317の動作タイミングを異ならせ、液晶の配向を制御できる。
 また、容量配線310と、誘電体として機能するゲート絶縁膜と、第1の画素電極または第2の画素電極と電気的に接続する容量電極とで、保持容量を形成してもよい。
 マルチドメイン構造は、一画素に第1の液晶素子318と第2の液晶素子319を備える。第1の液晶素子318は第1の画素電極と対向電極とその間の液晶層とで構成され、第2の液晶素子319は第2の画素電極と対向電極とその間の液晶層とで構成される。
 画素部は、図8Bに示す構成に限定されない。図8Bに示す画素部にスイッチ、抵抗素子、容量素子、トランジスタ、センサー、または論理回路を追加してもよい。
 画素の回路構成の他の一例を図8Cに示す。ここでは、有機EL素子を用いた表示装置の画素部の構造を示す。
 図8Cは、適用可能な画素部320の回路の一例を示す図である。ここではnチャネル型のトランジスタを1つの画素に2つ用いる例を示す。本発明の一態様の酸化物半導体膜は、nチャネル型のトランジスタのチャネル形成領域に用いることができる。当該画素部の回路は、デジタル時間階調駆動を適用できる。
 スイッチング用トランジスタ321および駆動用トランジスタ322は、本発明の一態様の薄膜トランジスタを用いることができる。これにより、信頼性の高い有機EL表示装置を提供することができる。
 画素部の回路の構成は、図8Cに示す構成に限定されない。図8Cに示す画素部の回路にスイッチ、抵抗素子、容量素子、センサー、トランジスタまたは論理回路を追加してもよい。
 以上が本発明の一態様の薄膜トランジスタを表示装置に用いる場合の説明である。
 次に、本発明の一態様の薄膜トランジスタを固体撮像素子に用いる場合について、図9を参照して説明する。
 CMOS(Complementary Metal Oxide Semiconductor)イメージセンサーは、信号電荷蓄積部に電位を保持し、その電位を、増幅トランジスタを介して、垂直出力線に出力する固体撮像素子である。CMOSイメージセンサーに含まれるリセットトランジスタ、および/または転送トランジスタにリーク電流があると、そのリーク電流によって充電または放電が起こり、信号電荷蓄積部の電位が変化する。信号電荷蓄積部の電位が変化すると、増幅トランジスタの電位も変わってしまい、本来の電位からずれた値となり、撮像された映像が劣化してしまう。
 本発明の一態様の薄膜トランジスタをCMOSイメージセンサのリセットトランジスタ、および転送トランジスタに適用した場合の動作の効果を説明する。増幅トランジスタは、薄膜トランジスタまたはバルクトランジスタのどちらを適用しても良い。
 図9は、CMOSイメージセンサーの画素構成の一例を示す図である。画素は光電変換素子であるフォトダイオード3002、転送トランジスタ3004、リセットトランジスタ3006、増幅トランジスタ3008および各種配線で構成されており、マトリクス状に複数が配置されてセンサーを構成する。増幅トランジスタ3008と電気的に接続される選択トランジスタを設けても良い。トランジスタ記号に記してある「OS」は酸化物半導体(Oxide Semiconductor)を、「Si」はシリコンを示しており、それぞれのトランジスタに適用すると好ましい材料を表している。以降の図面についても同様である。
 フォトダイオード3002は、転送トランジスタ3004のソース側に接続されており、転送トランジスタ3004のドレイン側には信号電荷蓄積部3010(FD:フローティングディフュージョンとも呼ぶ)が形成される。信号電荷蓄積部3010にはリセットトランジスタ3006のソース、および増幅トランジスタ3008のゲートが接続されている。別の構成として、リセット電源線3110を削除することもできる。例えば、リセットトランジスタ3006のドレインをリセット電源線3110ではなく、電源線3100または垂直出力線3120につなぐ方法がある。
 なお、また、フォトダイオード3002に本発明の酸化物半導体膜を用いても良く、転送トランジスタ3004、リセットトランジスタ3006に用いられる酸化物半導体膜と同じ材料を用いてよい。
 以上が、本発明の一態様の薄膜トランジスタを固体撮像素子に用いる場合の説明である。
 以下、実施例、比較例を挙げて本発明をより具体的に説明するが、本発明はこれらによって何ら限定されるものではない。
[酸化物焼結体の製造及び特性評価]
(実施例1)
 表1に示す割合(原子比)となるように酸化ガリウム粉末、酸化アルミニウム粉末、酸化スズ粉末、酸化インジウム粉末を秤量し、ポリエチレン製のポットに入れて、乾式ボールミルにより72時間混合粉砕し、混合粉末を作製した。
 この混合粉末を金型に入れ、49MPa(500kg/cm2をSI単位に換算)の圧力でプレス成型体とした。この成型体を196MPa(2000kg/cm2をSI単位に換算)の圧力でCIPにより緻密化を行った。次に、この成型体を常圧焼成炉に入れ、大気雰囲気下で、350℃で3時間保持した後に、昇温速度100℃/時間にて昇温し、1480℃にて、32時間保持し、その後、放置して冷却し、酸化物焼結体を得た。
<酸化物焼結体の特性評価>
 得られた酸化物焼結体について、下記物性を評価した。結果を表1に示す。
(1)XRDによる結晶相
 得られた焼結体について、X線回折測定装置Smartlabにより、以下の条件で、焼結体のX線回折(XRD)を測定した。得られたXRDチャートをJADE6により分析し、焼結体中の結晶相を求めた。得られたXRDチャートを図10に示す。
・装置:Smartlab(株式会社リガク製)
・X線:Cu-Kα線(波長1.5418×10-10m)
・2θ-θ反射法、連続スキャン(2.0°/分)
・サンプリング間隔:0.02°
・スリットDS(発散スリット)、SS(散乱スリット)、RS(受光スリット):1mm
(2)相対密度(%)
 ここで「相対密度」とは、アルキメデス法により測定される酸化物焼結体の実測密度を、酸化物焼結体の理論密度で除した値の百分率であることを意味する。本発明において、理論密度は以下のように算出されるものである。
  理論密度=酸化物焼結体に用いた原料粉末の総重量/酸化物焼結体に用いた原料粉末の総体積
 例えば、酸化物焼結体の原料粉末として酸化物A、酸化物B、酸化物C、酸化物Dを用いた場合において、酸化物A、酸化物B、酸化物C、酸化物Dの使用量(仕込量)をそれぞれa(g)、b(g)、c(g)、d(g)とすると、理論密度は、以下のように当てはめることで算出できる。
  理論密度=(a+b+c+d)/((a/酸化物Aの密度)+(b/酸化物Bの密度)+(c/酸化物Cの密度)+(d/酸化物Dの密度))
 なお、各酸化物の密度は、密度と比重はほぼ同等であることから、化学便覧 基礎編I日本化学編 改定2版(丸善株式会社)に記載されている比重の値を用いた。
(3)バルク抵抗(mΩ・cm)
 得られた焼結体のバルク抵抗(mΩ・cm)を、抵抗率計ロレスタ(三菱化学株式会社製)を使用して、四探針法(JISR1637)に基づき測定した。
 測定箇所は酸化物焼結体の中心および酸化物焼結体の四隅と中心との中間点の4点、計5箇所とし、5箇所の平均値をバルク抵抗値とした。
(4)400WDCパワー5時間成膜後のターゲット(酸化物焼結体)の状態
 DCパワー400Wで5時間成膜を行った後、ターゲット表面を目視で確認した。
(実施例2、3及び比較例1、2、3)
 表1に示した組成で原料酸化物を使用して、実施例1と同様に操作して酸化物焼結体を得た。得られた酸化物焼結体について、実施例1と同様に評価した。結果を表1に示す。また、得られたXRDチャートを図11から図15に示す。
Figure JPOXMLDOC01-appb-T000001
 表1に示すように、実施例1から3は、式(5)から式(8)を満たす組成範囲であり、DCパワー400Wで5時間成膜を行った後でもエロージョンの形成以外に大きな変化がなかった。
 比較例1、2はAlを含有しておらず、比較例3はAl含有量が式(8)の下限外れであり、DCパワー400Wで5時間成膜を行った後に、エロージョン部に黒色異物およびヘアーラインクラックが発生してしまった。また、比較例1から3では、Ga2In6Sn216化合物の含有量が主成分となり、実施例1から3よりも多かった。
 この結果から、焼結体を式(5)から式(8)を満たす組成範囲とすることにより、Ga2In6Sn216化合物の生成を抑制でき、スパッタ時の異物やクラックの発生を抑止できることが分かった。
[薄膜トランジスタの製造及び性能評価]
(実施例A)
<半導体膜の製造>
 まず、図16Aに示すように、酸化物薄膜のみをガラス基板に載せた試料を作製し、特性を測定、評価した。具体的な手順は以下の通りである。
 まず、実施例1から実施例4、比較例1、および比較例2で製造した酸化物焼結体から作製したスパッタリングターゲットを用いて、表2の「製造条件」に示す条件でスパッタリングによって、ガラス基板上にて50nmの薄膜(酸化物半導体層)を形成した。スパッタガスとして、高純度アルゴンに高純度酸素1体積%を混合した混合ガスを用い、スパッタリングを行った。
 次に、得られた試料を大気中にて350℃、30分間加熱処理し、処理後の薄膜の特性を評価した。具体的な評価項目および評価方法は以下の通りである。
・ホール効果測定
 ホール効果測定用サンプルをホール効果・比抵抗測定装置(ResiTest8300型、東陽テクニカ社製)にセットし、室温においてホール効果を評価し、キャリヤー密度及び移動度を求めた。
・半導体膜の結晶特性
 スパッタ後(膜堆積直後)の加熱していない膜、及び加熱直後の膜の結晶質をX線回折(XRD)測定によって評価した。
・In23結晶の格子定数(10-10m)
 XRDにより得られた結晶ピークを用いて、JCPDSカードIn23(PDF#06-0416)を出発点としたJADE6による格子定数精密化処理により算出した。
・半導体膜のバンドギャップ
 石英基板上に成膜し、半導体膜と同様に熱処理した薄膜サンプルの透過スペクトルを測定し、横軸の波長をエネルギー(eV)に、縦軸の透過率を
(αhν)2
(ここで、
 α:吸収係数
 h:プランク定数
 v:振動数
である。)
に変換したあと、吸収が立ち上がる部分に直線をフィッティングし、その直線がベースラインと交わるところのeV値を算出し、バンドギャップとした。
 結果を表2の「半導体膜」の「加熱処理後」に示す。
 次に、加熱処理後の半導体膜の上に、基板温度300℃で化学蒸着法(CVD)により、SiO2膜(保護絶縁膜;層間絶縁膜)を形成して図16Bに示す試料を作製した。形成後の薄膜のキャリヤー密度と移動度を、「(1)ホール効果測定」と同様の条件で評価した。結果を表2の「半導体膜」の「SiO2膜成膜後」に示す。
 次に、SiO2膜を成膜した試料を、後アニールとして350℃、0.5または1時間加熱処理を行い、加熱処理後の薄膜のキャリヤー密度と移動度を「SiO2形成直後」と同様の条件で評価した。結果を表2の「半導体膜」の「SiO2形成+加熱処理後」に示す。
<薄膜トランジスタの製造>
 次に、酸化物薄膜を備える薄膜トランジスタ(TFT)を作製し、特性を測定、評価した。具体的な手順は以下の通りである。
(1)成膜工程
 実施例1で製造した酸化物焼結体から作製したスパッタリングターゲットを用いて、スパッタリングによって、熱酸化膜(ゲート絶縁膜)付きのシリコンウエハー(ゲート電極)上に、メタルマスクを介して50nmの薄膜(酸化物半導体層)を形成した。スパッタガスとして、高純度アルゴン及び高純度酸素1%の混合ガスを用い、スパッタリングを行った。
(2)ソース・ドレイン電極の形成
 メタルマスクを用いてソース・ドレイン電極としてチタン金属をスパッタ成膜で付けた後、得られた積層体を大気中にて350℃、1時間加熱処理した。薄膜トランジスタ(TFT)を完成し、TFTの特性を評価した。
 具体的な評価項目および評価条件は以下の通りである。
・飽和移動度(cm2/V・sec)
 飽和移動度は、ドレイン電圧に5V印加した場合の伝達特性から求めた。具体的には、伝達特性Id-Vgのグラフを作成し、各Vgのトランスコンダクタンス(Gm)を算出し、線形領域の式により飽和移動度を導いた。尚、Gmは∂(Id)/∂(Vg)によって表され、Vgは-15Vから25Vまで印加し、その範囲での最大移動度を飽和移動度と定義した。本明細書において特に断らない限り、飽和移動度はこの方法で評価した。上記Idはソース・ドレイン電極間の電流、Vgはソース・ドレイン電極間に電圧Vdを印加したときのゲート電圧である。
・閾値電圧(Vth)
 閾値電圧(Vth)は、伝達特性のグラフよりId=10-9AでのVgと定義した。結果を表2に示す。
・オフ電流値およびon-off比
 on-off比は、Vg=-10VのIdの値をオフ電流値とし、Vg=20VのIdの値をOn電流値として比[On/Off]を決めた。結果を表2に示す。
 結果を表2の「TFT」の「加熱処理後、SiO2膜形成前」に示す。
(3)保護絶縁膜の形成
 加熱処理後の半導体膜の上に、基板温度300℃で化学蒸着法(CVD)により、SiO2膜(保護絶縁膜;層間絶縁膜)を形成し、その後、後アニールとして350℃、30分加熱処理を行った。
 SiO2膜成膜後の加熱処理を行ったTFTの特性を「加熱処理後、SiO2膜形成前」と同じ条件で評価した。結果を表2の「TFT」の「SiO2膜成膜+加熱処理後」に示す。
(実施例B、C及び比較例A)
 表2に示した実施例で製造した酸化物焼結体から作製したスパッタリングターゲットを用い、表2に示した条件とした以外は、実施例Aと同様にして薄膜トランジスタを製造し、評価した。結果を表2に示す。
Figure JPOXMLDOC01-appb-T000002
 表2に示すように、実施例Aから実施例Cは、実施例1から実施例3の焼結体を用いて半導体膜を成膜したものであり、加熱後でもTFTとしての特性が得られていた。
 比較例Aは、比較例1の焼結体を用いて半導体膜を製膜したものであり、加熱すると膜が導通してしまい、TFTとしての特性が得られなかった。
 本発明の一態様の酸化物半導体膜は、薄膜トランジスタ等の半導体膜として有用である。
 本発明の一態様の酸化物焼結体は、スパッタリングターゲット材として有用である。
1 :酸化物焼結体
3 :バッキングプレート
20 :シリコンウエハ
30 :ゲート絶縁膜
40 :酸化物半導体薄膜
50 :ソース電極
60 :ドレイン電極
70 :層間絶縁膜
70A :層間絶縁膜
70B :層間絶縁膜
100 :薄膜トランジスタ
100A :薄膜トランジスタ
300 :基板
301 :画素部
302 :第1の走査線駆動回路
303 :第2の走査線駆動回路
304 :信号線駆動回路
310 :容量配線
312 :ゲート配線
313 :ゲート配線
314 :ドレイン電極
316 :トランジスタ
317 :トランジスタ
318 :第1の液晶素子
319 :第2の液晶素子
320 :画素部
321 :スイッチング用トランジスタ
322 :駆動用トランジスタ
3002 :フォトダイオード
3004 :転送トランジスタ
3006 :リセットトランジスタ
3008 :増幅トランジスタ
3010 :信号電荷蓄積部
3100 :電源線
3110 :リセット電源線
3120 :垂直出力線
 

Claims (10)

  1.  In、Ga及びSnを下記式(1)から(3)を満たす範囲の原子比
      0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(1)
      0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(2)
      0.55≦In/(In+Ga+Sn)≦0.98    ・・・(3)
    で含有し、
     かつ、Alを下記式(4)を満たす範囲の原子比
      0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(4)
    で含有する酸化物半導体膜。
  2.  請求項1に記載の酸化物半導体膜を用いた薄膜トランジスタ。
  3.  In、Ga及びSnを下記式(5)から(7)を満たす範囲の原子比
      0.01≦Ga/(In+Ga+Sn)≦0.30    ・・・(5)
      0.01≦Sn/(In+Ga+Sn)≦0.40    ・・・(6)
      0.55≦In/(In+Ga+Sn)≦0.98    ・・・(7)
    で含有し、
     かつ、Alを下記式(8)を満たす範囲の原子比
      0.05≦Al/(In+Ga+Sn+Al)≦0.30 ・・・(8)
    で含有する酸化物焼結体。
  4.  In23結晶を主成分とし、InGaO3結晶及びSnO2結晶のいずれか一方又は両方を含有する請求項3に記載の酸化物焼結体。
  5.  Ga3InSn516化合物及びGa2In6Sn216化合物のいずれか一方又は両方を主成分として含有しない請求項3又は4に記載の酸化物焼結体。
  6.  相対密度が95%以上である請求項3から請求項5のいずれか一項に記載の酸化物焼結体。
  7.  バルク抵抗が20mΩcm以下である請求項3から請求項6のいずれか一項に記載の酸化物焼結体。
  8.  請求項3から請求項7のいずれか一項に記載の酸化物焼結体と、バッキングプレートとを含むスパッタリングターゲット。
  9.  In、Ga及びSnを含む原料化合物粉末を混合して混合物を調製する配合工程と、
     前記混合物を成型して成型体を調製する成型工程と、
     前記成型体を焼結する焼結工程と、
     を実施する、請求項3から請求項6のいずれか一項に記載の酸化物焼結体の製造方法。
  10.  請求項2に記載の薄膜トランジスタを備える電子機器。
     
PCT/JP2018/001929 2017-02-01 2018-01-23 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット Ceased WO2018143005A1 (ja)

Priority Applications (4)

Application Number Priority Date Filing Date Title
CN201880009025.4A CN110234789B (zh) 2017-02-01 2018-01-23 氧化物半导体膜、薄膜晶体管、氧化物烧结体以及溅射靶
JP2018566073A JP6956748B2 (ja) 2017-02-01 2018-01-23 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット
KR1020197025043A KR102382130B1 (ko) 2017-02-01 2018-01-23 산화물 반도체막, 박막 트랜지스터, 산화물 소결체, 및 스퍼터링 타깃
US16/482,203 US11728390B2 (en) 2017-02-01 2018-01-23 Oxide semiconductor film, thin film transistor, oxide sintered body, and sputtering target

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017-016853 2017-02-01
JP2017016853 2017-02-01

Publications (1)

Publication Number Publication Date
WO2018143005A1 true WO2018143005A1 (ja) 2018-08-09

Family

ID=63040567

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/001929 Ceased WO2018143005A1 (ja) 2017-02-01 2018-01-23 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット

Country Status (6)

Country Link
US (1) US11728390B2 (ja)
JP (1) JP6956748B2 (ja)
KR (1) KR102382130B1 (ja)
CN (1) CN110234789B (ja)
TW (1) TWI805567B (ja)
WO (1) WO2018143005A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023512764A (ja) * 2020-02-05 2023-03-29 ボーリング・グリーン・ステート・ユニバーシティ 絶縁体から導電体への光誘起転移

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2020027243A1 (ja) * 2018-08-01 2020-02-06 出光興産株式会社 結晶構造化合物、酸化物焼結体、スパッタリングターゲット、結晶質酸化物薄膜、アモルファス酸化物薄膜、薄膜トランジスタ、及び電子機器

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011174134A (ja) * 2010-02-24 2011-09-08 Idemitsu Kosan Co Ltd In−Ga−Sn系酸化物焼結体、ターゲット、酸化物半導体膜、及び半導体素子
JP2013070010A (ja) * 2010-11-26 2013-04-18 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2015166305A (ja) * 2014-02-14 2015-09-24 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04272612A (ja) 1991-02-26 1992-09-29 Kojundo Chem Lab Co Ltd 透明電極
US20020017331A1 (en) 2000-06-30 2002-02-14 Renaud Michel C. Variable stiffness bellows
KR101024177B1 (ko) 2001-08-02 2011-03-22 이데미쓰 고산 가부시키가이샤 스퍼터링 타겟, 투명 전도막 및 이들의 제조방법
US20070071985A1 (en) * 2005-09-29 2007-03-29 Prabhat Kumar Sputtering target, low resistivity, transparent conductive film, method for producing such film and composition for use therein
DE102007009546B4 (de) 2007-02-27 2008-12-04 Continental Automotive Gmbh Verfahren und Vorrichtung zur Steuerung einer Brennkraftmaschine eines auf den Betrieb mit CNG-Gas umschaltbaren Kraftfahrzeugs
JP5522889B2 (ja) * 2007-05-11 2014-06-18 出光興産株式会社 In−Ga−Zn−Sn系酸化物焼結体、及び物理成膜用ターゲット
WO2009008297A1 (ja) 2007-07-06 2009-01-15 Sumitomo Metal Mining Co., Ltd. 酸化物焼結体とその製造方法、ターゲット、及びそれを用いて得られる透明導電膜ならびに透明導電性基材
JP5348132B2 (ja) 2008-04-16 2013-11-20 住友金属鉱山株式会社 薄膜トランジスタ型基板、薄膜トランジスタ型液晶表示装置および薄膜トランジスタ型基板の製造方法
CN102105619B (zh) * 2008-06-06 2014-01-22 出光兴产株式会社 氧化物薄膜用溅射靶及其制造方法
KR20110047308A (ko) 2009-10-30 2011-05-09 삼성코닝정밀소재 주식회사 산화인듐주석 스퍼터링 타겟 및 이를 이용하여 제조되는 투명전도막
TWI565678B (zh) * 2011-03-24 2017-01-11 Idemitsu Kosan Co Sputtering target and its manufacturing method
JP5301021B2 (ja) * 2011-09-06 2013-09-25 出光興産株式会社 スパッタリングターゲット
JP6212869B2 (ja) 2012-02-06 2017-10-18 三菱マテリアル株式会社 酸化物スパッタリングターゲット
US9224820B2 (en) 2012-05-31 2015-12-29 Samsung Corning Advanced Glass, Llc Oxide semiconductor sputtering target, method of manufacturing thin-film transistors using the same, and thin film transistor manufactured using the same
JP5983163B2 (ja) * 2012-08-07 2016-08-31 日立金属株式会社 酸化物半導体ターゲットおよび酸化物半導体材料、並びにそれらを用いた半導体装置の製造方法
MY170489A (en) * 2012-12-18 2019-08-07 Jx Nippon Mining & Metals Corp Sintered compact sputtering target
KR101622530B1 (ko) * 2013-11-29 2016-05-18 가부시키가이샤 코베루코 카겐 산화물 소결체 및 스퍼터링 타깃, 및 그 제조 방법
KR101919212B1 (ko) 2014-01-15 2018-11-15 가부시키가이샤 고베 세이코쇼 박막 트랜지스터
KR101563700B1 (ko) 2014-03-17 2015-10-27 삼성중공업 주식회사 도장장치
US20150311345A1 (en) * 2014-04-28 2015-10-29 Boe Technology Group Co., Ltd. Thin film transistor and method of fabricating the same, display substrate and display device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011174134A (ja) * 2010-02-24 2011-09-08 Idemitsu Kosan Co Ltd In−Ga−Sn系酸化物焼結体、ターゲット、酸化物半導体膜、及び半導体素子
JP2013070010A (ja) * 2010-11-26 2013-04-18 Kobe Steel Ltd 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ
JP2015166305A (ja) * 2014-02-14 2015-09-24 株式会社コベルコ科研 酸化物焼結体およびスパッタリングターゲット

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2023512764A (ja) * 2020-02-05 2023-03-29 ボーリング・グリーン・ステート・ユニバーシティ 絶縁体から導電体への光誘起転移
JP7729624B2 (ja) 2020-02-05 2025-08-26 ボーリング・グリーン・ステート・ユニバーシティ 絶縁体から導電体への光誘起転移

Also Published As

Publication number Publication date
US11728390B2 (en) 2023-08-15
TWI805567B (zh) 2023-06-21
JP6956748B2 (ja) 2021-11-02
KR20190113857A (ko) 2019-10-08
CN110234789B (zh) 2021-05-28
US20190348505A1 (en) 2019-11-14
CN110234789A (zh) 2019-09-13
KR102382130B1 (ko) 2022-04-01
JPWO2018143005A1 (ja) 2019-11-21
TW201835002A (zh) 2018-10-01

Similar Documents

Publication Publication Date Title
JP7075934B2 (ja) スパッタリングターゲット、酸化物半導体薄膜、薄膜トランジスタおよび電子機器
KR102380806B1 (ko) 산화물 반도체막, 박막 트랜지스터, 산화물 소결체 및 스퍼터링 타깃
JP7263408B2 (ja) 結晶質酸化物薄膜、アモルファス酸化物薄膜、薄膜トランジスタ、及び電子機器
JP7082947B2 (ja) 非晶質酸化物半導体膜、酸化物焼結体、薄膜トランジスタ、スパッタリングターゲット、電子機器及び非晶質酸化物半導体膜の製造方法
JP6956748B2 (ja) 酸化物半導体膜、薄膜トランジスタ、酸化物焼結体及びスパッタリングターゲット
JP2019064887A (ja) 酸化物焼結体、スパッタリングターゲット、酸化物半導体薄膜、および薄膜トランジスタ
JP2019064859A (ja) 酸化物焼結体、スパッタリングターゲット、非晶質酸化物半導体薄膜、および薄膜トランジスタ
JP2019077599A (ja) 酸化物焼結体、スパッタリングターゲット、酸化物半導体薄膜、および薄膜トランジスタ
JP2019077594A (ja) 酸化物焼結体、スパッタリングターゲット、酸化物半導体薄膜、および薄膜トランジスタ

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18748444

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2018566073

Country of ref document: JP

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

ENP Entry into the national phase

Ref document number: 20197025043

Country of ref document: KR

Kind code of ref document: A

122 Ep: pct application non-entry in european phase

Ref document number: 18748444

Country of ref document: EP

Kind code of ref document: A1