WO2012035688A1 - 半導体装置、半導体装置ユニット、および半導体装置の製造方法 - Google Patents
半導体装置、半導体装置ユニット、および半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2012035688A1 WO2012035688A1 PCT/JP2011/003462 JP2011003462W WO2012035688A1 WO 2012035688 A1 WO2012035688 A1 WO 2012035688A1 JP 2011003462 W JP2011003462 W JP 2011003462W WO 2012035688 A1 WO2012035688 A1 WO 2012035688A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- electrode pad
- protective film
- semiconductor device
- probe
- opening
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3157—Partial encapsulation or coating
- H01L23/3192—Multilayer coating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L22/00—Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
- H01L22/30—Structural arrangements specially adapted for testing or measuring during manufacture or treatment, or specially adapted for reliability measurements
- H01L22/32—Additional lead-in metallisation on a device or substrate, e.g. additional pads or pad portions, lines in the scribe line, sacrificed conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/03444—Manufacturing methods by blanket deposition of the material of the bonding area in gaseous form
- H01L2224/0345—Physical vapour deposition [PVD], e.g. evaporation, or sputtering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/034—Manufacturing methods by blanket deposition of the material of the bonding area
- H01L2224/0346—Plating
- H01L2224/03464—Electroless plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/038—Post-treatment of the bonding area
- H01L2224/03828—Applying flux
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/03—Manufacturing methods
- H01L2224/039—Methods of manufacturing bonding areas involving a specific sequence of method steps
- H01L2224/0392—Methods of manufacturing bonding areas involving a specific sequence of method steps specifically adapted to include a probing step
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/0401—Bonding areas specifically adapted for bump connectors, e.g. under bump metallisation [UBM]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0501—Shape
- H01L2224/05012—Shape in top view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0501—Shape
- H01L2224/05016—Shape in side view
- H01L2224/05017—Shape in side view comprising protrusions or indentations
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/0502—Disposition
- H01L2224/05022—Disposition the internal layer being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05117—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
- H01L2224/05124—Aluminium [Al] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/05001—Internal layers
- H01L2224/05099—Material
- H01L2224/051—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05155—Nickel [Ni] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05555—Shape in top view being circular or elliptic
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05571—Disposition the external layer being disposed in a recess of the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0556—Disposition
- H01L2224/05571—Disposition the external layer being disposed in a recess of the surface
- H01L2224/05572—Disposition the external layer being disposed in a recess of the surface the external layer extending out of an opening
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/05599—Material
- H01L2224/056—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/05638—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/05644—Gold [Au] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/11—Manufacturing methods
- H01L2224/113—Manufacturing methods by local deposition of the material of the bump connector
- H01L2224/1131—Manufacturing methods by local deposition of the material of the bump connector in liquid form
- H01L2224/1132—Screen printing, i.e. using a stencil
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13021—Disposition the bump connector being disposed in a recess of the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/1302—Disposition
- H01L2224/13022—Disposition the bump connector being at least partially embedded in the surface
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13101—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of less than 400°C
- H01L2224/13111—Tin [Sn] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13139—Silver [Ag] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/12—Structure, shape, material or disposition of the bump connectors prior to the connecting process
- H01L2224/13—Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
- H01L2224/13001—Core members of the bump connector
- H01L2224/13099—Material
- H01L2224/131—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/13138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/13147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/10—Bump connectors ; Manufacturing methods related thereto
- H01L24/11—Manufacturing methods
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01004—Beryllium [Be]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01013—Aluminum [Al]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/0103—Zinc [Zn]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01047—Silver [Ag]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01075—Rhenium [Re]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/013—Alloys
- H01L2924/014—Solder alloys
Definitions
- the present invention relates to a semiconductor device including external connection terminals such as protruding electrodes (so-called bumps), a semiconductor device unit including a mounting substrate on which the semiconductor device is mounted, and a method for manufacturing the semiconductor device.
- bumps are formed on a semiconductor chip such as a CSP (Chip Size Package or Chip Scale Package) and a flip chip.
- a semiconductor device on which bumps are formed generally includes a passivation film, an under barrier metal (UBM) to which the bumps are bonded, a protective film that protects the outermost surface of the semiconductor chip, and the like.
- the under barrier metal is for increasing the bonding strength between the electrode pad and the bump formed on the electrode pad.
- Typical methods for forming the bumps on the under barrier metal include a printing method, a plating method, and a bump material mounting method.
- the bump formed on the semiconductor chip is used to electrically and mechanically connect the semiconductor chip and the resin substrate on which the semiconductor chip is mounted.
- probe traces are formed at locations where the probe contacts. Therefore, when the probe is brought into contact with the bump and the electrical characteristics are inspected, probe traces of various sizes are formed on the surface of the bump. Probe marks formed on the surface of the bump cause a decrease in the reliability of the connection between the semiconductor chip and the resin substrate. For example, there is a concern that voids are formed in the bumps due to probe marks after the connection between the semiconductor chip and the resin substrate. The influence of the probe mark becomes more prominent as the bump size becomes smaller.
- bump debris may adhere to the probe that contacts the bump. Therefore, it is necessary to clean the probe. It is known that the adhesion of bump scraps to the probe is particularly noticeable when the bump has a solder composition.
- FIG. 21 is a cross-sectional view for explaining the influence of probe marks formed on the surface of the electrode pad.
- 1 is a protective film
- 2 is an under barrier metal
- 3 is a protective film
- 4 is an electrode pad
- 5 is a Si substrate
- 6 is a bump
- 7 is a probe mark.
- the electrode pad 4 is formed on the Si substrate 5, and the first protective film 3 protects the peripheral portion of the Si substrate 5 and the electrode pad 4.
- the second protective film 1 has an opening that exposes part of the surface of the electrode pad 4, and covers the surface of the electrode pad 4 in the range from the periphery of the opening to the first protective film 3 and the first protective film 3. . Therefore, the first protective film 3 and the second protective film 1 are doubly covered on the entire surface of the Si substrate 5 excluding the region of the electrode pad 4 and the peripheral edge of the electrode pad 4.
- the under barrier metal 2 is formed on the surface of the region exposed from the second protective film 1 of the electrode pad 4.
- the bump 6 is formed on the surface of the region exposed from the second protective film 1 of the electrode pad 4 via the under barrier metal 2.
- the probe mark 7 is formed when the probe contacts the electrode pad 4 during the inspection of the electrical characteristics.
- the shape of the under barrier metal 2 formed on the electrode pad 4 is the probe trace 7. Directly affected by shape. Therefore, the shape defect of the under barrier metal 2 occurs. That is, a shape defect occurs on the joint surface between the under barrier metal 2 and the bump 6. Therefore, the bonding strength between the electrode pad 4 and the bump 6 via the under barrier metal 2 is lowered, and a bump connection failure occurs.
- the probe mark 7 is formed in the vicinity of the second protective film 1, the material forming the bump may flow into the probe mark 7, and the shape of the bump 6 may be affected by the probe mark 7. That is, bump shape variations may occur.
- a probe contact area where the probe is brought into contact with the surface of the electrode pad and a non-probe contact area other than that area are set, and the probe is brought into contact with the probe contact area for inspection. Then, an insulating film covering the electrode pad is formed, an opening exposing the probe non-contact region is formed in the insulating film, and a rewiring layer connected to the electrode pad through the opening is formed on the insulating film, and the rewiring is performed.
- a method has been proposed in which a bump is formed at a location outside the electrode pad region of the layer (for example, see Patent Document 1).
- the bump connected to the electrode pad through the rewiring layer is Since it is formed at a location outside the electrode pad region, high reliability of the semiconductor device can be ensured.
- this technique requires a separate step of forming a rewiring layer in order to avoid the influence of probe marks. Therefore, it is required to add a complicated process and secure an area for routing the rewiring layer.
- the rewiring layer is formed above the portion where the probe mark is formed, the height of the raised portion of the electrode pad generated accompanying the probe mark is the insulating film covering the electrode pad.
- the shape of the bump peripheral structure itself composed of electrode pads, protective film, under barrier metal, and bumps can be easily and effectively reduced or prevented from being affected by probe marks. Is desirable.
- the present invention has been made in view of any of the above-described problems, and can easily reduce or prevent the occurrence of defective connection of bumps, thereby improving the reliability of the semiconductor device and the semiconductor device. It is an object to provide a method for manufacturing a unit and a semiconductor device.
- the semiconductor device of the present invention has a substrate, an electrode pad formed on the substrate, and an opening that exposes a part of the surface of the electrode pad, and a protection that covers the surface of the electrode pad except for the opening And an external connection terminal that is electrically connected to the electrode pad through the opening of the protective film and has a portion exposed to the outside in the range of the electrode pad region.
- a probe mark that contacts the electrode pad is formed for the inspection of the physical characteristics, and the probe mark is located in the protective film formation region or directly below the end of the opening of the protective film. It is characterized by being covered with.
- the trace of the probe is formed outside the range of the external connection terminal formation region when seen in a plan view.
- the semiconductor device of the present invention is an under barrier metal formed from the surface of the region exposed from the opening of the protective film of the electrode pad to the protective film around the opening of the protective film, or You may further provide the under barrier metal formed only on the surface of the area
- the external connection terminal is formed on the under barrier metal.
- the trace of the probe is formed in the vicinity of the peripheral edge of the electrode pad.
- a plurality of the probe marks may be formed.
- At least two traces of the probe may be formed, and the opening of the protective film may be disposed between the traces of the two probes when viewed in plan. Good.
- a plurality of electrode pads may be arranged in a matrix.
- a semiconductor device unit according to the present invention includes the above-described semiconductor device according to the present invention and a mounting substrate on which the semiconductor device is mounted.
- the method for manufacturing a semiconductor device of the present invention includes a step of forming an electrode pad on a substrate, a step of performing an electrical characteristic inspection by bringing a probe into contact with the electrode pad, and a part of the surface of the electrode pad.
- the protective film is so formed that the trace of the probe is located in the protective film formation region or just below the end of the opening of the protective film and covered with the protective film. Characterized in that it formed.
- the present invention it is possible to reduce or prevent the influence of the probe marks on the bump peripheral structure. Therefore, it is possible to easily reduce or prevent the occurrence of poor connection of bumps and improve the reliability of the semiconductor device.
- the top view which illustrates the bump arranged in the shape of a grid of the semiconductor device in an embodiment of the invention It is principal part sectional drawing which shows the structure of the semiconductor device unit in embodiment of this invention. It is process sectional drawing for demonstrating the manufacturing method of the semiconductor device in embodiment of this invention. It is process sectional drawing for demonstrating the manufacturing method of the semiconductor device in embodiment of this invention.
- FIG. 1 is a sectional view showing a peripheral structure of a bump of the semiconductor device according to the present embodiment.
- the semiconductor device according to the present embodiment exposes a Si substrate 5 which is an example of a substrate, an electrode pad 4 formed on the Si substrate 5, and a part of the surface of the electrode pad 4.
- a protective film 1 having an opening, covering the surface of the electrode pad 4 except for the opening, electrically connected to the electrode pad 4 through the opening of the protective film 1, and exposed to the outside in the region of the electrode pad 4
- a bump 6 which is an example of an external connection end having a portion to be provided.
- a probe mark 7 in contact with the electrode pad 4 is formed for electrical property inspection, and the probe mark 7 is covered with the protective film 1.
- a circuit region (not shown) is formed in the Si substrate 5, and the circuit region is electrically connected to the electrode pad 4 formed at a predetermined position of the Si substrate 5.
- Al or the like can be used as the material of the electrode pad 4.
- a first protective film 3 is formed on the Si substrate 5 to protect the chip surface by covering the peripheral portions of the Si substrate 5 and the electrode pads 4. Therefore, the electrode pad 4 has a peripheral edge covered with the first protective film 3, and a region including the central part other than the peripheral edge is exposed from the first protective film 3. Thus, the first protective film 3 has a first opening that exposes a part of the electrode pad 4.
- silicon nitride (Si 3 N 4 ) or the like can be used as the material of the first protective film 3.
- the first protective film 3 only needs to cover the entire surface of the Si substrate 5 except for the region of the electrode pad 4, and does not necessarily need to cover the entire peripheral portion of the electrode pad 4.
- the second protective film 1 has a second opening that exposes part of the surface of the electrode pad 4 exposed from the first protective film 3, and the first protective film is formed from the periphery of the second opening.
- the surface of the electrode pad 4 in the range up to 3 and the first protective film 3 are covered. Therefore, the first protective film 3 and the second protective film 1 are doubly covered on the entire surface of the Si substrate 5 excluding the region of the electrode pad 4 and the peripheral edge of the electrode pad 4.
- a material of the second protective film for example, polyimide or the like can be used.
- the second protective film 1 is formed so as to cover the probe mark 7.
- the shape of the periphery of the second opening of the second protective film 1 is arbitrary, and as shown in the figure, an inclination may be provided in which the thickness of the second protective film 1 becomes thinner toward the exposed region of the electrode pad 4.
- the area where the electrode pad 4 is exposed from the second protective film 1 it is necessary to ensure a certain value or more in order to make the connection resistance between the bump 6 and the electrode pad 4 less than a predetermined value. Therefore, when the region of the electrode pad 4 where the probe mark 7 is not formed is exposed from the second protective film 1, the area necessary for making the connection resistance between the bump 6 and the electrode pad 4 equal to or less than a predetermined value. It is desirable to perform electrical inspection by concentrating the contact of the probe near the periphery of the electrode pad 4 so as to ensure the above.
- the opening diameter of the first opening of the first protective film 3 is not less than half the diameter of the electrode pad 4.
- the probe mark 7 is preferably formed in a region between a point half the distance from the center point of the electrode pad 4 to the outer end portion and the outer end portion of the electrode pad 4.
- An under barrier metal 2 is formed on the surface of the region exposed from the second protective film 1 of the electrode pad 4 and on the second protective film 1 around the region, and serves as an external connection terminal on the under barrier metal 2.
- Bumps 6 are formed.
- the under barrier metal 2 may be formed by sputtering, vapor deposition, or the like, or may be formed by a plating method.
- the same applies hereinafter) 7 is the second protective film 1.
- the film thickness of the second protective film 1 is set so as to be covered with. In this way, as shown in FIG. 1, even if the under barrier metal 2 covers the region where the probe mark 7 is formed, the probe for the shape of the under barrier metal 2 and the shape of the bump 6 is used. The influence of the mark 7 can be reduced or prevented. Therefore, the bonding strength between the electrode pad 4 and the bump 6 via the under barrier metal 2 can be secured, and the occurrence of poor connection of the bump can be reduced or prevented. Further, it is possible to suppress or prevent bump shape variations. Therefore, the reliability of the connection of the bumps 6 can be improved. In addition, there is an effect that the reliability of the connection of the bumps 6 can be improved without enlarging the area of the electrode pad 4.
- the probe mark 7 when the probe mark 7 is located immediately below the end of the second opening of the second protective film 1, the probe mark 7 is not completely covered with the second protective film 1, and a part of the probe mark 7 is detected. Even if it is in the state exposed in the 2nd opening part of the 2nd protective film 1, the effect according to the state shown in FIG. 2 can be anticipated.
- FIGS. 3 to 11 are plan views illustrating the opening shape of the second protective film and the position of the probe mark of the semiconductor device according to this embodiment.
- FIG. 3 to 5 show a case where both the electrode pad 4 and the second opening 11 of the second protective film 1 are octagonal.
- FIG. 4 shows a case where the second opening 11 of the second protective film 1 is formed at a position between the two probe marks 7.
- FIG. 5 shows a case where the second opening 11 of the second protective film 1 is formed at a position surrounded by four probe marks 7.
- FIG. 6 to 8 show a case where both the electrode pad 4 and the second opening 11 of the second protective film 1 are circular.
- FIG. 7 shows a case where the second opening 11 of the second protective film 1 is formed at a position between the two probe marks 7.
- FIG. 8 shows a case where the second opening 11 of the second protective film 1 is formed at a position surrounded by the four probe marks 7.
- FIG. 9 to 11 show a case where both the electrode pad 4 and the second opening 11 of the second protective film 1 are square.
- FIG. 10 shows a case where the second opening 11 of the second protective film 1 is formed at a position between the two probe marks 7.
- FIG. 11 shows a case where the second opening 11 of the second protective film 1 is formed at a position surrounded by four probe marks 7.
- FIG. 12 is a cross-sectional view illustrating the bump peripheral structure when the bump 6 is formed only in the region where the probe mark 7 is not formed.
- the formation area of the under barrier metal 2 and the bump 6 is inside the area where the probe trace 7 is formed. It is good also as composition which becomes.
- the probe trace 7 is not formed below the formation region of the under barrier metal 2 and the bump 6, so that connection failure of the bump 6 due to the probe trace 7 does not occur.
- the probe is formed below the formation region of the under barrier metal 2 and the bump 6. Since the trace 7 is not formed, the shape defect of the under barrier metal 2 and the bump 6 does not occur, and the connection defect of the bump 6 due to the probe trace 7 does not occur. Further, since the probe mark 7 is not formed below the formation area of the under barrier metal 2 and the bump 6, the contact between the raised portion of the electrode pad 4 and the under barrier metal 2 generated along with the probe mark 7 does not occur. Therefore, even when the depth of the probe mark 7 reaches the lower layer of the electrode pad 4, metal diffusion from the under barrier metal 2 to the lower layer of the electrode pad 4 can be prevented.
- the configuration in which the under barrier metal 2 is not formed on the probe trace 7 or the configuration in which the probe trace 7 is formed outside the range of the formation area of the bump 6 and the under barrier metal 2 makes it possible to connect the bumps. The occurrence of defects and the like can be prevented.
- FIG. 13 is a cross-sectional view illustrating a bump peripheral structure when the bump 6 is formed only in the region of the second opening of the second protective film 1.
- FIG. 13 shows an example in which the bump size necessary to ensure the electrical and mechanical connection between the semiconductor chip and the resin substrate can be sufficiently ensured in the region of the second opening of the second protective film 1.
- the under barrier metal 2 may be formed so as to fit in the second opening of the second protective film 1, and the bump 6 may be formed on the under barrier metal 2.
- the under barrier metal 2 is formed only on the surface of the region exposed from the second protective film 1 of the electrode pad 4 and the bump 6 is formed on the under barrier metal 2, the influence of the probe mark 7 is affected. It is possible to form the under barrier metal 2 and the bump 6 in a state where it is not received at all.
- FIG. 14 is a plan view illustrating bumps arranged in a grid shape of the semiconductor device according to this embodiment.
- a plurality of bumps 6 as external connection terminals can be formed.
- a plurality of bumps 6 may be arranged in a matrix or grid.
- FIG. 15 is a cross-sectional view of the main part showing the configuration of the semiconductor device unit according to the present embodiment.
- the semiconductor device unit may be configured by flip-chip mounting the semiconductor device on which the bump 6 is formed on the mounting substrate 9 and sealing the lower surface of the semiconductor device with the underfill 8. . According to this configuration, it is possible to realize a semiconductor device unit whose packaging form has a high density. Furthermore, as described above, it is possible to realize a semiconductor device that can easily reduce or prevent the occurrence of bump connection failure without increasing the electrode pad area and improve the reliability of the semiconductor device.
- the second protective film 1 is provided in the upper layer of the region where the probe mark 7 is formed, the shape of the probe mark 7 is given to the shape of the under barrier metal 2 and the bump 6. The influence can be prevented or suppressed to a small level.
- the probe mark 7 does not directly contact the under barrier metal 2, even if the depth of the probe mark 7 reaches the lower layer of the electrode pad 4, No metal diffusion can occur between them. Therefore, it is possible to suppress a reduction in bonding reliability.
- the probe mark Since the under barrier metal 2 and the bump 6 do not exist in the upper portion of the region where the 7 is formed, even if the depth of the probe mark 7 reaches the lower layer of the electrode pad 4, the under barrier metal 2 and the electrode Metal diffusion or the like cannot occur between the lower layer of the pad 4.
- the present embodiment does not hinder the reduction of the chip area, and avoids the influence of probe traces by a simple process in a limited space to reduce or prevent the occurrence of poor connection of bumps.
- the reliability of the apparatus can be improved. Such merits will become apparent as bumps become narrower and smaller in size.
- FIGS. 16 to 20 each show a part of the manufacturing process of the semiconductor device according to the present embodiment.
- a circuit region is formed on the Si substrate 5.
- the electrode pad 4 electrically connected to the circuit region is formed on the surface of the Si substrate 5 on the bump forming surface side with aluminum or the like.
- the first protective film 3 covering the bump forming surface of the Si substrate 5 including the electrode pads 4 is formed of Si 3 N 4 or the like.
- the first protective film 3 is selectively removed to form a first opening of the first protective film 3 exposing a part of the electrode pad 4.
- the probe 10 is brought into contact with the electrode pad 4 to inspect the electrical characteristics of the circuit region and the like formed on the Si substrate 5.
- a probe mark 7 is formed on the electrode pad 4.
- a plurality of probe traces 7 formed on the electrode pad 4 may be formed by a plurality of electrical characteristic inspections.
- the position at which the probe 10 is brought into contact when the electrical characteristics are inspected is in the vicinity of the periphery of the first opening of the first protective film 3 or the electrode pad of the part exposed from the first protective film 3 of the electrode pad 4. 4 is preferably in the vicinity of the peripheral edge. In this way, it is possible to realize an increase in the bonding area between the electrode pad 4 and the under barrier metal 2 and consequently an increase in the bonding area between the under barrier metal 2 and the bump 6.
- Probes of various specifications can be applied, but it is preferable to use a vertical needle type probe, for example, because the area of the probe mark 7 is reduced.
- the probe mark 7 having a diameter of about 3 ⁇ m and a depth of about 0.5 ⁇ m is used as the first protective film having a diameter of about 50 ⁇ m. 3 in the first opening.
- the second protective film 1 is formed on the electrode pad 4 and the first protective film 3 using the spinner, that is, on the entire bump forming surface of the Si substrate 5 including the region of the electrode pad 4. For example, polyimide is uniformly applied.
- pre-baking 50 seconds at 70 ° C., 50 seconds at 90 ° C. and 110 seconds at 105 ° C.
- exposure is performed to a pattern that can form a second opening having a predetermined shape.
- pre-development baking 80 ° C. for 50 seconds
- development and curing 140 ° C. for 170 seconds and 350 ° C. for 3600 seconds
- the probe mark 7 formed on the electrode pad 4 by the contact of the probe 10 is exposed in the region of the second opening of the second protective film 1. Instead, it is necessary to be covered with the second protective film 1. Therefore, the probe mark 7 needs to be at a position covered with the second protective film 1.
- the second protective film 1 may use benzoxazole or a silicone-based resin material instead of polyimide.
- an under barrier metal 2 having a thickness of about 1 ⁇ 10 ⁇ 3 mm to 7 ⁇ 10 ⁇ 3 mm is formed by a method such as sputtering or vapor deposition.
- the formation region of the under barrier metal 2 can be controlled by manipulating the shape of the resist pattern.
- the under barrier extends from the surface of the region exposed from the second protective film 1 of the electrode pad 4 to the second protective film 1 around the second opening of the second protective film 1. The case where the metal 2 is formed is illustrated.
- the under barrier metal 2 illustrated in FIG. 13 it is preferable to use a method based on electroless plating instead of the above-described sputtering or vapor deposition.
- the under barrier metal 2 is formed by electroless plating, the surface of the electrode pad 4 is soft etched to remove the oxide film, and then immersed in a zincate treatment solution to precipitate zinc particles.
- a Ni film having a thickness of about 5 ⁇ 10 ⁇ 3 mm is formed on the electrode pad 4 by dipping in a nickel (Ni) plating solution. Thereafter, it may be further immersed in an electroless gold (Au) plating solution to form a flash Au plating having a thickness of about 5 ⁇ 10 ⁇ 5 mm on the Ni film.
- Au electroless gold
- bumps 6 serving as external connection terminals are formed on the under barrier metal 2 as shown in FIG. .
- the bump 6 can be formed by a method such as a ball mount method, a plating method, or a dispensing method.
- a printing mask made of a metal plate having an opening at a position corresponding to the under barrier metal 2 and having a thickness of about 0.02 mm to 0.04 mm is prepared.
- a flux is printed on the surface of the under barrier metal 2 using a rubber or metal squeegee.
- bump material is provided on the under barrier metal 2 on which the flux is printed, using a mounting mask having an opening at a position corresponding to the under barrier metal 2.
- the Si substrate 5 provided with the bump material is heat-treated, and the bump material is melted to join the bump material to the under barrier metal 2.
- the flux printed on the under barrier metal 2 mainly has two functions of holding the bump material and removing the oxide film at the time of remelting (reflow). For this reason, a rosin-based or water-soluble flux can be used as the flux, and it is particularly preferable to use a halogen-free rosin-based flux.
- the bump material is preferably a solder ball made of a solder material such as tin, silver and copper, but a material having another composition may be used.
- the size of the bump material is preferably about 0.07 mm to 0.125 mm in diameter, and when the bump material is not spherical, the average length and width are about 0.07 mm to 0.125 mm. Is preferred. However, it is not necessary to limit to this.
- the semiconductor device obtained as described above is flip-chip mounted on a mounting substrate such as a resin substrate, a highly reliable semiconductor device unit in which bump protrusion is reduced or prevented can be obtained.
- the semiconductor device and the semiconductor device unit manufactured by the method as described above since the probe trace does not exist in the lower layer of the under barrier metal, the influence of the probe trace can be reduced or prevented without enlarging the electrode pad region. Thus, the occurrence of poor connection of bumps can be easily reduced or prevented, and the reliability of the semiconductor device can be improved.
- the probe mark 7 is covered with the second protective film 1, and at least the surface of the region exposed from the second protective film 1 of the electrode pad 4 has the under barrier metal 2 and the bump.
- the influence of the shape of the probe mark 7 on the shape of the under barrier metal 2 and the bump 6 and the bonding state of the under barrier metal 2 and the bump 6 can be suppressed to be small.
- the configuration in which the under barrier metal is provided between the bump and the electrode pad has been described.
- the bonding strength between the bump and the electrode pad can be secured, the configuration in which the under barrier metal is not provided is also possible. It is.
- the first protective film can be omitted by providing the second protective film with a protective effect on the substrate surface.
- the semiconductor device is formed from the Si substrate as an example.
- the substrate is not limited to the Si substrate, and various semiconductor substrates such as a GaN substrate can be used.
- the semiconductor device, the semiconductor device unit, and the manufacturing method of the semiconductor device according to the present invention improve the reliability of the semiconductor device by easily reducing or preventing the occurrence of bump connection failure without expanding the electrode pad area.
- the present invention is useful for a semiconductor device including an under barrier metal, a protective film, and a bump, a semiconductor device unit using the semiconductor device, a method for manufacturing the semiconductor device, and the like.
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
Abstract
本発明に係る半導体装置の一例は、電極パッド(4)の表面の一部を露出させる開口を有し、その開口を除いて電極パッド(4)の表面を覆う保護膜(1)と、その保護膜(1)の開口を通じて電極パッド(4)と電気的に接続し、かつ電極パッド(4)の領域の範囲において外部に露出する部分を有するバンプ(6)と、を備え、電極パッド(4)に、電気的特性検査のために電極パッド(4)に接触したプローブの痕(7)が形成されており、そのプローブの痕(7)が保護膜(1)の形成領域内に位置して保護膜(1)により被覆されたものである。
Description
本発明は、突起状電極(所謂、バンプ。)等の外部接続端子を備える半導体装置、その半導体装置が実装された実装基板を備える半導体装置ユニット、および、その半導体装置の製造方法に関する。
半導体装置の実装技術分野では、CSP(Chip Size Package又はChip Scale Package)及びフリップチップ等のように半導体チップにバンプを形成することが行われている。バンプが形成される半導体装置は一般的にパッシベーション膜、バンプが接合されるアンダーバリアメタル(UBM)及び半導体チップの最表面を保護する保護膜等を備えている。アンダーバリアメタルは、電極パッドとその電極パッドの上部に形成するバンプとの間の接合強度を高めるためのものである。バンプをアンダーバリアメタル上に形成する代表的な手法として、印刷方式、めっき方式及びバンプ材料搭載法等がある。
半導体チップ上に形成されたバンプは、半導体チップと、その半導体チップが実装される樹脂基板とを電気的かつ機械的に接続するのに用いられる。
半導体チップを樹脂基板に実装するのに先立ち、半導体チップの回路機能の電気的特性を確認する検査を行う必要がある。この検査の方法の一つとして、バンプにプローブを接触させて電気的特性を確認する方法がある。しかしながら、プローブを用いた検査では、プローブが接触した箇所に大小様々なプローブ痕が形成される。そのため、プローブをバンプに接触させて電気的特性を検査すると、バンプの表面に大小様々なプローブ痕が形成される。バンプの表面に形成されたプローブ痕は、半導体チップと樹脂基板との接続の信頼性を低下させる原因となる。例えば、半導体チップと樹脂基板の接続後、プローブ痕に起因してバンプ内にボイドが形成される懸念がある。プローブ痕の影響は、バンプのサイズが小さくなる程、顕著になる。
一方、バンプに接触したプローブにはバンプ屑が付着する場合がある。そのため、プローブの洗浄が必要となる。プローブへのバンプ屑の付着は、バンプがはんだ組成の場合に特に顕著となることが知られている。
こうしたことから、バンプを形成する前段階で、電極パッドにプローブを接触させて電気的特性の検査を実施し、その後、アンダーバリアメタル及びバンプを形成することが行われている。この方法によると、上述した、バンプの表面にプローブ痕が形成されるという問題や、プローブにバンプ屑が付着するという問題を回避できる。
しかしながら、半導体チップの能動面に設けられて外部との電気信号伝達に用いられる電極パッドにプローブが機械的に接触すると、電極パッドの表面にプローブの圧痕が残る。したがって、プローブ痕が形成された電極パッド上にアンダーバリアメタルが形成され、そのアンダーバリアメタル上にバンプが形成されることになり、その結果、アンダーバリアメタルを介した電極パッドとバンプとの間の接合強度が低下して、バンプの接続不良が発生するという問題や、バンプの形状がばらつくという問題などが生じる。
図21は電極パッドの表面に形成されたプローブ痕の影響を説明するための断面図である。
図21において、1は保護膜、2はアンダーバリアメタル、3は保護膜、4は電極パッド、5はSi基板、6はバンプ、7はプローブ痕である。
電極パッド4はSi基板5上に形成されており、第一保護膜3はSi基板5及び電極パッド4の周縁部を保護する。第二保護膜1は電極パッド4の表面の一部を露出させる開口を有し、その開口の周縁から第一保護膜3までの範囲の電極パッド4の表面と第一保護膜3を被覆する。したがって、電極パッド4の領域を除いたSi基板5の表面の全面および電極パッド4の周縁部には、第一保護膜3と第二保護膜1が二重に被覆されている。
アンダーバリアメタル2は、電極パッド4の第二保護膜1から露出する領域の表面上に形成される。バンプ6は、アンダーバリアメタル2を介して、電極パッド4の第二保護膜1から露出する領域の表面上に形成される。プローブ痕7は、電気的特性の検査の際にプローブが電極パッド4に接触することにより形成される。
図21に例示するように、電極パッド4の第二保護膜1から露出する領域にプローブ痕7が形成されると、電極パッド4上に形成されるアンダーバリアメタル2の形状がプローブ痕7の形状から直接的に影響を受ける。そのため、アンダーバリアメタル2の形状不良が生じる。つまり、アンダーバリアメタル2とバンプ6との接合面に形状不良が生じる。よって、アンダーバリアメタル2を介した電極パッド4とバンプ6との間の接合強度が低下して、バンプの接続不良が発生する。また、プローブ痕7が第二保護膜1の近傍に形成された場合、バンプを形成する材料がプローブ痕7に流入して、バンプ6の形状がプローブ痕7から影響を受けることがある。つまり、バンプの形状ばらつきが生じることがある。
こうしたことから、プローブを用いた電気的特性の検査後にバンプ6を形成するにあたり、プローブ痕7の影響を緩和又は防止することは、半導体装置の信頼性の向上のために大変重要である。
プローブ痕の影響を避けるために、例えば、電極パッドの表面に、プローブを接触させるプローブ接触領域とその領域以外のプローブ非接触領域を設定し、プローブ接触領域にプローブを接触させて検査を実施した後、電極パッドを覆う絶縁膜を形成し、その絶縁膜にプローブ非接触領域を露出させる開口を形成し、その開口を通じて電極パッドに接続する再配線層を絶縁膜上に形成し、その再配線層の電極パッドの領域から外れた箇所にバンプを形成するという方法が提案されている(例えば、特許文献1参照。)。
また、バンプ形成用電極の他に、そのバンプ形成用電極と接続する検査プローブ用電極をさらに設けて、バンプ形成用電極にプローブを接触させないようにする技術も提案されている(例えば、特許文献2参照)。この技術によれば、プローブ圧痕の影響を受けることなく安定的にバンプを形成できるようになる。
再配線層を用いる従来技術によれば、半導体チップの電気的特性の検査において電極パッドの表面に比較的大きなプローブ痕が形成された場合でも、再配線層を経て電極パッドに接続するバンプが、電極パッドの領域から外れた箇所に形成されるので、半導体装置の高い信頼性を確保できる。しかし、この技術では、プローブ痕の影響を避けるために、再配線層を形成する工程が別途必要となる。そのため、複雑なプロセスの追加と、再配線層を引き回すエリアの確保が求められる。また、プローブ痕が形成されている箇所の上方にも再配線層を形成する場合に、プローブ痕に付随して発生する電極パッドの盛り上がり部分の高さが、電極パッドを被覆している絶縁膜の膜厚を上回るときには、再配線層の形状に異常が生じる。さらに、プローブ痕の深さが電極パッドの下層に達した場合に、プローブ痕に付随して発生する電極パッドの盛り上がり部分と、再配線層の下部に形成されているアンダーバリアメタルとが接触すると、電極パッドの下層にメタルの拡散等が起こり、それによって深刻な半導体装置の機能不良や信頼性不良が生じる。
一方、検査プローブ用電極を用いる従来技術では、バンプがプローブ痕の影響を受けないので、高い信頼性の半導体装置を得ることができる。しかし、この技術では、バンプ形成用電極の他に、検査プローブを当接させるための検査プローブ用電極を別途設けるため、バンプ形成用電極を形成する領域と検査プローブ用電極を形成する領域の両方を確保する必要がある。また、半導体チップと樹脂基板との電気的かつ機械的接続を確保するのに必要なバンプのサイズを確保する必要もある。そのため、この技術には、半導体チップの小サイズ化および電極の狭ピッチ化が進展するにつれて、スペース的な制約が大きくなるという問題がある。
また、図21に示すように、プローブ痕7上にアンダーバリアメタル2を形成する場合においても、プローブ痕7の深さが電極パッド4の下層に達すると、アンダーバリアメタル2から電極パッド4の下層にメタルの拡散等が起こり、それによって深刻な半導体装置の機能不良や信頼性不良が生じる。
こうした観点から、電極パッド、保護膜、アンダーバリアメタル及びバンプ等から構成されるバンプ周辺構造自体に、簡便且つ効果的にプローブ痕の影響を緩和または防止することができる形状的な工夫を施すことが望ましい。
本発明は、上記したいずれかの問題に鑑みてなされたものであり、容易にバンプの接続不良の発生を低減または防止して、半導体装置の信頼性を向上させることができる半導体装置、半導体装置ユニットおよび半導体装置の製造方法を提供することを目的とする。
本発明の半導体装置は、基板と、前記基板上に形成された電極パッドと、前記電極パッドの表面の一部を露出させる開口を有し、その開口を除いて前記電極パッドの表面を覆う保護膜と、前記保護膜の開口を通じて前記電極パッドと電気的に接続し、かつ前記電極パッドの領域の範囲において外部に露出する部分を有する外部接続端子と、を備え、前記電極パッドには、電気的特性検査のために前記電極パッドに接触したプローブの痕が形成されており、前記プローブの痕は前記保護膜の形成領域内あるいは前記保護膜の開口の端部直下に位置して前記保護膜により被覆されていることを特徴とする。
本発明の半導体装置において、前記プローブの痕は、平面視したときに前記外部接続端子の形成領域の範囲外に形成されているのが好ましい。
また、本発明の半導体装置は、前記電極パッドの前記保護膜の開口から露出する領域の表面上から、前記保護膜の開口の周辺の前記保護膜上にかけて形成されたアンダーバリアメタルか、または、前記電極パッドの前記保護膜の開口から露出する領域の表面上にのみ形成されたアンダーバリアメタルをさらに備えてもよい。前記外部接続端子は前記アンダーバリアメタル上に形成される。
また、本発明の半導体装置において、前記プローブの痕は前記電極パッドの周縁部近傍に形成されているのが好ましい。
また、本発明の半導体装置において、前記プローブの痕は複数個形成されていてもよい。
また、本発明の半導体装置は、前記プローブの痕が少なくとも2つ形成されており、平面視したときに、前記保護膜の開口が、2つのプローブの痕に挟まれるように配置されていてもよい。
また、本発明の半導体装置において、複数個の電極パッドがマトリックス状に配列されていてもよい。
また、本発明の半導体装置ユニットは、前記した本発明の半導体装置と、その半導体装置が実装される実装基板と、を備えることを特徴とする。
また、本発明の半導体装置の製造方法は、基板上に電極パッドを形成する工程と、前記電極パッドにプローブを接触させて電気的特性検査を実施する工程と、前記電極パッドの表面の一部を露出させる開口を有し、その開口を除いて前記電極パッドの表面を覆う保護膜を形成する工程と、前記保護膜の開口を通じて前記電極パッドと電気的に接続し、かつ前記電極パッドの領域の範囲において外部に露出する部分を有する外部接続端子を形成する工程と、を具備し、電気的特性検査を実施する工程において、前記電極パッドに前記プローブの痕が形成され、前記保護膜を形成する工程において、前記プローブの痕が前記保護膜の形成領域内あるいは前記保護膜の開口の端部直下に位置して前記保護膜により被覆されるように、前記保護膜を形成することを特徴とする。
本発明によれば、プローブの痕がバンプ周辺構造に与える影響を緩和または防止することができる。よって、容易にバンプの接続不良の発生を低減または防止して、半導体装置の信頼性を向上させることができる。
以下、本発明の一実施形態について図面を参照して説明する。
図1は本実施形態に係る半導体装置のバンプ周辺構造を示す断面図である。図1に示すように、本実施形態に係る半導体装置は、基板の一例であるSi基板5と、Si基板5上に形成された電極パッド4と、電極パッド4の表面の一部を露出させる開口を有し、その開口を除いて電極パッド4の表面を覆う保護膜1と、保護膜1の開口を通じて電極パッド4と電気的に接続し、かつ電極パッド4の領域の範囲において外部に露出する部分を有する外部接続端の一例であるバンプ6と、を備える。電極パッド4の表面には、電気的特性検査のために電極パッド4に接触したプローブの痕7が形成されており、そのプローブ痕7が保護膜1によって被覆されている。
以下、本実施形態に係る半導体装置について、さらに詳細に説明する。
Si基板5には回路領域(図示せず)が形成されており、その回路領域は、Si基板5の所定の位置に形成されている電極パッド4と電気的に接続されている。電極パッド4の材料には、例えばAl等を用いることができる。
また、Si基板5には、Si基板5及び電極パッド4の周縁部を覆うことによりチップ表面を保護する第一保護膜3が形成されている。したがって電極パッド4は、その周縁部が第一保護膜3で覆われており、その周縁部以外の中央部を含む領域が第一保護膜3から露出している。このように第一保護膜3は、電極パッド4の一部を露出する第一開口部を有している。第一保護膜3の材料には、例えば窒化ケイ素(Si3N4)等を用いることができる。なお、第一保護膜3は、電極パッド4の領域を除いたSi基板5の表面の全面を被覆していればよく、必ずしも電極パッド4の周縁部の全部分を被覆する必要はない。
電極パッド4の第一保護膜3から露出している領域の表面には、Si基板5に形成されている回路領域等の電気的特性の検査時にプローブが接触したことに起因するプローブ痕7が形成されている。
第二保護膜1は、電極パッド4の第一保護膜3から露出している表面のうちの一部を露出させる第二開口部を有し、その第二開口部の周縁から第一保護膜3までの範囲の電極パッド4の表面と第一保護膜3を被覆する。したがって、電極パッド4の領域を除いたSi基板5の表面の全面および電極パッド4の周縁部には、第一保護膜3と第二保護膜1が二重に被覆されている。第二保護膜1の材料には、例えばポリイミド等を用いることができる。また、第二保護膜1は、プローブ痕7を被覆するように形成する。
第二保護膜1の第二開口部の周辺の形状は任意であり、図示するように、電極パッド4の露出領域に向かうほど第二保護膜1の厚みが薄くなる傾斜を設けてもよい。このような傾斜を設けることにより、電極パッド4の露出領域からその露出領域の周辺の第二保護膜1上にかけてアンダーバリアメタル2を形成した場合に、バンプ6とアンダーバリアメタル2との接合強度を強固なものとすることができる。
第二保護膜1から電極パッド4を露出させる面積については、バンプ6と電極パッド4との接続抵抗を所定の値以下にするために、一定値以上を確保する必要がある。そのため、電極パッド4のプローブ痕7が形成されていない領域を第二保護膜1から露出させたときに、バンプ6と電極パッド4との接続抵抗を所定の値以下にするのに必要な面積が確保されるように、プローブの接触を電極パッド4の周辺部近傍に集中させて電気検査を行うことが望ましい。例えば、第二保護膜1の第二開口部の中心を電極パッド4の中心と一致させる場合、プローブ痕7の位置が電極パッド4の中央部に近いほど、第二開口部の開口径が小さくなるのは自明であり、第二開口部の開口径が小さくなるのに伴い、バンプ6と電極パッド4との接続抵抗値も大きくなるものと推察できる。従って、バンプ6と電極パッド4との接続信頼性を保ちつつ、接続抵抗値を小さくするために、第一保護膜3の第一開口部の開口径は、電極パッド4の径の半分以上であることが好ましい。言い換えれば、プローブ痕7は、電極パッド4の中心点から外端部までの距離の1/2の地点から、電極パッド4の外端部までの間の領域に形成されることが好ましい。
電極パッド4の第二保護膜1から露出する領域の表面上およびその領域の周辺の第二保護膜1上にはアンダーバリアメタル2が形成され、そのアンダーバリアメタル2上に外部接続端子となるバンプ6が形成される。アンダーバリアメタル2はスパッタや蒸着等で形成してもよいし、めっき方式により形成してもよい。
本実施形態に係る半導体装置では、図1に示すように、プローブ痕(プローブ痕に付随して発生する電極パッドの盛り上がり部分も含む。以下、同じ。)7の全部分が第二保護膜1で被覆されるように、第二保護膜1の膜厚が設定されている。このようにすれば、図1に示すように、アンダーバリアメタル2が、プローブ痕7が形成されている領域上を覆う状態であっても、アンダーバリアメタル2の形状やバンプ6の形状に対するプローブ痕7の影響を緩和または防止することができる。よって、アンダーバリアメタル2を介した電極パッド4とバンプ6との間の接合強度を確保して、バンプの接続不良の発生を減少または防止することができる。また、バンプの形状ばらつきを抑制または防止することができる。したがって、バンプ6の接続等の信頼性を向上させることができる。なお、電極パッド4の領域を拡大することなく、バンプ6の接続等の信頼性を向上させることができるという効果もある。
なお、図2に示すように、プローブ痕7が第二保護膜1の第二開口部の端部直下に位置する場合であっても、第二保護膜1によってプローブ痕7の全部分が被覆されていれば、バンプ6の接続等の信頼性を向上させることができる。
さらには、プローブ痕7が第二保護膜1の第二開口部の端部直下に位置している場合に、プローブ痕7に対する第二保護膜1の被覆が不完全で、プローブ痕7の一部分が第二保護膜1の第二開口部内に露出している状態であったとしても、図2に示す状態に準ずる効果を期待できる。
次に、図3~図11を用いて第二保護膜1の第二開口部の形状とプローブ痕7の位置について説明する。図3~図11は本実施形態に係る半導体装置の第二保護膜の開口形状とプローブ痕の位置を例示する平面図である。
図3~図5には、電極パッド4および第二保護膜1の第二開口部11が共に八角形の場合を示している。また、図4には、2つのプローブ痕7に挟まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。図5には、4つのプローブ痕7に囲まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。
図6~図8には、電極パッド4および第二保護膜1の第二開口部11が共に円形の場合を示している。また、図7には、2つのプローブ痕7に挟まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。図8には、4つのプローブ痕7に囲まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。
図9~図11には、電極パッド4および第二保護膜1の第二開口部11が共に四角形の場合を示している。また、図10には、2つのプローブ痕7に挟まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。図11には、4つのプローブ痕7に囲まれた位置に第二保護膜1の第二開口部11が形成されている場合を示している。
このように、電極パッド4及び第二保護膜1の第二開口部11の形状とプローブ痕7の位置には様々なバリエーションが考えられ、図示したものに限定されるものではない。
続いて、図12および図13を用いて本実施形態に係る半導体装置のバンプ周辺構造の他例について説明する。
図12は、プローブ痕7が形成されていない領域のみにバンプ6を形成した場合のバンプ周辺構造を例示する断面図である。
アンダーバリアメタル2やバンプ6に対するプローブ痕7の影響をさらに抑える手段として、図12に例示するように、アンダーバリアメタル2及びバンプ6の形成領域がプローブ痕7が形成されている領域よりも内側となる構成としてもよい。
この構成によれば、アンダーバリアメタル2及びバンプ6の形成領域の下部にプローブ痕7が形成されないので、プローブ痕7に起因するバンプ6の接続不良等が発生しない。
また仮に、プローブ痕7に付随して発生する電極パッド4の盛り上がり部分の高さが第二保護膜1の膜厚を上回ったとしても、アンダーバリアメタル2及びバンプ6の形成領域の下部にプローブ痕7が形成されないので、アンダーバリアメタル2とバンプ6の形状不良は発生せず、プローブ痕7に起因するバンプ6の接続不良等が発生しない。さらに、アンダーバリアメタル2及びバンプ6の形成領域の下部にプローブ痕7が形成されないので、プローブ痕7に付随して発生する電極パッド4の盛り上がり部分とアンダーバリアメタル2との接触は起こらない。よって、プローブ痕7の深さが電極パッド4の下層に達した場合でも、アンダーバリアメタル2から電極パッド4の下層へのメタルの拡散等を防止することができる。
このように、アンダーバリアメタル2をプローブ痕7の上部に形成しない構成、あるいは、バンプ6及びアンダーバリアメタル2の形成領域の範囲外にプローブ痕7を形成する構成とすることにより、バンプの接続不良等の発生を防止することができる。
図13は、第二保護膜1の第二開口部の領域内にのみバンプ6を形成した場合のバンプ周辺構造を例示する断面図である。
半導体チップと樹脂基板との電気的かつ機械的接続を確保するのに必要なバンプのサイズを、第二保護膜1の第二開口部の領域内において十分確保できる場合には、図13に例示するように、第二保護膜1の第二開口部内に収まるようにアンダーバリアメタル2を形成し、そのアンダーバリアメタル2上にバンプ6を形成してもよい。
このように、電極パッド4の第二保護膜1から露出する領域の表面上にのみアンダーバリアメタル2を形成し、そのアンダーバリアメタル2上にバンプ6を形成すれば、プローブ痕7の影響を全く受けない状態でアンダーバリアメタル2やバンプ6を形成することが可能となる。
図14は本実施形態に係る半導体装置のグリッド状に配置されたバンプを例示する平面図である。半導体装置には、外部接続端子としてのバンプ6を複数個形成することができる。例えば、図14に例示するように、複数個のバンプ6をマトリックス状ないしはグリッド状に配列してもよい。
続いて、本実施形態に係る半導体装置ユニットについて説明する。図15は、本実施形態に係る半導体装置ユニットの構成を示す要部断面図である。
図15に例示するように、バンプ6が形成された半導体装置を実装基板9にフリップチップ実装し、半導体装置の下面をアンダーフィル8で封止することで、半導体装置ユニットを構成してもよい。この構成によれば、実装形態が高密度化された半導体装置ユニットを実現できる。さらに、既に述べたように、電極パッドの領域を拡大することなく、容易にバンプの接続不良の発生を低減または防止して、半導体装置の信頼性を向上させることができる半導体デバイスを実現できる。
以上説明した実施の形態によれば、例えば特許文献1で開示された半導体装置のように、再配線層を形成するための複雑なプロセス及び再配線層を引き回すエリアを確保することが不要となり、単純な構造及びプロセスで、電極パッドの領域を拡大することなく、バンプの接続不良の発生を低減または防止して、半導体装置の信頼性を向上させることができる。
すなわち本実施形態によれば、プローブ痕7が形成されている領域の上層に第二保護膜1が設けられているので、プローブ痕7の形状が、アンダーバリアメタル2やバンプ6の形状に与える影響を防止ないしは小さく抑制することができる。
さらに、プローブ痕7がアンダーバリアメタル2と直接接触しないので、仮にプローブ痕7の深さが電極パッド4の下層に達するものであったとしても、アンダーバリアメタル2と電極パッド4の下層との間にメタルの拡散等は起こりえない。したがって、接合信頼性の低化を抑制することができる。
さらに、図12や図13に示すバンプ周辺構造によれば、プローブ痕7に付随して発生する電極パッド4の盛り上がり部分の高さが第二保護膜1の膜厚を上回る場合でも、プローブ痕7が形成されている領域の上部にアンダーバリアメタル2及びバンプ6が存在しないので、仮にプローブ痕7の深さが電極パッド4の下層に達するものであったとしても、アンダーバリアメタル2と電極パッド4の下層との間にメタルの拡散等は起こりえない。
また本実施形態によれば、特許文献2で開示された半導体装置のように、バンプ形成用電極の他に、そのバンプ形成用電極に接続する検査プローブ用電極を設けることも不要となる。したがって本実施形態は、チップ面積の縮小を阻害するものではなく、限られたスペースの中で単純なプロセスにより、プローブ痕の影響を回避してバンプの接続不良の発生を減少または防止し、半導体装置の信頼性を向上させることができる。こうしたメリットは、今後、バンプの狭ピッチ化や小サイズ化が進むにつれて顕在化する。
続いて、本実施形態に係る半導体装置の製造方法の一例について、図16~図20を参照しながら記述する。図16~図20はそれぞれ本実施形態に係る半導体装置の製造工程の一部を示している。
まず、Si基板5に回路領域を形成する。次に、Si基板5のバンプ形成面側の表面に、回路領域と電気的に接続する電極パッド4を、アルミニウム等により形成する。その後、Si基板5のバンプ形成面を電極パッド4も含めて覆う第一保護膜3を、Si3N4等により形成する。
次に、図16に示すように、第一保護膜3を選択的に除去して、電極パッド4の一部を露出する第一保護膜3の第一開口部を形成する。
次に、図17に示すように、電極パッド4上にプローブ10を接触させて、Si基板5に形成した回路領域等の電気的特性の検査を実施する。その結果として、電極パッド4上にはプローブ痕7が形成される。この際、複数回の電気的特性検査により、電極パッド4上に形成されるプローブ痕7が複数個となる場合もある。
電気的特性の検査を行う際にプローブ10を当接させる位置は、電極パッド4の第一保護膜3から露出する部分のうち、第一保護膜3の第一開口部の周縁近傍ないしは電極パッド4の周縁部近傍とするのが好ましい。このようにすれば、電極パッド4とアンダーバリアメタル2との接合面積の増大、ひいてはアンダーバリアメタル2とバンプ6との接合面積の増大を実現することができる。
プローブ10は各種仕様のものを適用することができるが、例えば垂直型ニードルタイプのプローブを用いるのが、プローブ痕7の面積が小さくなるので好適である。電極パッド4上に形成されるプローブ痕7の形状(深さ・幅等)は様々であるが、例えば直径φ3μm、深さ0.5μm程度のプローブ痕7が、直径50μm程度の第一保護膜3の第一開口部内に形成される。
電気的特性検査の実施後、スピンナを用いて、電極パッド4及び第一保護膜3の上に、すなわち電極パッド4の領域を含むSi基板5のバンプ形成面の全面に、第二保護膜1として例えばポリイミドを均一に塗布する。次に、プリベーク(70°Cで50秒、90°Cで50秒及び105°Cで110秒)を行い、その後に、所定形状の第二開口部を形成できるパターンに露光する。次に、現像前ベーク(80°Cで50秒)を行い、その後に、現像及びキュア(140°Cで170秒及び350°Cで3600秒)を順次行う。これらの処理を経て、図18に示すように、電極パッド4の表面の少なくとも一部を露出させる第二開口部が第二保護膜1に形成される。したがって、第二保護膜1は、第二開口部を除いた電極パッド4の表面を覆う形状となる。
第二保護膜1の第二開口部を形成する際には、プローブ10の接触により電極パッド4上に形成されたプローブ痕7が第二保護膜1の第二開口部の領域内に露出せず、第二保護膜1によって被覆されるようにする必要がある。したがって、プローブ痕7は第二保護膜1に覆われる位置にあることが必要である。なお、第二保護膜1は、ポリイミドに代えてベンゾオキサゾール又はシリコーン系の樹脂材料等を用いてもよい。
次に、図19に示すように、厚さが1×10-3mm~7×10-3mm程度のアンダーバリアメタル2を、スパッタや蒸着等の方法で形成する。アンダーバリアメタル2の形成領域は、レジストパターンの形状を操作することにより制御が可能である。図19には、図1と同様に、電極パッド4の第二保護膜1から露出する領域の表面上から第二保護膜1の第二開口部の周辺の第二保護膜1上にかけてアンダーバリアメタル2を形成する場合を例示している。
図1に示すように、プローブ痕7の上方を覆うようにアンダーバリアメタル2を形成したとしても、プローブ痕7の形状的影響は、第二保護膜1の形成段階で緩和されて、アンダーバリアメタル2及びそのアンダーバリアメタル2上に形成されるバンプ6には、ほぼ及ばない。
さらに、図12に例示するように、プローブ痕7の上方にアンダーバリアメタル2の形成領域が至らない構造にすると、アンダーバリアメタル2及びバンプ6が受けるプローブ痕7の形状的影響がさらに低減される。
あるいは、図13に例示するように、第二保護膜1の第二開口部の領域内にのみアンダーバリアメタル2を形成し、そのアンダーバリアメタル2上にバンプ6を形成することにより、プローブ痕7の影響を完全に避けることができる。
図13に例示するアンダーバリアメタル2の形成方法としては、前記したスパッタや蒸着に代えて、無電解めっきによる方法を用いるのが好適である。無電解めっきによってアンダーバリアメタル2を形成する場合には、電極パッド4の表面をソフトエッチングして酸化膜を除去した後、ジンケート処理液に浸漬して亜鉛粒子を析出させ、続いて、無電解ニッケル(Ni)めっき液に浸漬して電極パッド4の上に厚さが5×10-3mm程度のNi膜を形成する。この後、さらに無電解金(Au)めっき液に浸漬して、Ni膜の上に厚さが5×10-5mm程度のフラッシュAuめっきを形成してもよい。なお、めっきによってアンダーバリアメタル2を形成する場合、めっき時間の増減等により容易に厚みの制御、ひいては形成領域の制御ができる。
少なくとも電極パッド4の第二保護膜1から露出する部分の表面にアンダーバリアメタル2を形成した後、図20に示すように、アンダーバリアメタル2の上に外部接続端子となるバンプ6を形成する。バンプ6は、ボールマウント法、めっき法又はディスペンス法等の方法により形成できる。
例えば、ボールマウント法を用いる場合、アンダーバリアメタル2に対応する位置に開口部を有する厚さが0.02mm~0.04mm程度の金属板からなる印刷マスクを準備する。Si基板5のバンプ形成面の全体を印刷マスクによって覆った後、ゴム製又は金属製のスキージを用いて、アンダーバリアメタル2の表面にフラックスを印刷する。次に、アンダーバリアメタル2に対応する位置に開口部を有する搭載マスクを用いて、フラックスが印刷されたアンダーバリアメタル2の上にバンプ材料を設ける。次に、バンプ材料が設けられたSi基板5を熱処理して、バンプ材料を溶融することによりバンプ材料をアンダーバリアメタル2と接合する。上記プロセスにおいて、アンダーバリアメタル2の上に印刷したフラックスは、バンプ材料の保持、及び再溶解(リフロー)時における酸化膜の除去の2つの機能を主に有する。このため、フラックスには、ロジン系又は水溶性フラックス等を用いることができ、特にハロゲンフリータイプのロジン系フラックスを用いるのが好ましい。バンプ材料は、錫、銀及び銅等のはんだ材料からなるはんだボール等が好ましいが、他の組成の材料を用いてもよい。バンプ材料の大きさは、径が0.07mm~0.125mm程度であることが好ましく、バンプ材料が球形でない場合には、長さと幅の平均値が0.07mm~0.125mm程度であることが好ましい。しかしながら、これに限定する必要は無い。
以上の工程により、電極パッド4の領域を拡大することなく、容易にバンプの接続不良の発生を減少または防止して、高い信頼性の半導体装置を実現することができる。
さらに、例えば上記のようにして得た半導体装置を樹脂基板等の実装基板にフリップチップ実装すると、バンプはみ出しが低減または防止された信頼性の高い半導体装置ユニットを得ることができる。
以上のような方法で製造した半導体装置及び半導体装置ユニットによると、アンダーバリアメタルの下層にプローブ痕が存在しないため、電極パッドの領域を拡大することなくプローブ痕の影響を緩和または防止することができ、容易にバンプの接続不良の発生を減少または防止して、半導体装置の信頼性を向上させることができる。
以上説明したように、本実施形態によれば、プローブ痕7を第二保護膜1で被覆し、少なくとも電極パッド4の第二保護膜1から露出する領域の表面上にアンダーバリアメタル2及びバンプ6を形成することにより、アンダーバリアメタル2とバンプ6の形状や、アンダーバリアメタル2とバンプ6の接合状態に対してプローブ痕7の形状が与える影響を小さく抑えることができる。
なお、本実施形態では、バンプと電極パッドとの間にアンダーバリアメタルを設ける構成を説明したが、バンプと電極パッドとの接合強度が確保できれば、アンダーバリアメタルを設けない構成とすることも可能である。
また、第二保護膜に基板表面の保護効果を持たせることにより、第一保護膜を省略することも可能である。
また、上記説明ではSi基板から半導体装置を形成する場合を例に説明したが、基板にはSi基板に限らず、GaN基板等、様々な半導体基板を用いることができる。
本発明にかかる半導体装置、半導体装置ユニットおよび半導体装置の製造方法は、電極パッドの領域を拡大することなく、容易にバンプの接続不良の発生を低減または防止して、半導体装置の信頼性を向上させることができ、特にアンダーバリアメタル、保護膜及びバンプを備える半導体装置、その半導体装置を用いた半導体装置ユニット、及びその半導体装置の製造方法等に有用である。
Claims (9)
- 基板と、
前記基板上に形成された電極パッドと、
前記電極パッドの表面の一部を露出させる開口を有し、その開口を除いて前記電極パッドの表面を覆う保護膜と、
前記保護膜の開口を通じて前記電極パッドと電気的に接続し、かつ前記電極パッドの領域の範囲において外部に露出する部分を有する外部接続端子と、
を備え、前記電極パッドには、電気的特性検査のために前記電極パッドに接触したプローブの痕が形成されており、
前記プローブの痕は前記保護膜の形成領域内あるいは前記保護膜の開口の端部直下に位置して前記保護膜により被覆されている
ことを特徴とする半導体装置。 - 平面視において、前記外部接続端子の形成領域の範囲外に前記プローブの痕が形成されていることを特徴とする請求項1記載の半導体装置。
- 請求項1もしくは請求項2のいずれかに記載の半導体装置であって、
前記電極パッドの前記保護膜の開口から露出する領域の表面上から、前記保護膜の開口の周辺の前記保護膜上にかけて形成されたアンダーバリアメタルか、または、前記電極パッドの前記保護膜の開口から露出する領域の表面上にのみ形成されたアンダーバリアメタルをさらに備え、
前記アンダーバリアメタル上に前記外部接続端子が形成されている
ことを特徴とする半導体装置。 - 前記プローブの痕が前記電極パッドの周縁部近傍に形成されていることを特徴とする請求項1~請求項3のいずれかに記載の半導体装置。
- 前記プローブの痕が複数個形成されていることを特徴とする請求項1~請求項4のいずれかに記載の半導体装置。
- 請求項1~請求項5のいずれかに記載の半導体装置であって、前記電極パッドを複数個備え、その複数個の電極パッドがマトリックス状に配列されていることを特徴とする半導体装置。
- 前記プローブの痕が少なくとも2つ形成されており、前記保護膜の開口が、平面視において、2つのプローブの痕に挟まれるように配置されていることを特徴とする請求項1~請求項6のいずれかに記載の半導体装置。
- 実装基板と、前記実装基板に実装された請求項1~請求項7のいずれかに記載の半導体装置とを備えることを特徴とする半導体装置ユニット。
- 基板上に電極パッドを形成する工程と、
前記電極パッドにプローブを接触させて電気的特性検査を実施する工程と、
前記電極パッドの表面の一部を露出させる開口を有し、その開口を除いて前記電極パッドの表面を覆う保護膜を形成する工程と、
前記保護膜の開口を通じて前記電極パッドと電気的に接続し、かつ前記電極パッドの領域の範囲において外部に露出する部分を有する外部接続端子を形成する工程と、
を具備し、電気的特性検査を実施する工程において、前記電極パッドに前記プローブの痕が形成され、
前記保護膜を形成する工程において、前記プローブの痕が前記保護膜の形成領域内あるいは前記保護膜の開口の端部直下に位置して前記保護膜により被覆されるように、前記保護膜を形成する
ことを特徴とする半導体装置の製造方法。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2012533832A JPWO2012035688A1 (ja) | 2010-09-16 | 2011-06-17 | 半導体装置、半導体装置ユニット、および半導体装置の製造方法 |
| US13/646,067 US20130026629A1 (en) | 2010-09-16 | 2012-10-05 | Semiconductor device, semiconductor device unit, and semiconductor device production method |
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2010207395 | 2010-09-16 | ||
| JP2010-207395 | 2010-09-16 |
Related Child Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| US13/646,067 Continuation US20130026629A1 (en) | 2010-09-16 | 2012-10-05 | Semiconductor device, semiconductor device unit, and semiconductor device production method |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2012035688A1 true WO2012035688A1 (ja) | 2012-03-22 |
Family
ID=45831184
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2011/003462 Ceased WO2012035688A1 (ja) | 2010-09-16 | 2011-06-17 | 半導体装置、半導体装置ユニット、および半導体装置の製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20130026629A1 (ja) |
| JP (1) | JPWO2012035688A1 (ja) |
| WO (1) | WO2012035688A1 (ja) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2016141149A (ja) * | 2015-02-05 | 2016-08-08 | キヤノン株式会社 | 液体吐出ヘッド用基板の製造方法、及び該製造方法で製造された液体吐出ヘッド用基板 |
| CN114207814A (zh) * | 2019-06-26 | 2022-03-18 | Rf360欧洲有限责任公司 | 具有用于凸块的焊盘的电组件及其制造方法 |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8558229B2 (en) * | 2011-12-07 | 2013-10-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Passivation layer for packaged chip |
| US9425136B2 (en) | 2012-04-17 | 2016-08-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Conical-shaped or tier-shaped pillar connections |
| US9299674B2 (en) | 2012-04-18 | 2016-03-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bump-on-trace interconnect |
| US20140021603A1 (en) | 2012-07-23 | 2014-01-23 | Rf Micro Devices, Inc. | Using an interconnect bump to traverse through a passivation layer of a semiconductor die |
| US9111817B2 (en) | 2012-09-18 | 2015-08-18 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bump structure and method of forming same |
| JP2016012650A (ja) * | 2014-06-27 | 2016-01-21 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| US10002840B1 (en) | 2017-08-08 | 2018-06-19 | Micron Technology, Inc. | Semiconductor devices having discretely located passivation material, and associated systems and methods |
| US11018103B2 (en) * | 2019-09-19 | 2021-05-25 | Nanya Technology Corporation | Integrated circuit structure |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01295444A (ja) * | 1988-02-09 | 1989-11-29 | Fujitsu Ltd | 半導体装置の製造方法 |
| JP2009064812A (ja) * | 2007-09-04 | 2009-03-26 | Panasonic Corp | 半導体装置の電極構造およびその関連技術 |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4535494B2 (ja) * | 2004-10-20 | 2010-09-01 | ルネサスエレクトロニクス株式会社 | 薄膜プローブシートの製造方法および半導体チップの検査方法 |
| JP2006210438A (ja) * | 2005-01-25 | 2006-08-10 | Nec Electronics Corp | 半導体装置およびその製造方法 |
| JP5050384B2 (ja) * | 2006-03-31 | 2012-10-17 | 富士通セミコンダクター株式会社 | 半導体装置およびその製造方法 |
| JP5001903B2 (ja) * | 2008-05-28 | 2012-08-15 | ルネサスエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
-
2011
- 2011-06-17 WO PCT/JP2011/003462 patent/WO2012035688A1/ja not_active Ceased
- 2011-06-17 JP JP2012533832A patent/JPWO2012035688A1/ja not_active Withdrawn
-
2012
- 2012-10-05 US US13/646,067 patent/US20130026629A1/en not_active Abandoned
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH01295444A (ja) * | 1988-02-09 | 1989-11-29 | Fujitsu Ltd | 半導体装置の製造方法 |
| JP2009064812A (ja) * | 2007-09-04 | 2009-03-26 | Panasonic Corp | 半導体装置の電極構造およびその関連技術 |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2016141149A (ja) * | 2015-02-05 | 2016-08-08 | キヤノン株式会社 | 液体吐出ヘッド用基板の製造方法、及び該製造方法で製造された液体吐出ヘッド用基板 |
| CN114207814A (zh) * | 2019-06-26 | 2022-03-18 | Rf360欧洲有限责任公司 | 具有用于凸块的焊盘的电组件及其制造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPWO2012035688A1 (ja) | 2014-01-20 |
| US20130026629A1 (en) | 2013-01-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO2012035688A1 (ja) | 半導体装置、半導体装置ユニット、および半導体装置の製造方法 | |
| TWI485814B (zh) | 半導體裝置及其製造方法 | |
| US7977783B1 (en) | Wafer level chip size package having redistribution layers | |
| US6906429B2 (en) | Semiconductor device and method of fabricating the same | |
| US20060038291A1 (en) | Electrode structure of a semiconductor device and method of manufacturing the same | |
| US8304905B2 (en) | Semiconductor device | |
| JP2009246218A (ja) | 半導体装置の製造方法および半導体装置 | |
| US20120139107A1 (en) | Semiconductor chip and semiconductor device using the chip | |
| JP5243735B2 (ja) | 回路基板及び半導体装置 | |
| US20160247773A1 (en) | Method for fabricating package structure | |
| US20060087039A1 (en) | Ubm structure for improving reliability and performance | |
| JP4097660B2 (ja) | 半導体装置 | |
| US20100295186A1 (en) | Semiconductor module for stacking and stacked semiconductor module | |
| JP2013038302A (ja) | 半導体装置 | |
| JP5020051B2 (ja) | 半導体装置 | |
| JP6012688B2 (ja) | 半導体装置 | |
| JP3918754B2 (ja) | 表面実装型半導体パッケージの製造方法 | |
| JP4015660B2 (ja) | 半導体装置の実装構造体 | |
| JP6305375B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP2012160739A (ja) | 半導体装置 | |
| US11600589B2 (en) | Semiconductor device and semiconductor device manufacturing method | |
| JP4322903B2 (ja) | 半導体装置、および半導体装置の製造方法 | |
| JP2007258354A (ja) | 半導体装置の製造方法 | |
| JP5970277B2 (ja) | 半導体装置 | |
| JP2006202882A (ja) | 半導体装置およびその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 11824708 Country of ref document: EP Kind code of ref document: A1 |
|
| WWE | Wipo information: entry into national phase |
Ref document number: 2012533832 Country of ref document: JP |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 11824708 Country of ref document: EP Kind code of ref document: A1 |