WO2009096002A1 - 半導体装置の製造方法 - Google Patents
半導体装置の製造方法 Download PDFInfo
- Publication number
- WO2009096002A1 WO2009096002A1 PCT/JP2008/051305 JP2008051305W WO2009096002A1 WO 2009096002 A1 WO2009096002 A1 WO 2009096002A1 JP 2008051305 W JP2008051305 W JP 2008051305W WO 2009096002 A1 WO2009096002 A1 WO 2009096002A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- film
- gate
- forming
- insulating film
- conductive film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Ceased
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0172—Manufacturing their gate conductors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0212—Manufacture or treatment of FETs having insulated gates [IGFET] using self-aligned silicidation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/025—Manufacture or treatment of FETs having insulated gates [IGFET] of vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6728—Vertical TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0195—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
Definitions
- the present invention relates to a semiconductor device and a method for manufacturing the same, and more particularly to a SGT (Surrounding Gate Transistor), which is a vertical MOS transistor having a columnar semiconductor, having a side wall as a channel region, and a gate electrode surrounding the channel region.
- SGT Standardrounding Gate Transistor
- the present invention relates to a structure and a manufacturing method thereof.
- Patent Document 1 a vertical transistor SGT having a columnar semiconductor formed on the surface of a semiconductor substrate and a gate formed on the sidewall to surround the columnar semiconductor layer.
- Patent Document 2 Since the source, gate, and drain of the SGT are arranged in the vertical direction, the occupied area can be greatly reduced as compared with the conventional planar type transistor. Further, since the gate surrounds the channel region, the channel controllability by the gate can be effectively improved and the steep subthreshold characteristic can be obtained as the columnar semiconductor dimensions are reduced. Furthermore, by setting the columnar semiconductor concentration and dimensions so that the columnar semiconductor is completely depleted, an improvement in mobility due to electric field relaxation in the channel region can be expected. For this reason, when SGT is used, higher integration and higher performance can be realized at the same time as compared with a conventional planar transistor.
- FIG. 177 (a) shows a plan view of a CMOS inverter constructed using the SGT of Patent Document 1
- FIG. 177 (b) shows a cross-sectional structure of the cut line AA ′ in the plan view of FIG. 177 (a).
- an N well 1302 and a P well 1303 are formed on a Si substrate 1301, and a columnar silicon layer 1305 for forming a PMOS in the N well region is formed on the Si substrate surface.
- a columnar silicon layer 1306 for forming an NMOS is formed in the P well region, and a gate 1308 is formed so as to surround each columnar silicon layer.
- a P + drain diffusion layer 1310 formed below the columnar semiconductor forming the PMOS and an N + drain diffusion layer 1312 formed below the columnar semiconductor forming the NMOS are connected to the output terminal Vout7 and form a columnar silicon layer forming the PMOS.
- the source diffusion layer 1309 formed on the upper side is connected to the power supply potential Vcc7
- the source diffusion layer 1311 formed on the upper part of the columnar silicon layer forming the NMOS is connected to the ground potential Vss7
- the common gate 1308 of PMOS and NMOS is
- a diffusion layer (1310, 1312) connected to the input terminal Vin7 and below the columnar silicon layer is connected to the output terminal Vout7 to form a CMOS inverter.
- FIG. 178 shows an outline of a process flow for forming the SGT columnar silicon layer and gate electrode of Patent Document 1.
- a columnar silicon layer 1401 is formed by etching a silicon substrate.
- a gate insulating film 1402 is formed in FIG. 178B.
- a gate conductive film 1403 is formed in FIG. 178 (c)
- a gate wiring pattern resist 1404 is formed so as to be in contact with the gate conductive film surrounding the columnar silicon layer.
- the gate conductive film 1403 is etched back to form an SGT gate electrode 1403 and a gate wiring 1405.
- the resist is removed.
- the gate electrode 1403 is formed in a self-aligned manner around the columnar silicon layer 1401 by a desired film thickness, the columnar silicon layers having gate electrodes having different potentials can be arranged at a narrow interval. it can.
- the resist 1404 in FIG. 178 (d), the resist 1404 must be formed so as to be in contact with the gate conductive film on the side wall of the columnar silicon layer. It is difficult to manufacture the gate wiring stably. This will be described below.
- FIG. 179 shows a process chart when the gate wiring resist 1404 is shifted to the right in FIG. 178 (d).
- FIG. 179 (a) shows a case where the resist 1414 of the gate wiring pattern is shifted to the right during exposure alignment. At this time, a space is generated between the resist 1414 and the side wall of the columnar silicon layer 1411.
- FIG. 179 (b) gate etching is performed.
- FIG. 179 (c) the resist is removed. In this case, the gate electrode 1413 and the gate wiring 1415 of the SGT are disconnected.
- FIG. 180 shows a process diagram when the gate wiring resist 1404 is shifted to the left in FIG. 178 (d).
- FIG. 180 shows a process diagram when the gate wiring resist 1404 is shifted to the left in FIG. 178 (d).
- 180A shows a case where the resist 1424 of the gate wiring pattern is shifted to the left during exposure alignment. At this time, an overlapping portion 1426 is generated between the resist 1424 and the gate electrode on the columnar silicon layer 1421.
- FIG. 180 (b) gate etching is performed.
- FIG. 180 (c) the resist is removed.
- the SGT gate electrode 1423 has a shape abnormality 1427 on the side where the resist is formed.
- the resist misalignment caused by alignment varies depending on the position on the wafer and the position on the chip. Therefore, the misregistration should be kept within a range where the above problems do not occur in all patterns on the wafer. Is impossible. For this reason, in this SGT formation method, the process margin of gate wiring formation becomes extremely small, and it is impossible to manufacture an integrated circuit with a high yield.
- Non-Patent Document 1 discloses a method for forming an SGT gate wiring with an improved process margin as compared to the above-described SGT gate wiring forming method.
- FIG. 181 shows an outline of the process flow for forming the SGT columnar silicon layer and the gate electrode of Non-Patent Document 1. This process flow will be described below.
- a columnar silicon layer 1501 is formed by etching a silicon substrate.
- a gate insulating film 1502 is formed.
- a gate conductive film is formed in FIG. 181 (c), a gate conductive film is formed.
- the gate conductive film and the gate insulating film above the columnar silicon layer are polished by CMP.
- FIG. 181 shows an outline of the process flow for forming the SGT columnar silicon layer and the gate electrode of Non-Patent Document 1. This process flow will be described below.
- a columnar silicon layer 1501 is formed by etching a silicon substrate.
- a gate insulating film 1502 is formed in FIG. 18
- the gate conductive film is etched back to process the gate conductive film surrounding the columnar silicon layer so as to have a desired gate length.
- a resist for a gate wiring pattern is formed by lithography.
- the gate conductive film is etched to form a gate electrode and a gate wiring.
- the process margin of the lithography process for forming the gate wiring is wider than in the case of Patent Document 1, but the gate electrode formed around the columnar silicon layer is self-aligned with the columnar silicon layer. Not formed.
- the gate electrode is formed widely around the pillar-shaped silicon layer, and the film thickness of the gate electrode formed around the pillar-shaped silicon layer is also reduced due to misalignment of the resist pattern and errors in the dimensions of the resist pattern. Will fluctuate. Therefore, if the interval between the columnar silicon layers having gate electrodes with different potentials is narrowed, the gate electrodes are short-circuited, so that the area occupied by the circuit using SGT is increased.
- the gate electrode can be formed in a desired film thickness around the columnar silicon layer in a self-aligning manner.
- the gate length can be accurately controlled, the gate length variation is small, and the process margin is large.
- a substrate including a step in which at least one columnar semiconductor layer is formed on at least a portion above, and at least a portion of a surface of the at least one columnar semiconductor layer. Forming a first insulating film on at least a part of the first insulating film; forming a conductive film on the first insulating film; and anisotropically removing the first insulating film and the conductive film.
- a method of manufacturing a semiconductor device comprising: forming a gate wiring extending in a step.
- the step of forming the conductive film on the side surface of the columnar semiconductor layer with a desired length and forming the gate electrode includes a step of forming the second electrode so that the at least one columnar semiconductor layer is buried on the conductive film.
- the second insulating film and the conductive film are anisotropically removed, and the first insulating film, the second insulating film, and the conductive film on the side surfaces of the columnar semiconductor layer are formed to have desired lengths.
- Forming a gate electrode A step of removing the second insulating film, a step of subsequently forming a protective film on at least a part of the surface, and removing the protective film anisotropically to form the desired length
- the step of selectively removing the conductive film and the first insulating film while protecting the conductive film and the first insulating film on the side surface of the layer, and forming a gate electrode and a gate wiring extending from the gate electrode to the substrate side The manufacturing method of the semiconductor device characterized by including these is provided.
- the substrate includes a step of providing a substrate on which at least one columnar semiconductor layer is formed on at least a part above, and at least a part of a surface of the at least one columnar semiconductor layer.
- the upper surface of the conductive film is a step of flattening.
- a substrate in which at least one columnar semiconductor layer is formed on at least a part above, and a stopper film is formed on the upper surface of the at least one columnar semiconductor layer; Forming a first insulating film on at least a part of the substrate including at least a part of a surface of at least one columnar semiconductor layer; and burying the columnar semiconductor layer on the first insulating film.
- a manufacturing method is provided.
- the substrate includes a step of preparing a substrate having at least one columnar semiconductor layer formed on at least a portion above the substrate, and at least a portion of the surface of the at least one columnar semiconductor layer.
- the processing step further includes a step of planarizing the upper surface of the polysilicon layer.
- a substrate in which at least one columnar semiconductor layer is formed on at least a part above and a stopper film is formed on an upper surface of the at least one columnar semiconductor layer; Forming a first insulating film on at least a part of the substrate including at least a part of the surface of at least one columnar semiconductor layer; and forming a thin conductive film on the first insulating film; A step of forming a polysilicon layer on the thin conductive film so that the columnar semiconductor layer is buried, a step of planarizing by CMP using the stopper film as a stopper, and a first insulating film.
- the anisotropic removal is etch back.
- the protective film is a silicon nitride film.
- the protective film and the stopper film are silicon nitride films.
- the substrate further includes an impurity region formed under each of the at least one columnar semiconductor layer.
- the method further includes forming an impurity region having the same conductivity type as an impurity region formed below each of the at least one columnar semiconductor layer on each of the at least one columnar semiconductor layer.
- the impurity region formed under each of the at least one columnar semiconductor layer is formed in a surface layer portion of the substrate.
- “upward” includes not only the upper part but also the upper part through a semiconductor layer, an insulating film and the like.
- the etching process for determining the gate length, the silicon nitride film sidewall forming process for protecting the gate electrode, the gate wiring patterning process, and the gate wiring are formed. Since the gate electrode can be formed in a desired film thickness in a self-aligned manner around the pillar-shaped silicon layer by sequentially performing the etching process for this purpose, it is resistant to misalignment of the exposure at the time of forming the gate wiring. In addition, it is possible to solve the problems that the gate wiring is opened due to the lithography process for forming the gate wiring and that the gate electrode cannot be formed around the columnar silicon layer in a self-aligned manner.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained. Therefore, it solves the problem that the gate wiring is open and the gate length fluctuates due to the lithography process for forming the gate wiring and the gate electrode cannot be formed around the columnar silicon layer in a self-aligned manner. Is possible.
- FIG. 1 is a plan view (a) and a sectional view (b) of an NMOS SGT formed using the present invention.
- the NMOS SGT formed using this embodiment will be described below with reference to FIG.
- a columnar silicon layer 102 is formed on the silicon substrate 101, and a gate insulating film 105 and a gate electrode 106 a are formed around the columnar silicon layer 102.
- An N + drain diffusion layer 103 is formed below the columnar silicon layer 102, and an N + source diffusion layer 104 is formed above the columnar silicon layer 102.
- a contact 107 is formed on the N + drain diffusion layer 103, a contact 108 is formed on the N + source diffusion layer 108, and a contact 109 is formed on the gate wiring 106b extending from the gate electrode 106a.
- the SGT operates as a transistor by connecting the N + source diffusion layer 108 to the GND potential, connecting the N + drain diffusion layer 103 to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode 106a.
- FIGS. In each figure, (a) is a plan view and (b) is a cross-sectional view taken along line A-A ′.
- a silicon nitride film 110 serving as a hard mask is formed on silicon substrate 101 to a thickness of about 50 nm to 150 nm.
- the hard mask 110 and the silicon substrate 101 are etched to form the columnar silicon layer 102.
- the height of the columnar silicon layer is about 30 nm to 300 nm, and the diameter of the columnar silicon layer is about 5 nm to 100 nm.
- impurities such as P and As are introduced into the surface of the silicon substrate by impurity implantation or the like, and N + drain diffusion layer 103 is formed.
- the silicon nitride film 110 above the columnar silicon layer functions as a stopper for preventing impurity implantation into the columnar silicon layer.
- gate insulating film 105 and gate conductive film 106 are formed by CVD or ALD.
- the thickness of the gate conductive film 106 is about 10 nm to 100 nm.
- a silicon oxide film 111 is formed to embed columnar silicon layers.
- the silicon oxide film 111, the gate conductive film and the gate insulating film above the columnar silicon layer are polished by CMP, and the upper surface of the gate conductive film is planarized.
- CMP the silicon nitride film 110 above the columnar silicon layer is used as a CMP stopper.
- the silicon nitride film 110 is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- other films can be used as the CMP stopper film as long as they function as a CMP stopper film.
- Such a film is formed on the SOI layer 2a in advance. A film can also be formed, and this also applies to other examples described below.
- gate conductive film 106 is processed and the gate length is determined.
- etching conditions are used such that the gate conductive film 106 and the silicon oxide film 111 are etched at the same rate as much as possible, and a high selectivity is obtained with respect to the nitride film 110.
- silicon nitride film 112a is formed to the same film thickness as gate electrode 106. Subsequently, as shown in FIG. 10, the silicon nitride film sidewall 112 is formed by etching back the silicon nitride film 112a. At this time, the film thickness of the silicon nitride film is adjusted so that the gate conductive film 106 and the silicon nitride film side wall 112 have the same film thickness, and further fine adjustment is performed by the amount of etch back. The portion of the gate conductive film 106 covered with the silicon nitride sidewall 112 is protected during the subsequent gate wiring formation etching, so that the gate electrode can be formed in a desired thickness in a self-aligned manner.
- the area can be reduced.
- the silicon nitride film is used as the protective film for the sidewall, but other than this, as long as the protective film functions as the protective film for the sidewall, for example, a silicon oxide film is used. Can be used as well, and the same applies to the other embodiments described below.
- silicon oxide film 111 remaining on the gate conductive film is removed by wet etching.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 113 by lithography.
- gate conductive film and gate insulating film are etched using resist as a mask to form gate electrode 106a and gate wiring 106b.
- silicon nitride film 110 and silicon nitride film sidewall 112 on the columnar silicon are removed by wet processing.
- impurities such as P and As are introduced into the upper portion of columnar silicon layer 102 by impurity implantation or the like to form N + source diffusion layer 104.
- an interlayer insulating film is formed, and contacts (107, 108, 109) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and formed around the columnar silicon layer by the film thickness of the gate conductive film.
- the film thickness of the gate electrode can be adjusted. For this reason, two columnar silicon layers having gate electrodes with different potentials can be arranged at a narrow interval, and the circuit area can be reduced.
- the gate conductive film is preferably formed of a metal film.
- the gate formation method of this embodiment can reduce the number of steps compared to the gate formation method of Embodiment 1, and is a gate formation method with a large process margin.
- FIG. 17A is a plan view and FIG. 17B is a cross-sectional view of an NMOS SGT formed according to this embodiment.
- the NMOS SGT formed according to the present embodiment will be described with reference to FIG.
- a columnar silicon layer 202 is formed on the silicon substrate 201, and a gate insulating film 205 and a gate electrode 206 are formed around the columnar silicon layer 202.
- An N + drain diffusion layer 203 is formed below the columnar silicon layer 202, and an N + source diffusion layer 204 is formed above the columnar silicon layer.
- a contact 207 is formed on the N + drain diffusion layer 203, a contact 208 is formed on the N + source diffusion layer 208, and a contact 209 is formed on the gate wiring 206 a extending from the gate electrode 206.
- the gate electrode 206a and the gate wiring 206b are formed at the same height.
- the gate electrode and the gate wiring are integrally formed, and the entire upper surface of the integrally formed gate electrode and gate wiring is formed in a plane parallel to the substrate.
- the SGT performs transistor operation by connecting the N + source diffusion layer 208 to the GND potential, connecting the N + drain diffusion layer 203 to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode 206.
- (a) is a plan view
- (b) is a cross-sectional view along AA ′.
- the gate insulating film forming process is the same as the manufacturing process of the first embodiment, the process is shown below from the gate conductive film forming process.
- gate conductive film 206 is formed by CVD or ALD until the columnar silicon layer 202 is embedded.
- gate conductive film 206 is polished by CMP to planarize the upper surface of the gate conductive film.
- CMP the silicon nitride film 210 above the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- the gate length is determined by etching back gate conductive film 206.
- silicon nitride film 212a is formed by the thickness of the desired gate electrode. Subsequently, as shown in FIG. 22, the silicon nitride film side wall 212 is formed by etching back the silicon nitride film 212a. Since the film thickness of the silicon nitride film side wall 212 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 213 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrode 206a and gate wiring 206b.
- silicon nitride film 210 and silicon nitride film sidewalls 212 on columnar silicon are removed by wet processing.
- an impurity such as P or As is introduced into the upper portion of columnar silicon layer 202 by impurity implantation or the like, and N + source diffusion layer 204 is formed.
- an interlayer insulating film is formed, and contacts (207, 208, 209) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed in a self-aligned manner around the columnar silicon layer.
- the thickness of the gate electrode is controlled by the thickness of the gate conductive film, but in this embodiment, the thickness of the gate electrode is controlled by the thickness of the silicon nitride film sidewall 212. be able to.
- the gate conductive film is not limited to a metal film and can be formed of a material having a relatively high resistance such as polysilicon.
- the silicon nitride film sidewall 112 must be formed to have almost the same film thickness as the gate electrode 106, and when the sidewall 112 is extremely thicker or thinner than the gate electrode 106. A malfunction may occur. That is, when the sidewall 112 is extremely thicker than the gate electrode 106, a silicon nitride film sidewall 112 thicker than the gate conductor film thickness is formed as shown in FIG. 28 (FIG. 28A), and the silicon oxide film 111 is removed by wet etching (FIG. 28B), the gate wiring is patterned by lithography (FIG. 28C), and the gate electrode 106a and the wiring 106b are formed by etching (FIG. 28D).
- a protruding portion 106c of the gate electrode is generated below the portion of the gate electrode that is not covered with the resist 113. If such a structure is conspicuous, there is a possibility that a problem such as a change in circuit characteristics due to an increase in parasitic capacitance between the gate and the diffusion layer or a short circuit between the adjacent contact and the gate electrode protruding portion 106c may occur.
- a silicon nitride film sidewall 112 thinner than the gate conductor film thickness is formed as shown in FIG. 29 (FIG. 29A), and the silicon oxide film 111 is removed by wet etching (FIG.
- the gate wiring is patterned by lithography (FIG. 29C), and the gate electrode 106a and the wiring 106b are formed by etching (FIG. 29D).
- the gate film thickness is reduced.
- the gate film thickness is formed in a self-aligned manner depending on the film thickness of the silicon nitride film sidewall 112, so that the above-described problems do not occur, and the gate formation is further performed than in the first embodiment.
- the process margin of the process can be expanded.
- the NMOS SGT formed according to the present embodiment differs from the second embodiment in that the gate electrode and the gate wiring extending from the gate electrode have a thin metal film and polysilicon laminated structure.
- the gate forming method of the present embodiment depletion of the gate electrode is suppressed by the thin metal film in contact with the gate insulating film, and the surface of the gate electrode and the gate wiring is polysilicon. It can be manufactured on the same manufacturing line as a transistor having a gate.
- FIG. 30 is a plan view (a) and a cross-sectional view (b) of an NMOS SGT formed according to this embodiment.
- the NMOS SGT formed according to this embodiment will be described below with reference to FIG.
- a columnar silicon layer 302 is formed on the silicon substrate 301, and a gate insulating film 305 and a gate electrode are formed around the columnar silicon layer 302.
- the gate electrode has a laminated structure of a thin metal film 314 of about 1 nm to 10 nm and a polysilicon film 306a covering the metal film.
- An N + drain diffusion layer 303 is formed below the columnar silicon layer 302, and an N + source diffusion layer 304 is formed above the columnar silicon layer.
- a contact 307 is formed on the N + drain diffusion layer 303, a contact 308 is formed on the N + source diffusion layer 308, and a contact 309 is formed on the gate wiring 306 a extending from the gate electrode 306.
- the gate electrode 306a and the gate wiring 306b are formed at the same height as in the second embodiment. That is, the gate electrode and the gate wiring are integrally formed, and the entire upper surface of the integrally formed gate electrode and gate wiring is formed in a plane parallel to the substrate.
- the SGT operates as a transistor by connecting the N + source diffusion layer 308 to the GND potential, connecting the N + drain diffusion layer 303 to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode 306.
- (a) is a plan view
- (b) is a cross-sectional view along AA ′.
- the process up to the gate insulating film forming process is the same as that of the second example, and therefore, the process will be described below from the gate conductive film forming process.
- thin metal film 314 is formed to a thickness of about 1 nm to 10 nm, and polysilicon film 306 is further formed until columnar silicon layer 302 is embedded.
- the polysilicon 306, the thin metal film 314 over the columnar silicon layer, and the gate insulating film 305 are polished by CMP, and the upper surfaces of the polysilicon 306 and the thin metal film 314 are planarized.
- CMP the silicon nitride film 210 above the columnar silicon layer is used as a CMP stopper.
- the silicon nitride film 210 By using the silicon nitride film 210 as a CMP stopper, the CMP polishing amount can be controlled with good reproducibility.
- the gate length is determined by etching back polysilicon 306 and thin metal film 314.
- silicon nitride film 312a is formed by the thickness of the desired gate electrode.
- silicon nitride film side walls 312 are formed by etching back silicon nitride film 312. Since the film thickness of the silicon nitride film side wall 312 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 313 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrode 306a and gate wiring 306b.
- silicon nitride film 310 and silicon nitride side wall 312 on the columnar silicon are removed by wet processing.
- a silicon nitride film 315 is formed and etched back to form silicon nitride film 315.
- the silicon nitride film covers the metal film 314 of the gate electrode so that the metal film 314 is not exposed on the surface. In this way, it can be manufactured on the same manufacturing line as a transistor having a polysilicon gate.
- an impurity such as P or As is introduced into the upper portion of columnar silicon layer 302 by impurity implantation or the like to form N + source diffusion layer 304.
- an interlayer insulating film is formed, and contacts (307, 308, 309) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and the gate electrode has a film thickness of the silicon nitride film side wall 312 as in the second embodiment. It can be controlled by the thickness.
- the gate structure is a laminated structure of a thin metal film and polysilicon, so that depletion of the gate is suppressed, and it is manufactured on the same manufacturing line as a conventional transistor having a polysilicon gate. It is possible.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112, such a problem does not occur.
- the process margin of the formation process can be expanded.
- FIG. 42 is an equivalent circuit of a CMOS inverter formed according to this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin1 is applied to the gates of NMOS Qn1 and PMOS Qp1.
- Vin1 is “1”
- NMOS Qn1 is in the ON state
- PMOS Qp1 is in the OFF state
- Vout1 is “0”.
- Vin1 is “0”
- NMOS Qn1 is in the OFF state
- PMOS Qp1 is in the ON state
- Vout1 is “1”.
- the CMOS inverter operates so that the signal Vout1 as the output value takes the opposite value to the signal Vin1 as the input value.
- FIG. 43 is a plan view of a CMOS inverter formed according to the present embodiment
- FIGS. 44A and 44B are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG.
- the present embodiment will be described below with reference to FIGS. 43 and 44.
- a P well 402 and an N well 403 are formed on a silicon substrate 401.
- a columnar silicon layer 407 for forming NMOS in the P well region is formed on the surface of the silicon substrate, and a columnar silicon layer 408 for forming PMOS in the N well region.
- a gate insulating film 409 and gate electrodes (410a, 410b) are formed so as to surround the respective columnar silicon layers.
- the gate electrodes 410a and 410b are connected by a gate wiring 410c extending from the respective gate electrodes.
- An N + drain diffusion layer 404 is formed below the columnar silicon layer 407 forming the NMOS, and an N + source diffusion layer 411 is formed above the columnar silicon layer 407.
- a P + drain diffusion layer 405 is formed below the columnar silicon layer 408 forming the PMOS, and an N + source diffusion layer 412 is formed above the columnar silicon layer 408.
- the N + drain diffusion layer 404 and the P + drain diffusion layer 405 formed below the columnar silicon layer are connected to the output terminal Vout1 via contacts (416a, 416b), and are formed on the columnar silicon layer 407 constituting the NMOS.
- the N + source diffusion layer 411 is connected to the ground potential Vss1 via the contact 414, and the P + source diffusion layer 412 formed on the columnar silicon layer 408 constituting the PMOS is connected to the power supply potential Vcc1 via the contact 415.
- the gate wiring 410c connecting the PMOS and NMOS gate electrodes is connected to the input terminal Vin1 via the contact 413, thereby forming a CMOS inverter.
- FIGS. In each figure, (a) is a plan view and (b) is a cross-sectional view taken along line A-A ′.
- a silicon nitride film 417 serving as a hard mask is formed on silicon substrate 401 with a thickness of about 50 nm to 150 nm.
- the hard mask 417 and the silicon substrate 401 are etched to form an element isolation region 418.
- silicon oxide film 419 is embedded in element isolation region 418.
- CMP is performed, and silicon oxide film 419 on hard mask 417 is polished and planarized.
- the silicon oxide film 419 embedded in the element isolation is etched back so that the height of the silicon oxide film 419 is the same as the height at which the drain diffusion layer formed in a later process is formed. Adjust to.
- hard mask 417 and silicon substrate 401 are etched to form columnar silicon layers (407, 408).
- impurities are introduced into the silicon substrate surface by impurity implantation or the like, and N + drain diffusion layer 404 and P + drain diffusion layer 405 are formed.
- the silicon nitride film 417 above the columnar silicon layer serves as a stopper for preventing impurity implantation into the columnar silicon layer.
- a gate insulating film 409 and a gate conductive film 410 are formed by a CVD method or an ALD method.
- the thickness of the gate conductive film 410 is about 10 nm to 100 nm.
- a silicon oxide film 420 is formed to embed columnar silicon layers.
- the silicon oxide film 418, the gate conductive film and the gate insulating film above the columnar silicon layer are polished by CMP, and the upper surface of the gate conductive film is planarized.
- CMP the silicon nitride film 417 on the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- gate conductive film 410 is processed and the gate length is determined.
- an etching condition is used in which the gate conductive film 410 and the silicon oxide film 418 are etched at the same rate as much as possible, and a high selectivity with respect to the nitride film 417 is obtained.
- silicon nitride film 419a is formed by the film thickness of gate electrode 410.
- silicon nitride film sidewall 419 is formed by etching back silicon nitride film 419a.
- the film thickness of the silicon nitride film is adjusted so that the gate conductive film 410 and the silicon nitride film sidewall 419 have the same film thickness, and further fine adjustment is performed by the etch back amount.
- the gate electrode covered with the silicon nitride side wall 419 is protected at the time of etching for forming the gate wiring in the subsequent process, the gate electrode can be formed in a desired thickness in a self-aligned manner, and the occupied area is reduced. be able to.
- silicon oxide film 418 remaining on the gate conductive film is removed by wet etching.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed by resist 420 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (410a, 410b) and a gate wiring 410c.
- silicon nitride film 417 and silicon nitride film sidewall 419 on columnar silicon are removed by wet processing.
- an impurity is introduced into the upper part of columnar silicon layers (407, 408) by impurity implantation or the like, and N + source diffusion layer 411 and P + source diffusion layer 412 are formed.
- an interlayer insulating film is formed, and contacts (413, 414, 415, 416a, 416b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and the gate electrode formed around the columnar silicon layer can be formed by the film thickness of the gate conductive film.
- the film thickness can be adjusted. For this reason, the interval between the columnar silicon layers (410a, 410b) and the contacts (416a, 416b) on the drain diffusion layer can be reduced, and the circuit area of the inverter and the like can be reduced.
- the gate conductive film is preferably formed of a metal film.
- the structure and the manufacturing method of the SGT have been described by taking a CMOS inverter as an example.
- the present embodiment can be applied to circuits other than the CMOS inverter in exactly the same manner.
- FIG. 64 is an equivalent circuit of a CMOS inverter formed according to this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin2 is applied to the gates of the NMOS Qn2 and the PMOS Qp2.
- Vin2 is “1”
- NMOS Qn2 is in the ON state
- PMOS Qp2 is in the OFF state
- Vout2 is “0”.
- Vin2 is “0”
- Qn2 which is NMOS is in the OFF state
- Qp2 which is PMOS is in the ON state
- Vout2 is “1”.
- the CMOS inverter operates so that the signal Vout2 as the output value takes the opposite value to the signal Vin2 as the input value.
- FIG. 65 is a plan view of a CMOS inverter formed by this embodiment
- FIGS. 66A and 66B are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG.
- the present embodiment will be described below with reference to FIGS. 65 and 66.
- a P well 502 and an N well 503 are formed on a silicon substrate 501
- a columnar silicon layer 507 for forming NMOS in the P well region is formed on the surface of the silicon substrate
- a columnar silicon layer 508 for forming PMOS in the N well region
- a gate insulating film 509 and gate electrodes (510a, 510b) are formed so as to surround the respective columnar silicon layers.
- the gate electrodes 510a and 510b are connected by a gate wiring 510c extending from each gate electrode, and the gate electrodes (510a and 510b) and the gate wiring 506c are formed at the same height.
- An N + drain diffusion layer 504 is formed below the columnar silicon layer 507 forming the NMOS, and an N + source diffusion layer 511 is formed above the columnar silicon layer 507.
- An N + drain diffusion layer 505 is formed below the columnar silicon layer 508 forming the PMOS, and an N + source diffusion layer 512 is formed above the columnar silicon layer 508.
- the N + drain diffusion layer 504 and the P + drain diffusion layer 505 formed below the columnar silicon layer are connected to the output terminal Vout2 via contacts (516a, 516b), and are formed on the columnar silicon layer 507 constituting the NMOS.
- the N + source diffusion layer 511 is connected to the ground potential Vss2 via the contact 514, and the P + source diffusion layer 512 formed on the columnar silicon layer 508 constituting the PMOS is connected to the power supply potential Vcc2 via the contact 515.
- the gate wiring 510c connecting the PMOS and NMOS gate electrodes is connected to the input terminal Vin2 via the contact 513 to form a CMOS inverter.
- (a) is a plan view and (b) is a cross-sectional view taken along line A-A ′.
- the process up to the formation of the gate conductive film is the same manufacturing process as that of Example 3, so that the process is described below from the process of forming the gate conductive film.
- gate insulating film 509 and gate conductive film 510 are formed by CVD or ALD until the columnar silicon layers (507, 508) are embedded.
- gate conductive film 510 is polished by CMP to planarize the upper surface of the gate conductive film.
- CMP the silicon nitride film 517 on the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- the gate length is determined by etching back gate conductive film 510.
- a silicon nitride film 519a is formed by the film thickness of a desired gate electrode.
- silicon nitride film sidewall 519 is formed by etching back silicon nitride film 519a. Since the film thickness of the silicon nitride film side wall 519 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 520 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (510a, 510b) and gate wiring 510c.
- silicon nitride film 517 and silicon nitride film side wall 519 on columnar silicon are removed by wet processing.
- an impurity is introduced into the upper portion of columnar silicon layers (507, 508) by impurity implantation or the like to form N + source diffusion layer 511 and P + diffusion layer 512.
- an interlayer insulating film is formed, and contacts (513, 514, 515, 516a, 516b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed in a self-aligned manner around the columnar silicon layer.
- the thickness of the gate electrode is controlled by the thickness of the gate conductive film, but in this embodiment, the thickness of the gate electrode is controlled by the thickness of the silicon nitride film sidewall 519. be able to.
- the gate conductive film is not limited to a metal film and can be formed of a material having a relatively high resistance such as polysilicon.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the fourth embodiment.
- the process margin of the formation process can be expanded.
- the structure and the manufacturing method of the SGT have been described by taking a CMOS inverter as an example.
- the present embodiment can be applied to circuits other than the CMOS inverter in exactly the same manner.
- FIG. 77 is an equivalent circuit of a CMOS inverter formed according to this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin3 is applied to the gates of the NMOS Qn3 and the PMOS Qp3.
- Vin3 is “1”
- the NMOS Qn3 is in the ON state
- the PMOS Qp3 is in the OFF state
- the Vout3 is “0”.
- Vin3 is “0”
- Qn3 which is NMOS is in the OFF state
- Qp3 which is PMOS is in the ON state
- Vout3 is “1”.
- the CMOS inverter operates so that the signal Vout3 as the output value takes the opposite value to the signal Vin3 as the input value.
- FIGS. 79A and 79B are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG.
- the present embodiment will be described below with reference to FIGS. 78 and 79.
- a P well 602 and an N well 603 are formed on a silicon substrate 601
- a columnar silicon layer 607 for forming an NMOS in the P well region is formed on the surface of the silicon substrate, and a columnar silicon layer 608 for forming a PMOS in the N well region.
- a gate insulating film 609 and gate electrodes (610a, 610b) are formed so as to surround each columnar silicon layer.
- the gate electrode has a laminated structure of a thin metal film 623 that is in contact with the surface side polysilicon and the gate insulating film.
- the gate electrodes 610a and 610b are connected by a gate wiring 610c extending from each gate electrode, and the gate electrodes (610a and 610b) and the gate wiring 606c are formed at the same height.
- An N + drain diffusion layer 604 is formed below the columnar silicon layer 607 forming the NMOS, and an N + source diffusion layer 611 is formed above the columnar silicon layer 607.
- An N + drain diffusion layer 605 is formed below the columnar silicon layer 608 forming the PMOS, and an N + source diffusion layer 612 is formed above the columnar silicon layer 608.
- N + drain diffusion layer 604 and a P + drain diffusion layer 605 formed below the columnar silicon layer are connected to the output terminal Vout3 via contacts (616a, 616b), and are formed on the columnar silicon layer 607 constituting the NMOS.
- the N + source diffusion layer 611 is connected to the ground potential Vss3 via the contact 614, and the P + source diffusion layer 612 formed on the columnar silicon layer 608 constituting the PMOS is connected to the power supply potential Vcc3 via the contact 615.
- the gate wiring 610c that connects the PMOS and NMOS gate electrodes is connected to the input terminal Vin3 via the contact 613, thereby forming a CMOS inverter.
- (a) is a plan view and (b) is a cross-sectional view taken along line A-A ′.
- the process up to the formation of the gate conductive film is the same manufacturing process as that of Example 3, so that the process is described below from the process of forming the gate conductive film.
- thin metal film 623 is formed to a thickness of about 1 nm to 10 nm, and polysilicon film 610 is embedded with columnar silicon layers (607, 608). Film is formed up to.
- polysilicon 610, thin metal film 623 over columnar silicon layer, and gate insulating film 609 are polished by CMP, and the upper surfaces of polysilicon 610 and thin metal film 623 are planarized.
- CMP the silicon nitride film 617 on the columnar silicon layer is used as a CMP stopper.
- the silicon nitride film 617 is used as a CMP stopper.
- the gate length is determined by etching back polysilicon 610 and thin metal film 623.
- a silicon nitride film 619a is formed by the thickness of the desired gate electrode.
- silicon nitride film sidewall 619 is formed by etching back silicon nitride film 619a. Since the film thickness of the silicon nitride film side wall 619 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 620 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (610a, 610b) and a gate wiring 610c.
- silicon nitride film 617 and silicon nitride film sidewall 619 on columnar silicon are removed by wet processing.
- a silicon nitride film is formed and etched back to form silicon nitride film 624.
- the silicon nitride film covers the metal film 623 of the gate electrode so that the metal film 623 is not exposed to the surface. In this way, it can be manufactured on the same manufacturing line as a transistor having a polysilicon gate.
- an impurity is introduced into the upper portion of columnar silicon layers (607, 608) by impurity implantation or the like to form N + source diffusion layer 611 and P + diffusion layer 612.
- an interlayer insulating film is formed, and contacts (613, 614, 615, 616a, 616b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and the gate electrode has a film thickness of the silicon nitride film sidewall 619 as in the second embodiment. It can be controlled by the thickness.
- the gate structure is a laminated structure of a thin metal film and polysilicon, so that depletion of the gate is suppressed, and it is manufactured on the same manufacturing line as a conventional transistor having a polysilicon gate. It is possible.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the fourth embodiment.
- the process margin of the formation process can be expanded.
- the structure and the manufacturing method of the SGT have been described by taking a CMOS inverter as an example.
- the present embodiment can be applied to circuits other than the CMOS inverter in exactly the same manner.
- an NMOS SGT on an SOI substrate formed by the same gate formation process as that in Embodiment 1 is shown.
- FIG. 91 is a plan view (a) and a sectional view (b) of the NMOS SGT on the SOI substrate formed by using this embodiment.
- the NMOS SGT on the SOI substrate formed by using this embodiment will be described below with reference to FIG.
- a planar silicon layer 701 is formed on the buried oxide film layer 700
- a columnar silicon layer 702 is formed on the planar silicon layer 701
- a gate insulating film 705 and a gate electrode 706a are formed around the columnar silicon layer 702. ing.
- An N + drain diffusion layer 703 is formed on the planar silicon layer 701 below the columnar silicon layer 702, and an N + source diffusion layer 704 is formed on the columnar silicon layer.
- a contact 707 is formed on the N + drain diffusion layer 703, a contact 708 is formed on the N + source diffusion layer 708, and a contact 709 is formed on the gate wiring 706b extending from the gate electrode 706a.
- the SGT operates as a transistor by connecting the N + source diffusion layer to the GND potential, connecting the N + drain diffusion layer to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode.
- FIGS. In each figure, (a) is a plan view and (b) is a cross-sectional view taken along line A-A ′.
- a silicon nitride film 710 serving as a hard mask is formed on silicon layer 701a on buried oxide film layer 700 to a thickness of about 50 nm to 150 nm.
- hard mask 710 and silicon substrate 701a are etched to form columnar silicon layer 702.
- the height of the columnar silicon layer is about 30 nm to 300 nm, and the diameter of the columnar silicon layer is about 5 nm to 100 nm.
- a planar silicon layer 701 is formed below the columnar silicon layer 702 with a thickness of about 10 nm to 100 nm.
- planar silicon layer 701 is etched and separated.
- N + drain diffusion layer 703 is formed by introducing impurities such as P and As into the silicon substrate surface by impurity implantation or the like.
- the silicon nitride film 710 above the columnar silicon layer functions as a stopper for preventing impurity implantation into the columnar silicon layer.
- a gate insulating film 705 and a gate conductive film 706 are formed by a CVD method or an ALD method.
- the thickness of the gate conductive film 706 is about 10 nm to 100 nm.
- a silicon oxide film 711 is formed and buried between the columnar silicon layers.
- the silicon oxide film 711, the gate conductive film and the gate insulating film above the columnar silicon layer are polished by CMP, and the upper surface of the gate conductive film is planarized.
- CMP the silicon nitride film 710 on the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- gate conductive film 706 is processed by etching back gate conductive film 706 and silicon oxide film 711, and the gate length is determined. At this time, an etching condition is used such that the gate conductive film 706 and the silicon oxide film 711 are etched at the same rate as much as possible, and a high selectivity with respect to the nitride film 710 is obtained. By etching the gate conductive film 706 and the silicon oxide film 711 at the same rate, it is possible to suppress the step difference between the upper surfaces of the gate conductive film 706 and the shape of the silicon nitride film sidewall 712 in the next process.
- a silicon nitride film 712a is formed by the film thickness of gate electrode 706.
- silicon nitride film sidewall 712 is formed by etching back silicon nitride film 712a.
- the film thickness of the silicon nitride film is adjusted so that the film thickness of the gate conductive film 706 and the silicon nitride film side wall 712 is the same, and further fine adjustment is performed by the etch back amount.
- the portion of the gate conductive film 706 covered with the silicon nitride sidewall 712 is protected at the time of etching for forming the gate wiring in a later step, so that the gate electrode can be formed with a desired film thickness in a self-aligned manner.
- the area can be reduced.
- silicon oxide film 711 remaining on the gate conductive film is removed by wet etching.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 713 by lithography.
- the gate conductive film and the gate insulating film are etched using the resist as a mask to form the gate electrode 706a and the gate wiring 706b.
- silicon nitride film 710 and silicon nitride film sidewall 712 on columnar silicon are removed by wet processing.
- an impurity such as P or As is introduced into the upper portion of columnar silicon layer 702 by impurity implantation or the like to form N + source diffusion layer 704.
- an interlayer insulating film is formed, and contacts (707, 708, 709) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and formed around the columnar silicon layer by the film thickness of the gate conductive film.
- the film thickness of the gate electrode can be adjusted. For this reason, two columnar silicon layers having gate electrodes with different potentials can be arranged at a narrow interval, and the circuit area can be reduced.
- the gate conductive film is preferably formed of a metal film.
- an NMOS SGT on an SOI substrate formed by a gate formation process similar to that in Embodiment 2 will be described.
- the gate formation method of this embodiment can reduce the number of steps compared to the gate formation method of Embodiment 7, and is a gate formation method with a large process margin.
- FIG. 108 is a plan view (a) and a sectional view (b) of the NMOS SGT on the SOI substrate formed by using this embodiment.
- the NMOS SGT on the SOI substrate formed using this embodiment will be described below with reference to FIG.
- a planar silicon layer 801 is formed on the buried oxide film layer 800, a columnar silicon layer 802 is formed on the planar silicon layer 801, and a gate insulating film 705 and a gate electrode 806 are formed around the columnar silicon layer 802. ing.
- An N + drain diffusion layer 803 is formed in the planar silicon layer 801 below the columnar silicon layer 802, and an N + source diffusion layer 804 is formed in the upper portion of the columnar silicon layer.
- a contact 807 is formed on the N + drain diffusion layer 803, a contact 808 is formed on the N + source diffusion layer 808, and a contact 809 is formed on the gate wiring 806 a extending from the gate electrode 806.
- the gate electrode 806a and the gate wiring 806b are formed at the same height.
- the SGT operates as a transistor by connecting the N + source diffusion layer to the GND potential, connecting the N + drain diffusion layer to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode.
- (a) is a plan view
- (b) is a cross-sectional view along AA ′.
- the process up to the formation of the gate conductive film is the same manufacturing process as that of Example 7, so that the process is shown below from the process of forming the gate conductive film.
- gate insulating film 805 and gate conductive film 806 are formed by CVD or ALD until the columnar silicon layer 802 is embedded.
- the gate conductive film 806 is polished by CMP to planarize the upper surface of the gate conductive film.
- CMP the silicon nitride film 810 on the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- the gate length is determined by etching back the gate conductive film 806.
- a silicon nitride film 812a is formed by the film thickness of a desired gate electrode.
- silicon nitride film sidewall 812 is formed by etching back silicon nitride film 812a. Since the film thickness of the silicon nitride film side wall 812 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed by resist 813 by lithography.
- the gate conductive film and the gate insulating film are etched using the resist as a mask to form a gate electrode 806a and a gate wiring 806b.
- silicon nitride film 810 and silicon nitride film sidewall 812 on columnar silicon are removed by wet processing.
- an N + source diffusion layer 804 is formed by introducing impurities such as P and As into the upper portion of the columnar silicon layer 802 by impurity implantation or the like.
- an interlayer insulating film is formed, and contacts (807, 808, 809) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed in a self-aligned manner around the columnar silicon layer.
- the thickness of the gate electrode is controlled by the thickness of the gate conductive film.
- the thickness of the gate electrode is controlled by the thickness of the silicon nitride film sidewall 812. be able to.
- the gate wiring 806b is thicker, so that the gate conductive film is not limited to a metal film and can be formed of a material having a relatively high resistance such as polysilicon.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the seventh embodiment.
- the process margin of the formation process can be expanded.
- an NMOS SGT on an SOI substrate formed by a gate formation process similar to that in Embodiment 3 will be described.
- This embodiment is different from the eighth embodiment in that the gate electrode and the gate wiring extending from the gate electrode have a laminated structure of a thin metal film and polysilicon.
- depletion of the gate electrode is suppressed by the thin metal film in contact with the gate insulating film, and the surface of the gate electrode and the gate wiring is polysilicon. It can be manufactured on the same manufacturing line as a transistor having a gate.
- FIG. 119 is a plan view (a) and a cross-sectional view (b) of the NMOS SGT on the SOI substrate formed by using the present invention.
- the NMOS SGT on the SOI substrate formed using this embodiment will be described below with reference to FIG.
- a planar silicon layer 901 is formed on the buried oxide film layer 900, a columnar silicon layer 902 is formed on the planar silicon layer 901, and a gate insulating film 905 and a gate electrode 906 are formed around the columnar silicon layer 902. ing.
- An N + drain diffusion layer 903 is formed in the planar silicon layer 901 below the columnar silicon layer 902, and an N + source diffusion layer 904 is formed in the upper portion of the columnar silicon layer.
- a contact 907 is formed on the N + drain diffusion layer 903, a contact 908 is formed on the N + source diffusion layer 908, and a contact 909 is formed on the gate wiring 906 a extending from the gate electrode 906.
- the gate electrode 906a and the gate wiring 906b are formed at the same height.
- the SGT operates as a transistor by connecting the N + source diffusion layer to the GND potential, connecting the N + drain diffusion layer to the Vcc potential, and applying a potential of 0 to Vcc to the gate electrode.
- (a) is a plan view
- (b) is a cross-sectional view along AA ′.
- the process up to the formation of the gate conductive film is the same manufacturing process as that of Example 7, so that the process is shown below from the process of forming the gate conductive film.
- a thin metal film 914 is formed to a thickness of about 1 nm to 10 nm, and polysilicon film 906 is further formed until columnar silicon layer 902 is embedded. To do.
- the polysilicon 906, the thin metal film 914 above the columnar silicon layer, and the gate insulating film 905 are polished by CMP to planarize the upper surface of the gate conductive film.
- CMP the silicon nitride film 910 on the top of the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- the gate length is determined by etching back polysilicon 906 and thin metal film 914.
- a silicon nitride film 912a is formed by the thickness of the desired gate electrode.
- silicon nitride film sidewall 912 is formed by etching back silicon nitride film 912a. Since the film thickness of the silicon nitride film side wall 912 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 913 by lithography.
- the gate conductive film and the gate insulating film are etched using the resist as a mask to form gate electrode 906a and gate wiring 906b.
- silicon nitride film 910 and silicon nitride film side walls 912 over columnar silicon are removed by wet processing.
- a silicon nitride film is formed and etched back to form silicon nitride film 915.
- the silicon nitride film covers the metal film 914 of the gate electrode so that the metal film 914 is not exposed on the surface. In this way, it can be manufactured on the same manufacturing line as a transistor having a polysilicon gate.
- an N + source diffusion layer 904 is formed by introducing impurities such as P and As into the upper portion of the columnar silicon layer 902 by impurity implantation or the like.
- an interlayer insulating film is formed, and contacts (907, 908, 909) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. .
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the pillar-shaped silicon layer in a self-aligned manner, and the gate electrode has a film thickness of the silicon nitride film sidewall 912 as in the second embodiment. It can be controlled by the thickness.
- the gate structure is a laminated structure of a thin metal film and polysilicon, so that depletion of the gate is suppressed, and it is manufactured on the same manufacturing line as a conventional transistor having a polysilicon gate. It is possible.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the seventh embodiment.
- the process margin of the formation process can be expanded.
- CMOS inverter on an SOI substrate formed using the same gate formation process as that in Embodiment 7 will be described.
- the same effect as that of Example 7 can be obtained.
- FIG. 131 is an equivalent circuit of a CMOS inverter formed using this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin4 is applied to the gates of the NMOS Qn4 and the PMOS Qp4.
- Vin4 is “1”
- the NMOS Qn4 is in the ON state
- the PMOS Qp4 is in the OFF state
- the Vout4 is “0”.
- Vin4 is “0”
- the NMOS Qn4 is in the OFF state
- the PMOS Qp4 is in the ON state
- the Vout4 is “1”.
- the CMOS inverter operates such that the signal Vout4 as the output value takes the opposite value to the signal Vin4 as the input value.
- FIG. 132 is a plan view of a CMOS inverter formed by using this embodiment
- FIGS. 133A and 133B are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG.
- a CMOS inverter formed using this embodiment will be described below with reference to FIGS. 132 and 133.
- FIG. A planar silicon layer (1002, 1003) is formed on the buried oxide film layer 1000
- a columnar silicon layer 1007 is formed on the planar silicon layer 1002
- a columnar silicon layer 1008 is formed on the planar silicon layer 1003.
- a gate insulating film 1009 and gate electrodes (1010a, 1010b) are formed so as to surround each columnar silicon layer.
- the gate electrodes 1010a and 1010b are connected by a gate wiring 410c extending from each gate electrode.
- An N + drain diffusion layer 1004 is formed on the planar silicon layer 1002 below the columnar silicon layer 1007 forming the NMOS, and an N + source diffusion layer 1011 is formed on the columnar silicon layer 1007.
- An N + drain diffusion layer 1005 is formed on the planar silicon layer 1003 below the columnar silicon layer 1008 forming the PMOS, and an N + source diffusion layer 1012 is formed on the columnar silicon layer 1008.
- the N + drain diffusion layer 1004 and the P + drain diffusion layer 1005 formed below the columnar silicon layer are connected to the output terminal Vout4 via contacts 1016a and 1016b, respectively, and are formed on the columnar silicon layer 1007 constituting the NMOS.
- the N + source diffusion layer 1011 is connected to the ground potential Vss4 via the contact 1014, and the P + source diffusion layer 1012 formed on the columnar silicon layer 1008 constituting the PMOS is connected to the power supply potential Vcc4 via the contact 1015.
- the gate wiring 1010c connecting the PMOS and NMOS gate electrodes is connected to the input terminal Vin4 via the contact 1013, thereby forming a CMOS inverter.
- FIGS. 134 to 149 are plan views and (b) is a cross-sectional view taken along line A-A ′.
- a silicon nitride film 1017 serving as a hard mask is formed on the silicon layer 1001a on the buried oxide film layer 1000 to a thickness of about 50 nm to 150 nm.
- hard mask 1017 and silicon substrate 1001a are etched to form columnar silicon layers (1007, 1008).
- the height of the columnar silicon layer is about 30 nm to 300 nm, and the diameter of the columnar silicon layer is about 5 nm to 100 nm.
- a planar silicon layer 1001 is formed with a thickness of about 10 nm to 100 nm.
- planar silicon layer 1001 is etched and separated into planar silicon layers 1002 and 1003.
- an impurity such as P or As is introduced into the surface of the silicon substrate by impurity implantation or the like to form an N + drain diffusion layer 1004 and a P + drain diffusion layer 1005.
- the silicon nitride film 1017 above the columnar silicon layer functions as a stopper for preventing impurity implantation into the columnar silicon layer.
- a gate insulating film 1009 and a gate conductive film 1010 are formed by a CVD method or an ALD method.
- the thickness of the gate conductive film 1010 is about 10 nm to 100 nm.
- a silicon oxide film 1018 is formed and buried between the columnar silicon layers.
- the silicon oxide film 1018, the gate conductive film and the gate insulating film above the columnar silicon layer are polished by CMP, and the upper surface of the gate conductive film is planarized.
- CMP the silicon nitride film 1017 above the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- gate conductive film 1010 is processed and the gate length is determined.
- etching conditions are used such that the gate conductive film 1010 and the silicon oxide film 1018 are etched at the same rate as much as possible, and a high selectivity with respect to the nitride film 1017 is obtained.
- a silicon nitride film 1019a is formed by the thickness of gate electrode 1010.
- silicon nitride film side wall 1019 is formed by etching back silicon nitride film 1019a.
- the film thickness of the silicon nitride film is adjusted so that the gate conductive film 1010 and the silicon nitride film side wall 1019 have the same film thickness, and further fine adjustment is performed by the etch back amount.
- the portion of the gate conductive film 1010 covered with the silicon nitride sidewall 1019 is protected at the time of etching for forming the gate wiring in the subsequent process, so that the gate electrode can be formed with a desired film thickness in a self-aligned manner.
- the area can be reduced.
- silicon oxide film 1018 remaining on the gate conductive film is removed by wet etching.
- a resist or multilayer resist is applied, and a gate wiring pattern is formed by resist 1020 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (1010a, 1010b) and a gate wiring 1010c.
- the silicon nitride film 1017 and the silicon nitride film sidewall 1019 on the columnar silicon are removed by wet processing.
- an impurity such as P or As is introduced into the upper portion of columnar silicon layer 1007 by impurity implantation or the like to form N + source diffusion layer 1011.
- the upper portion of columnar silicon layer 1008 is implanted by impurity implantation or the like.
- An impurity such as B or BF 2 is introduced into the P + source diffusion layer 1012.
- an interlayer insulating film is formed, and contacts (1013, 1014, 1015, 1016a, 1016b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring which is a problem in Patent Document 1
- the gate electrode which is a problem in Non-Patent Document 1 are described.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring which is a problem in Patent Document 1
- the gate electrode which is a problem in Non-Patent Document 1 are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and formed around the columnar silicon layer by the film thickness of the gate conductive film.
- the film thickness of the gate electrode can be adjusted. For this reason, two columnar silicon layers having gate electrodes with different potentials can be arranged at a narrow interval, and the circuit area can be reduced.
- the thickness of the gate conductive film is small, the resistance value becomes high. Therefore, in this embodiment, it is desirable that the gate conductive film is composed of a metal film.
- CMOS inverter on an SOI substrate formed using a gate formation process similar to that in Embodiment 8 will be described.
- the same effect as that of Example 8 can be obtained.
- FIG. 150 is an equivalent circuit of a CMOS inverter formed using this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin5 is applied to the gates of the NMOS Qn5 and the PMOS Qp5.
- Vin5 is “1”
- the NMOS Qn5 is in the ON state
- the PMOS Qp5 is in the OFF state
- the Vout5 is “0”.
- Vin5 is “0”
- Qn5 which is NMOS is in the OFF state
- Qp5 which is PMOS is in the ON state
- Vout5 is “1”.
- the CMOS inverter operates so that the signal Vout5 as the output value takes the opposite value to the signal Vin5 as the input value.
- FIG. 151 is a plan view of a CMOS inverter formed using this embodiment
- FIGS. 152A and 152B are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG.
- FIG. A planar silicon layer (1102, 1103) is formed on the buried oxide film layer 1100
- a columnar silicon layer 1107 is formed on the planar silicon layer 1102
- a columnar silicon layer 1108 is formed on the planar silicon layer 1103.
- a gate insulating film 1109 and gate electrodes (1110a, 1110b) are formed so as to surround each columnar silicon layer.
- the gate electrodes 1110a and 1110b are connected by a gate wiring 1110c extending from each gate electrode, and the gate electrodes (1110a and 1110b) and the gate wiring 1106c are formed at the same height.
- An N + drain diffusion layer 1104 is formed in the planar silicon layer 1102 below the columnar silicon layer 1107 forming the NMOS, and an N + source diffusion layer 1111 is formed above the columnar silicon layer 1107.
- An N + drain diffusion layer 1105 is formed on the planar silicon layer 1103 below the columnar silicon layer 1108 forming the PMOS, and an N + source diffusion layer 1112 is formed on the columnar silicon layer 1108.
- the N + drain diffusion layer 1104 and the P + drain diffusion layer 1105 formed below the columnar silicon layer are connected to the output terminal Vout5 via contacts 1116a and 1116b, respectively, and are formed on the columnar silicon layer 1107 constituting the NMOS.
- the N + source diffusion layer 1111 is connected to the ground potential Vss5 via the contact 1114, and the P + source diffusion layer 1112 formed on the columnar silicon layer 1108 constituting the PMOS is connected to the power supply potential Vcc5 via the contact 1115.
- the gate wiring 1110c connecting the PMOS and NMOS gate electrodes is connected to the input terminal Vin5 via the contact 1113 to form a CMOS inverter.
- FIGS. 153 to 162 are plan views and (b) is a cross-sectional view taken along line A-A ′.
- the process up to the gate conductive film forming process is the same as the manufacturing process of the tenth example.
- gate insulating film 1109 and gate conductive film 1110 are formed by CVD or ALD until the columnar silicon layers (1107, 1108) are embedded.
- gate conductive film 1110 is polished by CMP to planarize the upper surface of the gate conductive film.
- CMP the silicon nitride film 517 on the columnar silicon layer is used as a CMP stopper.
- the CMP polishing amount can be controlled with good reproducibility.
- the gate conductive film 1110 is etched back to determine the gate length.
- a silicon nitride film 1119a is formed by the film thickness of the desired gate electrode.
- silicon nitride film sidewall 1119 is formed by etching back silicon nitride film 1119a. Since the film thickness of the silicon nitride film side wall 1119 is the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed by resist 1120 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (1110a, 1110b) and a gate wiring 1110c.
- silicon nitride film 1117 and silicon nitride film sidewall 1119 on columnar silicon are removed by wet processing.
- an impurity is introduced into the upper portion of columnar silicon layers (1107, 1108) by impurity implantation or the like, and N + source diffusion layer 1111 and P + diffusion layer 1112 are formed.
- an interlayer insulating film is formed, and contacts (1113, 1114, 1115, 1116a, 1116b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed in a self-aligned manner around the columnar silicon layer.
- the thickness of the gate electrode is controlled by the thickness of the gate conductive film.
- the thickness of the gate electrode is controlled by the thickness of the silicon nitride film sidewall 1119. be able to.
- the gate conductive film is not limited to a metal film and can be formed of a material having a relatively high resistance such as polysilicon.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the tenth embodiment.
- the process margin of the formation process can be expanded.
- the structure and the manufacturing method of the SGT have been described by taking a CMOS inverter as an example.
- the present embodiment can be applied to circuits other than the CMOS inverter in exactly the same manner.
- CMOS inverter on an SOI substrate formed using the same gate formation process as that in Embodiment 9 will be described.
- the same effect as that of Example 9 can be obtained.
- FIG. 163 is an equivalent circuit of a CMOS inverter formed using this embodiment.
- the circuit operation of the CMOS inverter will be described below.
- the input signal Vin6 is applied to the gates of NMOS Qn6 and PMOS Qp6.
- Vin6 is “1”
- NMOS Qn6 is in the ON state
- PMOS Qp6 is in the OFF state
- Vout6 is “0”.
- Vin6 is “0”
- NMOS Qn6 is in the OFF state
- PMOS Qp6 is in the ON state
- Vout6 is “1”.
- the CMOS inverter operates so that the signal Vout6 as the output value takes the opposite value to the signal Vin6 as the input value.
- FIG. 164 is a plan view of a CMOS inverter formed using this embodiment
- FIGS. 165 (a) and (b) are cross-sectional views taken along cut lines AA ′ and BB ′ in FIG. 164.
- FIG. In the following, a description will be given of what is formed using this embodiment with reference to FIGS. 164 and 165.
- a planar silicon layer (1202, 1203) is formed on the buried oxide film layer 1200
- a columnar silicon layer 1207 is formed on the planar silicon layer 1202
- a columnar silicon layer 1208 is formed on the planar silicon layer 1203.
- a gate insulating film 1209 and gate electrodes (1210a, 1210b) are formed so as to surround each columnar silicon layer.
- the gate electrode has a laminated structure of a thin metal film 1121 in contact with the polysilicon on the surface side and the gate insulating film.
- the gate electrodes 1210a and 1210b are connected by a gate wiring 1210c extending from each gate electrode, and the gate electrodes (1210a and 1210b) and the gate wiring 1206c are formed at the same height.
- An N + drain diffusion layer 1204 is formed in the planar silicon layer 1202 below the columnar silicon layer 1207 forming the NMOS, and an N + source diffusion layer 1211 is formed above the columnar silicon layer 1207.
- N + drain diffusion layer 1205 is formed on the planar silicon layer 1203 below the columnar silicon layer 1208 forming the PMOS, and an N + source diffusion layer 1212 is formed on the columnar silicon layer 1208.
- the N + drain diffusion layer 1204 and the P + drain diffusion layer 1205 formed below the columnar silicon layer are connected to the output terminal Vout6 via contacts 1216a and 1216b, respectively, and are formed on the columnar silicon layer 1207 constituting the NMOS.
- the N + source diffusion layer 1211 is connected to the ground potential Vss6 via the contact 1214, and the P + source diffusion layer 1212 formed on the columnar silicon layer 1208 constituting the PMOS is connected to the power supply potential Vcc6 via the contact 1215.
- the gate wiring 1210c that connects the PMOS and NMOS gate electrodes is connected to the input terminal Vin6 via the contact 1213, thereby forming a CMOS inverter.
- FIGS. 166 to 176 are plan views and (b) is a cross-sectional view taken along line A-A ′.
- the process up to the gate conductive film forming process is the same as the manufacturing process of the tenth example.
- the metal film 1221 is formed to a thickness of about 1 nm to 10 nm, and the polysilicon film 1210 is further formed until the columnar silicon layers (1207, 1208) are embedded. Film.
- the polysilicon 1210, the metal film 1221 above the columnar silicon layer, and the gate insulating film 1209 are polished by CMP, and the upper surfaces of the polysilicon 1210 and the metal film 1221 are planarized.
- CMP the silicon nitride film 1217 above the columnar silicon layer is used as a CMP stopper.
- the silicon nitride film 1217 is used as a CMP stopper.
- the polysilicon 1210 and the metal film 1221 are etched back to determine the gate length.
- a silicon nitride film 1219a is formed by the film thickness of a desired gate electrode.
- silicon nitride film side wall 1219 is formed by etching back silicon nitride film 1219a. Since the film thickness of the silicon nitride film side wall 1219 becomes the film thickness of the gate electrode, the film thickness of the silicon nitride film is adjusted so as to be a desired gate film thickness, and further finely adjusted by the etch back amount. Thus, the final silicon nitride film sidewall film thickness is adjusted.
- a resist or a multilayer resist is applied, and a gate wiring pattern is formed with resist 1220 by lithography.
- the gate conductive film and the gate insulating film are etched to form gate electrodes (1210a, 1210b) and a gate wiring 1210c.
- silicon nitride film 617 and silicon nitride film sidewalls 1219 on columnar silicon are removed by wet processing.
- a silicon nitride film is formed and etched back to form silicon nitride film 1222.
- the silicon nitride film covers the metal film 1221 of the gate electrode so that the metal film 1221 is not exposed to the surface. In this way, it can be manufactured on the same manufacturing line as a transistor having a polysilicon gate.
- an impurity is introduced into the upper portion of the columnar silicon layer (1207, 1208) by impurity implantation or the like to form an N + source diffusion layer 1211 and a P + diffusion layer 1212.
- an interlayer insulating film is formed, and contacts (1213, 1214, 1215, 1216a, 1216b) are formed on the drain diffusion layer on the silicon substrate, on the gate wiring, and on the source diffusion layer above the columnar silicon layer. ).
- the etching process for determining the gate length, the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring are sequentially performed. Therefore, a gate having the following characteristics can be formed.
- the gate electrode can be formed in a desired film thickness around the pillar-shaped silicon layer in a self-aligning manner.
- it is resistant to misalignment of exposure during gate wiring formation. Therefore, when the present invention is used, the gate electrode is an open gate due to the lithography process for forming the gate wiring, which is a problem in Patent Document 1, or the gate electrode is a columnar silicon layer, which is a problem in Non-Patent Document 1.
- the etching step for determining the gate length by using a structure in which a silicon nitride film as a hard mask is formed on the columnar silicon layer, a step of planarizing the gate upper surface by CMP is prepared. Subsequently, the gate length can be accurately controlled by sequentially performing the formation process of the silicon nitride film sidewall for protecting the gate electrode, the patterning process of the gate wiring, and the etching process for forming the gate wiring. A process with a small gate length variation and a large process margin can be obtained.
- the gate electrode opening and the variation in the gate length caused by the lithography process for forming the gate wiring, which is a problem in Patent Document 1, and the gate electrode which is a problem in Non-Patent Document 1, are described.
- a gate electrode having a desired film thickness can be formed around the columnar silicon layer in a self-aligned manner, and the gate electrode has a film thickness of the silicon nitride film side wall 1219 as in the third embodiment. It can be controlled by the thickness.
- the gate structure is a laminated structure of a thin metal film and polysilicon, so that depletion of the gate is suppressed, and it is manufactured on the same manufacturing line as a conventional transistor having a polysilicon gate. It is possible.
- the problem described in the second embodiment may occur.
- the gate film thickness is formed in a self-aligned manner by the film thickness of the silicon nitride film sidewall 112
- the gate film thickness is further increased from that in the tenth embodiment.
- the process margin of the formation process can be expanded.
- the structure and the manufacturing method of the SGT have been described by taking a CMOS inverter as an example.
- the present embodiment can be applied to circuits other than the CMOS inverter in exactly the same manner.
- CMOS inverter of 4th Example of this invention It is a top view of the CMOS inverter of 4th Example of this invention. It is sectional drawing of the CMOS inverter of the 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part
- CMOS inverter of 4th Example of this invention It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It
- CMOS inverter of 4th Example of this invention It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 4th Example of this invention. It is the equivalent circuit schematic of the CMOS inverter of the 5th Example of this invention. It is a top view of the CMOS inverter of the 5th Example of this invention. It is sectional drawing of the CMOS inverter of the 5th Example of this invention.
- CMOS inverter of 5th Example of this invention It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It
- CMOS inverter of 5th Example of this invention It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 5th Example of this invention. It is the equivalent circuit schematic of the CMOS inverter of the 6th Example of this invention. It is a top view of the CMOS inverter of 6th Example of this invention. It is sectional drawing of the CMOS inverter of the 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention.
- CMOS inverter of 6th Example of this invention It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It
- CMOS inverter of 10th Example of this invention It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 10th Example of this invention. It
- CMOS inverter of 10th Example of this invention It is an equivalent circuit schematic of the CMOS inverter of 11th Example of this invention. It is a top view of the CMOS inverter of 11th Example of this invention. It is sectional drawing of the CMOS inverter of the 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention.
- CMOS inverter of 11th Example of this invention It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 11th Example of this invention. It is the equivalent circuit schematic of the CMOS inverter of the 12th Example of this invention. It is a top view of the CMOS inverter of the 12th Example of this invention.
- CMOS inverter of 12th Example of this invention It is a part of manufacturing process of the CMOS inverter of 12th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 6th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 12th Example of this invention. It is a part of manufacturing process of the CMOS inverter of 12th Example of this invention. It is the top view and sectional drawing of conventional SGT. It is the manufacturing method of the conventional SGT. It is the manufacturing method of the conventional SGT. It is the manufacturing method of the conventional SGT. It is the manufacturing method of the conventional SGT.
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
Abstract
上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に導電膜を形成する工程と、前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記柱状半導体層側面の前記導電膜及び第1の絶縁膜を所望の長さに形成し、ゲート電極を形成する工程と、その後に表面の少なくとも一部に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記保護膜サイドウォールによって前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜を保護しつつ、前記導電膜及び前記第1の絶縁膜を選択的に除去し、ゲート電極及び該ゲート電極から基板側に延びるゲート配線を形成する工程とを含むことを特徴とする半導体装置の製造方法を提供する。
Description
本発明は半導体装置およびその製造方法に関し、特に柱状半導体を有し、その側壁をチャネル領域とし、ゲート電極がチャネル領域を取り囲むように形成された縦型MOSトランジスタであるSGT(Surrounding Gate TranSistor)の構造およびその製造方法に関する。
半導体装置の高集積化、高性能化を実現するため、半導体基板の表面に柱状半導体を形成し、その側壁に柱状半導体層を取り囲むように形成されたゲートを有する縦型トランジスタSGTが提案された(特許文献1、特許文献2)。SGTはソース、ゲート、ドレインが垂直方向に配置されるため、従来のプレーナー型トランジスタに比べて占有面積を大幅に縮小することができる。また、ゲートがチャネル領域を取り囲んでいるため、柱状半導体寸法を縮小するにつれて、ゲートによるチャネル制御性を効果的に向上させることができ、急峻なサブスレッショルド特性が得られる。さらに、柱状半導体が完全空乏化するように柱状半導体濃度と寸法を設定することにより、チャネル領域の電界緩和によるモビリティーの向上が期待できる。このため、SGTを用いると従来のプレーナー型トランジスタに比べて、高集積化と高性能化を同時に実現することができる。
特許文献1のSGTを用いて構成されたCMOSインバーターの平面図を図177(a)に、図177(a)の平面図におけるA-A’のカットラインの断面構造を図177(b)に示す。
図177(a)、(b)を参照して、Si基板1301上にNウェル1302およびPウェル1303が形成され、Si基板表面にはNウェル領域にPMOSを形成する柱状シリコン層1305が形成され、Pウェル領域にNMOSを形成する柱状シリコン層1306が形成され、それぞれの柱状シリコン層を取り囲むようにゲート1308が形成される。PMOSを形成する柱状半導体の下部に形成されるP+ドレイン拡散層1310およびNMOSを形成する柱状半導体の下部に形成されるN+ドレイン拡散層1312は出力端子Vout7に接続され、PMOSを形成する柱状シリコン層上部に形成されるソース拡散層1309は電源電位Vcc7に接続され、NMOSを形成する柱状シリコン層上部に形成されるソース拡散層1311は接地電位Vss7に接続され、PMOSとNMOSの共通のゲート1308は入力端子Vin7に接続され、柱状シリコン層下部の拡散層(1310、1312)は出力端子Vout7に接続されることによりCMOSインバーターを形成する。
図177(a)、(b)を参照して、Si基板1301上にNウェル1302およびPウェル1303が形成され、Si基板表面にはNウェル領域にPMOSを形成する柱状シリコン層1305が形成され、Pウェル領域にNMOSを形成する柱状シリコン層1306が形成され、それぞれの柱状シリコン層を取り囲むようにゲート1308が形成される。PMOSを形成する柱状半導体の下部に形成されるP+ドレイン拡散層1310およびNMOSを形成する柱状半導体の下部に形成されるN+ドレイン拡散層1312は出力端子Vout7に接続され、PMOSを形成する柱状シリコン層上部に形成されるソース拡散層1309は電源電位Vcc7に接続され、NMOSを形成する柱状シリコン層上部に形成されるソース拡散層1311は接地電位Vss7に接続され、PMOSとNMOSの共通のゲート1308は入力端子Vin7に接続され、柱状シリコン層下部の拡散層(1310、1312)は出力端子Vout7に接続されることによりCMOSインバーターを形成する。
特許文献1のSGTの柱状シリコン層およびゲート電極形成プロセスフローの概要を図178に示す。図178(a)において、シリコン基板をエッチングすることにより、柱状シリコン層1401を形成する。図178(b)において、ゲート絶縁膜1402を成膜する。図178(c)において、ゲート導電膜1403を成膜する。図178(d)において、ゲート配線パターンのレジスト1404を柱状シリコン層を取り囲むゲート導電膜と接するように形成する。図178(e)において、ゲート導電膜1403をエッチバックすることにより、SGTのゲート電極1403およびゲート配線1405を形成する。図178(f)において、レジストを剥離する。上記プロセスフローにおいては、ゲート電極1403が柱状シリコン層1401の周囲に所望の膜厚だけ自己整合的に形成されるため、異電位のゲート電極を持つ柱状シリコン層同士を狭い間隔で配置することができる。
しかし、上記プロセスフローにおいては、図178(d)においてレジスト1404を柱状シリコン層の側壁のゲート導電膜とちょうど接するように形成しなくてはいけないので、ゲート配線形成のリソグラフィー工程においてプロセスマージンが小さく、安定してゲート配線を製造することは困難である。この点について以下に説明する。
しかし、上記プロセスフローにおいては、図178(d)においてレジスト1404を柱状シリコン層の側壁のゲート導電膜とちょうど接するように形成しなくてはいけないので、ゲート配線形成のリソグラフィー工程においてプロセスマージンが小さく、安定してゲート配線を製造することは困難である。この点について以下に説明する。
図179に図178(d)においてゲート配線レジスト1404が右にズレた場合の工程図を示す。図179(a)は露光のアライメント時にゲート配線パターンのレジスト1414が右にズレた場合である。このとき、レジスト1414と柱状シリコン層1411の側壁の間にスペースが生じる。図179(b)において、ゲートエッチを行う。図179(c)において、レジストを剥離する。この場合、SGTのゲート電極1413とゲート配線1415は断線してしまう。
続いて、図180に図178(d)においてゲート配線レジスト1404が左にズレた場合の工程図を示す。図180(a)は露光のアライメント時にゲート配線パターンのレジスト1424が左にズレた場合である。このとき、レジスト1424と柱状シリコン層1421上部のゲート電極の間で重なり部1426が生じる。図180(b)において、ゲートエッチを行う。図180(c)において、レジストを剥離する。この場合、SGTのゲート電極1423はレジストが形成される側で形状異常1427が生じてしまう。
上記のような、アライメント起因のレジストの位置ズレはウェハー上の位置やチップ内の位置によっても値が異なるため、ウェハー上のすべてのパターンにおいて上記の問題が発生しない範囲に位置ズレを小さく抑えることは不可能である。このため、このSGT形成方法においてはゲート配線形成のプロセスマージンが極端に小さくなり、集積回路を高歩留まりで製造することは不可能である。
続いて、図180に図178(d)においてゲート配線レジスト1404が左にズレた場合の工程図を示す。図180(a)は露光のアライメント時にゲート配線パターンのレジスト1424が左にズレた場合である。このとき、レジスト1424と柱状シリコン層1421上部のゲート電極の間で重なり部1426が生じる。図180(b)において、ゲートエッチを行う。図180(c)において、レジストを剥離する。この場合、SGTのゲート電極1423はレジストが形成される側で形状異常1427が生じてしまう。
上記のような、アライメント起因のレジストの位置ズレはウェハー上の位置やチップ内の位置によっても値が異なるため、ウェハー上のすべてのパターンにおいて上記の問題が発生しない範囲に位置ズレを小さく抑えることは不可能である。このため、このSGT形成方法においてはゲート配線形成のプロセスマージンが極端に小さくなり、集積回路を高歩留まりで製造することは不可能である。
上記のSGTのゲート配線形成方法に対して、プロセスマージンが改善されたSGTのゲート配線の形成方法が非特許文献1に示されている。非特許文献1のSGTの柱状シリコン層およびゲート電極形成プロセスフローの概要を図181に示す。以下にこのプロセスフローについて説明する。図181(a)において、シリコン基板をエッチングすることにより、柱状シリコン層1501を形成する。図181(b)において、ゲート絶縁膜1502を成膜する。図181(c)において、ゲート導電膜を成膜する。図181(d)において、ゲート導電膜および柱状シリコン層上部のゲート絶縁膜をCMPにて研磨する。図181(e)において、ゲート導電膜をエッチバックして、所望のゲート長になるように柱状シリコン層を囲むゲート導電膜を加工する。図181(f)において、リソグラフィーによりゲート配線パターンのレジストを形成する。図181(g)において、ゲート導電膜をエッチングして、ゲート電極およびゲート配線を形成する。
上記プロセスフローにおいては、特許文献1の場合に比べてゲート配線を形成するリソグラフィー工程のプロセスマージンは広くなるが、柱状シリコン層の周囲に形成されるゲート電極は柱状シリコン層に対して自己整合的に形成されない。このため、ゲート電極は柱状シリコン層の周囲に広く形成されることになり、レジストパターンのアライメントのズレやレジストパターンの寸法の誤差によっても柱状シリコン層の周囲に形成されるゲート電極の膜厚は変動することになる。したがって、異電位のゲート電極を持つの柱状シリコン層同士の間隔を狭くすると互いのゲート電極同士がショートしてしまうため、SGTを用いた回路の占有面積は大きくなってしまう。
上記プロセスフローにおいては、特許文献1の場合に比べてゲート配線を形成するリソグラフィー工程のプロセスマージンは広くなるが、柱状シリコン層の周囲に形成されるゲート電極は柱状シリコン層に対して自己整合的に形成されない。このため、ゲート電極は柱状シリコン層の周囲に広く形成されることになり、レジストパターンのアライメントのズレやレジストパターンの寸法の誤差によっても柱状シリコン層の周囲に形成されるゲート電極の膜厚は変動することになる。したがって、異電位のゲート電極を持つの柱状シリコン層同士の間隔を狭くすると互いのゲート電極同士がショートしてしまうため、SGTを用いた回路の占有面積は大きくなってしまう。
CPUなどの高集積かつ高性能なロジック回路を含む製品にSGTを適用するためには、ゲート形成プロセスにおいて以下のことが不可欠である。第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できること。第2に、ゲート配線形成時の露光アラインメントのずれに強いこと。第3に、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスであること。
本発明は上記の問題点を鑑みてなされたもので、上記の問題点を解決することができるSGTの製造方法を提案することを目的とする。
本発明は上記の問題点を鑑みてなされたもので、上記の問題点を解決することができるSGTの製造方法を提案することを目的とする。
本発明の第1の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に導電膜を形成する工程と、前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記柱状半導体層側面の前記導電膜及び第1の絶縁膜を所望の長さに形成し、ゲート電極を形成する工程と、その後に表面の少なくとも一部に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記保護膜サイドウォールによって前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜を保護しつつ、前記導電膜及び前記第1の絶縁膜を選択的に除去し、ゲート電極及び該ゲート電極から基板側に延びるゲート配線を形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
好ましくは、前記柱状半導体層側面の前記導電膜を所望の長さに形成し、ゲート電極を形成する工程は、前記導電膜上に、前記少なくとも1つの柱状半導体層が埋没するように第2の絶縁膜を形成する工程と、前記第2の絶縁膜上面を平坦化する工程と、前記第1の絶縁膜、前記導電膜及び前記第2の絶縁膜を異方的に除去し、前記柱状半導体層側面の前記導電膜の所望の長さに形成し、ゲート電極を形成する工程とを含む。
本発明の第2の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に導電膜を形成する工程と、前記導電膜上に、前記柱状半導体層が埋没するように第2の絶縁膜を形成する工程と、その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、前記第1の絶縁膜、前記第2の絶縁膜及び前記導電膜を異方的に除去し、前記柱状半導体層側面の前記第1の絶縁膜、前記第2の絶縁膜及び前記導電膜を所望の長さに形成し、ゲート電極を形成する工程と、前記第2の絶縁膜を除去する工程と、その後に表面の少なくとも一部に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記保護膜サイドウォールによって前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜を保護しつつ、前記導電膜及び前記第1の絶縁膜を選択的に除去し、ゲート電極及び該ゲート電極から基板側に延びるゲート配線を形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
本発明の第3の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に、前記柱状半導体層が埋没するように導電膜を形成する工程と、前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程と、その後に表面の少なくとも一部に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記導電膜及び前記第1の絶縁膜を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
好ましくは、前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程の前処理工程として、前記導電膜上面を平坦化する工程を更に含む。
本発明の第4の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に、前記柱状半導体層が埋没するように導電膜を形成する工程と、その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程と、その後に表面に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記導電膜及び前記第1の絶縁膜を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
本発明の第5の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に薄い導電膜を形成する工程と、前記薄い導電膜上に、前記柱状半導体層が埋没するようにポリシリコン層を形成する工程と、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程と、その後に表面に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記第1の絶縁膜、薄い導電膜及びポリシリコン層の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
好ましくは、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程の前処理工程として、前記ポリシリコン層上面を平坦化する工程を更に含む。
本発明の第6の態様は、上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、前記第1の絶縁膜上に薄い導電膜を形成する工程と、前記薄い導電膜上に、前記柱状半導体層が埋没するようにポリシリコン層を形成する工程と、その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程と、その後に表面に保護膜を形成する工程と、前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程とを含むことを特徴とする半導体装置の製造方法を提供するものである。
好ましくは、前記異方的な除去は、エッチバックある。
好ましくは、前記保護膜は、シリコン窒化膜である。
好ましくは、前記保護膜及び前記ストッパー膜は、シリコン窒化膜である。
好ましくは、前記基板は、前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域をさらに有する。
好ましくは、前記少なくとも1つの柱状半導体層の各々の上部に、前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域と同じ導電型の不純物領域を形成する工程をさらに含む。
好ましくは、前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域は、基板の表層部に形成されている。
この発明において、「上方」とは、直上のみならず半導体層、絶縁膜等を介した上部も含むものである。
上記のように本発明の製造方法によれば、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成でき、ゲート配線形成時の露光アラインメントのずれに強いので、従来問題となっていた、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。したがって、従来問題となっていた、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
図1は本発明を用いて形成されたNMOS SGTの平面図(a)および断面図(b)である。以下に図1を参照して、本実施例を用いて形成されたNMOS SGTについて説明する。
シリコン基板101上に柱状シリコン層102が形成され、柱状シリコン層102の周囲にゲート絶縁膜105およびゲート電極106aが形成されている。柱状シリコン層102の下部にはN+ドレイン拡散層103が形成され、柱状シリコン層102の上部にはN+ソース拡散層104が形成されている。N+ドレイン拡散層103上にはコンタクト107が形成され、N+ソース拡散層108上にはコンタクト108が形成され、ゲート電極106aより延在するゲート配線106b上にはコンタクト109が形成されている。
N+ソース拡散層108をGND電位に接続し、N+ドレイン拡散層103をVcc電位に接続し、ゲート電極106aに0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
シリコン基板101上に柱状シリコン層102が形成され、柱状シリコン層102の周囲にゲート絶縁膜105およびゲート電極106aが形成されている。柱状シリコン層102の下部にはN+ドレイン拡散層103が形成され、柱状シリコン層102の上部にはN+ソース拡散層104が形成されている。N+ドレイン拡散層103上にはコンタクト107が形成され、N+ソース拡散層108上にはコンタクト108が形成され、ゲート電極106aより延在するゲート配線106b上にはコンタクト109が形成されている。
N+ソース拡散層108をGND電位に接続し、N+ドレイン拡散層103をVcc電位に接続し、ゲート電極106aに0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTの製造方法の一例を図2~図16を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
図2を参照して、シリコン基板101上にハードマスクとなるシリコン窒化膜110を50nm~150nm程度の膜厚で成膜する。
図3を参照して、ハードマスク110およびシリコン基板101をエッチングして、柱状シリコン層102を形成する。柱状シリコン層の高さは30nm~300nm程度、柱状シリコン層の直径は5nm~100nm程度とする。
図4を参照して、不純物注入等によりシリコン基板表面にPやAsなどの不純物を導入し、N+ドレイン拡散層103を形成する。このとき、柱状シリコン層上部のシリコン窒化膜110は柱状シリコン層上部への不純物注入防止用のストッパーとして働く。
図5を参照して、ゲート絶縁膜105およびゲート導電膜106をCVD法もしくはALD法により成膜する。ゲート導電膜106の膜厚は10nm~100nm程度とする。
図6を参照して、シリコン酸化膜111を成膜して柱状シリコン層間を埋め込む。
図7を参照して、CMPによりシリコン酸化膜111、柱状シリコン層上部のゲート導電膜およびゲート絶縁膜を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜110をCMPのストッパーとして使用する。シリコン窒化膜110をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。なお、CMPのストッパー膜としては、シリコン窒化膜以外にも、CMPのストッパー膜として機能するものであれば、他の膜を使用することができ、そのような膜をSOI層2a上に予め成膜しておくこともでき、これは以下の他の実施例においても同様である。
図8を参照して、ゲート導電膜106およびシリコン酸化膜111をエッチバックすることにより、ゲート導電膜106が加工され、ゲート長が決定される。このときに、ゲート導電膜106とシリコン酸化膜111をなるべく同じレートでエッチングし、なおかつ窒化膜110に対して高選択比を取るようなエッチング条件を使用する。ゲート導電膜106とシリコン酸化膜111を同じレートでエッチングすることにより、両者の上面段差を抑えることができるため、次工程におけるシリコン窒化膜サイドウォール112の形状が改善される。
図9を参照して、ゲート電極106と同じ膜厚分だけ、シリコン窒化膜112aを成膜する。続いて、図10より、シリコン窒化膜112aエッチバックすることによりシリコン窒化膜サイドウォール112を形成する。このとき、ゲート導電膜106とシリコン窒化膜サイドウォール112の膜厚が同一になるように、シリコン窒化膜の成膜膜厚を調整して、さらにエッチバック量によって微調整を行う。シリコン窒化膜サイドウォール112で覆われる部分のゲート導電膜106は、後工程のゲート配線形成のエッチング時に保護されるため、ゲート電極を所望の膜厚で自己整合的に形成することができ、占有面積を縮小することができる。なお、ここでは、サイドウォール用の保護膜として、シリコン窒化膜を用いたが、これ以外にも、サイドウォール用の保護膜として機能する保護膜であれば、例えば、シリコン酸化膜のようなものも用いることができ、これは以下の他の実施例においても同様である。
図11を参照して、ゲート導電膜上に残存するシリコン酸化膜111をウェットエッチにて除去する。
図12を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト113により形成する。
図13を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極106aおよびゲート配線106bを形成する。
図14を参照して、柱状シリコン上部のシリコン窒化膜110およびシリコン窒化膜サイドウォール112をウェット処理により除去する。
図15を参照して、不純物注入等により柱状シリコン層102の上部にPやAsなどの不純物を導入し、N+ソース拡散層104を形成する。
図16を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(107、108、109)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
上記のように、本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、ゲート導電膜の成膜膜厚により柱状シリコン層の周囲に形成されるゲート電極の膜厚を調整することができる。このため、異電位のゲート電極を持つ二つの柱状シリコン層を狭い間隔で配置することができ、回路面積を縮小することができる。ゲート導電膜の膜厚が薄い場合には、その抵抗値が高くなってしまうため、本実施例においてはゲート導電膜は金属膜により構成されていることが望ましい。
本実施例のゲート形成方法は、実施例1のゲート形成方法より工程数を削減することができ、さらにプロセスマージンの大きいゲート形成方法である。
図17は本実施例により形成されたNMOS SGTの平面図(a)および断面図(b)である。以下に図17を参照して、本実施例により形成されたNMOS SGTについて説明する。
シリコン基板201上に柱状シリコン層202が形成され、柱状シリコン層202の周囲にゲート絶縁膜205およびゲート電極206が形成されている。柱状シリコン層202の下部にはN+ドレイン拡散層203が形成され、柱状シリコン層の上部にはN+ソース拡散層204が形成されている。N+ドレイン拡散層203上にはコンタクト207が形成され、N+ソース拡散層208上にはコンタクト208が形成され、ゲート電極206より延在するゲート配線206a上にはコンタクト209が形成されている。
本実施例においては、ゲート電極206aとゲート配線206bが同一の高さで形成されている。すなわち、ゲート電極とゲート配線が一体的に形成され、その一体的に形成されたゲート電極およびゲート配線の上面全面が基板に平行な面に形成されている。
N+ソース拡散層208をGND電位に接続し、N+ドレイン拡散層203をVcc電位に接続し、ゲート電極206に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
本実施例においては、ゲート電極206aとゲート配線206bが同一の高さで形成されている。すなわち、ゲート電極とゲート配線が一体的に形成され、その一体的に形成されたゲート電極およびゲート配線の上面全面が基板に平行な面に形成されている。
N+ソース拡散層208をGND電位に接続し、N+ドレイン拡散層203をVcc電位に接続し、ゲート電極206に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTを形成するための製造方法の一例を図18~図27を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
なお、本実施例においては、ゲート絶縁膜の成膜工程までは実施例1と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
なお、本実施例においては、ゲート絶縁膜の成膜工程までは実施例1と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図18を参照して、ゲート導電膜206をCVD法もしくはALD法により、柱状シリコン層202を埋め込むまで成膜する。
図19を参照して、CMPによりゲート導電膜206を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜210をCMPのストッパーとして使用する。シリコン窒化膜210をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図20を参照して、ゲート導電膜206をエッチバックすることにより、ゲート長を決定する。
図21を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜212aを成膜する。続いて、図22より、シリコン窒化膜212aをエッチバックすることによりシリコン窒化膜サイドウォール212を形成する。シリコン窒化膜サイドウォール212の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図23を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト213により形成する。
図24を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極206aおよびゲート配線206bを形成する。
図25を参照して、柱状シリコン上部のシリコン窒化膜210およびシリコン窒化膜サイドウォール212をウェット処理により除去する。
図26を参照して、不純物注入等により柱状シリコン層202の上部にPやAsなどの不純物を導入し、N+ソース拡散層204を形成する。
図27を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(207、208、209)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができる。実施例1においては、ゲート電極の膜厚はゲート導電膜の成膜膜厚によって制御していたが、本実施例においてはゲート電極の膜厚はシリコン窒化膜サイドウォール212の膜厚により制御することができる。実施例1の場合と比べると、ゲート配線206bの膜厚が厚いため、ゲート導電膜は金属膜に限定されず、ポリシリコンなどの比較的抵抗の高い材料でも形成可能である。
また、実施例1においては、シリコン窒化膜サイドウォール112をゲート電極106とほぼ同じ膜厚になるように形成しなければならず、サイドウォール112がゲート電極106より極端に厚い場合や薄い場合に不具合が発生する可能性がある。すなわち、サイドウォール112がゲート電極106より極端に厚い場合、図28に示されるように、ゲート導電体膜厚より厚いシリコン窒化膜サイドウォール112が形成され(図28(a))、シリコン酸化膜111がウェットエッチで除去され(図28(b))、ゲート配線がリソグラフィーによりパターニングされ(図28(c))、エッチングによりゲート電極106aおよび配線106bが形成されるが(図28(d))、このとき、レジスト113で覆われていない部分のゲート電極の下部にはゲート電極の突き出し部106cが生じる。このような構造が顕著な場合には、ゲート-拡散層間の寄生容量の増加による回路特性の変動や、隣接するコンタクトとゲート電極突き出し部106cのショートなどの不具合が生じる可能性がある。また、サイドウォール112がゲート電極106より極端に薄い場合、図29に示されるように、ゲート導電体膜厚より薄いシリコン窒化膜サイドウォール112が形成され(図29(a))、シリコン酸化膜111がウェットエッチで除去され(図29(b))、ゲート配線がリソグラフィーによりパターニングされ(図29(c))、エッチングによりゲート電極106aおよび配線106bが形成されるが(図29(d))、このとき、レジスト113で覆われていない部分のゲート電極の上部はエッチングにさらされるため、ゲート膜厚が薄くなる。このような構造が顕著な場合には、ゲート絶縁膜へのエッチングダメージや、トランジスタ特性の変動などの不具合が生じる可能性がある。しかしながら、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、上記のような不具合が発生することはなく、実施例1よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例により形成されたNMOS SGTにおいては、ゲート電極およびゲート電極より延在するゲート配線が薄い金属膜とポリシリコンの積層構造になっている点において実施例2と異なる。本実施例のゲート形成方法においては、ゲート絶縁膜と接している薄い金属膜によりゲート電極の空乏化が抑制され、また、ゲート電極およびゲート配線の表面がポリシリコンであるため、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
図30は本実施例により形成されたNMOS SGTの平面図(a)および断面図(b)である。以下に図30を参照して、本実施例により形成されたNMOS SGTについて説明する。
シリコン基板301上に柱状シリコン層302が形成され、柱状シリコン層302の周囲にゲート絶縁膜305およびゲート電極が形成されている。ゲート電極は1nm~10nm程度の薄い金属膜314と上記金属膜を覆うポリシリコン膜306aの積層構造である。柱状シリコン層302の下部にはN+ドレイン拡散層303が形成され、柱状シリコン層の上部にはN+ソース拡散層304が形成されている。N+ドレイン拡散層303上にはコンタクト307が形成され、N+ソース拡散層308上にはコンタクト308が形成され、ゲート電極306より延在するゲート配線306a上にはコンタクト309が形成されている。
本実施例においては、実施例2と同様にゲート電極306aとゲート配線306bが同一の高さで形成されている。すなわち、ゲート電極とゲート配線が一体的に形成され、その一体的に形成されたゲート電極およびゲート配線の上面全面が基板に平行な面に形成されている。
N+ソース拡散層308をGND電位に接続し、N+ドレイン拡散層303をVcc電位に接続し、ゲート電極306に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
シリコン基板301上に柱状シリコン層302が形成され、柱状シリコン層302の周囲にゲート絶縁膜305およびゲート電極が形成されている。ゲート電極は1nm~10nm程度の薄い金属膜314と上記金属膜を覆うポリシリコン膜306aの積層構造である。柱状シリコン層302の下部にはN+ドレイン拡散層303が形成され、柱状シリコン層の上部にはN+ソース拡散層304が形成されている。N+ドレイン拡散層303上にはコンタクト307が形成され、N+ソース拡散層308上にはコンタクト308が形成され、ゲート電極306より延在するゲート配線306a上にはコンタクト309が形成されている。
本実施例においては、実施例2と同様にゲート電極306aとゲート配線306bが同一の高さで形成されている。すなわち、ゲート電極とゲート配線が一体的に形成され、その一体的に形成されたゲート電極およびゲート配線の上面全面が基板に平行な面に形成されている。
N+ソース拡散層308をGND電位に接続し、N+ドレイン拡散層303をVcc電位に接続し、ゲート電極306に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTを形成するための製造方法の一例を図31~図41を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
なお、本実施例においては、ゲート絶縁膜の成膜工程までは実施例2と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
なお、本実施例においては、ゲート絶縁膜の成膜工程までは実施例2と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図31を参照して、ゲート絶縁膜305を成膜後、薄い金属膜314を1nm~10nm程度の膜厚で成膜し、さらにポリシリコン膜306を柱状シリコン層302を埋め込むまで成膜する。
図32を参照して、CMPによりポリシリコン306、柱状シリコン層上部の薄い金属膜314およびゲート絶縁膜305を研磨し、ポリシリコン306および薄い金属膜314の上面を平坦化する。ポリシリコン306および薄い金属膜314の上部をCMPによって平坦化することにより、ポリシリコン306および薄い金属膜314の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜210をCMPのストッパーとして使用する。シリコン窒化膜210をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図33を参照して、ポリシリコン306および薄い金属膜314をエッチバックすることにより、ゲート長を決定する。
図34を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜312aを成膜する。続いて、図35を参照して、シリコン窒化膜312をエッチバックすることによりシリコン窒化膜サイドウォール312を形成する。シリコン窒化膜サイドウォール312の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図36を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト313により形成する。
図37を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極306aおよびゲート配線306bを形成する。
図38を参照して、柱状シリコン上部のシリコン窒化膜310およびシリコン窒化膜サイドウォール312をウェット処理により除去する。
図39を参照して、シリコン窒化膜を成膜し、エッチバックすることによりシリコン窒化膜315を形成する。このシリコン窒化膜によりゲート電極の金属膜314を覆い、金属膜314が表面に露出しないようにする。このようにすることで、ポリシリコンゲートを持つトランジスタと同一の製造ラインにて製造することができる。
図40を参照して、不純物注入等により柱状シリコン層302の上部にPやAsなどの不純物を導入し、N+ソース拡散層304を形成する。
図41を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(307、308、309)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては、柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、実施例2と同様にゲート電極の膜厚はシリコン窒化膜サイドウォール312の膜厚により制御することができる。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
また、実施例1においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例1よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、実施例1と同様のゲート形成プロセスを用いたCMOSインバーターの製造方法について示す。本実施例を用いることによって、実施例1と同様の効果を得ることができる。
図42は本実施例により形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin1はNMOSであるQn1およびPMOSであるQp1のゲートに印加される。Vin1が“1”のとき、NMOSであるQn1はON状態、PMOSであるQp1はOFF状態となり、Vout1は“0”になる。逆に、Vin1が“0”のとき、NMOSであるQn1はOFF状態、PMOSであるQp1はON状態となり、Vout1は“1”になる。以上のように、CMOSインバーターは入力値であるVin1の信号に対して、出力値であるVout1の信号は反対の値をとるように動作する。
図43は本実施例により形成されたCMOSインバーターの平面図であり、図44(a)、(b)は図43におけるカットラインA-A’とB-B’の断面図である。以下に、図43および図44を参考にして本実施例について説明する。
シリコン基板401上にPウェル402およびNウェル403が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層407が形成され、Nウェル領域にPMOSを形成する柱状シリコン層408が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜409およびゲート電極(410a、410b)が形成される。また、ゲート電極410aと410bはそれぞれのゲート電極より延在するゲート配線410cにより接続される。
NMOSを形成する柱状シリコン層407の下部にはN+ドレイン拡散層404が形成され、柱状シリコン層407の上部にはN+ソース拡散層411が形成される。PMOSを形成する柱状シリコン層408の下部にはP+ドレイン拡散層405が形成され、柱状シリコン層408の上部にはN+ソース拡散層412が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層404およびP+ドレイン拡散層405はコンタクト(416a、416b)を経由して出力端子Vout1に接続され、NMOSを構成する柱状シリコン層407上部に形成されるN+ソース拡散層411はコンタクト414を経由して接地電位Vss1に接続され、PMOSを構成する柱状シリコン層408上部に形成されるP+ソース拡散層412はコンタクト415を経由して電源電位Vcc1に接続され、PMOSとNMOSのゲート電極を接続するゲート配線410cはコンタクト413を経由して入力端子Vin1に接続されることによりCMOSインバーターを形成する。
シリコン基板401上にPウェル402およびNウェル403が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層407が形成され、Nウェル領域にPMOSを形成する柱状シリコン層408が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜409およびゲート電極(410a、410b)が形成される。また、ゲート電極410aと410bはそれぞれのゲート電極より延在するゲート配線410cにより接続される。
NMOSを形成する柱状シリコン層407の下部にはN+ドレイン拡散層404が形成され、柱状シリコン層407の上部にはN+ソース拡散層411が形成される。PMOSを形成する柱状シリコン層408の下部にはP+ドレイン拡散層405が形成され、柱状シリコン層408の上部にはN+ソース拡散層412が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層404およびP+ドレイン拡散層405はコンタクト(416a、416b)を経由して出力端子Vout1に接続され、NMOSを構成する柱状シリコン層407上部に形成されるN+ソース拡散層411はコンタクト414を経由して接地電位Vss1に接続され、PMOSを構成する柱状シリコン層408上部に形成されるP+ソース拡散層412はコンタクト415を経由して電源電位Vcc1に接続され、PMOSとNMOSのゲート電極を接続するゲート配線410cはコンタクト413を経由して入力端子Vin1に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図45~図63を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
図45を参照して、シリコン基板401上にハードマスクとなるシリコン窒化膜417を50nm~150nm程度の膜厚で成膜する。
図46を参照して、ハードマスク417およびシリコン基板401をエッチングして、素子分離領域418を形成する。
図47を参照して、素子分離領域418にシリコン酸化膜419を埋め込む。
図48を参照して、CMPを行い、ハードマスク417上のシリコン酸化膜419を研磨して、平坦化する。
図49を参照して、素子分離に埋め込んだシリコン酸化膜419をエッチバックして、シリコン酸化膜419の高さが、後工程において形成されるドレイン拡散層が形成される高さと同じになるように調整する。
図50を参照して、ハードマスク417およびシリコン基板401をエッチングして、柱状シリコン層(407、408)を形成する。
図51を参照して、不純物注入等によりシリコン基板表面に不純物を導入し、N+ドレイン拡散層404およびP+ドレイン拡散層405を形成する。このとき、柱状シリコン層上部のシリコン窒化膜417は柱状シリコン層上部への不純物注入防止用のストッパーとして働く。
図52を参照して、ゲート絶縁膜409およびゲート導電膜410をCVD法もしくはALD法により成膜する。ゲート導電膜410の膜厚は10nm~100nm程度とする。
図53を参照して、シリコン酸化膜420を成膜して柱状シリコン層間を埋め込む。
図54を参照して、CMPによりシリコン酸化膜418、柱状シリコン層上部のゲート導電膜およびゲート絶縁膜を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜417をCMPのストッパーとして使用する。シリコン窒化膜417をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図55を参照して、ゲート導電膜410およびシリコン酸化膜418をエッチバックすることにより、ゲート導電膜410が加工され、ゲート長が決定される。このときに、ゲート導電膜410とシリコン酸化膜418をなるべく同じレートでエッチングし、なおかつ窒化膜417に対して高選択比を取るようなエッチング条件を使用する。ゲート導電膜410とシリコン酸化膜418を同じレートでエッチングすることにより、両者の上面段差を抑えることができるため、次工程におけるシリコン窒化膜サイドウォール419の形状が改善される。
図56を参照して、ゲート電極410の膜厚分だけシリコン窒化膜419aを成膜する。続いて、図57を参照して、シリコン窒化膜419aをエッチバックすることによりシリコン窒化膜サイドウォール419を形成する。このとき、ゲート導電膜410とシリコン窒化膜サイドウォール419の膜厚が同一になるように、シリコン窒化膜の成膜膜厚を調整して、さらにエッチバック量によって微調整を行う。シリコン窒化膜サイドウォール419で覆われるゲート電極は、後工程のゲート配線形成のエッチング時に保護されるため、ゲート電極を所望の膜厚で自己整合的に形成することができ、占有面積を縮小することができる。
図58を参照して、ゲート導電膜上に残存するシリコン酸化膜418をウェットエッチにて除去する。
図59を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト420により形成する。
図60を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(410a、410b)およびゲート配線410cを形成する。
図61を参照して、柱状シリコン上部のシリコン窒化膜417およびシリコン窒化膜サイドウォール419をウェット処理により除去する。
図62を参照して、不純物注入等により柱状シリコン層(407、408)の上部に不純物を導入し、N+ソース拡散層411およびP+ソース拡散層412を形成する。
図63を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(413、414、415、416a、416b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、ゲート導電膜の成膜膜厚により柱状シリコン層の周囲に形成されるゲート電極の膜厚を調整することができる。このため、柱状シリコン層(410a、410b)とドレイン拡散層上のコンタクト(416a、416b)の間隔を狭くすることができ、インバーター等の回路面積を縮小することができる。ゲート導電膜の膜厚が薄い場合には、その抵抗値が高くなってしまうため、本実施例においてはゲート導電膜は金属膜により構成されていることが望ましい。
本実施例においては、CMOSインバーターを例に挙げてSGTの構造および製造方法を説明したが、本実施例はCMOSインバーター以外の回路についても全く同様に適用することが可能である。
本実施例においては、実施例2と同様のゲート形成プロセスを用いたCMOSインバーターの製造方法について示す。本実施例を用いることによって、実施例2と同様の効果を得ることができる。
図64は本実施例により形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin2はNMOSであるQn2およびPMOSであるQp2のゲートに印加される。Vin2が“1”のとき、NMOSであるQn2はON状態、PMOSであるQp2はOFF状態となり、Vout2は“0”になる。逆に、Vin2が“0”のとき、NMOSであるQn2はOFF状態、PMOSであるQp2はON状態となり、Vout2は“1”になる。以上のように、CMOSインバーターは入力値であるVin2の信号に対して、出力値であるVout2の信号は反対の値をとるように動作する。
図65は本実施例により形成されたCMOSインバーターの平面図であり、図66(a)、(b)は図65におけるカットラインA-A’とB-B’の断面図である。以下に、図65および図66を参考にして本実施例について説明する。
シリコン基板501上にPウェル502およびNウェル503が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層507が形成され、Nウェル領域にPMOSを形成する柱状シリコン層508が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜509およびゲート電極(510a、510b)が形成される。また、ゲート電極510aと510bはそれぞれのゲート電極より延在するゲート配線510cにより接続され、ゲート電極(510a、510b)とゲート配線506cは同一の高さで形成されている。NMOSを形成する柱状シリコン層507の下部にはN+ドレイン拡散層504が形成され、柱状シリコン層507の上部にはN+ソース拡散層511が形成される。PMOSを形成する柱状シリコン層508の下部にはN+ドレイン拡散層505が形成され、柱状シリコン層508の上部にはN+ソース拡散層512が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層504およびP+ドレイン拡散層505はコンタクト(516a、516b)を経由して出力端子Vout2に接続され、NMOSを構成する柱状シリコン層507上部に形成されるN+ソース拡散層511はコンタクト514を経由して接地電位Vss2に接続され、PMOSを構成する柱状シリコン層508上部に形成されるP+ソース拡散層512はコンタクト515を経由して電源電位Vcc2に接続され、PMOSとNMOSのゲート電極を接続するゲート配線510cはコンタクト513を経由して入力端子Vin2に接続されることによりCMOSインバーターを形成する。
シリコン基板501上にPウェル502およびNウェル503が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層507が形成され、Nウェル領域にPMOSを形成する柱状シリコン層508が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜509およびゲート電極(510a、510b)が形成される。また、ゲート電極510aと510bはそれぞれのゲート電極より延在するゲート配線510cにより接続され、ゲート電極(510a、510b)とゲート配線506cは同一の高さで形成されている。NMOSを形成する柱状シリコン層507の下部にはN+ドレイン拡散層504が形成され、柱状シリコン層507の上部にはN+ソース拡散層511が形成される。PMOSを形成する柱状シリコン層508の下部にはN+ドレイン拡散層505が形成され、柱状シリコン層508の上部にはN+ソース拡散層512が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層504およびP+ドレイン拡散層505はコンタクト(516a、516b)を経由して出力端子Vout2に接続され、NMOSを構成する柱状シリコン層507上部に形成されるN+ソース拡散層511はコンタクト514を経由して接地電位Vss2に接続され、PMOSを構成する柱状シリコン層508上部に形成されるP+ソース拡散層512はコンタクト515を経由して電源電位Vcc2に接続され、PMOSとNMOSのゲート電極を接続するゲート配線510cはコンタクト513を経由して入力端子Vin2に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図67~図76を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。なお、本実施例においては、ゲート導電膜の成膜工程までは実施例3と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図67を参照して、ゲート絶縁膜509およびゲート導電膜510をCVD法もしくはALD法により、柱状シリコン層(507、508)を埋め込むまで成膜する。
図68を参照して、CMPによりゲート導電膜510を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜517をCMPのストッパーとして使用する。シリコン窒化膜517をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図69を参照して、ゲート導電膜510をエッチバックすることにより、ゲート長を決定する。
図70を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜519aを成膜する。続いて、図71を参照して、シリコン窒化膜519aをエッチバックすることによりシリコン窒化膜サイドウォール519を形成する。シリコン窒化膜サイドウォール519の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図72を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト520により形成する。
図73を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(510a、510b)およびゲート配線510cを形成する。
図74を参照して、柱状シリコン上部のシリコン窒化膜517およびシリコン窒化膜サイドウォール519をウェット処理により除去する。
図75を参照して、不純物注入等により柱状シリコン層(507、508)の上部に不純物を導入し、N+ソース拡散層511およびP+拡散層512を形成する。
図76を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(513、514、515、516a、516b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができる。実施例4においては、ゲート電極の膜厚はゲート導電膜の成膜膜厚によって制御していたが、本実施例においてはゲート電極の膜厚はシリコン窒化膜サイドウォール519の膜厚により制御することができる。実施例4の場合と比べると、ゲート配線510cの膜厚が厚いため、ゲート導電膜は金属膜に限定されず、ポリシリコンなどの比較的抵抗の高い材料でも形成可能である。
また、実施例4においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例4よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、CMOSインバーターを例に挙げてSGTの構造および製造方法を説明したが、本実施例はCMOSインバーター以外の回路についても全く同様に適用することが可能である。
本実施例においては、実施例3と同様のゲート形成プロセスを用いたCMOSインバーターの製造方法について示す。本実施例を用いることによって、実施例3と同様の効果を得ることができる。
図77は本実施例により形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin3はNMOSであるQn3およびPMOSであるQp3のゲートに印加される。Vin3が“1”のとき、NMOSであるQn3はON状態、PMOSであるQp3はOFF状態となり、Vout3は“0”になる。逆に、Vin3が“0”のとき、NMOSであるQn3はOFF状態、PMOSであるQp3はON状態となり、Vout3は“1”になる。以上のように、CMOSインバーターは入力値であるVin3の信号に対して、出力値であるVout3の信号は反対の値をとるように動作する。
図78は本実施例により形成されたCMOSインバーターの平面図であり、図79(a)、(b)は図78におけるカットラインA-A’とB-B’の断面図である。以下に、図78および図79を参考にして本実施例について説明する。
シリコン基板601上にPウェル602およびNウェル603が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層607が形成され、Nウェル領域にPMOSを形成する柱状シリコン層608が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜609およびゲート電極(610a、610b)が形成される。ゲート電極は表面側のポリシリコンとゲート絶縁膜と接している薄い金属膜623の積層構造よりなっている。また、ゲート電極610aと610bはそれぞれのゲート電極より延在するゲート配線610cにより接続され、ゲート電極(610a、610b)とゲート配線606cは同一の高さで形成されている。NMOSを形成する柱状シリコン層607の下部にはN+ドレイン拡散層604が形成され、柱状シリコン層607の上部にはN+ソース拡散層611が形成される。PMOSを形成する柱状シリコン層608の下部にはN+ドレイン拡散層605が形成され、柱状シリコン層608の上部にはN+ソース拡散層612が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層604およびP+ドレイン拡散層605はコンタクト(616a、616b)を経由して出力端子Vout3に接続され、NMOSを構成する柱状シリコン層607上部に形成されるN+ソース拡散層611はコンタクト614を経由して接地電位Vss3に接続され、PMOSを構成する柱状シリコン層608上部に形成されるP+ソース拡散層612はコンタクト615を経由して電源電位Vcc3に接続され、PMOSとNMOSのゲート電極を接続するゲート配線610cはコンタクト613を経由して入力端子Vin3に接続されることによりCMOSインバーターを形成する。
シリコン基板601上にPウェル602およびNウェル603が形成され、シリコン基板表面にはPウェル領域にNMOSを形成する柱状シリコン層607が形成され、Nウェル領域にPMOSを形成する柱状シリコン層608が形成され、それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜609およびゲート電極(610a、610b)が形成される。ゲート電極は表面側のポリシリコンとゲート絶縁膜と接している薄い金属膜623の積層構造よりなっている。また、ゲート電極610aと610bはそれぞれのゲート電極より延在するゲート配線610cにより接続され、ゲート電極(610a、610b)とゲート配線606cは同一の高さで形成されている。NMOSを形成する柱状シリコン層607の下部にはN+ドレイン拡散層604が形成され、柱状シリコン層607の上部にはN+ソース拡散層611が形成される。PMOSを形成する柱状シリコン層608の下部にはN+ドレイン拡散層605が形成され、柱状シリコン層608の上部にはN+ソース拡散層612が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層604およびP+ドレイン拡散層605はコンタクト(616a、616b)を経由して出力端子Vout3に接続され、NMOSを構成する柱状シリコン層607上部に形成されるN+ソース拡散層611はコンタクト614を経由して接地電位Vss3に接続され、PMOSを構成する柱状シリコン層608上部に形成されるP+ソース拡散層612はコンタクト615を経由して電源電位Vcc3に接続され、PMOSとNMOSのゲート電極を接続するゲート配線610cはコンタクト613を経由して入力端子Vin3に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図80~図90を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。なお、本実施例においては、ゲート導電膜の成膜工程までは実施例3と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図80を参照して、ゲート絶縁膜509を成膜後、薄い金属膜623を1nm~10nm程度の膜厚で成膜し、さらにポリシリコン膜610を柱状シリコン層(607、608)が埋め込まれるまで成膜する。
図81を参照して、CMPによりポリシリコン610、柱状シリコン層上部の薄い金属膜623およびゲート絶縁膜609を研磨し、ポリシリコン610および薄い金属膜623の上面を平坦化する。ポリシリコン610および薄い金属膜623をCMPによって平坦化することにより、ポリシリコン610および薄い金属膜623の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜617をCMPのストッパーとして使用する。シリコン窒化膜617をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図82を参照して、ポリシリコン610および薄い金属膜623ををエッチバックすることにより、ゲート長を決定する。
図83を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜619aを成膜する。続いて、図84を参照して、シリコン窒化膜619aをエッチバックすることによりシリコン窒化膜サイドウォール619を形成する。シリコン窒化膜サイドウォール619の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図85を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト620により形成する。
図86を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(610a、610b)およびゲート配線610cを形成する。
図87を参照して、柱状シリコン上部のシリコン窒化膜617およびシリコン窒化膜サイドウォール619をウェット処理により除去する。
図88を参照して、シリコン窒化膜を成膜し、エッチバックすることによりシリコン窒化膜624を形成する。このシリコン窒化膜によりゲート電極の金属膜623を覆い、金属膜623が表面に露出しないようにする。このようにすることで、ポリシリコンゲートを持つトランジスタと同一の製造ラインにて製造することができる。
図89を参照して、不純物注入等により柱状シリコン層(607、608)の上部に不純物を導入し、N+ソース拡散層611およびP+拡散層612を形成する。
図90を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(613、614、615、616a、616b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては、柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、実施例2と同様にゲート電極の膜厚はシリコン窒化膜サイドウォール619の膜厚により制御することができる。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
また、実施例4においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例4よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、CMOSインバーターを例に挙げてSGTの構造および製造方法を説明したが、本実施例はCMOSインバーター以外の回路についても全く同様に適用することが可能である。
本実施例においては、実施例1と同様のゲート形成プロセスによって形成されたSOI基板上のNMOS SGTについて示す。
図91は本実施例を用いて形成されたSOI基板上のNMOS SGTの平面図(a)および断面図(b)である。以下に図91を参照して、本実施例を用いて形成されたSOI基板上のNMOS SGTについて説明する。
埋め込み酸化膜層700上に平面状シリコン層701が形成され、平面状シリコン層701上にに柱状シリコン層702が形成され、柱状シリコン層702の周囲にゲート絶縁膜705およびゲート電極706aが形成されている。柱状シリコン層702の下部の平面状シリコン層701には、N+ドレイン拡散層703が形成され、柱状シリコン層の上部にはN+ソース拡散層704が形成されている。N+ドレイン拡散層703上にはコンタクト707が形成され、N+ソース拡散層708上にはコンタクト708が形成され、ゲート電極706aより延在するゲート配線706b上にはコンタクト709が形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
埋め込み酸化膜層700上に平面状シリコン層701が形成され、平面状シリコン層701上にに柱状シリコン層702が形成され、柱状シリコン層702の周囲にゲート絶縁膜705およびゲート電極706aが形成されている。柱状シリコン層702の下部の平面状シリコン層701には、N+ドレイン拡散層703が形成され、柱状シリコン層の上部にはN+ソース拡散層704が形成されている。N+ドレイン拡散層703上にはコンタクト707が形成され、N+ソース拡散層708上にはコンタクト708が形成され、ゲート電極706aより延在するゲート配線706b上にはコンタクト709が形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTを形成するための製造方法の一例を図92~図107を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
図92を参照して、埋め込み酸化膜層700上のシリコン層701a上にハードマスクとなるシリコン窒化膜710を50nm~150nm程度の膜厚で成膜する。
図93を参照して、ハードマスク710およびシリコン基板701aをエッチングして、柱状シリコン層702を形成する。柱状シリコン層の高さは30nm~300nm程度、柱状シリコン層の直径は5nm~100nm程度とする。柱状シリコン層702の下部には平面状シリコン層701を10nm~100nm程度の膜厚で形成する。
図94を参照して、平面状シリコン層701をエッチングして、分離する。
図95を参照して、不純物注入等によりシリコン基板表面にPやAsなどの不純物を導入し、N+ドレイン拡散層703を形成する。このとき、柱状シリコン層上部のシリコン窒化膜710は柱状シリコン層上部への不純物注入防止用のストッパーとして働く。
図96を参照して、ゲート絶縁膜705およびゲート導電膜706をCVD法もしくはALD法により成膜する。ゲート導電膜706の膜厚は10nm~100nm程度とする。
図97を参照して、シリコン酸化膜711を成膜して柱状シリコン層間を埋め込む。
図98を参照して、CMPによりシリコン酸化膜711、柱状シリコン層上部のゲート導電膜およびゲート絶縁膜を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜710をCMPのストッパーとして使用する。シリコン窒化膜710をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図99を参照して、ゲート導電膜706およびシリコン酸化膜711をエッチバックすることにより、ゲート導電膜706が加工され、ゲート長が決定する。このときに、ゲート導電膜706とシリコン酸化膜711をなるべく同じレートでエッチングし、なおかつ窒化膜710に対して高選択比を取るようなエッチング条件を使用する。ゲート導電膜706とシリコン酸化膜711を同じレートでエッチングすることにより、両者の上面段差を抑えることができるため、次工程におけるシリコン窒化膜サイドウォール712の形状が改善される。
図100を参照して、ゲート電極706の膜厚分だけシリコン窒化膜712aを成膜しする。続いて、図101を参照して、シリコン窒化膜712aをエッチバックすることによりシリコン窒化膜サイドウォール712を形成する。このとき、ゲート導電膜706とシリコン窒化膜サイドウォール712の膜厚が同一になるように、シリコン窒化膜の成膜膜厚を調整して、さらにエッチバック量によって微調整を行う。シリコン窒化膜サイドウォール712で覆われる部分のゲート導電膜706は、後工程のゲート配線形成のエッチング時に保護されるため、ゲート電極を所望の膜厚で自己整合的に形成することができ、占有面積を縮小することができる。
図102を参照して、ゲート導電膜上に残存するシリコン酸化膜711をウェットエッチにて除去する。
図103を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト713により形成する。
図104を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極706aおよびゲート配線706bを形成する。
図105を参照して、柱状シリコン上部のシリコン窒化膜710およびシリコン窒化膜サイドウォール712をウェット処理により除去する。
図106を参照して、不純物注入等により柱状シリコン層702の上部にPやAsなどの不純物を導入し、N+ソース拡散層704を形成する。
図107を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(707、708、709)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
上記のように、本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、ゲート導電膜の成膜膜厚により柱状シリコン層の周囲に形成されるゲート電極の膜厚を調整することができる。このため、異電位のゲート電極を持つ二つの柱状シリコン層を狭い間隔で配置することができ、回路面積を縮小することができる。ゲート導電膜の膜厚が薄い場合には、その抵抗値が高くなってしまうため、本実施例においてはゲート導電膜は金属膜により構成されていることが望ましい。
本実施例においては、実施例2と同様のゲート形成プロセスによって形成されたSOI基板上のNMOS SGTについて示す。
本実施例のゲート形成方法は、実施例7のゲート形成方法より工程数を削減することができ、さらにプロセスマージンの大きいゲート形成方法である。
本実施例のゲート形成方法は、実施例7のゲート形成方法より工程数を削減することができ、さらにプロセスマージンの大きいゲート形成方法である。
図108は本実施例を用いて形成されたSOI基板上のNMOS SGTの平面図(a)および断面図(b)である。以下に図108を参照して、本実施例を用いて形成されたSOI基板上のNMOS SGTについて説明する。
埋め込み酸化膜層800上に平面状シリコン層801が形成され、平面状シリコン層801上にに柱状シリコン層802が形成され、柱状シリコン層802の周囲にゲート絶縁膜705およびゲート電極806が形成されている。柱状シリコン層802の下部の平面状シリコン層801には、N+ドレイン拡散層803が形成され、柱状シリコン層の上部にはN+ソース拡散層804が形成されている。N+ドレイン拡散層803上にはコンタクト807が形成され、N+ソース拡散層808上にはコンタクト808が形成され、ゲート電極806より延在するゲート配線806a上にはコンタクト809が形成されている。本実施例においては、ゲート電極806aとゲート配線806bが同一の高さで形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
埋め込み酸化膜層800上に平面状シリコン層801が形成され、平面状シリコン層801上にに柱状シリコン層802が形成され、柱状シリコン層802の周囲にゲート絶縁膜705およびゲート電極806が形成されている。柱状シリコン層802の下部の平面状シリコン層801には、N+ドレイン拡散層803が形成され、柱状シリコン層の上部にはN+ソース拡散層804が形成されている。N+ドレイン拡散層803上にはコンタクト807が形成され、N+ソース拡散層808上にはコンタクト808が形成され、ゲート電極806より延在するゲート配線806a上にはコンタクト809が形成されている。本実施例においては、ゲート電極806aとゲート配線806bが同一の高さで形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTを形成するための製造方法の一例を図109~図118を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
なお、本実施例においては、ゲート導電膜の成膜工程までは実施例7と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
なお、本実施例においては、ゲート導電膜の成膜工程までは実施例7と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図109を参照して、ゲート絶縁膜805およびゲート導電膜806をCVD法もしくはALD法により、柱状シリコン層802を埋め込むまで成膜する。
図110を参照して、CMPによりゲート導電膜806を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜810をCMPのストッパーとして使用する。シリコン窒化膜810をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図111を参照して、ゲート導電膜806をエッチバックすることにより、ゲート長を決定する。
図112を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜812aを成膜する。続いて、図113を参照して、シリコン窒化膜812aをエッチバックすることによりシリコン窒化膜サイドウォール812を形成する。シリコン窒化膜サイドウォール812の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図114を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト813により形成する。
図115を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極806aおよびゲート配線806bを形成する。
図116を参照して、柱状シリコン上部のシリコン窒化膜810およびシリコン窒化膜サイドウォール812をウェット処理により除去する。
図117を参照して、不純物注入等により柱状シリコン層802の上部にPやAsなどの不純物を導入し、N+ソース拡散層804を形成する。
図118を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(807、808、809)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができる。実施例7においては、ゲート電極の膜厚はゲート導電膜の成膜膜厚によって制御していたが、本実施例においてはゲート電極の膜厚はシリコン窒化膜サイドウォール812の膜厚により制御することができる。実施例7の場合と比べると、ゲート配線806bの膜厚が厚いため、ゲート導電膜は金属膜に限定されず、ポリシリコンなどの比較的抵抗の高い材料でも形成可能である。
また、実施例7においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例7よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、実施例3と同様のゲート形成プロセスによって形成されたSOI基板上のNMOS SGTについて示す。
本実施例においては、ゲート電極およびゲート電極より延在するゲート配線が薄い金属膜とポリシリコンの積層構造になっている点において実施例8と異なる。本実施例のゲート形成方法においては、ゲート絶縁膜と接している薄い金属膜によりゲート電極の空乏化が抑制され、また、ゲート電極およびゲート配線の表面がポリシリコンであるため、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
本実施例においては、ゲート電極およびゲート電極より延在するゲート配線が薄い金属膜とポリシリコンの積層構造になっている点において実施例8と異なる。本実施例のゲート形成方法においては、ゲート絶縁膜と接している薄い金属膜によりゲート電極の空乏化が抑制され、また、ゲート電極およびゲート配線の表面がポリシリコンであるため、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
図119は本発明を用いて形成されたSOI基板上のNMOS SGTの平面図(a)および断面図(b)である。以下に図119を参照して、本実施例を用いて形成されたSOI基板上のNMOS SGTについて説明する。
埋め込み酸化膜層900上に平面状シリコン層901が形成され、平面状シリコン層901上にに柱状シリコン層902が形成され、柱状シリコン層902の周囲にゲート絶縁膜905およびゲート電極906が形成されている。柱状シリコン層902の下部の平面状シリコン層901には、N+ドレイン拡散層903が形成され、柱状シリコン層の上部にはN+ソース拡散層904が形成されている。N+ドレイン拡散層903上にはコンタクト907が形成され、N+ソース拡散層908上にはコンタクト908が形成され、ゲート電極906より延在するゲート配線906a上にはコンタクト909が形成されている。本実施例においては、ゲート電極906aとゲート配線906bが同一の高さで形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
埋め込み酸化膜層900上に平面状シリコン層901が形成され、平面状シリコン層901上にに柱状シリコン層902が形成され、柱状シリコン層902の周囲にゲート絶縁膜905およびゲート電極906が形成されている。柱状シリコン層902の下部の平面状シリコン層901には、N+ドレイン拡散層903が形成され、柱状シリコン層の上部にはN+ソース拡散層904が形成されている。N+ドレイン拡散層903上にはコンタクト907が形成され、N+ソース拡散層908上にはコンタクト908が形成され、ゲート電極906より延在するゲート配線906a上にはコンタクト909が形成されている。本実施例においては、ゲート電極906aとゲート配線906bが同一の高さで形成されている。
N+ソース拡散層をGND電位に接続し、N+ドレイン拡散層をVcc電位に接続し、ゲート電極に0~Vccの電位を与えることにより上記SGTはトランジスタ動作を行う。
以下に本実施例のSGTを形成するための製造方法の一例を図120~図130を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
なお、本実施例においては、ゲート導電膜の成膜工程までは実施例7と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
なお、本実施例においては、ゲート導電膜の成膜工程までは実施例7と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図120を参照して、ゲート絶縁膜905を成膜後、薄いの金属膜914を1nm~10nm程度の膜厚で成膜し、さらにポリシリコン膜906を柱状シリコン層902が埋め込まれるまで成膜する。
図121を参照して、CMPによりポリシリコン906、柱状シリコン層上部の薄い金属膜914およびゲート絶縁膜905を研磨し、ゲート導電膜の上面を平坦化する。ポリシリコン906および薄い金属膜914をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜910をCMPのストッパーとして使用する。シリコン窒化膜910をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図122を参照して、ポリシリコン906および薄い金属膜914をエッチバックすることにより、ゲート長を決定する。
図123を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜912aを成膜する。続いて、図124を参照して、シリコン窒化膜912aをエッチバックすることによりシリコン窒化膜サイドウォール912を形成する。シリコン窒化膜サイドウォール912の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図125を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト913により形成する。
図126を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極906aおよびゲート配線906bを形成する。
図127を参照して、柱状シリコン上部のシリコン窒化膜910およびシリコン窒化膜サイドウォール912をウェット処理により除去する。
図128を参照して、シリコン窒化膜を成膜し、エッチバックすることによりシリコン窒化膜915を形成する。このシリコン窒化膜によりゲート電極の金属膜914を覆い、金属膜914が表面に露出しないようにする。このようにすることで、ポリシリコンゲートを持つトランジスタと同一の製造ラインにて製造することができる。
図129を参照して、不純物注入等により柱状シリコン層902の上部にPやAsなどの不純物を導入し、N+ソース拡散層904を形成する。
図130を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(907、908、909)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては、柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、実施例2と同様にゲート電極の膜厚はシリコン窒化膜サイドウォール912の膜厚により制御することができる。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
また、実施例7においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例7よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、実施例7と同様のゲート形成プロセスを用いて形成されたSOI基板上のCMOSインバーターについて示す。本実施例を用いることによって、実施例7と同様の効果を得ることができる。
図131は本実施例を用いて形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin4はNMOSであるQn4およびPMOSであるQp4のゲートに印加される。Vin4が“1”のとき、NMOSであるQn4はON状態、PMOSであるQp4はOFF状態となり、Vout4は“0”になる。逆に、Vin4が“0”のとき、NMOSであるQn4はOFF状態、PMOSであるQp4はON状態となり、Vout4は“1”になる。以上のように、CMOSインバーターは入力値であるVin4の信号に対して、出力値であるVout4の信号は反対の値をとるように動作する。
図132は本実施例を用いて形成されたCMOSインバーターの平面図であり、図133(a)、(b)は図132におけるカットラインA-A’とB-B’の断面図である。以下に、図132および図133を参考にして本実施例を用いて形成されたCMOSインバーターについて説明する。
埋め込み酸化膜層1000上に平面状シリコン層(1002、1003)が形成され、平面状シリコン層1002上に柱状シリコン層1007が形成され、平面状シリコン層1003上に柱状シリコン層1008が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1009およびゲート電極(1010a、1010b)が形成される。また、ゲート電極1010aと1010bはそれぞれのゲート電極より延在するゲート配線410cにより接続される。NMOSを形成する柱状シリコン層1007の下部の平面状シリコン層1002にはN+ドレイン拡散層1004が形成され、柱状シリコン層1007の上部にはN+ソース拡散層1011が形成される。PMOSを形成する柱状シリコン層1008の下部の平面状シリコン層1003にはN+ドレイン拡散層1005が形成され、柱状シリコン層1008の上部にはN+ソース拡散層1012が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1004およびP+ドレイン拡散層1005はそれぞれコンタクト1016a、1016bを経由して出力端子Vout4に接続され、NMOSを構成する柱状シリコン層1007上部に形成されるN+ソース拡散層1011はコンタクト1014を経由して接地電位Vss4に接続され、PMOSを構成する柱状シリコン層1008上部に形成されるP+ソース拡散層1012はコンタクト1015を経由して電源電位Vcc4に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1010cはコンタクト1013を経由して入力端子Vin4に接続されることによりCMOSインバーターを形成する。
埋め込み酸化膜層1000上に平面状シリコン層(1002、1003)が形成され、平面状シリコン層1002上に柱状シリコン層1007が形成され、平面状シリコン層1003上に柱状シリコン層1008が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1009およびゲート電極(1010a、1010b)が形成される。また、ゲート電極1010aと1010bはそれぞれのゲート電極より延在するゲート配線410cにより接続される。NMOSを形成する柱状シリコン層1007の下部の平面状シリコン層1002にはN+ドレイン拡散層1004が形成され、柱状シリコン層1007の上部にはN+ソース拡散層1011が形成される。PMOSを形成する柱状シリコン層1008の下部の平面状シリコン層1003にはN+ドレイン拡散層1005が形成され、柱状シリコン層1008の上部にはN+ソース拡散層1012が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1004およびP+ドレイン拡散層1005はそれぞれコンタクト1016a、1016bを経由して出力端子Vout4に接続され、NMOSを構成する柱状シリコン層1007上部に形成されるN+ソース拡散層1011はコンタクト1014を経由して接地電位Vss4に接続され、PMOSを構成する柱状シリコン層1008上部に形成されるP+ソース拡散層1012はコンタクト1015を経由して電源電位Vcc4に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1010cはコンタクト1013を経由して入力端子Vin4に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図134~図149を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。
図134を参照して、埋め込み酸化膜層1000上のシリコン層1001a上にハードマスクとなるシリコン窒化膜1017を50nm~150nm程度の膜厚で成膜する。
図135を参照して、ハードマスク1017およびシリコン基板1001aをエッチングして、柱状シリコン層(1007、1008)を形成する。柱状シリコン層の高さは30nm~300nm程度、柱状シリコン層の直径は5nm~100nm程度とする。柱状シリコン層(1007、1008)の下部には平面状シリコン層1001を10nm~100nm程度の膜厚で形成する。
図136を参照して、平面状シリコン層1001をエッチングして、平面状シリコン層である1002および1003に分離する。
図137を参照して、不純物注入等によりシリコン基板表面にPやAsなどの不純物を導入し、N+ドレイン拡散層1004、およびP+ドレイン拡散層1005を形成する。このとき、柱状シリコン層上部のシリコン窒化膜1017は柱状シリコン層上部への不純物注入防止用のストッパーとして働く。
図138を参照して、ゲート絶縁膜1009およびゲート導電膜1010をCVD法もしくはALD法により成膜する。ゲート導電膜1010の膜厚は10nm~100nm程度とする。
図139を参照して、シリコン酸化膜1018を成膜して柱状シリコン層間を埋め込む。
図140を参照して、CMPによりシリコン酸化膜1018、柱状シリコン層上部のゲート導電膜およびゲート絶縁膜を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜1017をCMPのストッパーとして使用する。シリコン窒化膜1017をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図141を参照して、ゲート導電膜1010およびシリコン酸化膜1018をエッチバックすることにより、ゲート導電膜1010が加工され、ゲート長が決定される。このときに、ゲート導電膜1010とシリコン酸化膜1018をなるべく同じレートでエッチングし、なおかつ窒化膜1017に対して高選択比を取るようなエッチング条件を使用する。ゲート導電膜1010とシリコン酸化膜1018を同じレートでエッチングすることにより、両者の上面段差を抑えることができるため、次工程におけるシリコン窒化膜サイドウォール1019の形状が改善される。
図142を参照して、ゲート電極1010の膜厚分だけシリコン窒化膜1019aを成膜する。続いて、図143を参照して、シリコン窒化膜1019aをエッチバックすることによりシリコン窒化膜サイドウォール1019を形成する。このとき、ゲート導電膜1010とシリコン窒化膜サイドウォール1019の膜厚が同一になるように、シリコン窒化膜の成膜膜厚を調整して、さらにエッチバック量によって微調整を行う。シリコン窒化膜サイドウォール1019で覆われる部分のゲート導電膜1010は、後工程のゲート配線形成のエッチング時に保護されるため、ゲート電極を所望の膜厚で自己整合的に形成することができ、占有面積を縮小することができる。
図144を参照して、ゲート導電膜上に残存するシリコン酸化膜1018をウェットエッチにて除去する。
図145を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト1020により形成する。
図146を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(1010a、1010b)およびゲート配線1010cを形成する。
図147を参照して、柱状シリコン上部のシリコン窒化膜1017よびシリコン窒化膜サイドウォール1019をウェット処理により除去する。
図148を参照して、不純物注入等により柱状シリコン層1007の上部にPやAsなどの不純物を導入してN+ソース拡散層1011を形成し、同様に、不純物注入等により柱状シリコン層1008の上部にBやBF2などの不純物を導入してP+ソース拡散層1012を形成する。
図149を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(1013、1014、1015、1016a、1016b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を解決することが可能である。
上記のように、本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、ゲート導電膜の成膜膜厚により柱状シリコン層の周囲に形成されるゲート電極の膜厚を調整することができる。このため、異電位のゲート電極を持つ二つの柱状シリコン層を狭い間隔で配置することができ、回路面積を縮小することができる。ゲート導電膜の膜厚が薄い場合には、その抵抗値が高くなってしまうため、本実施例においては、ゲート導電膜は金属膜により構成されていることが望ましい。
本実施例においては、実施例8と同様のゲート形成プロセスを用いて形成されたSOI基板上のCMOSインバーターについて示す。本実施例を用いることによって、実施例8と同様の効果を得ることができる。
図150は本実施例を用いて形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin5はNMOSであるQn5およびPMOSであるQp5のゲートに印加される。Vin5が“1”のとき、NMOSであるQn5はON状態、PMOSであるQp5はOFF状態となり、Vout5は“0”になる。逆に、Vin5が“0”のとき、NMOSであるQn5はOFF状態、PMOSであるQp5はON状態となり、Vout5は“1”になる。以上のように、CMOSインバーターは入力値であるVin5の信号に対して、出力値であるVout5の信号は反対の値をとるように動作する。
図151は本実施例を用いて形成されたCMOSインバーターの平面図であり、図152(a)、(b)は図151におけるカットラインA-A’とB-B’の断面図である。以下に、図151および図152を参考にして本実施例を用いて形成されたについて説明する。
埋め込み酸化膜層1100上に平面状シリコン層(1102、1103)が形成され、平面状シリコン層1102上に柱状シリコン層1107が形成され、平面状シリコン層1103上に柱状シリコン層1108が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1109およびゲート電極(1110a、1110b)が形成される。また、ゲート電極1110aと1110bはそれぞれのゲート電極より延在するゲート配線1110cにより接続され、ゲート電極(1110a、1110b)とゲート配線1106cは同一の高さで形成されている。NMOSを形成する柱状シリコン層1107の下部の平面状シリコン層1102にはN+ドレイン拡散層1104が形成され、柱状シリコン層1107の上部にはN+ソース拡散層1111が形成される。PMOSを形成する柱状シリコン層1108の下部の平面状シリコン層1103にはN+ドレイン拡散層1105が形成され、柱状シリコン層1108の上部にはN+ソース拡散層1112が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1104およびP+ドレイン拡散層1105はそれぞれコンタクト1116a、1116bを経由して出力端子Vout5に接続され、NMOSを構成する柱状シリコン層1107上部に形成されるN+ソース拡散層1111はコンタクト1114を経由して接地電位Vss5に接続され、PMOSを構成する柱状シリコン層1108上部に形成されるP+ソース拡散層1112はコンタクト1115を経由して電源電位Vcc5に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1110cはコンタクト1113を経由して入力端子Vin5に接続されることによりCMOSインバーターを形成する。
埋め込み酸化膜層1100上に平面状シリコン層(1102、1103)が形成され、平面状シリコン層1102上に柱状シリコン層1107が形成され、平面状シリコン層1103上に柱状シリコン層1108が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1109およびゲート電極(1110a、1110b)が形成される。また、ゲート電極1110aと1110bはそれぞれのゲート電極より延在するゲート配線1110cにより接続され、ゲート電極(1110a、1110b)とゲート配線1106cは同一の高さで形成されている。NMOSを形成する柱状シリコン層1107の下部の平面状シリコン層1102にはN+ドレイン拡散層1104が形成され、柱状シリコン層1107の上部にはN+ソース拡散層1111が形成される。PMOSを形成する柱状シリコン層1108の下部の平面状シリコン層1103にはN+ドレイン拡散層1105が形成され、柱状シリコン層1108の上部にはN+ソース拡散層1112が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1104およびP+ドレイン拡散層1105はそれぞれコンタクト1116a、1116bを経由して出力端子Vout5に接続され、NMOSを構成する柱状シリコン層1107上部に形成されるN+ソース拡散層1111はコンタクト1114を経由して接地電位Vss5に接続され、PMOSを構成する柱状シリコン層1108上部に形成されるP+ソース拡散層1112はコンタクト1115を経由して電源電位Vcc5に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1110cはコンタクト1113を経由して入力端子Vin5に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図153~図162を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。なお、本実施例においては、ゲート導電膜の成膜工程までは実施例10と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図153を参照して、ゲート絶縁膜1109およびゲート導電膜1110をCVD法もしくはALD法により、柱状シリコン層(1107、1108)を埋め込むまで成膜する。
図154を参照して、CMPによりゲート導電膜1110を研磨し、ゲート導電膜の上面を平坦化する。ゲート導電膜の上部をCMPによって平坦化することにより、ゲート導電膜の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜517をCMPのストッパーとして使用する。シリコン窒化膜1117をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図155を参照して、ゲート導電膜1110をエッチバックすることにより、ゲート長を決定する。
図156を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜1119aをを成膜する。続いて、図157を参照して、シリコン窒化膜1119aをエッチバックすることによりシリコン窒化膜サイドウォール1119を形成する。シリコン窒化膜サイドウォール1119の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図158を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト1120により形成する。
図159を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(1110a、1110b)およびゲート配線1110cを形成する。
図160を参照して、柱状シリコン上部のシリコン窒化膜1117およびシリコン窒化膜サイドウォール1119をウェット処理により除去する。
図161を参照して、不純物注入等により柱状シリコン層(1107、1108)の上部に不純物を導入し、N+ソース拡散層1111およびP+拡散層1112を形成する。
図162を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(1113、1114、1115、1116a、1116b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができる。実施例10においては、ゲート電極の膜厚はゲート導電膜の成膜膜厚によって制御していたが、本実施例においてはゲート電極の膜厚はシリコン窒化膜サイドウォール1119の膜厚により制御することができる。実施例10の場合と比べると、ゲート配線1110cの膜厚が厚いため、ゲート導電膜は金属膜に限定されず、ポリシリコンなどの比較的抵抗の高い材料でも形成可能である。
また、実施例10においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例10よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、CMOSインバーターを例に挙げてSGTの構造および製造方法を説明したが、本実施例はCMOSインバーター以外の回路についても全く同様に適用することが可能である。
本実施例においては、実施例9と同様のゲート形成プロセスを用いて形成されたSOI基板上のCMOSインバーターについて示す。本実施例を用いることによって、実施例9と同様の効果を得ることができる。
図163は本実施例を用いて形成されたCMOSインバーターの等価回路である。以下に、CMOSインバーターの回路動作について説明する。入力信号Vin6はNMOSであるQn6およびPMOSであるQp6のゲートに印加される。Vin6が“1”のとき、NMOSであるQn6はON状態、PMOSであるQp6はOFF状態となり、Vout6は“0”になる。逆に、Vin6が“0”のとき、NMOSであるQn6はOFF状態、PMOSであるQp6はON状態となり、Vout6は“1”になる。以上のように、CMOSインバーターは入力値であるVin6の信号に対して、出力値であるVout6の信号は反対の値をとるように動作する。
図164は本実施例を用いて形成されたCMOSインバーターの平面図であり、図165(a)、(b)は図164におけるカットラインA-A’とB-B’の断面図である。以下に、図164および図165を参考にして本実施例を用いて形成されたについて説明する。
埋め込み酸化膜層1200上に平面状シリコン層(1202、1203)が形成され、平面状シリコン層1202上に柱状シリコン層1207が形成され、平面状シリコン層1203上に柱状シリコン層1208が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1209およびゲート電極(1210a、1210b)が形成される。ゲート電極は表面側のポリシリコンとゲート絶縁膜と接している薄い金属膜1121の積層構造よりなっている。また、ゲート電極1210aと1210bはそれぞれのゲート電極より延在するゲート配線1210cにより接続され、ゲート電極(1210a、1210b)とゲート配線1206cは同一の高さで形成されている。NMOSを形成する柱状シリコン層1207の下部の平面状シリコン層1202にはN+ドレイン拡散層1204が形成され、柱状シリコン層1207の上部にはN+ソース拡散層1211が形成される。PMOSを形成する柱状シリコン層1208の下部の平面状シリコン層1203にはN+ドレイン拡散層1205が形成され、柱状シリコン層1208の上部にはN+ソース拡散層1212が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1204およびP+ドレイン拡散層1205はそれぞれコンタクト1216a、1216bを経由して出力端子Vout6に接続され、NMOSを構成する柱状シリコン層1207上部に形成されるN+ソース拡散層1211はコンタクト1214を経由して接地電位Vss6に接続され、PMOSを構成する柱状シリコン層1208上部に形成されるP+ソース拡散層1212はコンタクト1215を経由して電源電位Vcc6に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1210cはコンタクト1213を経由して入力端子Vin6に接続されることによりCMOSインバーターを形成する。
埋め込み酸化膜層1200上に平面状シリコン層(1202、1203)が形成され、平面状シリコン層1202上に柱状シリコン層1207が形成され、平面状シリコン層1203上に柱状シリコン層1208が形成される。それぞれの柱状シリコン層を取り囲むようにゲート絶縁膜1209およびゲート電極(1210a、1210b)が形成される。ゲート電極は表面側のポリシリコンとゲート絶縁膜と接している薄い金属膜1121の積層構造よりなっている。また、ゲート電極1210aと1210bはそれぞれのゲート電極より延在するゲート配線1210cにより接続され、ゲート電極(1210a、1210b)とゲート配線1206cは同一の高さで形成されている。NMOSを形成する柱状シリコン層1207の下部の平面状シリコン層1202にはN+ドレイン拡散層1204が形成され、柱状シリコン層1207の上部にはN+ソース拡散層1211が形成される。PMOSを形成する柱状シリコン層1208の下部の平面状シリコン層1203にはN+ドレイン拡散層1205が形成され、柱状シリコン層1208の上部にはN+ソース拡散層1212が形成される。
柱状シリコン層の下部に形成されるN+ドレイン拡散層1204およびP+ドレイン拡散層1205はそれぞれコンタクト1216a、1216bを経由して出力端子Vout6に接続され、NMOSを構成する柱状シリコン層1207上部に形成されるN+ソース拡散層1211はコンタクト1214を経由して接地電位Vss6に接続され、PMOSを構成する柱状シリコン層1208上部に形成されるP+ソース拡散層1212はコンタクト1215を経由して電源電位Vcc6に接続され、PMOSとNMOSのゲート電極を接続するゲート配線1210cはコンタクト1213を経由して入力端子Vin6に接続されることによりCMOSインバーターを形成する。
以下に本実施例のSGTを形成するための製造方法の一例を図166~図176を参照して説明する。各図において(a)は平面図、(b)はA-A’の断面図を示している。なお、本実施例においては、ゲート導電膜の成膜工程までは実施例10と同一の製造工程であるため、ゲート導電膜の成膜工程より以下に示す。
図166を参照して、ゲート絶縁膜1209を成膜後、金属膜1221を1nm~10nm程度の膜厚で成膜し、さらにポリシリコン膜1210を柱状シリコン層(1207、1208)を埋め込むまで成膜する。
図167を参照して、CMPによりポリシリコン1210、柱状シリコン層上部の金属膜1221およびゲート絶縁膜1209を研磨し、ポリシリコン1210および金属膜1221の上面を平坦化する。ポリシリコン1210および薄い金属膜1221の上部をCMPによって平坦化することにより、ポリシリコン1210および薄い金属膜1221の形状が改善され、ゲート長の制御が容易になる。CMPにおいては、柱状シリコン層上部のシリコン窒化膜1217をCMPのストッパーとして使用する。シリコン窒化膜1217をCMPストッパーとして使用することにより、再現性よくCMP研磨量を制御することができる。
図168を参照して、ポリシリコン1210および金属膜1221ををエッチバックすることにより、ゲート長を決定する。
図169を参照して、所望のゲート電極の膜厚分だけシリコン窒化膜1219aを成膜する。続いて、図170を参照して、シリコン窒化膜1219aをエッチバックすることによりシリコン窒化膜サイドウォール1219を形成する。シリコン窒化膜サイドウォール1219の膜厚がゲート電極の膜厚となるため、所望のゲート膜厚となるように、シリコン窒化膜の成膜膜厚を調整し、さらにエッチバック量で微調整することによって、最終的なシリコン窒化膜サイドウォール膜厚を調整する。
図171を参照して、レジストまたは多層レジストを塗布し、リソグラフィーによりゲート配線パターンをレジスト1220により形成する。
図172を参照して、レジストをマスクとして、ゲート導電膜およびゲート絶縁膜エッチングして、ゲート電極(1210a、1210b)およびゲート配線1210cを形成する。
図173を参照して、柱状シリコン上部のシリコン窒化膜617およびシリコン窒化膜サイドウォール1219をウェット処理により除去する。
図174を参照して、シリコン窒化膜を成膜し、エッチバックすることによりシリコン窒化膜1222を形成する。このシリコン窒化膜によりゲート電極の金属膜1221を覆い、金属膜1221が表面に露出しないようにする。このようにすることで、ポリシリコンゲートを持つトランジスタと同一の製造ラインにて製造することができる。
図175を参照して、不純物注入等により柱状シリコン層(1207、1208)の上部に不純物を導入し、N+ソース拡散層1211およびP+拡散層1212を形成する。
図176を参照して、層間絶縁膜を成膜して、シリコン基板上のドレイン拡散層上、ゲート配線上および柱状シリコン層上部のソース拡散層上にコンタクト(1213、1214、1215、1216a、1216b)を形成する。
上記のように、ゲート長を決めるためのエッチング工程と、ゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、以下の特徴を持つゲート形成が可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
第1に、ゲート電極が柱状シリコン層の周囲に自己整合的に所望の膜厚にて形成できる。第2に、ゲート配線形成時の露光アラインメントのずれに強い。したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンや、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
さらに、ゲート長を決めるためのエッチング工程の前に、柱状シリコン層の上部にハードマスクであるシリコン窒化膜を形成した構造を用いて、ゲート上面をCMPによって平坦化する工程を用意することにより、その後にゲート電極保護用のシリコン窒化膜サイドウォールの形成工程と、ゲート配線のパターニング工程と、ゲート配線を形成するためのエッチング工程を順次行うことにより、ゲート長を正確に制御することができて、ゲート長のバラつきが小さく、プロセスマージンが大きいプロセスが得られる。
したがって、本発明を用いれば、特許文献1において問題であった、ゲート配線を形成するリソグラフィー工程に起因するゲート配線のオープンやゲート長の変動や、非特許文献1において問題であった、ゲート電極が柱状シリコン層の周囲に自己整合的に形成できない点を一挙に解決することが可能である。
本実施例においては、柱状シリコン層の周囲に所望の膜厚のゲート電極を自己整合的に形成することができ、実施例3と同様にゲート電極の膜厚はシリコン窒化膜サイドウォール1219の膜厚により制御することができる。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
本実施例においては、ゲート構造を薄い金属膜とポリシリコンとの積層構造にすることにより、ゲートの空乏化が抑制され、また、従来のポリシリコンゲートを持つトランジスタと同一の製造ラインで製造することが可能である。
また、実施例10においては、シリコン窒化膜サイドウォールの膜厚がゲート導電膜の膜厚と大きく異なる場合には、実施例2において述べたような不具合が生じる可能性があるが、実施例2と同様に、本実施例においては、ゲート膜厚はシリコン窒化膜サイドウォール112の膜厚によって自己整合的に形成されるため、そのような不具合が発生することはなく、実施例10よりさらにゲート形成工程のプロセスマージンを拡大することができる。
本実施例においては、CMOSインバーターを例に挙げてSGTの構造および製造方法を説明したが、本実施例はCMOSインバーター以外の回路についても全く同様に適用することが可能である。
101:シリコン基板
102:柱状シリコン層
103:N+ドレイン拡散層
104:N+ソース拡散層
105:ゲート絶縁膜
106a:ゲート電極
106b:ゲート配線
107~109:コンタクト
110:シリコン窒化膜
111:シリコン酸化膜
112a:シリコン窒化膜
112:シリコン窒化膜サイドウォール
113:レジスト
201:シリコン基板
202:柱状シリコン層
203:N+ドレイン拡散層
204:N+ソース拡散層
205:ゲート絶縁膜
206a:ゲート電極
206b:ゲート配線
207~209:コンタクト
210:シリコン窒化膜
211:シリコン酸化膜
212a:シリコン窒化膜
212:シリコン窒化膜サイドウォール
213:レジスト
301:シリコン基板
302:柱状シリコン層
303:N+ドレイン拡散層
304:N+ソース拡散層
305:ゲート絶縁膜
306a:ゲート電極
306b:ゲート配線
307~309:コンタクト
310:シリコン窒化膜
311:シリコン酸化膜
312a:シリコン窒化膜
312:シリコン窒化膜サイドウォール
313:レジスト
314:薄い金属膜
315:シリコン窒化膜
401:シリコン基板
402:Pウェル
403:Nウェル
404:N+ドレイン拡散層
405:P+ドレイン拡散層
406:素子分離
407:NMOS柱状シリコン層
408:PMOS柱状シリコン層
409:ゲート絶縁膜
410:ゲート導電膜
410a、410b:ゲート電極
410c:ゲート配線
411:N+ソース拡散層
412:P+ソース拡散層
413、414、415、416a、416b:コンタクト
417:シリコン窒化膜
418:シリコン酸化膜
419a:シリコン窒化膜
419:シリコン窒化膜サイドウォール
420:レジスト
421:シリコン酸化膜
422:素子分離領域
501:シリコン基板
502:Pウェル
503:Nウェル
504:N+ドレイン拡散層
505:P+ドレイン拡散層
506:素子分離
507:NMOS柱状シリコン層
508:PMOS柱状シリコン層
509:ゲート絶縁膜
510:ゲート導電膜
510a、510b:ゲート電極
510c:ゲート配線
511:N+ソース拡散層
512:P+ソース拡散層
513、514、515、516a、516b:コンタクト
517:シリコン窒化膜
518:シリコン酸化膜
519a:シリコン窒化膜
519:シリコン窒化膜サイドウォール
520:レジスト
521:シリコン酸化膜
522:素子分離領域
601:シリコン基板
602:Pウェル
603:Nウェル
604:N+ドレイン拡散層
605:P+ドレイン拡散層
606:素子分離
607:NMOS柱状シリコン層
608:PMOS柱状シリコン層
609:ゲート絶縁膜
610:ゲート導電膜
610a、610b:ゲート電極
610c:ゲート配線
611:N+ソース拡散層
612:P+ソース拡散層
613、614、615、616a、616b:コンタクト
617:シリコン窒化膜
618:シリコン酸化膜
619a:シリコン窒化膜
619:シリコン窒化膜サイドウォール
620:レジスト
621:シリコン酸化膜
622:素子分離領域
623:薄い金属膜
624:シリコン窒化膜
700:埋め込み酸化膜層
701:平面状シリコン層
701a:シリコン層
702:柱状シリコン層
703:N+ドレイン拡散層
704:N+ソース拡散層
705:ゲート絶縁膜
706a:ゲート電極
706b:ゲート配線
707~109:コンタクト
710:シリコン窒化膜
711:シリコン酸化膜
712a:シリコン窒化膜
712:シリコン窒化膜サイドウォール
713:レジスト
800:埋め込み酸化膜層
801:平面状シリコン層
801a:シリコン層
802:柱状シリコン層
803:N+ドレイン拡散層
804:N+ソース拡散層
805:ゲート絶縁膜
806a:ゲート電極
806b:ゲート配線
807~809:コンタクト
810:シリコン窒化膜
812a:シリコン窒化膜
812:シリコン窒化膜サイドウォール
813:レジスト
900:埋め込み酸化膜層
901:平面状シリコン層
901a:シリコン層
902:柱状シリコン層
903:N+ドレイン拡散層
904:N+ソース拡散層
905:ゲート絶縁膜
906a:ゲート電極
906b:ゲート配線
907~309:コンタクト
910:シリコン窒化膜
912a:シリコン窒化膜
912:シリコン窒化膜サイドウォール
913:レジスト
914:薄い金属膜
915:シリコン窒化膜
1000:埋め込み酸化膜層
1001:平面状シリコン層
1001a:シリコン層
1002、1003:平面状シリコン層
1004:N+ドレイン拡散層
1005:P+ドレイン拡散層
1007:NMOS柱状シリコン層
1008:PMOS柱状シリコン層
1009:ゲート絶縁膜
1010:ゲート導電膜
1010a、1010b:ゲート電極
1010c:ゲート配線
1011:N+ソース拡散層
1012:P+ソース拡散層
1013、1014、1015、1016a、1016b:コンタクト
1017:シリコン窒化膜
1018:シリコン酸化膜
1019a:シリコン窒化膜
1019:シリコン窒化膜サイドウォール
1020:レジスト
1100:埋め込み酸化膜層
1101:平面状シリコン層
1101a:シリコン層
1102、1103:平面状シリコン層
1104:N+ドレイン拡散層
1105:P+ドレイン拡散層
1107:NMOS柱状シリコン層
1108:PMOS柱状シリコン層
1109:ゲート絶縁膜
1110:ゲート導電膜
1110a、1110b:ゲート電極
1110c:ゲート配線
1111:N+ソース拡散層
1112:P+ソース拡散層
1113、1114、1115、1116a、1116b:コンタクト
1117:シリコン窒化膜
1119a:シリコン窒化膜
1119:シリコン窒化膜サイドウォール
1120:レジスト
1200:埋め込み酸化膜層
1201:平面状シリコン層
1201a:シリコン層
1202、1203:平面状シリコン層
1204:N+ドレイン拡散層
1205:P+ドレイン拡散層
1207:NMOS柱状シリコン層
1208:PMOS柱状シリコン層
1209:ゲート絶縁膜
1210:ゲート導電膜
1210a、1210b:ゲート電極
1210c:ゲート配線
1211:N+ソース拡散層
1212:P+ソース拡散層
1213、1214、1215、1216a、1216b:コンタクト
1217:シリコン窒化膜
1219a:シリコン窒化膜
1219:シリコン窒化膜サイドウォール
1220:レジスト
1221:薄い金属膜
1222:シリコン窒化膜
1301:シリコン基板
1302:Nウェル
1303:Pウェル
1305:PMOS柱状シリコン層
1306:NMOS柱状シリコン層
1308:ゲート
1309:P+ソース拡散層
1310:P+ドレイン拡散層
1311:N+ソース拡散層
1312:N+ドレイン拡散層
1401:柱状シリコン層
1402:ゲート絶縁膜
1403:ゲート導電膜
1404:レジスト
1405:ゲート配線
1502:シリコン基板
1503:柱状シリコン層
1504:ゲート絶縁膜
1505:ゲート導電膜
1506:レジスト
102:柱状シリコン層
103:N+ドレイン拡散層
104:N+ソース拡散層
105:ゲート絶縁膜
106a:ゲート電極
106b:ゲート配線
107~109:コンタクト
110:シリコン窒化膜
111:シリコン酸化膜
112a:シリコン窒化膜
112:シリコン窒化膜サイドウォール
113:レジスト
201:シリコン基板
202:柱状シリコン層
203:N+ドレイン拡散層
204:N+ソース拡散層
205:ゲート絶縁膜
206a:ゲート電極
206b:ゲート配線
207~209:コンタクト
210:シリコン窒化膜
211:シリコン酸化膜
212a:シリコン窒化膜
212:シリコン窒化膜サイドウォール
213:レジスト
301:シリコン基板
302:柱状シリコン層
303:N+ドレイン拡散層
304:N+ソース拡散層
305:ゲート絶縁膜
306a:ゲート電極
306b:ゲート配線
307~309:コンタクト
310:シリコン窒化膜
311:シリコン酸化膜
312a:シリコン窒化膜
312:シリコン窒化膜サイドウォール
313:レジスト
314:薄い金属膜
315:シリコン窒化膜
401:シリコン基板
402:Pウェル
403:Nウェル
404:N+ドレイン拡散層
405:P+ドレイン拡散層
406:素子分離
407:NMOS柱状シリコン層
408:PMOS柱状シリコン層
409:ゲート絶縁膜
410:ゲート導電膜
410a、410b:ゲート電極
410c:ゲート配線
411:N+ソース拡散層
412:P+ソース拡散層
413、414、415、416a、416b:コンタクト
417:シリコン窒化膜
418:シリコン酸化膜
419a:シリコン窒化膜
419:シリコン窒化膜サイドウォール
420:レジスト
421:シリコン酸化膜
422:素子分離領域
501:シリコン基板
502:Pウェル
503:Nウェル
504:N+ドレイン拡散層
505:P+ドレイン拡散層
506:素子分離
507:NMOS柱状シリコン層
508:PMOS柱状シリコン層
509:ゲート絶縁膜
510:ゲート導電膜
510a、510b:ゲート電極
510c:ゲート配線
511:N+ソース拡散層
512:P+ソース拡散層
513、514、515、516a、516b:コンタクト
517:シリコン窒化膜
518:シリコン酸化膜
519a:シリコン窒化膜
519:シリコン窒化膜サイドウォール
520:レジスト
521:シリコン酸化膜
522:素子分離領域
601:シリコン基板
602:Pウェル
603:Nウェル
604:N+ドレイン拡散層
605:P+ドレイン拡散層
606:素子分離
607:NMOS柱状シリコン層
608:PMOS柱状シリコン層
609:ゲート絶縁膜
610:ゲート導電膜
610a、610b:ゲート電極
610c:ゲート配線
611:N+ソース拡散層
612:P+ソース拡散層
613、614、615、616a、616b:コンタクト
617:シリコン窒化膜
618:シリコン酸化膜
619a:シリコン窒化膜
619:シリコン窒化膜サイドウォール
620:レジスト
621:シリコン酸化膜
622:素子分離領域
623:薄い金属膜
624:シリコン窒化膜
700:埋め込み酸化膜層
701:平面状シリコン層
701a:シリコン層
702:柱状シリコン層
703:N+ドレイン拡散層
704:N+ソース拡散層
705:ゲート絶縁膜
706a:ゲート電極
706b:ゲート配線
707~109:コンタクト
710:シリコン窒化膜
711:シリコン酸化膜
712a:シリコン窒化膜
712:シリコン窒化膜サイドウォール
713:レジスト
800:埋め込み酸化膜層
801:平面状シリコン層
801a:シリコン層
802:柱状シリコン層
803:N+ドレイン拡散層
804:N+ソース拡散層
805:ゲート絶縁膜
806a:ゲート電極
806b:ゲート配線
807~809:コンタクト
810:シリコン窒化膜
812a:シリコン窒化膜
812:シリコン窒化膜サイドウォール
813:レジスト
900:埋め込み酸化膜層
901:平面状シリコン層
901a:シリコン層
902:柱状シリコン層
903:N+ドレイン拡散層
904:N+ソース拡散層
905:ゲート絶縁膜
906a:ゲート電極
906b:ゲート配線
907~309:コンタクト
910:シリコン窒化膜
912a:シリコン窒化膜
912:シリコン窒化膜サイドウォール
913:レジスト
914:薄い金属膜
915:シリコン窒化膜
1000:埋め込み酸化膜層
1001:平面状シリコン層
1001a:シリコン層
1002、1003:平面状シリコン層
1004:N+ドレイン拡散層
1005:P+ドレイン拡散層
1007:NMOS柱状シリコン層
1008:PMOS柱状シリコン層
1009:ゲート絶縁膜
1010:ゲート導電膜
1010a、1010b:ゲート電極
1010c:ゲート配線
1011:N+ソース拡散層
1012:P+ソース拡散層
1013、1014、1015、1016a、1016b:コンタクト
1017:シリコン窒化膜
1018:シリコン酸化膜
1019a:シリコン窒化膜
1019:シリコン窒化膜サイドウォール
1020:レジスト
1100:埋め込み酸化膜層
1101:平面状シリコン層
1101a:シリコン層
1102、1103:平面状シリコン層
1104:N+ドレイン拡散層
1105:P+ドレイン拡散層
1107:NMOS柱状シリコン層
1108:PMOS柱状シリコン層
1109:ゲート絶縁膜
1110:ゲート導電膜
1110a、1110b:ゲート電極
1110c:ゲート配線
1111:N+ソース拡散層
1112:P+ソース拡散層
1113、1114、1115、1116a、1116b:コンタクト
1117:シリコン窒化膜
1119a:シリコン窒化膜
1119:シリコン窒化膜サイドウォール
1120:レジスト
1200:埋め込み酸化膜層
1201:平面状シリコン層
1201a:シリコン層
1202、1203:平面状シリコン層
1204:N+ドレイン拡散層
1205:P+ドレイン拡散層
1207:NMOS柱状シリコン層
1208:PMOS柱状シリコン層
1209:ゲート絶縁膜
1210:ゲート導電膜
1210a、1210b:ゲート電極
1210c:ゲート配線
1211:N+ソース拡散層
1212:P+ソース拡散層
1213、1214、1215、1216a、1216b:コンタクト
1217:シリコン窒化膜
1219a:シリコン窒化膜
1219:シリコン窒化膜サイドウォール
1220:レジスト
1221:薄い金属膜
1222:シリコン窒化膜
1301:シリコン基板
1302:Nウェル
1303:Pウェル
1305:PMOS柱状シリコン層
1306:NMOS柱状シリコン層
1308:ゲート
1309:P+ソース拡散層
1310:P+ドレイン拡散層
1311:N+ソース拡散層
1312:N+ドレイン拡散層
1401:柱状シリコン層
1402:ゲート絶縁膜
1403:ゲート導電膜
1404:レジスト
1405:ゲート配線
1502:シリコン基板
1503:柱状シリコン層
1504:ゲート絶縁膜
1505:ゲート導電膜
1506:レジスト
Claims (15)
- 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に導電膜を形成する工程と、
前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記柱状半導体層側面の前記導電膜及び第1の絶縁膜を所望の長さに形成し、ゲート電極を形成する工程と、
その後に表面の少なくとも一部に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記保護膜サイドウォールによって前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜を保護しつつ、前記導電膜及び前記第1の絶縁膜を選択的に除去し、ゲート電極及び該ゲート電極から基板側に延びるゲート配線を形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記柱状半導体層側面の前記導電膜を所望の長さに形成し、ゲート電極を形成する工程は、
前記導電膜上に、前記少なくとも1つの柱状半導体層が埋没するように第2の絶縁膜を形成する工程と、
前記第2の絶縁膜上面を平坦化する工程と、
前記第1の絶縁膜、前記導電膜及び前記第2の絶縁膜を異方的に除去し、前記柱状半導体層側面の前記導電膜の所望の長さに形成し、ゲート電極を形成する工程と、
を含むことを特徴とする請求項1に記載の半導体装置の製造方法。 - 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に導電膜を形成する工程と、
前記導電膜上に、前記柱状半導体層が埋没するように第2の絶縁膜を形成する工程と、
その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、
前記第1の絶縁膜、前記第2の絶縁膜及び前記導電膜を異方的に除去し、前記柱状半導体層側面の前記第1の絶縁膜、前記第2の絶縁膜及び前記導電膜を所望の長さに形成し、ゲート電極を形成する工程と、
前記第2の絶縁膜を除去する工程と、
その後に表面の少なくとも一部に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記保護膜サイドウォールによって前記所望の長さに形成された柱状半導体層側面の導電膜及び第1の絶縁膜を保護しつつ、前記導電膜及び前記第1の絶縁膜を選択的に除去し、ゲート電極及び該ゲート電極から基板側に延びるゲート配線を形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に、前記柱状半導体層が埋没するように導電膜を形成する工程と、
前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程と、
その後に表面の少なくとも一部に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記導電膜及び前記第1の絶縁膜を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程の前処理工程として、前記導電膜上面を平坦化する工程を更に含むことを特徴とする請求項4に記載の半導体装置の製造方法。
- 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に、前記柱状半導体層が埋没するように導電膜を形成する工程と、
その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、
前記第1の絶縁膜及び前記導電膜を異方的に除去し、前記第1の絶縁膜及び前記導電膜を所望の高さに形成する工程と、
その後に表面に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記導電膜及び前記第1の絶縁膜を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に薄い導電膜を形成する工程と、
前記薄い導電膜上に、前記柱状半導体層が埋没するようにポリシリコン層を形成する工程と、
前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程と、
その後に表面に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記第1の絶縁膜、薄い導電膜及びポリシリコン層の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記第1の絶縁膜、薄い導電膜及びポリシリコン層を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程の前処理工程として、前記ポリシリコン層上面を平坦化する工程を更に含むことを特徴とする請求項7に記載の半導体装置の製造方法。
- 上方の少なくとも一部に、少なくとも1つの柱状半導体層が形成され、該少なくとも1つの柱状半導体層の上面にストッパー膜が形成された基板を用意する工程と、
前記少なくとも1つの柱状半導体層の表面の少なくとも一部を含む前記基板の上方の少なくとも一部に第1の絶縁膜を形成する工程と、
前記第1の絶縁膜上に薄い導電膜を形成する工程と、
前記薄い導電膜上に、前記柱状半導体層が埋没するようにポリシリコン層を形成する工程と、
その後に上面を前記ストッパー膜をストッパーとしてCMPにより平坦化する工程と、
前記第1の絶縁膜、薄い導電膜及びポリシリコン層を異方的に除去し、前記第1の絶縁膜、薄い導電膜及びポリシリコン層を所望の長さに形成する工程と、
その後に表面に保護膜を形成する工程と、
前記保護膜を異方的に除去し、前記所望の長さに形成された柱状半導体層側面の前記導電膜及び前記第1の絶縁膜の上部に所望の膜厚の保護膜サイドウォールを形成する工程と、
前記第1の絶縁膜、薄い導電膜及びポリシリコン層を選択的に除去し、一体化したゲート電極及びゲート配線を形成し、前記保護膜サイドウォールの保護によって、前記一体化したゲート電極及びゲート配線の少なくとも一部を前記所望の膜厚に形成する工程と、
を含むことを特徴とする半導体装置の製造方法。 - 前記異方的な除去は、エッチバックあることを特徴とする請求項1ないし9のいずれか1項に記載の半導体装置の製造方法。
- 前記保護膜は、シリコン窒化膜であることを特徴とする請求項1ないし9のいずれか1項に記載の半導体装置の製造方法。
- 前記保護膜及び前記ストッパー膜は、シリコン窒化膜であることを特徴とする請求項3、6又は9に記載の半導体装置の製造方法。
- 前記基板は、前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域をさらに有することを特徴とする請求項1ないし12に記載の半導体装置の製造方法。
- 前記少なくとも1つの柱状半導体層の各々の上部に、前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域と同じ導電型の不純物領域を形成する工程をさらに含むことを特徴とする請求項13に記載の半導体装置の製造方法。
- 前記少なくとも1つの柱状半導体層の各々の下部に形成された不純物領域は、基板の表層部に形成されたことを特徴とする請求項13又は14に記載の半導体装置の製造方法。
Priority Applications (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2008/051305 WO2009096002A1 (ja) | 2008-01-29 | 2008-01-29 | 半導体装置の製造方法 |
| TW098102806A TW200933711A (en) | 2008-01-29 | 2009-01-23 | Method of producing semiconductor device |
| JP2009551565A JP5258120B2 (ja) | 2008-01-29 | 2009-01-29 | 半導体装置の製造方法 |
| CN200980103507.7A CN101933126B (zh) | 2008-01-29 | 2009-01-29 | 半导体器件的制造方法 |
| KR1020107018479A KR101222338B1 (ko) | 2008-01-29 | 2009-01-29 | 반도체 장치의 제조방법 |
| EP09705045A EP2259293A4 (en) | 2008-01-29 | 2009-01-29 | MANUFACTURING PROCESS FOR A SEMICONDUCTOR ARRANGEMENT |
| PCT/JP2009/051465 WO2009096470A1 (ja) | 2008-01-29 | 2009-01-29 | 半導体装置の製造方法 |
| US12/704,278 US8476132B2 (en) | 2008-01-29 | 2010-02-11 | Production method for semiconductor device |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2008/051305 WO2009096002A1 (ja) | 2008-01-29 | 2008-01-29 | 半導体装置の製造方法 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| WO2009096002A1 true WO2009096002A1 (ja) | 2009-08-06 |
Family
ID=40912371
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2008/051305 Ceased WO2009096002A1 (ja) | 2008-01-29 | 2008-01-29 | 半導体装置の製造方法 |
| PCT/JP2009/051465 Ceased WO2009096470A1 (ja) | 2008-01-29 | 2009-01-29 | 半導体装置の製造方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PCT/JP2009/051465 Ceased WO2009096470A1 (ja) | 2008-01-29 | 2009-01-29 | 半導体装置の製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| EP (1) | EP2259293A4 (ja) |
| KR (1) | KR101222338B1 (ja) |
| CN (1) | CN101933126B (ja) |
| TW (1) | TW200933711A (ja) |
| WO (2) | WO2009096002A1 (ja) |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2014049827A1 (ja) * | 2012-09-28 | 2014-04-03 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置の製造方法、及び、半導体装置 |
| JP5612237B1 (ja) * | 2013-05-16 | 2014-10-22 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | Sgtを有する半導体装置の製造方法 |
| US9082838B2 (en) | 2012-09-28 | 2015-07-14 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing a semiconductor device and semiconductor device |
| US10103154B2 (en) | 2013-05-16 | 2018-10-16 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing an SGT-including semiconductor device |
| WO2019017326A1 (ja) * | 2017-07-19 | 2019-01-24 | グローバルウェーハズ・ジャパン株式会社 | 三次元構造体の製造方法、縦型トランジスタの製造方法、縦型トランジスタ用ウェ-ハおよび縦型トランジスタ用基板 |
Families Citing this family (25)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8183628B2 (en) | 2007-10-29 | 2012-05-22 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor structure and method of fabricating the semiconductor structure |
| JP5317343B2 (ja) | 2009-04-28 | 2013-10-16 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| US8598650B2 (en) | 2008-01-29 | 2013-12-03 | Unisantis Electronics Singapore Pte Ltd. | Semiconductor device and production method therefor |
| SG165252A1 (en) | 2009-03-25 | 2010-10-28 | Unisantis Electronics Jp Ltd | Semiconductor device and production method therefor |
| JP5032532B2 (ja) | 2009-06-05 | 2012-09-26 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| JP5006378B2 (ja) * | 2009-08-11 | 2012-08-22 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| JP5006379B2 (ja) | 2009-09-16 | 2012-08-22 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置 |
| JP5356970B2 (ja) | 2009-10-01 | 2013-12-04 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置 |
| KR101211442B1 (ko) | 2010-03-08 | 2012-12-12 | 유니산티스 일렉트로닉스 싱가포르 프라이빗 리미티드 | 고체 촬상 장치 |
| US8487357B2 (en) | 2010-03-12 | 2013-07-16 | Unisantis Electronics Singapore Pte Ltd. | Solid state imaging device having high sensitivity and high pixel density |
| JP5066590B2 (ja) | 2010-06-09 | 2012-11-07 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置とその製造方法 |
| JP5087655B2 (ja) | 2010-06-15 | 2012-12-05 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置及びその製造方法 |
| US8564034B2 (en) | 2011-09-08 | 2013-10-22 | Unisantis Electronics Singapore Pte. Ltd. | Solid-state imaging device |
| US8669601B2 (en) | 2011-09-15 | 2014-03-11 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing semiconductor device and semiconductor device having pillar-shaped semiconductor |
| US8772175B2 (en) | 2011-12-19 | 2014-07-08 | Unisantis Electronics Singapore Pte. Ltd. | Method for manufacturing semiconductor device and semiconductor device |
| US8916478B2 (en) | 2011-12-19 | 2014-12-23 | Unisantis Electronics Singapore Pte. Ltd. | Method for manufacturing semiconductor device and semiconductor device |
| US8748938B2 (en) | 2012-02-20 | 2014-06-10 | Unisantis Electronics Singapore Pte. Ltd. | Solid-state imaging device |
| US9368619B2 (en) | 2013-02-08 | 2016-06-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for inducing strain in vertical semiconductor columns |
| US9209247B2 (en) * | 2013-05-10 | 2015-12-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Self-aligned wrapped-around structure |
| US9564493B2 (en) | 2015-03-13 | 2017-02-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Devices having a semiconductor material that is semimetal in bulk and methods of forming the same |
| JP5926423B2 (ja) * | 2015-05-20 | 2016-05-25 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置 |
| JP6114434B2 (ja) * | 2016-04-21 | 2017-04-12 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置 |
| JP6246276B2 (ja) * | 2016-07-15 | 2017-12-13 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置の製造方法と半導体装置 |
| WO2021176600A1 (ja) * | 2020-03-04 | 2021-09-10 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 柱状半導体装置の製造方法 |
| CN115241300B (zh) * | 2021-04-22 | 2023-11-17 | 苏州阿特斯阳光电力科技有限公司 | 太阳能电池及其制备方法 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0271556A (ja) * | 1988-09-06 | 1990-03-12 | Toshiba Corp | 半導体装置 |
| JPH03154379A (ja) * | 1989-11-11 | 1991-07-02 | Takehide Shirato | 半導体装置 |
| JPH0621467A (ja) * | 1992-07-03 | 1994-01-28 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JPH06342883A (ja) * | 1992-10-05 | 1994-12-13 | Texas Instr Inc <Ti> | Mosfetおよびcmosデバイス |
| JP2002057329A (ja) * | 2000-08-09 | 2002-02-22 | Toshiba Corp | 縦型電界効果トランジスタ及びその製造方法 |
| JP2003503853A (ja) * | 1999-06-25 | 2003-01-28 | インフィネオン テクノロジーズ アクチエンゲゼルシャフト | Mosトランジスタ、dramセル構成体、mosトランジスタの製造方法、およびdramセル構成体の製造方法 |
| JP2006310651A (ja) * | 2005-04-28 | 2006-11-09 | Toshiba Corp | 半導体装置の製造方法 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2703970B2 (ja) | 1989-01-17 | 1998-01-26 | 株式会社東芝 | Mos型半導体装置 |
| JP3403231B2 (ja) | 1993-05-12 | 2003-05-06 | 三菱電機株式会社 | 半導体装置およびその製造方法 |
| DE19846063A1 (de) * | 1998-10-07 | 2000-04-20 | Forschungszentrum Juelich Gmbh | Verfahren zur Herstellung eines Double-Gate MOSFETs |
-
2008
- 2008-01-29 WO PCT/JP2008/051305 patent/WO2009096002A1/ja not_active Ceased
-
2009
- 2009-01-23 TW TW098102806A patent/TW200933711A/zh unknown
- 2009-01-29 EP EP09705045A patent/EP2259293A4/en not_active Withdrawn
- 2009-01-29 KR KR1020107018479A patent/KR101222338B1/ko active Active
- 2009-01-29 WO PCT/JP2009/051465 patent/WO2009096470A1/ja not_active Ceased
- 2009-01-29 CN CN200980103507.7A patent/CN101933126B/zh active Active
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0271556A (ja) * | 1988-09-06 | 1990-03-12 | Toshiba Corp | 半導体装置 |
| JPH03154379A (ja) * | 1989-11-11 | 1991-07-02 | Takehide Shirato | 半導体装置 |
| JPH0621467A (ja) * | 1992-07-03 | 1994-01-28 | Mitsubishi Electric Corp | 半導体装置およびその製造方法 |
| JPH06342883A (ja) * | 1992-10-05 | 1994-12-13 | Texas Instr Inc <Ti> | Mosfetおよびcmosデバイス |
| JP2003503853A (ja) * | 1999-06-25 | 2003-01-28 | インフィネオン テクノロジーズ アクチエンゲゼルシャフト | Mosトランジスタ、dramセル構成体、mosトランジスタの製造方法、およびdramセル構成体の製造方法 |
| JP2002057329A (ja) * | 2000-08-09 | 2002-02-22 | Toshiba Corp | 縦型電界効果トランジスタ及びその製造方法 |
| JP2006310651A (ja) * | 2005-04-28 | 2006-11-09 | Toshiba Corp | 半導体装置の製造方法 |
Cited By (11)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2014049827A1 (ja) * | 2012-09-28 | 2014-04-03 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | 半導体装置の製造方法、及び、半導体装置 |
| JP5685344B2 (ja) * | 2012-09-28 | 2015-03-18 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | 半導体装置の製造方法、及び、半導体装置 |
| US9082838B2 (en) | 2012-09-28 | 2015-07-14 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing a semiconductor device and semiconductor device |
| JP5612237B1 (ja) * | 2013-05-16 | 2014-10-22 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッドUnisantis Electronics Singapore Pte Ltd. | Sgtを有する半導体装置の製造方法 |
| WO2014184933A1 (ja) * | 2013-05-16 | 2014-11-20 | ユニサンティス エレクトロニクス シンガポール プライベート リミテッド | Sgtを有する半導体装置の製造方法 |
| US9514944B2 (en) | 2013-05-16 | 2016-12-06 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing an SGT-including semiconductor device |
| US10103154B2 (en) | 2013-05-16 | 2018-10-16 | Unisantis Electronics Singapore Pte. Ltd. | Method for producing an SGT-including semiconductor device |
| WO2019017326A1 (ja) * | 2017-07-19 | 2019-01-24 | グローバルウェーハズ・ジャパン株式会社 | 三次元構造体の製造方法、縦型トランジスタの製造方法、縦型トランジスタ用ウェ-ハおよび縦型トランジスタ用基板 |
| JPWO2019017326A1 (ja) * | 2017-07-19 | 2020-07-27 | グローバルウェーハズ・ジャパン株式会社 | 三次元構造体の製造方法、縦型トランジスタの製造方法、縦型トランジスタ用ウェ−ハおよび縦型トランジスタ用基板 |
| JP7274148B2 (ja) | 2017-07-19 | 2023-05-16 | グローバルウェーハズ・ジャパン株式会社 | 三次元構造体の製造方法、縦型トランジスタの製造方法、および縦型トランジスタ用基板 |
| US11887845B2 (en) | 2017-07-19 | 2024-01-30 | Globalwafers Japan Co., Ltd. | Method for producing three-dimensional structure, method for producing vertical transistor, vertical transistor wafer, and vertical transistor substrate |
Also Published As
| Publication number | Publication date |
|---|---|
| EP2259293A4 (en) | 2011-08-17 |
| CN101933126A (zh) | 2010-12-29 |
| WO2009096470A1 (ja) | 2009-08-06 |
| CN101933126B (zh) | 2012-09-19 |
| EP2259293A1 (en) | 2010-12-08 |
| KR101222338B1 (ko) | 2013-01-14 |
| TW200933711A (en) | 2009-08-01 |
| KR20100109963A (ko) | 2010-10-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO2009096002A1 (ja) | 半導体装置の製造方法 | |
| US11043572B2 (en) | Metal gate structure and methods thereof | |
| CN101933149B (zh) | 半导体器件及其制造方法 | |
| US11251184B2 (en) | Semiconductor arrangement having continuous spacers and method of manufacturing the same | |
| US8476132B2 (en) | Production method for semiconductor device | |
| US8697511B2 (en) | Method for producing semiconductor device and semiconductor device | |
| US9054085B2 (en) | Semiconductor device | |
| US20030122186A1 (en) | Double-gate field-effect transistor, integrated circuit using the transistor and method of manufacturing the same | |
| US20240347463A1 (en) | Semiconductor Device with Multi-Layer Dielectric and Methods of Forming the Same | |
| US9761480B1 (en) | Methods of forming field effect transistor (FET) and non-FET circuit elements on a semiconductor-on-insulator substrate | |
| US20190109207A1 (en) | Semiconductor device and method for fabricating the same | |
| US10141400B2 (en) | Semiconductor devices including field effect transistors with dummy gates on isolation | |
| KR20140009063A (ko) | 듀얼 안티-퓨즈 | |
| US9589968B2 (en) | Method for producing one-time-programmable memory cells and corresponding integrated circuit | |
| US9401416B2 (en) | Method for reducing gate height variation due to overlapping masks | |
| US10832972B2 (en) | Semiconductor arrangement having continuous spacers and method of manufacturing the same | |
| US10825913B2 (en) | Methods, apparatus, and manufacturing system for FinFET devices with reduced parasitic capacitance | |
| JP5258120B2 (ja) | 半導体装置の製造方法 | |
| US7638837B2 (en) | Stress enhanced semiconductor device and methods for fabricating same | |
| JP2008186989A (ja) | 半導体装置及びその製造方法 | |
| HK1191448A (en) | Dual anti-fuse |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 08704087 Country of ref document: EP Kind code of ref document: A1 |
|
| NENP | Non-entry into the national phase |
Ref country code: DE |
|
| 122 | Ep: pct application non-entry in european phase |
Ref document number: 08704087 Country of ref document: EP Kind code of ref document: A1 |
|
| NENP | Non-entry into the national phase |
Ref country code: JP |