[go: up one dir, main page]

WO2008032468A1 - Display apparatus - Google Patents

Display apparatus Download PDF

Info

Publication number
WO2008032468A1
WO2008032468A1 PCT/JP2007/059706 JP2007059706W WO2008032468A1 WO 2008032468 A1 WO2008032468 A1 WO 2008032468A1 JP 2007059706 W JP2007059706 W JP 2007059706W WO 2008032468 A1 WO2008032468 A1 WO 2008032468A1
Authority
WO
WIPO (PCT)
Prior art keywords
scanning signal
signal
slope
signal line
gate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2007/059706
Other languages
English (en)
French (fr)
Inventor
Daiichi Sawabe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to US12/309,473 priority Critical patent/US20100289785A1/en
Priority to CN2007800294821A priority patent/CN101501754B/zh
Publication of WO2008032468A1 publication Critical patent/WO2008032468A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Definitions

  • the present invention relates to a display device including a display panel and a scanning signal line driving circuit that outputs a scanning signal to scanning signal lines.
  • Liquid crystal display devices are actively used as display elements for televisions, graphic displays and the like.
  • a liquid crystal display device in which a switching element such as a thin film transistor (hereinafter referred to as TFT) is provided for each display pixel causes crosstalk between adjacent display pixels even when the number of display pixels increases. It is especially noticeable because it provides a superior display image.
  • TFT thin film transistor
  • such a liquid crystal display device includes a liquid crystal display panel 110, a drive circuit unit, and the main components thereof.
  • the liquid crystal display panel 110 is composed of a liquid crystal composition sandwiched between a pair of electrode substrates and a polarizing plate attached to the outer surface of each electrode substrate.
  • One electrode substrate TFT (Thin Film Transistor) array substrate, has multiple signal lines S (1), S (2), ⁇ "S (i), ⁇ " S (N) , And scanning signal lines G (1), G (2) to G (j), to G (M) are formed in a matrix.
  • a switch element 102 made of a TFT connected to the pixel electrode 103 is formed at each intersection between the signal line and the scanning signal line.
  • the other electrode substrate is provided with a counter electrode 111.
  • the driving circuit section includes a scanning signal line driving circuit 120 connected to each scanning signal line, a signal line driving circuit 130 connected to each signal line, and a counter electrode connected to the counter electrode 111.
  • the drive circuit is composed of COM.
  • the scanning signal line is connected to the TFT gate electrode g (i, j) of the display pixel P (i, j).
  • this TFT is turned on.
  • the video signal voltage Vsp is output from the signal line drive circuit 130 via the TFT source and drain electrodes.
  • the pixel electrode 101 holds the pixel potential Vdp until it is written to the pixel electrode 103 and the gate-on voltage Vgh is applied in the next field (TF2).
  • the liquid crystal composition sandwiched between the pixel electrode 101 and the counter electrode 111 has a pixel potential Vdp and a counter potential VCOM. In response to the potential difference, image display is performed.
  • the gate-on voltage Vgh from the scanning signal line driving circuit 120 is applied to the TFT gate electrode g (i, j) of the display pixel P (i, j). Is applied, the video signal voltage Vsn from the signal line driver circuit 130 is written to the pixel electrode, holds the pixel potential Vdn, and the liquid crystal composition has the pixel potential Vdn and the counter potential VCO. Responds according to the potential difference with M, image display is performed, and liquid crystal AC drive is realized
  • the gate electrode g ( l, j), g (2, j), g (3, j), ..., g (i, j), ..., g (N, j) are all applied with gate-on voltage Vgh It will be.
  • the output of the gate-on voltage Vgh immediately after exiting the scanning signal line driving circuit 120 rises vertically at time tO as shown in the waveform diagram of VG (j) shown in the upper part of FIG. It is a rectangular wave that falls vertically between tl. And, originally, this rectangular wave is the gate electrode g (l, j), g (2, j), g (3, j), ... ⁇ g (i, j), ... In any of ⁇ g (N, should rise vertically at time tO and fall vertically at time tl, and keep V and square waves.
  • the gate electrode g (l, j) force also reaches the gate electrode g (N, j) in order to form the scanning signal line as shown in FIG.
  • the so-called signal waveform is distorted.
  • the gate voltage Vg (l, j) is turned on at time to. And turn off at time tl.
  • the gate voltage Vg (N, j) is turned on at time tO ′ slightly deviated from time tO and turned off at time tl ′ slightly deviated from time tl.
  • Vd (l) Cgd- (Vgh-Vgl) / (Clc + Cs + Cgd)
  • Cgd represents the parasitic capacitance between the gate and drain of the TFT
  • Clc represents the pixel capacitance
  • Cs represents the auxiliary capacitance
  • the scanning signal is near the gate threshold voltage VT of the gate-on voltage Vgh force TFT. Since the TFT is on until it falls, the level shift that occurs in the pixel potential Vd due to the parasitic capacitance Cgd does not occur, and the scanning signal further enters the region where the force near the threshold VT also changes to the gate-off voltage Vgl.
  • the level shift AVd deviation caused in the pixel potential Vd due to the parasitic capacitance Cgd in this panel can be ignored by increasing the screen size and definition, which is uniform in the display surface. Disappear. Therefore, in the conventional method of biasing the counter voltage, the display surface Unevenness of level shift cannot be absorbed and each pixel cannot be optimally AC driven, which causes problems such as generation of flickering force and burn-in afterimages due to DC component application.
  • the gate voltage Vg (at the gate electrode g (l, j) immediately after the output of the scanning signal line driving circuit 120 ( 1, j) discloses a technique for consciously forming a slope when falling off.
  • the gate voltage Vg (l, j) immediately after the output of the scanning signal line drive circuit 120 is turned off and the gate voltage Vg (N, j) at the end of the scanning signal line is turned off. Since the inclination at the time of falling is substantially equal, the level shift in the display surface is not uneven, and a high-quality display image can be obtained.
  • Patent Document 1 Japanese Patent Gazette “Japanese Patent Laid-Open No. 11 281957 (published Oct. 15, 1999)”
  • the resistance R is set to a value corresponding to the horizontal length of the display panel. Since it must be replaced, it cannot be shared for display panels of various sizes, and it is necessary to replace the drive circuit board with the resistor attached.
  • the present invention has been made in view of the above-described conventional problems, and an object of the present invention is to provide a display device capable of sharing a drive circuit board with respect to display panels of various sizes. It is in.
  • the display device of the present invention includes a plurality of video signal lines for supplying data signals, a plurality of scanning signal lines provided so as to intersect the video signal lines, and the video.
  • a display panel including a display panel including a pixel electrode provided via a switching element at each intersection of the signal line and the scanning signal line, and a scanning signal line driving circuit outputting a scanning signal to the scanning signal line
  • An apparatus such that the scanning signal falls with an inclination Falling slope signal generating means for generating a falling slope signal for control and outputting it to the scanning signal line drive circuit is provided, and the falling slope signal generating means is provided at the rising edge of the scanning signal. It is provided with a changing means for changing the inclination and falling time.
  • the display device of the present invention includes a plurality of video signal lines for supplying data signals, a plurality of scanning signal lines provided so as to intersect the video signal lines, and the video
  • a display panel including a display panel including a pixel electrode provided via a switching element at each intersection of the signal line and the scanning signal line, and a scanning signal line driving circuit outputting a scanning signal to the scanning signal line
  • the scanning signal is caused to fall with substantially the same inclination regardless of the position on the scanning signal line based on the signal delay transmission characteristic of the scanning signal line according to the length of the display panel.
  • a falling slope signal generating means for generating a falling slope signal for controlling the scanning signal and outputting it to the scanning signal line drive circuit is provided, and the falling slope signal generating means is provided at the rising edge of the scanning signal.
  • Slope It is characterized by having storage means for setting the fall time to be changeable.
  • the falling slope signal generating means is based on the signal delay transmission characteristic of the scanning signal line according to the length of the display panel, so that the scanning signal is positioned at the position on the scanning signal line. Irrespective of this, a falling slope signal is generated for controlling to fall with substantially the same slope, and is output to the scanning signal line drive circuit.
  • an appropriate value is set based on the signal delay transmission characteristic of the scanning signal line according to the length of the display panel.
  • a resistor can be mounted on the substrate.
  • the falling slope signal generating means includes a changing means for changing the rising time S and the slope falling time of the scanning signal.
  • the falling slope signal generating means includes a storage means for setting the rising time and the falling time of the scanning signal to be changeable.
  • the slope of the falling slope signal of the scanning signal can be changed by controlling the on period of the scanning signal.
  • the storage means for setting the rise time and the slope fall time of the scanning signal for setting the on period of the scanning signal can change the set value so that the display panel can be changed. There is no need to change to a drive circuit board with a resistance value according to the signal delay transfer characteristics. That is, it is possible to change the rising edge and the falling edge of the scanning signal in the drive circuit board.
  • the switching element also has a thin film transistor power
  • the falling slope signal generation means controls to output an on / off selection signal at the rising edge and the falling edge of the scanning signal.
  • the gate-on voltage is output to the scanning signal line via the scanning signal line drive circuit by the ON signal indicating the rising edge of the running signal by the ON / OFF selection signal, and the slope of the scanning signal by the ON / OFF selection signal is output. It is preferable to use a gate voltage generation unit that discharges charges accumulated on the scanning signal line by the gate-on voltage by an off signal indicating a fall time.
  • the control unit outputs an on / off selection signal at the rising edge and the falling edge of the scanning signal.
  • the gate voltage generator outputs a gate-on voltage to the scanning signal line in response to an ON signal indicating the rising edge of the scanning signal in response to an ON / OFF selection signal from the controller.
  • the gate voltage generator discharges the charge accumulated in the scanning signal line by the gate-on voltage in response to an off signal indicating the falling edge of the scanning signal by the on-off selection signal from the control unit. At this time, a falling slope signal can be created.
  • the gate voltage generator is stored in the scanning signal line by the gate on voltage by an off signal indicating a slope falling edge of the scanning signal by the on / off selection signal.
  • an off signal indicating a slope falling edge of the scanning signal by the on / off selection signal.
  • the gate voltage generation unit is configured to store the charge accumulated in the scanning signal line by the gate-on voltage according to the off-signal indicating the slope falling edge of the scanning signal by the on-off selection signal. It is preferable to provide a discharge potential setting unit for setting a potential after the discharge when discharging.
  • the discharge potential setting unit can set the potential after the discharge when discharging the charges accumulated in the scanning signal line by the gate-on voltage, so that the slope can be changed.
  • the switching element has a thin film transistor power
  • the falling slope signal generating means outputs an on / off selection signal at the rising edge and the falling slope of the scanning signal.
  • the control unit for outputting and the ON signal indicating the rising edge of the scanning signal by the ON / OFF selection signal charge the gate ON voltage to convert the tilt control voltage to the scanning signal line via the scanning signal line driving circuit, while the ON / OFF signal It is preferable to use the ramp voltage control unit that makes the ramp control voltage zero by discharging the charge accumulated by the gate voltage by the off signal indicating the ramp fall time of the scanning signal by the selection signal. Better!/,.
  • the control unit outputs an on / off selection signal at the rising edge and the falling edge of the scanning signal.
  • the ramp voltage control unit charges the gate on voltage by the on signal indicating the rising edge of the scan signal by the on / off selection signal from the control unit, and supplies the ramp control voltage to the scan signal line via the scan signal line drive circuit.
  • the ramp voltage control unit makes the ramp control voltage zero by discharging the charge accumulated by the gate on voltage according to the off signal indicating the ramp falling edge of the scanning signal by the on / off selection signal of the control unit force. At this time, a falling slope signal can be created.
  • the display panel is preferably a liquid crystal display panel.
  • the display panel is preferably a liquid crystal display panel.
  • FIG. 1 is a block diagram showing a configuration of a slope generating circuit, showing an embodiment of a liquid crystal display device according to the present invention.
  • FIG. 2 is a plan view showing the overall configuration of the liquid crystal display device.
  • FIG. 3 is a block diagram showing a configuration of a scanning signal line driving circuit of the liquid crystal display device.
  • FIG. 4 is an explanatory diagram showing that the TFT in the liquid crystal display panel of the liquid crystal display device has not a complete ONZOFF switch but a linear gate voltage / drain current characteristic.
  • FIG. 5 is a waveform diagram showing a scanning waveform near the scanning signal line input of the liquid crystal display panel, a scanning signal line waveform near the end of the scanning signal line, and each pixel potential.
  • FIG. 6 is a block diagram showing a configuration of another slope generation circuit in the liquid crystal display device.
  • FIG. 7 is a waveform diagram showing a slope of a scanning signal generated by the slope generation circuit.
  • FIG. 8 is a waveform diagram showing a slope of a scanning signal generated by the slope generation circuit shown in FIG.
  • FIG. 9 (a) is a diagram showing the slope of the slope when the value of the adjustment resistor of the slope generation circuit is small.
  • FIG. 9 (b) is a diagram showing the slope of the slope when the value of the adjustment resistor of the slope generation circuit is large.
  • FIG. 10 (a) is a diagram showing the slope of the slope when it is assumed that there is no liquid crystal display panel.
  • FIG. 10 (b) is a diagram showing the slope of the slope when the capacity of the liquid crystal display panel is small.
  • FIG. 10 (c) is a diagram showing the slope of the slope when the liquid crystal display panel has a large capacity.
  • FIG. 11 (a) is a diagram showing the slope of the slope when the slope generation time is short in the slope generation circuit.
  • FIG. 11 (b) is a diagram showing the slope of the slope when the slope generation time is long in the slope generation circuit.
  • FIG. 12 is a block diagram showing a configuration of a modified example of the slope generation circuit in the liquid crystal display device.
  • FIG. 13 is a plan view showing a configuration of a conventional liquid crystal display device.
  • FIG. 14 is a waveform diagram showing drive waveforms of the liquid crystal display device.
  • FIG. 15 is a waveform diagram showing how the scanning signal input from the scanning signal line driving circuit to the scanning signal line of the liquid crystal display device is distorted inside the panel due to the signal delay transmission characteristic of the scanning signal line.
  • FIG. 16 is a circuit diagram showing a propagation equivalent circuit when focusing on the signal transmission delay of the one scanning signal line.
  • FIG. 17 is a circuit diagram showing an equivalent circuit of a display pixel in a configuration in which a pixel capacitor and an auxiliary capacitor in the liquid crystal display device are connected in parallel to a counter potential of a counter electrode driving circuit.
  • FIG. 18 is a waveform diagram showing how the scanning signal input from the scanning signal line driving circuit to the scanning signal line is distorted inside the panel due to the signal delay transmission characteristic of the scanning signal line.
  • FIG. 19 is a block diagram showing a configuration of a slope generation circuit of a drive circuit in the liquid crystal display device.
  • INV inverter gate voltage generator
  • SW1-SW2 switch Gate voltage generator
  • the liquid crystal display device includes a liquid crystal display panel 10 serving as a display panel and a drive circuit unit.
  • a liquid crystal composition is held between a pair of electrode substrates, and a polarizing plate is attached to the outer surface of each electrode substrate.
  • One electrode substrate a TFT (Thin Film Transistor) array substrate, has a plurality of signal lines S (l), S (2), -S (on a transparent insulating substrate 1 such as glass. i) to S (N) and scanning signal lines G (1), G (2)... -G (j), to G (M) are formed in a matrix. Then, at each intersection of these signal lines and scanning signal lines, the scan connected to the pixel electrode 3 is performed. TFT2 as the switch element is formed, and an alignment film (not shown) is provided so as to cover almost the entire surface of the TFT2, thereby forming a TFT array substrate.
  • TFT Thin Film Transistor
  • the counter substrate which is another electrode substrate, is formed by sequentially stacking a counter electrode 11 and an alignment film (not shown) over the entire surface on a transparent insulating substrate such as glass as in the TFT array substrate. ing. Then, the scanning signal line driving circuit 20 connected to each scanning signal line of the liquid crystal display panel 10 as the display panel configured as described above, the signal line driving circuit 30 connected to each signal line, and the counter electrode
  • the drive circuit section is constituted by the counter electrode drive circuit COM to be connected.
  • the scanning signal line drive circuit 20 includes, for example, a shift register unit 21 including M flip-flops connected in cascade, and a selection switch 22 that switches according to an output from each flip-flop. It is composed of
  • a gate-on voltage Vgh sufficient to turn on the TFT2 is input to one input terminal VD1 of each selection switch 22, and sufficient to turn TFT2 off to the other input terminal VD2.
  • a valid gate-off voltage Vgl is input. Therefore, the data signal (GSP) is sequentially transferred through the flip-flop by the clock signal (S CK), and is sequentially output to the selection switch 22.
  • the selection switch 22 selects the gate-on voltage Vgh for turning on the TFT 2 for one scanning period (TH) and outputs it to the scanning signal line 23, and then turns off the TFT 2 for the scanning signal line 23. Outputs gate-off voltage Vgl.
  • FIG. 14 shows a driving waveform diagram of a conventional liquid crystal display device.
  • Vg shows the waveform of one signal line
  • Vs shows the waveform of one signal line
  • Vd shows the drain waveform.
  • FIG. 17 shows an equivalent circuit of the display pixel P (i, j) having a configuration in which the pixel capacitor Clc and the auxiliary capacitor Cs are connected in parallel to the counter potential V COM of the counter electrode drive circuit COM.
  • C gd indicates the parasitic capacitance between the gate and drain of the TFT.
  • the equivalent circuit of the display pixel P (i, j) is the same in this embodiment.
  • frame inversion driving which is one type of AC driving.
  • the scanning signal line driver circuit capacitor is connected to the gate electrode g (i, j) of the TFT of one display pixel P (i, j).
  • this TFT is turned on, and the video signal voltage Vsp from the signal line driver circuit is written to the pixel electrode via the TFT source and drain electrodes, and the next field ( The pixel electrode holds the pixel potential Vdp until the gate-on voltage Vgh is applied at TF2).
  • the liquid crystal composition held by the pixel electrode and the counter electrode corresponds to the potential difference between the pixel potential Vdp and the counter potential VCOM. The image is displayed.
  • the level shift AVd that occurs in the pixel potential Vd due to the parasitic capacitance Cgd that is inevitably formed in the TFT is as follows.
  • the non-scanning voltage (TFT off voltage) of the scanning signal is the gate off voltage Vgl
  • Vd Cgd '(Vgh-Vgl) / (Clc + Cs + Cgd)
  • G (2), ⁇ G (j), ⁇ G (M) are signal delay paths that cause signal transmission delay to some extent that is difficult to form with ideal wiring without signal delay transmission.
  • scanning signal lines G (l), G (2),. (j), ⁇ G (M) mainly includes the wiring material for forming the scanning signal line, and the resistance components rgl, rg2, rg3, and one rgN depending on the wiring width and length, for example, intersecting with the signal line
  • There are various parasitic capacitances cgl, cg2, cg3, .about.cgN which are composed of cross capacitance generated by this, and have a capacitive coupling relationship with the scanning signal line.
  • the scanning signal line is a distributed constant type signal delay transmission path. This means that the signal transmission of the scanning signal is delayed in proportion to the length parallel to the direction of the scanning signal line in the liquid crystal display panel 10.
  • the scanning signal VG (j) input from the scanning signal line driving circuit to the scanning signal line is converted into the above-described signal delay transmission characteristic of the scanning signal line. It will be sluggish inside the panel depending on the nature. That is, in FIG. 15, the waveform Vg (l, j) is a waveform near g (l, j) immediately after the output of the scanning signal line driving circuit, and there is almost no waveform rounding. On the other hand, in the figure, the waveform Vg (N, j) is a waveform near the scanning signal line termination g (N, j), and the waveform is rounded due to the signal delay transmission characteristics of the scanning signal line. The amount of change SyN per unit time is generated due to the waveform rounding.
  • TFT2 has a V–I characteristic (gate voltage drain current characteristic) as shown in Fig. 4, which is not a complete ONZOFF switch.
  • V–I characteristic gate voltage drain current characteristic
  • the horizontal axis shows the voltage applied to the gate of TFT2
  • the vertical axis shows the drain current.
  • the scan pulse is composed of two voltage levels, a gate-on voltage Vgh sufficient to turn on TFT2 and a gate-off voltage Vgl sufficient to turn off TFT2, as shown in the figure.
  • An intermediate ON region exists between the threshold VT of TFT2 and the gate ON voltage Vgh.
  • the gate signal of the scanning signal is reduced to the gate-on voltage Vgh force and the gate-off voltage Vgl.
  • the level shift AVd (l) generated in the pixel potential Vd (l, j) due to the parasitic capacitance Cgd described above is not affected by the characteristics of the linear region of the TFT.
  • Vd (l) Cgd- (Vgh-Vgl) / (Clc + Cs + Cgd)
  • the level shift AVd deviation caused in the pixel potential Vd due to the parasitic capacitance Cgd in the liquid crystal display panel is uniform in the display surface, resulting in a larger screen and higher definition. Therefore, it cannot be ignored. Therefore, the conventional method of biasing the counter voltage cannot absorb the level shift unevenness in the display surface and each pixel cannot be optimally AC driven. Will be invited.
  • the gate voltage Vg (l, j) at the gate electrode g (l, j) immediately after the output of the scanning signal line drive circuit 20 is A slope is consciously formed when falling off.
  • FIG. 5 shows the output waveforms VG (j ⁇ 1), VG (j), VG (j + 1) of the scanning signal line drive circuit 20, and the scanning waveform Vg (l, j) near the scanning signal line input, A scanning signal line waveform Vg (N, j) near the end of the scanning signal line and each pixel potential Vd (l, j), Vd (N, j) are shown.
  • the falling waveform from the gate-on voltage Vgh to the gate-off voltage Vgl is as shown in FIG. Change per unit time Changes with the slope (slope) of Sx.
  • a data signal is supplied to the plurality of pixel electrodes 3 via the video signal line 31, and a scanning signal is supplied via the scanning signal line 23 intersecting the video signal line 31.
  • the falling edge of the scanning signal is controlled during the driving.
  • the amount of change Sxl and SxN of the falling waveform near the input and near the end of the scanning signal line 23 can be obtained from the scanning signal line waveform Vg ( l, j), and Vg (N, j), which are substantially the same without being affected by the signal delay transmission characteristic that the scanning signal line 23 has parasitically.
  • the level shift that occurs in the pixel potential Vd due to the parasitic capacitance Cgd that exists parasitically in the scanning signal line 23 becomes substantially uniform in the display surface.
  • the flaw force is sufficiently reduced by a conventional method such as biasing the counter potential VCOM to the counter electrode 11 so as to reduce the level shift AVd caused by the parasitic capacitance Cgd in advance, and display defects such as burn-in afterimages.
  • a display device without any problem can be realized.
  • the falling control is performed by the scanning signal. This should be done based on the signal delay transmission characteristics of line 23. By controlling in this way, it is possible to make the slope of the falling edge of the scanning signal almost the same anywhere on the scanning signal line 23, so that the level shift of each pixel potential becomes substantially uniform.
  • the gate-on voltage Vgh and the gate-off voltage Vgl are input, and the gate-on voltage Vgh is sequentially applied to the scanning signal line by the gate clock signal GCK. (TH) is selected and outputted to the scanning signal line 23, and then the gate-off voltage Vgl for turning off the TFT is outputted to the scanning signal line 105, respectively. Therefore, in order to form a slope (slope), in this embodiment, as an example, the slope generation circuit 40 as the falling slope signal generation means shown in FIG. 6 is incorporated. The output of the circuit is used as the gate-on voltage Vgh of the scanning signal line driving circuit 20.
  • the slope generation circuit 40 mainly includes a resistor Rent and a capacitor Cent for charging / discharging, an inverter INV for controlling the charging / discharging, and a charging / discharging.
  • the switch SW1 ⁇ SW2 and force are configured to switch between.
  • a signal voltage Vdd is applied to one terminal of the switch SW1.
  • This signal voltage V dd is a DC voltage having a gate-on voltage Vgh sufficient to turn on the TFT2.
  • the other terminal of the switch SW1 is connected to one end of the resistor Rent and also connected to one end of the capacitor Cent.
  • the resistance Rent and the capacitor Cent are values corresponding to the length of the liquid crystal display panel 10 in the horizontal direction, that is, the length in the direction parallel to the scanning signal line 23.
  • the other end of the resistor Rent is grounded (GND) via the switch SW2.
  • the opening / closing control of the switch SW2 is performed based on an Stc signal as an on / off selection signal input from a control circuit 51, which will be described later, as a control unit via the inverter INV.
  • This Stc signal is synchronized with one scanning period, and also performs opening / closing control of the switch SW1.
  • the Stc signal can be configured using, for example, a mono multivibrator (not shown) as long as it is formed so as to be synchronized with the clock signal (GCK).
  • the resistor Rcnt, capacitor Ccnt, inverter INV, and switch SW1'SW2 function as a gate voltage generation unit.
  • the switch SW1 is closed. At this time, a low level is applied to the switch SW2 via the inverter INV, so that the switch SW2 is opened. On the other hand, when the Stc signal is at a low level (discharge control signal), the switch SW1 is opened. At this time, since the high level is applied to the switch SW2 via the inverter INV, the switch SW2 is Closed. That is, in the configuration of FIG. 6, the switches SW1 ′ SW2 are high-active elements.
  • the output signal VDla generated by the slope generation circuit 40 is input to the input terminal VD1 of the scanning signal line drive circuit 20 shown in FIG.
  • the Stc signal is a timing signal for controlling the gate falling period, and is a signal having the same cycle as one scanning period (TH).
  • the output signal VDla is the gate-on voltage Vgh. Is output to the input terminal VD1 of the scanning signal line driving circuit 20 shown in FIG.
  • the switch SW1 is opened and the switch SW2 is closed, and the charge stored in the capacitor Cent is discharged through the resistor Rent to gradually increase the voltage.
  • the level goes down.
  • the output signal VDla has a sawtooth waveform as shown in FIG.
  • the shape of the slope (inclination) can be changed according to the size of the liquid crystal display panel 10 by software.
  • the driving device of the liquid crystal display device of the present embodiment includes the slope generation circuit 50 as the falling slope signal generation means shown in FIG.
  • the slope generation circuit 50 is connected to the transistor TR1, the diode D, the basic resistor R0, the adjustment resistor R1, the transistor TR2, the control circuit 51 as a control unit, and the control circuit 51. It consists of EEPROM 52 as the changing means and storage means.
  • the source of the transistor TR1 and one end of the basic resistor R0 are connected to a signal voltage Vdd such as a voltage of 34V of a power source (not shown).
  • the drain of transistor TR1 is It is connected to one end of the diode D and connected to the input terminal VD1 of the scanning signal line drive circuit 20 shown in FIG.
  • the other end of the basic resistor R0, the gate of the transistor TR1, and the other end of the diode D are connected to one end of the adjustment resistor R1, respectively.
  • the other end of the adjustment resistor R1 is connected to the drain D of the transistor TR2.
  • the gate of the transistor TR2 is connected to the control circuit 51, and the source S of the transistor TR2 is grounded (GND).
  • the slope generation circuit 50 configured as described above, when the output signal GSLOPE force from the control circuit 51 to the transistor TR2 is LOW, no current flows between the source and drain of the transistor TR2. At this time, the transistor TR1 is opened, a current flows between the source and drain of the transistor TR1, and the signal voltage Vdd such as a voltage of 34 V is applied to the input terminal VD1 of the scanning signal line driving circuit 20 in the liquid crystal display panel 10 from the power supply side.
  • the gate-on voltage Vgh is supplied as the output signal VDla. As a result, the horizontal portion of the output signal VDla shown in FIG. 7 is output.
  • the slope curve of the gate-on voltage Vgh is adjusted. It depends on the resistance Rl, the capacitance of the LCD panel 10 and the time of the output signal GSLOPE.
  • the adjustment resistor R1 adjusts the amount of current flowing, it adjusts the voltage change rate. Therefore, when the value of the adjustment resistor R1 is small, the current flowing from the liquid crystal display panel 10 becomes large, and the slope of the slope becomes large as shown in FIG. 9 (a). On the other hand, when the value of the adjustment resistor R1 is large, the current flowing from the liquid crystal display panel 10 is small, so that the slope of the slope is small as shown in FIG. 9 (b).
  • the slope generation circuit 50 forms a slope by causing the charge accumulated in the liquid crystal display panel 10 to flow to the ground (G ND). Therefore, when the same current flows, the slope becomes gentler as the capacity increases. As a result, if it is assumed that there is no liquid crystal display panel 10, a rectangular wave is obtained as shown in FIG. In addition, when the capacity of the liquid crystal display panel 10 is small, such as a 26-inch liquid crystal display panel 10, the slope of the slope increases as shown in FIG. 10 (b). On the other hand, when the capacity of the liquid crystal display panel 10 is large, such as the 37-inch liquid crystal display panel 10, the slope of the slope becomes small as shown in FIG. 10 (c).
  • the waveform also changes depending on the period during which the slope is generated. This phenomenon occurs due to the relationship between the time for charging the liquid crystal display panel 10 and the time for discharging.
  • the slope generation time When the slope generation time is short, the slope slope becomes large as shown in Fig. 11 ( a ).
  • the short slope generation time means that the time during which the gate-on voltage Vgh is applied is long, and as a result, more charges are accumulated in the liquid crystal display panel 10.
  • adjustment is performed by changing the slope time as a method of changing the slope of the slope.
  • the advantage of performing adjustment by changing the slope time is that it is easy to digitize the timing that is not achieved by a mounting member such as the adjustment resistor R1.
  • the parameter changes it is easy to incorporate it into the function of the control circuit 51.
  • the control circuit 51 is provided with EEPRO M52 as storage means.
  • the HIGH period of the output signal GSLOPE is set using the gate clock signal GCK generated by the control circuit 51.
  • GCK gate clock signal
  • the source of the transistor TR2 is grounded (GND), and current flows from the liquid crystal display panel 10 to the ground (GND) during the slope.
  • Power Not necessarily limited to this.
  • the source of the transistor TR 2 can be connected to a variable potential by a DAC (digital analog converter) (not shown) of the control circuit 51. In this way, by changing the voltage at which the current flows, the amount of current flowing can be adjusted to provide a slope forming circuit 5 Oa that adjusts the slope.
  • the slope generation circuit 50 is provided with the power EEPROM 52.
  • the present invention is not limited to this, and the slope generation circuit 40 is also provided with the EEPROM OM52. It is pretty.
  • the slope generating circuits 40 and 50 scan based on the signal delay transmission characteristics provided in the scanning signal line 23 according to the length of the liquid crystal display panel 10.
  • a falling slope signal for controlling the signal to fall at substantially the same slope regardless of the position on the scanning signal line 23 is generated and output to the scanning signal line drive circuit 20
  • the liquid crystal display panel 10 having a certain size for example, based on the signal delay transmission characteristics provided in the scanning signal line 23 according to the length of the liquid crystal display panel 10, an appropriate The adjustment resistor R1 set to the value can be mounted on the board.
  • the adjustment resistor R1 has a value corresponding to the signal delay transmission characteristics.
  • the board itself had to be changed to the board on which it was mounted.
  • the slope generation circuits 40 and 50 are provided with changing means for changing the rising edge and the falling edge of the scanning signal.
  • the slope generation circuits 40 and 50 are provided with an EEPROM 52 that can change the rising edge and the falling edge of the scanning signal.
  • the changing means is not limited to the EEPROM 52, and may be other means.
  • the RAM in the control circuit 51 may be used as the storage means. Also, not only the storage means, but any one that can change the rising edge and the falling edge of the scan signal comprising a hard disk that can be changed in the drive circuit board. Good.
  • the slope of the falling slope signal of the scanning signal can be changed by controlling the ON period of the scanning signal.
  • control circuit 51 outputs a Stc signal that is an on / off selection signal at the rising edge and the falling edge of the scanning signal. Then, the gate voltage generator outputs the gate on voltage Vgh to the scanning signal line 23 in response to an on signal indicating the rising edge of the scanning signal by the on / off selection signal from the control circuit 51. On the other hand, the gate voltage generator discharges the charges accumulated in the scanning signal line 23 by the gate-on voltage Vgh in response to an off signal indicating the falling edge of the scanning signal by the on / off selection signal from the control circuit 51. At this time, a falling slope signal can be created.
  • the gate voltage generation unit applies the gate-on voltage Vgh to the scanning signal line 23 by the off-signal indicating the falling edge of the scanning signal by the on-off selection signal.
  • Vgh the gate-on voltage
  • the gate voltage generator is stored in the scanning signal line 23 by the gate-on voltage by the off signal indicating the slope falling edge of the scanning signal by the on-off selection signal. Discharge that sets the potential after discharging when discharging electric charge A control circuit 51 is provided as a potential setting unit.
  • control circuit 51 can set the electric potential after the discharge when the electric charge accumulated in the scanning signal line 23 is discharged by the gate-on voltage, so that the inclination can be changed.
  • the control circuit 51 as the control unit outputs an Stc signal as an on / off selection signal at the rising edge and the falling edge of the scanning signal.
  • the ramp voltage controller charges the gate on voltage Vgh by the ON signal indicating the rising edge of the scan signal from the Stc signal from the control circuit 51 and supplies the ramp control voltage to the scan signal line via the scan signal line drive circuit 20. 23.
  • the ramp voltage control unit sets the tilt control voltage to zero by discharging the charge accumulated by the gate-on voltage Vgh in response to an off signal indicating when the scan signal slope falls by the Stc signal from the control circuit 51. At this time, a falling slope signal can be created.
  • the display panel is a liquid crystal display panel. Accordingly, it is possible to provide a liquid crystal display device capable of sharing the drive circuit board with respect to display panels of various sizes.
  • the present invention can be applied to a display device that includes a display panel and a scanning signal line driving circuit that outputs a scanning signal to the scanning signal lines.
  • a display device for example, it can be used in an active matrix type liquid crystal display device, and an electrophoretic display, a twist ball display, a reflective display using a fine prism film, a digital mirror device
  • light modulation elements such as organic EL light-emitting elements, organic EL light-emitting elements, inorganic EL light-emitting elements, and LED (Light Emitting Diode) It can also be used for displays that use elements with variable degrees, and for plasma displays.

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

明 細 書
表示装置
技術分野
[0001] 本発明は、表示パネルと、走査信号線に走査信号を出力する走査信号線駆動回 路とを備えた表示装置に関するものである。
背景技術
[0002] 液晶表示装置は、テレビやグラフィックディスプレイ等の表示素子として盛んに用い られている。その中でも、特に表示画素毎に薄膜トランジスタ(Thin Film Transistor, 以下、 TFTと称す)等のスィッチ素子が設けられた液晶表示装置は、表示画素数が 増大しても隣接表示画素間でのクロストークのない優れた表示画像を得ることができ るため、特に注目^^めている。
[0003] このような液晶表示装置は、図 13に示すように、液晶表示パネル 110と駆動回路部 と力もその主要部が構成されている。液晶表示パネル 110は、一対の電極基板間に 挟持された液晶組成物と、各電極基板の外表面に貼り付けられた偏光板とからなつ ている。
[0004] 一方の電極基板である TFT (Thin Film Transistor:薄膜トランジスタ)アレイ基板に は、複数本の信号線 S (1)、 S (2)、 · "S (i)、 · "S (N)、及び走査信号線 G (1)、 G (2) 〜G (j)、〜G (M)、がマトリクス状に形成されている。そして、これら信号線と走査信 号線との交差部毎に、画素電極 103に接続された TFTからなるスィッチ素子 102が 形成されている。また、他方の電極基板には、対向電極 111が設けられている。
[0005] 一方、上記駆動回路部は、各走査信号線に接続される走査信号線駆動回路 120 と、各信号線に接続される信号線駆動回路 130と、対向電極 111に接続される対向 電極駆動回路 COMによって構成されて 、る。
[0006] 上記構成の駆動回路部では、図 14に示すように、第 1フィールド (TF1)において、 表示画素 P (i, j)の TFTのゲート電極 g (i, j)に上記走査信号線駆動回路 120からゲ ートオン電圧 Vghが印加されると、この TFTはオン状態となる。この結果、信号線駆 動回路 130から映像信号電圧 Vspが TFTのソース電極、及びドレイン電極を介して 画素電極 103に書き込まれ、次フィールド (TF2)でゲートオン電圧 Vghが印加され るまで画素電極 101は画素電位 Vdpを保持する。そして、対向電極 111は対向電極 駆動回路 COMによって所定の対向電位 VCOMに設定されているため、画素電極 1 01と対向電極 111とによって挟持される液晶組成物は画素電位 Vdpと対向電位 VC OMとの電位差に応じて応答し、画像表示が行われる。
[0007] 同様に、第 2フィールド (TF2)にお!/、て、表示画素 P (i, j)の TFTのゲート電極 g (i , j)に上記走査信号線駆動回路 120からゲートオン電圧 Vghが印加されると、この T FTはオン状態となり、信号線駆動回路 130からの映像信号電圧 Vsnが画素電極に 書き込まれ、画素電位 Vdnを保持し、液晶組成物は画素電位 Vdnと対向電位 VCO Mとの電位差に応じて応答し、画像表示が行われ、かつ液晶交流駆動が実現される
[0008] なお、 TFTのゲート ドレイン間には、構成上、寄生容量 Cgdが必然的に形成され るため、同図に示すように、ゲートオン電圧 Vghの立ち下がり時に、画素電位 Vdには 寄生容量 Cgdに起因するレベルシフト AVdが生じる。
[0009] ところで、 1本の走査信号線 G (j)に着目した場合、上記走査信号線駆動回路 120 から走査電圧 Vghが印加されると、図 13に示す第 jライン目のゲート電極 g (l, j)、 g ( 2, j)、 g (3, j)、 · ··、 g (i, j)、 · ··、 g (N, j)の全てにゲートオン電圧 Vghが印加される ことになる。
[0010] このとき、走査信号線駆動回路 120を出た直後のゲートオン電圧 Vghの出力は、図 15において上段に示す VG (j)の波形図のように、時間 tOにて垂直に立ち上がり、時 間 tlにて垂直に立ち下がる矩形波となっている。そして、本来であれば、この矩形波 は、第 jライン目のゲート電極 g (l, j)、 g (2, j)、 g (3, j)、…ゝ g (i, j)、…ゝ g (N, の いずれにおいても、時間 tOにて垂直に立ち上がり、時間 tlにて垂直に立ち下がると V、う矩形波を維持して 、るべきである。
[0011] し力しながら、実際には、ゲート電極 g (l, j)力もゲート電極 g (N, j)に到達するため には、図 16に示すように、走査信号線を形成する配線材料、配線幅及び配線長によ る抵抗成分 rgl、 rg2、 rg3、一rgNと、走査信号線と容量結合関係にある各種寄生 容量 cgl、 cg2、 cg3、一cgNとが存在する。このため、信号の伝達に遅延が生じる。 [0012] したがって、図 15において中段に示すように、ゲート電圧 Vg (l, j)では、図 15にお いて上段に示す VG (j)の波形図と略同じである力 ゲート電圧 Vg (N, j)になると、 時間 toにおいても垂直には立ち上がらずに曲線的に立ち上がる一方、時間 toにお いても垂直には立ち下がらずに曲線的に下がる。いわゆる、信号波形がなまった状 態となる。
[0013] この結果、図 15において中段に示すように、閾値電圧 VT以上のときに TFTのゲー トがオン状態になることを考慮すると、ゲート電圧 Vg(l, j)では、時間 toにオンし、時 間 tlにオフする。しかし、ゲート電圧 Vg (N, j)では、時間 tOよりも少しずれた時間 tO 'にオンし、時間 tlよりも少しずれた時間 tl 'にオフする。
[0014] これにより、走査信号線駆動回路 120の出力直後のゲート電極 g (l, j)に位置する 画素では、走査信号のゲートオン電圧 Vghからゲートオフ電圧 Vglへの立ち下がりが 瞬時に行われるので、上述の寄生容量 Cgdに起因して、画素電位 Vd (l, j)に生じる レベルシフト AVd (l)は、
△Vd (l) =Cgd- (Vgh - Vgl) / (Clc + Cs + Cgd)
と近似できる。ここで、図 17に示すように、 Cgdは TFTのゲート—ドレイン間の寄生容 量を示し、 Clcは画素容量を示し、 Csは補助容量を示す。
[0015] ところが、走査信号線終端部であるゲート電極 g (N, j)付近に位置する画素では走 查信号の立ち下がりがなまっているため、走査信号がゲートオン電圧 Vgh力 TFT の閾値 VT付近まで立ち下がるまでの間は TFTがオンのため寄生容量 Cgdに起因 する画素電位 Vdに生じるレベルシフトは発生せず、走査信号がさらに閾値 VT付近 力もゲートオフ電圧 Vglに変化する領域にぉ 、て、上述した寄生容量 Cgdに起因し て画素電位 Vd (N, j)に生じるレベルシフト AVd (N)が発生する。したがって、レべ ルシフト AVd(N)は、
△ Vd (N) < Cgd · (Vgh Vgl) / (Clc + Cs + Cgd)
となり、 AVd (l) > AVd(N)を満足する。
[0016] このように、このパネル内での寄生容量 Cgdに起因して画素電位 Vdに生じるレべ ルシフト AVdのズレは表示面内で均一でなぐ画面の大型化、高精細化によって、 無視できなくなる。したがって、従来方式の対向電圧のバイアス方法では表示面内の レベルシフトの不均一を吸収できず、各画素を最適交流駆動できないので、フリツ力 の発生や、 DC成分印加による焼き付け残像などの不具合を招来することになる。
[0017] この問題を解決するため、本出願人は、特許文献 1において、図 18に示すように、 走査信号線駆動回路 120の出力直後のゲート電極 g (l, j)におけるゲート電圧 Vg ( 1, j)のオフへの立ち下り時に意識的に傾斜を形成する技術を開示している。これに より、走査信号線駆動回路 120の出力直後のゲート電圧 Vg (l, j)のオフへの立ち下 り時の傾斜と、走査信号線終端部のゲート電圧 Vg (N, j)のオフへの立ち下り時の傾 斜とが略等しくなるので、表示面内のレベルシフトの不均一がなくなり、高品質の表 示画像を得ることができるものとなっている。
特許文献 1 :日本国公開特許公報「特開平 11 281957号公報(1999年 10月 15日 公開)」
発明の開示
[0018] ところで、上記特許文献 1に開示された表示装置においては、上記の立ち下り時の 傾斜を形成する場合には、図 19に示すように、駆動回路のスロープ生成回路 140に おいて、表示パネルの水平方向の長さに応じて抵抗 Rentの値を決定していた。
[0019] し力しながら、上記従来の表示装置では、水平方向の長さの異なる表示パネルに おいては、この抵抗 Rを表示パネルの水平方向の長さに応じた値となるように取り替 えなければならないので、各種サイズの表示パネルに対して、共通化が図れず、抵 抗を取り付けた駆動回路基板自体を取り替える必要があると 、う問題点を有して 、る
[0020] 本発明は、上記従来の問題点に鑑みなされたものであって、その目的は、各種サイ ズの表示パネルに対して駆動回路基板の共有ィ匕を図り得る表示装置を提供すること にある。
[0021] 本発明の表示装置は、上記課題を解決するために、データ信号を供給する複数の 映像信号線と、該映像信号線に交差して設けられた複数の走査信号線と、上記映像 信号線と走査信号線との各交差部にスイッチング素子を介して設けられた画素電極 とを備えた表示パネルと、上記走査信号線に走査信号を出力する走査信号線駆動 回路とを備えた表示装置であって、上記走査信号が傾斜を有して立ち下がるように 制御するための立ち下がり傾斜信号を生成して上記走査信号線駆動回路に出力す る立ち下がり傾斜信号生成手段が設けられていると共に、上記立ち下がり傾斜信号 生成手段は、走査信号の立ち上がり時と傾斜立ち下がり時とを変更する変更手段を 備えて 、ることを特徴として 、る。
[0022] 本発明の表示装置は、上記課題を解決するために、データ信号を供給する複数の 映像信号線と、該映像信号線に交差して設けられた複数の走査信号線と、上記映像 信号線と走査信号線との各交差部にスイッチング素子を介して設けられた画素電極 とを備えた表示パネルと、上記走査信号線に走査信号を出力する走査信号線駆動 回路とを備えた表示装置であって、上記表示パネルの長さに伴う走査信号線が備え る信号遅延伝達特性に基づ 、て、上記走査信号が上記走査信号線上の位置に無 関係に略同じ傾斜で立ち下がるように制御するための立ち下がり傾斜信号を生成し て上記走査信号線駆動回路に出力する立ち下がり傾斜信号生成手段が設けられて いると共に、上記立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾斜 立ち下がり時とを変更可能に設定する記憶手段を備えていることを特徴としている。
[0023] 上記の発明によれば、立ち下がり傾斜信号生成手段は、表示パネルの長さに伴う 走査信号線が備える信号遅延伝達特性に基づ!、て、走査信号が走査信号線上の 位置に無関係に略同じ傾斜で立ち下がるように制御するための立ち下がり傾斜信号 を生成して走査信号線駆動回路に出力する。
[0024] これにより、ある一定の大きさを有する表示パネルに対して、上記表示パネルの長 さに伴う走査信号線が備える信号遅延伝達特性に基づいて、例えば、適切な値に設 定された抵抗を基板に搭載しておくことができる。
[0025] しかし、大きさの異なる表示パネルに対しては、走査信号線が備える信号遅延伝達 特性が異なるので、従来では、その信号遅延伝達特性に応じた値の抵抗を搭載した 駆動回路基板自体を変更しなければならな力つた。
[0026] これに対して、本発明では、立ち下がり傾斜信号生成手段は、走査信号の立ち上 力 Sり時と傾斜立ち下がり時とを変更する変更手段を備えている。
[0027] また、立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾斜立ち下がり 時とを変更可能に設定する記憶手段を備えていることが好ましい。 [0028] すなわち、走査信号の立ち下がり傾斜信号の傾斜度は、走査信号のオン期間を制 御することにより変更できることが既にわかっている。
[0029] したがって、走査信号のオン期間を設定するための走査信号の立ち上がり時と傾 斜立ち下がり時とを設定する記憶手段において、その設定値を変更できるようにして おくことによって、表示パネルの信号遅延伝達特性に応じた値の抵抗を搭載した駆 動回路基板に変更するということがなくなる。つまり、駆動回路基板内で走査信号の 立ち上がり時と傾斜立ち下がり時とを変更することができる。
[0030] この結果、各種サイズの表示パネルに対して駆動回路基板の共有ィ匕を図り得る表 示装置を提供することができる。
[0031] 本発明の表示装置では、前記スイッチング素子は、薄膜トランジスタ力もなつている と共に、前記立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾斜立ち 下がり時とのオンオフ選択信号を出力する制御部と、上記オンオフ選択信号による走 查信号の立ち上がり時を示すオン信号により、ゲートオン電圧を走査信号線駆動回 路を介して走査信号線に出力する一方、上記オンオフ選択信号による走査信号の 傾斜立ち下がり時を示すオフ信号により、上記ゲートオン電圧により走査信号線に蓄 積された電荷を放電するゲート電圧生成部とからなつて ヽることが好ま ヽ。
[0032] これにより、制御部は、走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選 択信号を出力する。そして、ゲート電圧生成部は、制御部力ゝらのオンオフ選択信号に よる走査信号の立ち上がり時を示すオン信号により、ゲートオン電圧を走査信号線に 出力する。一方、ゲート電圧生成部は、制御部からのオンオフ選択信号による走査 信号の傾斜立ち下がり時を示すオフ信号により、ゲートオン電圧により走査信号線に 蓄積された電荷を放電する。このときに、立ち下がり傾斜信号が作成できる。
[0033] したがって、具体的に、走査信号が走査信号線上の位置に無関係に略同じ傾斜で 立ち下がるように制御するための立ち下がり傾斜信号を作成することができる。
[0034] また、本発明の表示装置では、前記ゲート電圧生成部は、前記オンオフ選択信号 による走査信号の傾斜立ち下がり時を示すオフ信号により、上記ゲートオン電圧によ り走査信号線に蓄積された電荷を放電するときには、接地電位となるように放電する ことがこのましい。 [0035] これにより、ゲートオン電圧により走査信号線に蓄積された電荷を放電するために、 接地 (GND)すればよいので、構造が簡単になる。
[0036] また、本発明の表示装置では、前記ゲート電圧生成部は、前記オンオフ選択信号 による走査信号の傾斜立ち下がり時を示すオフ信号により、ゲートオン電圧により走 查信号線に蓄積された電荷を放電するときの該放電後の電位を設定する放電電位 設定部を備えて 、ることが好ま 、。
[0037] これにより、放電電位設定部により、ゲートオン電圧により走査信号線に蓄積された 電荷を放電するときの該放電後の電位を設定できるので、傾斜度を変更することが 可能となる。
[0038] また、本発明の表示装置では、前記スイッチング素子は、薄膜トランジスタ力もなつ ていると共に、前記立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾 斜立ち下がり時とのオンオフ選択信号を出力する制御部と、上記オンオフ選択信号 による走査信号の立ち上がり時を示すオン信号により、ゲートオン電圧を充電して傾 斜制御電圧を走査信号線駆動回路を介して走査信号線にする一方、上記オンオフ 選択信号による走査信号の傾斜立ち下がり時を示すオフ信号により、上記ゲートォ ン電圧により蓄積された電荷を放電により該傾斜制御電圧をゼロにする傾斜電圧制 御部と力 なって 、ることが好まし!/、。
[0039] これにより、制御部は、走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選 択信号を出力する。そして、傾斜電圧制御部は、制御部からのオンオフ選択信号に よる走査信号の立ち上がり時を示すオン信号により、ゲートオン電圧を充電して傾斜 制御電圧を走査信号線駆動回路を介して走査信号線にする。一方、傾斜電圧制御 部は、制御部力 のオンオフ選択信号による走査信号の傾斜立ち下がり時を示すォ フ信号により、ゲートオン電圧により蓄積された電荷を放電により該傾斜制御電圧を ゼロにする。このときに、立ち下がり傾斜信号が作成できる。
[0040] したがって、具体的に、走査信号が走査信号線上の位置に無関係に略同じ傾斜で 立ち下がるように制御するための立ち下がり傾斜信号を作成することができる。
[0041] また、本発明の表示装置では、前記表示パネルは、液晶表示パネルであることが 好ましい。 [0042] これにより、各種サイズの表示パネルに対して駆動回路基板の共有ィ匕を図り得る液 晶表示装置を提供することができる。
[0043] 本発明のさらに他の目的、特徴、及び優れた点は、以下に示す記載によって十分 わ力るであろう。また、本発明の利益は、添付図面を参照した次の説明で明白になる であろう。
図面の簡単な説明
[0044] [図 1]本発明における液晶表示装置の実施の一形態を示すものであり、スロープ生成 回路の構成を示すブロック図である。
[図 2]上記液晶表示装置の全体構成を示す平面図である。
[図 3]上記液晶表示装置の走査信号線駆動回路の構成を示すブロック図である。
[図 4]上記液晶表示装置の液晶表示パネルにおける TFTが完全な ONZOFFスイツ チではなく、リニアなゲート電圧 ドレイン電流特性を有することを示す説明図である
[図 5]上記液晶表示パネルの走査信号線入力付近の走査波形、走査信号線終端付 近の走査信号線波形、及び各々の画素電位を示す波形図である。
[図 6]上記液晶表示装置における他のスロープ生成回路の構成を示すブロック図で ある。
[図 7]上記スロープ生成回路によって生成される走査信号のスロープを示す波形図 である。
[図 8]図 1に示すスロープ生成回路によって生成される走査信号のスロープを示す波 形図である。
[図 9(a)]上記スロープ生成回路の調整抵抗の値が小さい場合のスロープの傾きを示 す図である。
[図 9(b)]上記スロープ生成回路の調整抵抗の値が大きい場合のスロープの傾きを示 す図である。
[図 10(a)]液晶表示パネルがないと仮定した場合におけるスロープの傾きを示す図で ある。
[図 10(b)]上記液晶表示パネルの容量が小さい場合のスロープの傾きを示す図であ る。
[図 10(c)]上記液晶表示パネルの容量が大きい場合のスロープの傾きを示す図であ る。
[図 11(a)]上記スロープ生成回路においてスロープ生成時間が短い場合におけるスロ ープの傾きを示す図である。
[図 11(b)]上記スロープ生成回路においてスロープ生成時間が長い場合におけるスロ ープの傾きを示す図である。
[図 12]上記液晶表示装置におけるスロープ生成回路の変形例の構成を示すブロック 図である。
[図 13]従来の液晶表示装置の構成を示す平面図である。
[図 14]上記液晶表示装置の駆動波形を示す波形図である。
[図 15]上記液晶表示装置の走査信号線に走査信号線駆動回路から入力された走査 信号が走査信号線の信号遅延伝達特性によりパネル内部でなまっていく様子を示 す波形図である。
[図 16]上記 1本の走査信号線の信号伝達遅延に着目した場合の伝播等価回路を示 す回路図である。
[図 17]上記液晶表示装置における画素容量と補助容量とが対向電極駆動回路の対 向電位に並列に接続されている構成における表示画素の等価回路を示す回路図で ある。
[図 18]上記走査信号線に走査信号線駆動回路から入力された走査信号が走査信号 線の信号遅延伝達特性によりパネル内部でなまっていく様子を示す波形図である。
[図 19]上記液晶表示装置における駆動回路のスロープ生成回路の構成を示すプロ ック図である。
符号の説明
2 TFT (スイッチング素子、薄膜トランジスタ)
3 画素電極
10 液晶表示パネル(表示パネル)
20 走査信号線駆動回路 23 走査信号線
30 信号線駆動回路
31 映像信号線
40 スロープ生成回路(立ち下がり傾斜信号生成手段)
50 スロープ生成回路(立ち下がり傾斜信号生成手段)
51 コントロール回路 (T— CON ;制御部、放電電位設定部)
52 EEPROM (変更手段、記憶手段)
Cent コンデンサ (ゲート電圧生成部)
GSLOPE 出力信号
INV インバータ (ゲート電圧生成部)
Rl 調整抵抗(抵抗)
Rent 抵抗 (ゲート電圧生成部)
SW1 - SW2 スィッチ (ゲート電圧生成部)
TR1 トランジスタ
TR2 トランジスタ
Vgl ゲートオフ電圧
Vgh ゲートオン電圧
発明を実施するための最良の形態
[0046] 本発明の一実施形態について図 1ないし図 12に基づいて説明すれば、以下の通り である。
[0047] 本実施の形態の液晶表示装置は、図 2に示すように、表示パネルとしての液晶表 示パネル 10及び駆動回路部からその主要部が構成されて 、る。上記液晶表示パネ ル 10は一対の電極基板間に液晶組成物が保持され、各電極基板の外表面にはそ れぞれ偏光板が貼り付けられて 、る。
[0048] 一方の電極基板である TFT (Thin Film Transistor:薄膜トランジスタ)アレイ基板は 、ガラス等の透明な絶縁性基板 1上に複数本の信号線 S ( l)、 S (2)、 - S (i) ,〜S ( N)、及び走査信号線 G ( 1)、 G (2) · · -G (j)、〜G (M)がマトリクス状に形成されて!ヽ る。そして、これら信号線と走査信号線との交差部毎に、画素電極 3に接続されたス イッチ素子としての TFT2が形成されており、これらの上を略全面にわたって覆うよう に図示しない配向膜が設置されて、 TFTアレイ基板が形成されている。
[0049] 一方、他の電極基板である対向基板は、 TFTアレイ基板と同様にガラス等の透明 な絶縁性基板上に、全面にわたって対向電極 11、及び図示しない配向膜が順次積 層されてなつている。そして、このようにして構成される表示パネルとしての液晶表示 パネル 10の各走査信号線に接続される走査信号線駆動回路 20、各信号線に接続 される信号線駆動回路 30、及び対向電極に接続される対向電極駆動回路 COMに よって上記駆動回路部は構成されている。
[0050] 走査信号線駆動回路 20は、図 3に示すように、例えば、カスケード接続された M個 のフリップフロップからなシフトレジスタ部 21と、各フリップフロップからの出力に応じ て切り替わる選択スィッチ 22とから構成されて 、る。
[0051] 各選択スィッチ 22の一方の入力端子 VD1には、上記 TFT2をオン状態にするに 十分なゲートオン電圧 Vghが入力され、他方の入力端子 VD2には、 TFT2をオフ状 態にするに十分なゲートオフ電圧 Vglが入力されている。したがって、クロック信号 (S CK)によって、データ信号 (GSP)はフリップフロップを順次転送され、選択スィッチ 2 2へ順次出力される。これに応答して選択スィッチ 22は TFT2をオン状態にするゲー トオン電圧 Vghを一走査期間 (TH)選択して走査信号線 23に出力した後、走査信 号線 23には TFT2をオフ状態にするゲートオフ電圧 Vglをそれぞれ出力する。この 動作により、信号線駆動回路 30から各々の映像信号線 31に出力された映像信号を 、対応した各々の画素に書き込むことが可能となる。
[0052] ここで、上記構成の従来の駆動方法を、図 14及び図 17等に基づいて詳述する。な お、図 14は、従来の液晶表示装置の駆動波形図を示している。図 14中、 Vgは 1走 查信号線の波形を示し、 Vsは 1信号線の波形を示し、 Vdはドレイン波形を示す。ま た、図 17は、画素容量 Clcと補助容量 Csとが対向電極駆動回路 COMの対向電位 V COMに並列に接続されている構成の表示画素 P (i, j)の等価回路を示す。図中、 C gdは TFTのゲート—ドレイン間の寄生容量を示す。また、この表示画素 P (i, j)の等 価回路は、本実施の形態においても同じである。さらに、液晶は、焼き付け残像や、 表示劣化を防ぐために交流駆動を必要とすることは広く知られており、以下に説明す る駆動方法も上記交流駆動の 1種であるフレーム反転駆動を用いて説明する。
[0053] 従来の説明図である図 14に示すように、第 1フィールド (TF1)では 1表示画素 P (i, j)の TFTのゲート電極 g (i, j)に走査信号線駆動回路カゝらゲートオン電圧 Vghが印 カロされると、この TFTはオン状態となり、信号線駆動回路からの映像信号電圧 Vspが TFTのソース電極、及びドレイン電極を介して画素電極に書き込まれ、次フィールド( TF2)にてゲートオン電圧 Vghが印加されるまで画素電極は画素電位 Vdpを保持す る。そして、対向電極は対向電極駆動回路 COMによって所定の対向電位 VCOM に設定されているので、画素電極と対向電極とによって保持される液晶組成物は画 素電位 Vdpと対向電位 VCOMとの電位差に応じて応答し、画像表示が行われる。
[0054] 同様に、第 2フィールド (TF2)で 1表示画素 P (i, j)の TFTのゲート電極 g (i, j)に走 查信号線駆動回路力もゲートオン電圧 Vghが印加されると、この TFTはオン状態と なり、信号線駆動回路力ゝらの映像信号電圧 Vsnが画素電極に書き込まれ、画素電位 Vdnを保持し、液晶組成物は画素電位 Vdnと対向電位 VCOMとの電位差に応じて 応答し、画像表示が行われ、かつ液晶交流駆動が実現される。
[0055] なお、図 17に示すように、 TFTのゲート ドレイン間には、構成上、寄生容量 Cgd が必然的に形成されるため、図 14に示すように、ゲートオン電圧 Vghの立ち下がり時 に、画素電位 Vdには寄生容量 Cgdに起因するレベルシフト AVdが生じる。このよう に TFTに必然的に形成される寄生容量 Cgdに起因して画素電位 Vdに生じるレベル シフト AVdは、走査信号の非走査時電圧 (TFTのオフ時電圧)をゲートオフ電圧 Vgl とすると、
△Vd=Cgd' (Vgh - Vgl) / (Clc + Cs + Cgd)
となり、表示画像にフリツ力や表示劣化等を生じさせるといった問題を引き起こしてし まうため、一層の高精細、高品位を指向する液晶表示装置にとっては全く好ましくな いという問題がある。
[0056] ところで、図 2に示すガラス等の透明な絶縁性基板 1上に形成された走査信号線 G
(1)、 G (2)、〜G (j)、〜G (M)は、信号遅延伝達のない理想配線で形成することは 難しぐある程度信号伝達遅延が生じる信号遅延経路である。
[0057] すなわち、従来の説明図である図 16に示すように、走査信号線 G (l)、 G (2)、〜G (j)、〜G (M)には、主に、走査信号線を形成する配線材料、及び配線幅、配線長に よる抵抗成分 rgl、 rg2、 rg3、一rgNと、例えば、信号線と交差することによって生じ るクロス容量等で構成される、走査信号線と容量結合関係にある各種寄生容量 cgl 、 cg2、 cg3、〜cgNとが存在する。この結果、走査信号線は、分布定数型の信号遅 延伝達経路になっている。このことは、液晶表示パネル 10における走査信号線の方 向と平行な長さに比例して、走査信号の信号伝達が遅延することを意味している。
[0058] この結果、従来の説明図である図 15に示すように、走査信号線に上記走査信号線 駆動回路から入力された走査信号 VG (j)が走査信号線の上述した信号遅延伝達特 性によりパネル内部でなまっていく。すなわち、図 15中、波形 Vg (l, j)は走査信号 線駆動回路の出力直後の g (l, j)付近の波形であり、波形なまりは殆ど無い。これに 対して、同図中、波形 Vg (N, j)は走査信号線終端部 g (N, j)付近の波形で上記走 查信号線の信号遅延伝達特性により波形がなまっている。波形なまりにより、単位時 間当りの変化量 SyNが発生して 、る。
[0059] 一方、 TFT2は、完全な ONZOFFスィッチではなぐ図 4に示すような V— I特性( ゲート電圧 ドレイン電流特性)をもっている。図 4中、横軸は TFT2のゲートに印加 される電圧を示し、縦軸はドレイン電流を示す。通常、走査パルスは、 TFT2をオン 状態にするのに十分なゲートオン電圧 Vghと、 TFT2をオフするのに十分なゲートォ フ電圧 Vglとの 2電圧レベルとにより構成されているが、図示するように TFT2の閾値 VTからゲートオン電圧 Vghまでに中間的なオン領域 (リニア領域)が存在する。
[0060] したがって、図 15に示すように、走査信号線駆動回路の出力直後の g (l, j)に位置 する画素では、走査信号のゲートオン電圧 Vgh力 ゲートオフ電圧 Vglへの立ち下 力 Sりが瞬時に立ち下がるので、上記 TFTのリニア領域の特性が影響せず、上述の寄 生容量 Cgdに起因して、画素電位 Vd (l, j)に生じるレベルシフト AVd(l)は、
△Vd (l) =Cgd- (Vgh - Vgl) / (Clc + Cs + Cgd)
と近似できる。
[0061] ところが、走査信号線終端部 g (N, j)付近に位置する画素では走査信号の立ち下 力 Sりがなまっているため、上記 TFTのリニア領域の特性が影響し、走査信号がゲート オン電圧 Vghから TFTの閾値 VT付近まで立ち下がる間は TFTがリニア状態でオン のため寄生容量 Cgdに起因する画素電位 Vdに生じるレベルシフトは発生せず、走 查信号がさらに閾値 VT付近力もゲートオフ電圧 Vglに変化する領域において、上述 した寄生容量 Cgdに起因して画素電位 Vd (N, j)に生じるレベルシフト Δ Vd(N)が 発生する。したがって、レベルシフト AVd (N)は、
△ Vd (N) < Cgd · (Vgh Vgl) / (Clc + Cs + Cgd)
となり、 AVd (l) > AVd(N)を満足する。
[0062] このように、この液晶表示パネル内での寄生容量 Cgdに起因して画素電位 Vdに生 じるレベルシフト AVdのズレは表示面内で均一でなぐ画面の大型化、高精細化に よって、無視できなくなる。したがって、従来方式の対向電圧のバイアス方法では表 示面内のレベルシフトの不均一を吸収できず、各画素を最適交流駆動できないので 、フリツ力の発生や、 DC成分印加による焼き付け残像などの不具合を招来することに なる。
[0063] そこで、本実施の形態の液晶表示装置では、図 5に示すように、走査信号線駆動 回路 20の出力直後のゲート電極 g (l, j)におけるゲート電圧 Vg (l, j)のオフへの立 ち下り時に意識的に傾斜を形成している。これにより、走査信号線駆動回路 20の出 力直後のゲート電圧 Vg (l, j)のオフへの立ち下り時の傾斜と、走査信号線終端部の ゲート電圧 Vg (N, j)のオフへの立ち下り時の傾斜とが略等しくなるので、表示面内 のレベルシフトの不均一がなくなり、高品質の表示画像を得ることができるものとなつ ている。
[0064] 上記の原理について、図 5及び図 6を参照しながら、詳細に説明する。なお、図 5は 、走査信号線駆動回路 20の出力波形 VG (j— 1)、 VG (j)、 VG (j + 1)及び、走査信 号線入力付近の走査波形 Vg (l, j)、走査信号線終端付近の走査信号線波形 Vg ( N, j)、各々の画素電位 Vd (l, j)、 Vd(N, j)を示す。
[0065] すなわち、本実施の形態では、走査信号線駆動回路 20の出力波形 VG (j)におい ては、ゲートオン電圧 Vghからゲートオフ電圧 Vglへの立ち下がり波形は、図 5に示 すように、単位時間当たりの変化量 Sxのスロープ (傾斜)で変化する。
[0066] この結果、複数の画素電極 3にデータ信号を映像信号線 31を介して供給し、該映 像信号線 31に交差した走査信号線 23を介して走査信号を供給して駆動し、表示を 行う表示方法において、上記駆動の際に、上記走査信号の立ち下がりが制御される
1S この立ち下がりは、上記変化量 Sxを任意に設定することによって可能となる。
[0067] このように上記変化量 Sxを適切に設定することによって、走査信号線 23の入力付 近、及び終端付近でもその立ち下がり波形の変化量 Sxl、及び SxNは、走査信号線 波形 Vg (l, j)、及び Vg (N, j)のように走査信号線 23が寄生的に所有している信号 遅延伝達特性の影響を受けずに略同じになる。
[0068] このことにより、走査信号線 23に寄生的に存在する寄生容量 Cgdに起因して画素 電位 Vdに生じるレベルシフトは、表示面内で略均一になる。これにより、例えば寄生 容量 Cgdに起因するレベルシフト AVdを予め低減させるように対向電極 11に対向 電位 VCOMをバイアスする等の従来方法によって、十分にフリツ力を低減させ、焼き 付け残像等の表示不具合のない表示装置を実現することができる。
[0069] ここで、上記のように立ち下がり波形の変化量 Sxl、及び変化量 SxNを走査信号 線 23上の位置に関係なく略同じにするためには、上記立ち下がりの制御が、走査信 号線 23が備える信号遅延伝達特性に基づ 、て行われればよ 、。このように制御す れば、走査信号線 23上であれば、どこでも、走査信号の立ち下がりの傾斜を略同じ に揃えることが可能となるので、各画素電位のレベルシフトが略均一になる。
[0070] ここで、上記スロープ (傾斜)の形成方法につ!、て説明する。
[0071] すなわち、走査信号線駆動回路 20では、前記図 3に示すように、ゲートオン電圧 V ghとゲートオフ電圧 Vglとが入力され、ゲートクロック信号 GCKによって順次ゲートォ ン電圧 Vghを順次一走査期間 (TH)選択して走査信号線 23に出力した後、走査信 号線 105には TFTをオフ状態にするゲートオフ電圧 Vglをそれぞれ出力するもので ある。したがって、スロープ (傾斜)を形成するために、本実施の形態では、一例とし て、図 6に示す立ち下がり傾斜信号生成手段としてのスロープ生成回路 40を組み込 む。そして、該回路の出力が、走査信号線駆動回路 20のゲートオン電圧 Vghとして 使用される。
[0072] 上記スロープ生成回路 40は、図 6に示すように、主として、充'放電を行うための抵 抗 Rent及びコンデンサ Centと、この充'放電を制御するためのインバータ INVと、充 '放電を切り替えるためのスィッチ SW1 · SW2と力 構成されて 、る。 [0073] 上記スィッチ SW1の一方の端子には信号電圧 Vddが印加される。この信号電圧 V ddは、上記 TFT2をオン状態にするのに十分なゲートオン電圧 Vghを有する直流電 圧である。
[0074] このスィッチ SW1の他方の端子は、抵抗 Rentの一端に接続されると共に、コンデ ンサ Centの一端にも接続される。上記抵抗 Rent及びコンデンサ Centは、液晶表示 パネル 10の水平方向の長さ、つまり走査信号線 23と平行な方向の長さに応じた値と なっている。
[0075] 上記抵抗 Rentの他端は、上記スィッチ SW2を介して接地(GND)されて!/、る。この スィッチ SW2の開閉制御は、制御部としての後述するコントロール回路 51から上記 インバータ INVを介して入力されるオンオフ選択信号としての Stc信号に基づいて行 われる。この Stc信号は、 1走査期間に同期しており、上記スィッチ SW1の開閉制御 も行う。この Stc信号は、図 7に示すように、クロック信号 (GCK)と同期するように形成 されればよぐ例えばモノマルチバイブレータ等(図示しない)を使用して構成できる。 上記抵抗 Rcnt、コンデンサ Ccnt、インバータ INV、及びスィッチ SW1 ' SW2は、ゲ ート電圧生成部としての機能を果たすものとなって 、る。
[0076] これらスィッチ SW1 · SW2の開閉動作にっ 、て説明する。
[0077] まず、 Stc信号がハイレベルの場合にスィッチ SW1が閉状態となり、このとき、スイツ チ SW2にはインバータ INVを介してローレベルが印加されるので、スィッチ SW2は 開状態となる。これに対して、 Stc信号がローレベル (放電制御信号)の場合にスイツ チ SW1が開状態となり、このとき、スィッチ SW2にはインバータ INVを介してハイレべ ルが印加されるので、スィッチ SW2は閉状態となる。つまり、図 6の構成において、ス イッチ SW1 ' SW2は、ハイアクティブな素子である。
[0078] 上記スロープ生成回路 40で生成された出力信号 VDlaは、図 3に示す走査信号 線駆動回路 20の入力端子 VD1に入力される。上記 Stc信号は、図 7に示すように、 ゲート立ち下がり期間を制御するタイミング信号であり、 1走査期間 (TH)と同周期の 信号である。
[0079] 上記構成によれば、 Stc信号がハイレベルの期間、上記スィッチ SW1は閉状態に なると共にスィッチ SW2は開状態となるので、出力信号 VDlaはゲートオン電圧 Vgh の電圧として図 3に示す走査信号線駆動回路 20の入力端子 VD1へ出力される。こ れに対して、 Stc信号がローレベルの期間、スィッチ SW1は開状態となると共にスィ ツチ SW2は閉状態となり、コンデンサ Centに蓄えられた電荷が抵抗 Rentを介して放 電されて徐々に電圧レベルが下がっていく。その結果、出力信号 VDlaは、図 7に示 すようなノコギリ波状となる。
[0080] 上記出力信号 VDlaを走査信号線駆動回路 20の入力端子 VD1へ送ると、図 7の 走査信号 VG (j)に示すような、立ち下がりが傾斜を持った傾斜波形の走査信号を容 易に生成することが可能になる。この傾斜波形の傾斜時間は、 Stc信号の L期間にて 調整され、傾斜量 Vslopeは図 6に示す抵抗 Rent及びコンデンサ Centを可変してそ の時定数を調整することによって可能であり、駆動する液晶表示パネル 10毎に最適 ィ匕することがでさる。
[0081] すなわち、液晶表示パネル 10の水平方向の長さが変化すると、スロープ (傾斜)の 形状が変わるので、その液晶表示パネル 10の水平方向の長さに応じて、抵抗 Rent 及びコンデンサ Centを可変する必要がある。この結果、駆動する液晶表示パネル 1 0毎に、ハードウェア的に抵抗 Rent等を可変する必要があるので、製造工程におい て、駆動回路基板等のパーツの共有ィ匕及び共通化が図れない。
[0082] そこで、本実施の形態では、ソフトウェア的に、液晶表示パネル 10の大きさに応じ てスロープ (傾斜)の形状を変えることができるようになって 、る。
[0083] このような効果を有する本実施の形態の駆動装置につ 、て、図 1に基づ!/、て説明 する。
[0084] すなわち、本実施の形態の液晶表示装置の駆動装置は、図 1に示す立ち下がり傾 斜信号生成手段としてのスロープ生成回路 50を備えている。
[0085] このスロープ生成回路 50は、トランジスタ TR1と、ダイオード Dと、基本抵抗 R0と、 調整抵抗 R1と、トランジスタ TR2と、制御部としてのコントロール回路 51と、このコント ロール回路 51に接続される変更手段及び記憶手段としての EEPROM52とからなつ ている。
[0086] 上記トランジスタ TR1のソースと基本抵抗 R0の一端とは、図示しない電源の例えば 電圧 34V等の信号電圧 Vddに接続されている。また、トランジスタ TR1のドレインは ダイオード Dの一端に接続されて ヽると共に、図 2に示す走査信号線駆動回路 20の 入力端子 VD1に接続されて ヽる。
[0087] また、上記基本抵抗 R0の他端、トランジスタ TR1のゲート、及びダイオード Dの他 端は、それぞれ調整抵抗 R1の一端に接続されている。そして、調整抵抗 R1の他端 は、トランジスタ TR2のドレイン Dに接続されている。さらに、トランジスタ TR2のゲート は、コントロール回路 51に接続されていると共に、トランジスタ TR2のソース Sは接地 (GND)されている。
[0088] 上記構成のスロープ生成回路 50では、コントロール回路 51からトランジスタ TR2へ の出力信号 GSLOPE力 LOWのときには、トランジスタ TR2のソース ドレイン間に は、電流は流れない。このとき、トランジスタ TR1は開き、トランジスタ TR1のソース一 ドレイン間に電流が流れ、電源側カゝら例えば電圧 34V等の信号電圧 Vddが液晶表 示パネル 10における走査信号線駆動回路 20の入力端子 VD1に出力信号 VDlaと してゲートオン電圧 Vghが供給される。この結果、図 7に示す出力信号 VDlaの水平 部分が出力される。
[0089] 一方、一定時間が経過すると、図 1に示すコントロール回路 51からトランジスタ TR2 への出力信号 GSLOPEとして HIGHが出力される。これにより、トランジスタ TR2の ソース一ドレイン間に電流が流れる。この結果、トランジスタ TR2のソースが接地(GN D)されているので、トランジスタ TR2のドレインは接地(GND)される。したがって、調 整抵抗 R1の両端で電位差が発生し、トランジスタ TR1を閉じる。これにより、液晶表 示パネル 10と接地 (GND)とがダイオード D及び調整抵抗 R1を介して接続され、電 流が流れる。結果として、液晶表示パネル 10側の電位が順次降下し、図 8の(a)に示 すように、ゲートオン電圧 Vghのスロープ波形が形成される。そして、このゲートオン 電圧 Vghのスロープ波形は、図 8の(a)〜(d)に示すように、ゲートクロック信号 GCK の立ち上がりによって、切り取られる。その結果、図 7に示すように、上記出力信号 V Dlaを走査信号線駆動回路 20の入力端子 VD1へ送ると、走査信号 VG (j)に示す ような、立ち下がりが傾斜を持った傾斜波形の走査信号を容易に生成することが可 會 になる。
[0090] ここで、図 8の(a)〜(d)に示すように、ゲートオン電圧 Vghの傾斜カーブは、調整 抵抗 Rl、液晶表示パネル 10の容量、及び出力信号 GSLOPEの時間によって決ま る。
[0091] 上記のゲートオン電圧 Vghの傾斜カーブを決定する各要素について詳述する。最 初に、調整抵抗 R1による変化について説明する。
[0092] すなわち、調整抵抗 R1は流れる電流量を調整しているため、電圧の変化速度を調 整していることになる。したがって、調整抵抗 R1の値が小さい場合には、液晶表示パ ネル 10から流れる電流が大きくなるので、図 9 (a)に示すように、スロープの傾きが大 きくなる。一方、調整抵抗 R1の値が大きい場合には、液晶表示パネル 10ら流れる電 流が小さくなるので、図 9 (b)に示すように、スロープの傾きが小さくなる。
[0093] 次に、液晶表示パネル 10の容量による変化について説明する。
[0094] すなわち、スロープ生成回路 50は、液晶表示パネル 10に溜まった電荷を接地(G ND)に流すことによって、スロープを形成している。そのため、同じ電流が流れた場 合、容量が大きい程、スロープは緩やかになる。この結果、仮に液晶表示パネル 10 がないと考えた場合には、図 10 (a)に示すように、矩形波となる。また、例えば 26型 の液晶表示パネル 10のように、液晶表示パネル 10の容量が小さい場合には、図 10 (b)に示すように、スロープの傾きが大きくなる。一方、例えば 37型の液晶表示パネ ル 10のように、液晶表示パネル 10の容量が大きい場合には、図 10 (c)に示すように 、スロープの傾きが小さくなる。
[0095] このように、液晶表示パネル 10の大きさが変わると、液晶表示パネル 10の容量が 変わり、上述したように、スロープの波形が変わる。このスロープの波形は、入力され る信号タイミングや駆動条件 (ゲート、ソースに印加する電圧等)が同じであれば、同 等のスロープ波形を与えたい。そのため、従来では、液晶表示パネル 10の大きさに 合わせて、調整抵抗 R1の値を変更していた。
[0096] これに対して、本実施の形態では、スロープの傾きを変化させる方法として、調整抵 抗 R1を変更するのではなぐスロープ時間の変更によって調整を行う。以下に、スロ ープ生成時間による変化について説明する。
[0097] すなわち、スロープを生成する期間によっても波形が変化する。この現象は、液晶 表示パネル 10に充電する時間と放電する時間との関係によって発生する。例えば、 スロープ生成時間が短いと、図 11 (a)に示すように、スロープの傾きが大きくなる。つ まり、スロープ生成時間が短いということは、ゲートオン電圧 Vghを流している時間が 長いということであり、このことにより、液晶表示パネル 10には、より多くの電荷が蓄積 される。
[0098] この結果、液晶表示パネル 10の容量が一定であって、蓄積電荷が多い場合には、 図 11 (a)に示すように、勢いよく電荷が流れるのでスロープの傾きが若干大きくなる。
[0099] 一方、スロープ時間が長くなると、ゲートオン電圧 Vghを流している時間が短いとい うことであり、このことにより、液晶表示パネル 10には、より少ない電荷が蓄積される。 その結果、図 11 (b)に示すように、逆に、スロープの傾きが小さくなる。
[0100] 本実施の形態では、スロープの傾きを変化させる方法として、このようなスロープ時 間の変更によって調整を行う。そして、このようなスロープ時間の変更によって調整を 行う利点としては、調整抵抗 R1のような実装部材ではなぐタイミングというディジタル 化し易いことが挙げられる。また、パラメーターの変化となるため、コントロール回路 5 1の機能に取り込む等が容易であることである。
[0101] 具体的には、図 1に示すように、コントロール回路 51に記憶手段としての EEPRO M52を設ける。これにより、コントロール回路 51にて生成されているゲートクロック信 号 GCKを用いて、出力信号 GSLOPEの HIGHの期間を設定する。つまり、出力信 号 GSLOPEの HIGHの立ち上がり時間と、 LOWへの立下り時間を設定する。この 結果、上述したように、スロープの傾きを変化させることができる。
[0102] そして、この波形の調整であれば、ディジタル設定が可能であり、図 1に示すように 、 EEPROM52から、データを読み出し、出力信号 GSLOPEの HIGHの期間を設 定しておく。これにより、 EEPROM52のデータの変更のみで、大きさの異なる複数 種類の液晶表示パネル 10に対応することができる。例えば、 26型の液晶表示パネ ル 10と、 32型の液晶表示パネル 10と、 37型の液晶表示パネル 10とを同じ、スロー プ生成回路 50の基板を変更することなく対応することができる。つまり、調整抵抗 R1 の変更のために基板を変更することなぐスロープの傾きを変化させることができる。 また、一旦、設定した後においてさらに変更したいときでも、容易に変更することがで きる。 [0103] なお、上記の説明においては、図 1に示すように、トランジスタ TR2のソースは、接 地(GND)されており、スロープ時に液晶表示パネル 10から接地(GND)に電流を 流していた力 必ずしもこれに限らない。例えば、図 12に示すように、トランジスタ TR 2のソースをコントロール回路 51の図示しない DAC (デジタルアナログコンバーター) による可変電位に接続することが可能である。このように、電流を流す先の電圧を変 更することにより、流れる電流量を調整して、スロープを調整するスロープ形成回路 5 Oaとすることが可能である。
[0104] なお、上記の説明では、スロープ生成回路 50のみ力 EEPROM52を備えている ように、説明したが、必ずしもこれに限らず、スロープ生成回路 40についても、 EEPR OM52を備えて 、るとすることが可會である。
[0105] このように、本実施の形態の液晶表示装置では、スロープ生成回路 40· 50は、液 晶表示パネル 10の長さに伴う走査信号線 23が備える信号遅延伝達特性に基づい て、走査信号が走査信号線 23上の位置に無関係に略同じ傾斜で立ち下がるように 制御するための立ち下がり傾斜信号を生成して走査信号線駆動回路 20に出力する
[0106] これにより、ある一定の大きさを有する液晶表示パネル 10に対して、この液晶表示 パネル 10の長さに伴う走査信号線 23が備える信号遅延伝達特性に基づいて、例え ば、適切な値に設定された調整抵抗 R1を基板に搭載しておくことができる。
[0107] しかし、大きさの異なる液晶表示パネル 10に対しては、走査信号線 23が備える信 号遅延伝達特性が異なるので、従来では、その信号遅延伝達特性に応じた値の調 整抵抗 R1を搭載した基板に、基板自体を変更しなければならなカゝつた。
[0108] これに対して、本実施の形態では、スロープ生成回路 40· 50は、走査信号の立ち 上がり時と傾斜立ち下がり時とを変更する変更手段を備えている。具体的には、スロ ープ生成回路 40· 50は、走査信号の立ち上がり時と傾斜立ち下がり時とを変更可能 に設定する EEPROM52を備えている。なお、変更手段は、 EEPROM52に限らず 、他の手段であってもよい。例えば、記憶手段として、コントロール回路 51内の RAM 等であてもよい。また、記憶手段に限らず、駆動回路基板内で変更できるハードゥエ ァからなる走査信号の立ち上がり時と傾斜立ち下がり時とを変更できるものであれば よい。
[0109] すなわち、走査信号の立ち下がり傾斜信号の傾斜度は、走査信号のオン期間を制 御すること〖こより変更できる。
[0110] したがって、走査信号のオン期間を設定するための走査信号の立ち上がり時と傾 斜立ち下がり時とを設定する EEPROM52にお 、て、その設定値を変更できるように しておくことによって、液晶表示パネル 10の信号遅延伝達特性に応じた値の調整抵 抗 R1を搭載した基板に変更するということがなくなる。
[0111] この結果、各種サイズの液晶表示パネル 10に対して駆動回路基板の共有ィ匕を図り 得る液晶表示装置を提供することができる。
[0112] また、本実施の形態の液晶表示装置では、コントロール回路 51は、走査信号の立 ち上がり時と傾斜立ち下がり時とのオンオフ選択信号である Stc信号を出力する。そ して、ゲート電圧生成部は、コントロール回路 51からのオンオフ選択信号による走査 信号の立ち上がり時を示すオン信号により、ゲートオン電圧 Vghを走査信号線 23に 出力する。一方、ゲート電圧生成部は、コントロール回路 51からのオンオフ選択信号 による走査信号の傾斜立ち下がり時を示すオフ信号により、ゲートオン電圧 Vghによ り走査信号線 23に蓄積された電荷を放電する。このときに、立ち下がり傾斜信号が 作成できる。
[0113] したがって、具体的に、走査信号が走査信号線 23上の位置に無関係に略同じ傾 斜で立ち下がるように制御するための立ち下がり傾斜信号を作成することができる。
[0114] また、本実施の形態の液晶表示装置では、ゲート電圧生成部は、前記オンオフ選 択信号による走査信号の傾斜立ち下がり時を示すオフ信号により、ゲートオン電圧 V ghにより走査信号線 23に蓄積された電荷を放電するときには、接地電位となるように 放電することがこのましい。
[0115] これにより、ゲートオン電圧 Vghにより走査信号線 23に蓄積された電荷を放電する ために、接地 (GND)すればよいので、構造が簡単になる。
[0116] また、本実施の形態の液晶表示装置では、ゲート電圧生成部は、オンオフ選択信 号による走査信号の傾斜立ち下がり時を示すオフ信号により、ゲートオン電圧により 走査信号線 23に蓄積された電荷を放電するときの該放電後の電位を設定する放電 電位設定部としてのコントロール回路 51を備えている。
[0117] これにより、コントロール回路 51により、ゲートオン電圧により走査信号線 23に蓄積 された電荷を放電するときの該放電後の電位を設定できるので、傾斜度を変更する ことが可能となる。
[0118] また、本実施の形態の液晶表示装置では、制御部としてのコントロール回路 51は、 走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選択信号としての Stc信号 を出力する。そして、傾斜電圧制御部は、コントロール回路 51からの Stc信号による 走査信号の立ち上がり時を示すオン信号により、ゲートオン電圧 Vghを充電して傾斜 制御電圧を走査信号線駆動回路 20を介して走査信号線 23にする。一方、傾斜電圧 制御部は、コントロール回路 51からの Stc信号による走査信号の傾斜立ち下がり時 を示すオフ信号により、ゲートオン電圧 Vghにより蓄積された電荷を放電により該傾 斜制御電圧をゼロにする。このときに、立ち下がり傾斜信号が作成できる。
[0119] したがって、具体的に、走査信号が走査信号線 23上の位置に無関係に略同じ傾 斜で立ち下がるように制御するための立ち下がり傾斜信号を作成することができる。
[0120] また、本実施の形態の表示装置では、表示パネルは、液晶表示パネルである。これ により、各種サイズの表示パネルに対して駆動回路基板の共有ィ匕を図り得る液晶表 示装置を提供することができる。
[0121] 発明の詳細な説明の項においてなされた具体的な実施態様または実施例は、あく までも、本発明の技術内容を明らかにするものであって、そのような具体例にのみ限 定して狭義に解釈されるべきものではなぐ本発明の精神と次に記載する特許請求 事項との範囲内で、いろいろと変更して実施することができるものである。
産業上の利用の可能性
[0122] 本発明は、表示パネルと、走査信号線に走査信号を出力する走査信号線駆動回 路とを備えた表示装置に適用できる。具体的には、表示装置として、例えば、ァクティ ブマトリクス型の液晶表示装置に用いることができると共に、電気泳動型ディスプレイ 、ツイストボール型ディスプレイ、微細なプリズムフィルムを用いた反射型ディスプレイ 、デジタルミラーデバイス等の光変調素子を用いたディスプレイの他、発光素子とし て、有機 EL発光素子、無機 EL発光素子、 LED (Light Emitting Diode)等の発光輝 度が可変の素子を用いたディスプレイ、フィー プラズマディスプレイにも利用することができる。

Claims

請求の範囲
[1] データ信号を供給する複数の映像信号線と、該映像信号線に交差して設けられた 複数の走査信号線と、上記映像信号線と走査信号線との各交差部にスイッチング素 子を介して設けられた画素電極とを備えた表示パネルと、
上記走査信号線に走査信号を出力する走査信号線駆動回路とを備えた表示装置 であって、
上記走査信号が傾斜を有して立ち下がるように制御するための立ち下がり傾斜信 号を生成して上記走査信号線駆動回路に出力する立ち下がり傾斜信号生成手段が 設けられていると共に、
上記立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾斜立ち下がり 時とを変更する変更手段を備えていることを特徴とする表示装置。
[2] データ信号を供給する複数の映像信号線と、該映像信号線に交差して設けられた 複数の走査信号線と、上記映像信号線と走査信号線との各交差部にスイッチング素 子を介して設けられた画素電極とを備えた表示パネルと、
上記走査信号線に走査信号を出力する走査信号線駆動回路とを備えた表示装置 であって、
上記表示パネルの長さに伴う走査信号線が備える信号遅延伝達特性に基づいて、 上記走査信号が上記走査信号線上の位置に無関係に略同じ傾斜で立ち下がるよう に制御するための立ち下がり傾斜信号を生成して上記走査信号線駆動回路に出力 する立ち下がり傾斜信号生成手段が設けられていると共に、
上記立ち下がり傾斜信号生成手段は、走査信号の立ち上がり時と傾斜立ち下がり 時とを変更可能に設定する記憶手段を備えていることを特徴とする表示装置。
[3] 前記スイッチング素子は、薄膜トランジスタ力もなつていると共に、
前記立ち下がり傾斜信号生成手段は、
走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選択信号を出力する制 御部と、
上記オンオフ選択信号による走査信号の立ち上がり時を示すオン信号により、ゲー トオン電圧を走査信号線駆動回路を介して走査信号線に出力する一方、上記オンォ フ選択信号による走査信号の傾斜立ち下がり時を示すオフ信号により、上記ゲートォ ン電圧により走査信号線に蓄積された電荷を放電するゲート電圧生成部とからなつ て 、ることを特徴とする請求項 1に記載の表示装置。
[4] 前記スイッチング素子は、薄膜トランジスタ力もなつていると共に、
前記立ち下がり傾斜信号生成手段は、
走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選択信号を出力する制 御部と、
上記オンオフ選択信号による走査信号の立ち上がり時を示すオン信号により、ゲー トオン電圧を走査信号線駆動回路を介して走査信号線に出力する一方、上記オンォ フ選択信号による走査信号の傾斜立ち下がり時を示すオフ信号により、上記ゲートォ ン電圧により走査信号線に蓄積された電荷を放電するゲート電圧生成部とからなつ て 、ることを特徴とする請求項 2に記載の表示装置。
[5] 前記ゲート電圧生成部は、前記オンオフ選択信号による走査信号の傾斜立ち下が り時を示すオフ信号により、上記ゲートオン電圧により走査信号線に蓄積された電荷 を放電するときには、接地電位となるように放電することを特徴とする請求項 3に記載 の表示装置。
[6] 前記ゲート電圧生成部は、前記オンオフ選択信号による走査信号の傾斜立ち下が り時を示すオフ信号により、上記ゲートオン電圧により走査信号線に蓄積された電荷 を放電するときには、接地電位となるように放電することを特徴とする請求項 4に記載 の表示装置。
[7] 前記ゲート電圧生成部は、前記オンオフ選択信号による走査信号の傾斜立ち下が り時を示すオフ信号により、上記ゲートオン電圧により走査信号線に蓄積された電荷 を放電するときの該放電後の電位を設定する放電電位設定部を備えていることを特 徴とする請求項 3に記載の表示装置。
[8] 前記ゲート電圧生成部は、前記オンオフ選択信号による走査信号の傾斜立ち下が り時を示すオフ信号により、上記ゲートオン電圧により走査信号線に蓄積された電荷 を放電するときの該放電後の電位を設定する放電電位設定部を備えていることを特 徴とする請求項 4に記載の表示装置。
[9] 前記スイッチング素子は、薄膜トランジスタ力もなつていると共に、
前記立ち下がり傾斜信号生成手段は、
走査信号の立ち上がり時と傾斜立ち下がり時とのオンオフ選択信号を出力する制 御部と、
上記オンオフ選択信号による走査信号の立ち上がり時を示すオン信号により、ゲー トオン電圧を充電して傾斜制御電圧を走査信号線駆動回路を介して走査信号線に する一方、上記オンオフ選択信号による走査信号の斜立ち下がり時を示すオフ信号 により、上記ゲートオン電圧により蓄積された電荷を放電により該傾斜制御電圧をゼ 口にする傾斜電圧制御部とからなつていることを特徴とする請求項 1又は 2に記載の 表示装置。
[10] 前記表示パネルは、液晶表示パネルであることを特徴とする請求項 1又は 2に記載 の表示装置。
PCT/JP2007/059706 2006-09-15 2007-05-11 Display apparatus Ceased WO2008032468A1 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
US12/309,473 US20100289785A1 (en) 2006-09-15 2007-05-11 Display apparatus
CN2007800294821A CN101501754B (zh) 2006-09-15 2007-05-11 显示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2006-251756 2006-09-15
JP2006251756 2006-09-15

Publications (1)

Publication Number Publication Date
WO2008032468A1 true WO2008032468A1 (en) 2008-03-20

Family

ID=39183537

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2007/059706 Ceased WO2008032468A1 (en) 2006-09-15 2007-05-11 Display apparatus

Country Status (3)

Country Link
US (1) US20100289785A1 (ja)
CN (1) CN101501754B (ja)
WO (1) WO2008032468A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163299A1 (ja) * 2015-04-07 2016-10-13 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI410941B (zh) * 2009-03-24 2013-10-01 Au Optronics Corp 可改善畫面閃爍之液晶顯示器和相關驅動方法
CN102074180A (zh) * 2009-11-24 2011-05-25 瑞鼎科技股份有限公司 栅极驱动器及其运行方法
TWI411993B (zh) * 2010-12-29 2013-10-11 Au Optronics Corp 平面顯示裝置
US20130063404A1 (en) * 2011-09-13 2013-03-14 Abbas Jamshidi Roudbari Driver Circuitry for Displays
TWI556217B (zh) * 2011-11-09 2016-11-01 聯詠科技股份有限公司 電源管理電路及其閘極脈衝調變電路
KR102110223B1 (ko) * 2012-08-14 2020-05-14 삼성디스플레이 주식회사 구동 회로 및 이를 포함하는 표시 장치
US20140340291A1 (en) * 2013-05-14 2014-11-20 Shenzhen China Star Optoelectronics Technology Co., Ltd. Chamfered Circuit and Control Method Thereof
US20140354616A1 (en) * 2013-05-31 2014-12-04 Shenzhen China Star Optoelectronics Technology Co., Ltd. Active matrix display, scanning driven circuits and the method thereof
KR102241440B1 (ko) * 2013-12-20 2021-04-16 엘지디스플레이 주식회사 유기발광 표시장치
US11657774B2 (en) 2015-09-16 2023-05-23 E Ink Corporation Apparatus and methods for driving displays
KR102308589B1 (ko) * 2015-09-16 2021-10-01 이 잉크 코포레이션 디스플레이들을 구동하기 위한 장치 및 방법들
US10803813B2 (en) 2015-09-16 2020-10-13 E Ink Corporation Apparatus and methods for driving displays
WO2017172375A1 (en) 2016-03-28 2017-10-05 Groturbel Research Llc Light-emitting diode displays
WO2018047244A1 (ja) * 2016-09-06 2018-03-15 堺ディスプレイプロダクト株式会社 表示装置
CN107402486B (zh) * 2017-08-31 2020-06-30 京东方科技集团股份有限公司 阵列基板及其驱动方法、显示装置
CN107680545A (zh) * 2017-09-27 2018-02-09 惠科股份有限公司 显示装置及其驱动方法
CN107665687A (zh) * 2017-10-26 2018-02-06 惠科股份有限公司 一种显示设备
CN107689222A (zh) * 2017-10-26 2018-02-13 惠科股份有限公司 一种显示设备
CN107665688A (zh) * 2017-10-26 2018-02-06 惠科股份有限公司 一种显示设备
CN109785789B (zh) * 2018-04-18 2021-11-16 友达光电股份有限公司 多工器以及显示面板
CN112542128A (zh) * 2020-12-29 2021-03-23 天津市滨海新区微电子研究院 一种微显示面板驱动电路及方法
CN114267290B (zh) * 2022-03-02 2022-05-06 深圳英集芯科技股份有限公司 自适应消除led鬼影和耦合方法及电路

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02129618A (ja) * 1988-11-10 1990-05-17 Toshiba Corp アクティブマトリクス形液晶表示装置
JPH04324419A (ja) * 1991-04-25 1992-11-13 Toshiba Corp アクティブマトリックス型表示装置の駆動方法
JPH063647A (ja) * 1992-06-18 1994-01-14 Sony Corp アクティブマトリクス型液晶表示装置の駆動方法
JPH10504911A (ja) * 1994-08-02 1998-05-12 トムソン−エルセデ 液晶表示の最適化されたアドレス指定方法及びそれを実現する装置
JPH11281957A (ja) * 1998-03-27 1999-10-15 Sharp Corp 表示装置および表示方法
JP2004110036A (ja) * 2002-09-17 2004-04-08 Samsung Electronics Co Ltd 液晶表示装置及びその駆動方法

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10111670A (ja) * 1996-10-04 1998-04-28 Sharp Corp 液晶表示装置及び液晶表示装置の駆動方法
US8179385B2 (en) * 2002-09-17 2012-05-15 Samsung Electronics Co., Ltd. Liquid crystal display
TWI251183B (en) * 2003-05-16 2006-03-11 Toshiba Matsushita Display Tec Active matrix display device
JP4060256B2 (ja) * 2003-09-18 2008-03-12 シャープ株式会社 表示装置および表示方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02129618A (ja) * 1988-11-10 1990-05-17 Toshiba Corp アクティブマトリクス形液晶表示装置
JPH04324419A (ja) * 1991-04-25 1992-11-13 Toshiba Corp アクティブマトリックス型表示装置の駆動方法
JPH063647A (ja) * 1992-06-18 1994-01-14 Sony Corp アクティブマトリクス型液晶表示装置の駆動方法
JPH10504911A (ja) * 1994-08-02 1998-05-12 トムソン−エルセデ 液晶表示の最適化されたアドレス指定方法及びそれを実現する装置
JPH11281957A (ja) * 1998-03-27 1999-10-15 Sharp Corp 表示装置および表示方法
JP2004110036A (ja) * 2002-09-17 2004-04-08 Samsung Electronics Co Ltd 液晶表示装置及びその駆動方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016163299A1 (ja) * 2015-04-07 2016-10-13 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法
JPWO2016163299A1 (ja) * 2015-04-07 2018-01-25 シャープ株式会社 アクティブマトリクス型表示装置およびその駆動方法
US10163392B2 (en) 2015-04-07 2018-12-25 Sharp Kabushiki Kaisha Active matrix display device and method for driving same

Also Published As

Publication number Publication date
CN101501754A (zh) 2009-08-05
US20100289785A1 (en) 2010-11-18
CN101501754B (zh) 2012-01-18

Similar Documents

Publication Publication Date Title
WO2008032468A1 (en) Display apparatus
KR100596084B1 (ko) 표시 장치와 그의 구동 회로, 및 표시 방법
JP3406508B2 (ja) 表示装置および表示方法
CN101675374B (zh) 液晶显示装置
US8896590B2 (en) Display controller, display device, and control method for controlling display system and display device
JP4704438B2 (ja) 表示装置
WO2019080299A1 (zh) 一种显示设备
WO2019080298A1 (zh) 一种显示设备
CN101802903A (zh) 显示装置及显示装置的驱动方法
JP3628676B2 (ja) 表示装置
WO2019080301A1 (zh) 一种显示设备
JP3681734B2 (ja) 表示装置および表示方法
CN110268466A (zh) 电压控制电路和显示装置
KR100559225B1 (ko) 액정 표시 장치의 도트 인버젼 드라이빙 방법
JP3715306B2 (ja) 表示装置および表示方法
WO2019080300A1 (zh) 一种显示设备
WO2019080302A1 (zh) 一种显示设备
JP4137957B2 (ja) 表示装置及びこの表示装置に用いる走査信号線駆動回路
JP2008191687A (ja) 表示装置
KR100927014B1 (ko) 액정 표시 장치 및 그 구동 방법
JP3832667B2 (ja) 表示装置
JP3754056B2 (ja) 表示装置および表示方法
JP3795509B2 (ja) 表示装置および表示方法
JP3745362B2 (ja) 表示装置および表示方法
JP3754060B2 (ja) 表示装置および表示方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 200780029482.1

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 07743141

Country of ref document: EP

Kind code of ref document: A1

WWE Wipo information: entry into national phase

Ref document number: 12309473

Country of ref document: US

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 07743141

Country of ref document: EP

Kind code of ref document: A1

NENP Non-entry into the national phase

Ref country code: JP