[go: up one dir, main page]

WO2006038363A1 - 無線通信機器 - Google Patents

無線通信機器 Download PDF

Info

Publication number
WO2006038363A1
WO2006038363A1 PCT/JP2005/013395 JP2005013395W WO2006038363A1 WO 2006038363 A1 WO2006038363 A1 WO 2006038363A1 JP 2005013395 W JP2005013395 W JP 2005013395W WO 2006038363 A1 WO2006038363 A1 WO 2006038363A1
Authority
WO
WIPO (PCT)
Prior art keywords
circuit
signal
control signal
frequency
antenna
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2005/013395
Other languages
English (en)
French (fr)
Inventor
Kiyofumi Takai
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Murata Manufacturing Co Ltd
Original Assignee
Murata Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Murata Manufacturing Co Ltd filed Critical Murata Manufacturing Co Ltd
Publication of WO2006038363A1 publication Critical patent/WO2006038363A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B15/00Suppression or limitation of noise or interference
    • H04B15/005Reducing noise, e.g. humm, from the supply

Definitions

  • the present invention relates to a wireless communication device including a circuit that generates a clock signal.
  • FIG. 7 schematically shows an example of a main configuration of a wireless communication device.
  • the wireless communication device 1 includes an antenna 2, a radio communication high frequency circuit (RF circuit) 3, a baseband processing unit (BB) 4, and a clock generation circuit 5.
  • the wireless communication device 1 is capable of transmitting and receiving radio waves, and the high-frequency circuit 3 includes a receiving circuit 6, a transmitting circuit 7, and transmission / reception switching means 8.
  • the transmission / reception switching means 8 has a configuration in which one of the reception circuit 6 and the transmission circuit 7 is switched and connected to the antenna 2, and is configured by, for example, a SPDT (Single-Pole-Double-Throw) switch or the like. .
  • SPDT Single-Pole-Double-Throw
  • the transmission circuit 7 has a circuit configuration for generating a signal for radio transmission suitable for up-converting the signal supplied from the baseband processing unit 4 and supplying the signal to the antenna 2.
  • the signal for wireless transmission generated by the transmission circuit 7 is supplied to the antenna 2 through the transmission / reception switching means 8 and is wirelessly transmitted from the antenna 2.
  • the receiving circuit 6 down-converts the received signal received by the antenna 2 via the transmission / reception switching means 8 from the antenna 2 to a predetermined frequency and converts the down-converted signal into a baseband processing unit. It has a configuration that outputs to 4.
  • the baseband processing unit 4 is configured by, for example, a baseband IC (BB-IC).
  • BB-IC baseband IC
  • the baseband processing unit 4 has a circuit configuration for performing a predetermined signal processing operation, and also includes a control unit 10, and the control unit 10 controls the switching operation of the transmission / reception switching unit 8 of the high-frequency circuit 3. Then, control of the circuit operation of the reception circuit 6 and control of the circuit operation of the transmission circuit 7 are performed.
  • the clock generation circuit 5 generates a clock signal having a predetermined frequency.
  • the generated clock signal is used for the circuit operations of the baseband processing unit 4 and the high-frequency circuit 3.
  • Patent Document 1 Japanese Patent Application Laid-Open No. 2004-104281
  • Patent Document 2 Japanese Patent Laid-Open No. 2001-24539
  • Patent Document 3 Japanese Patent Laid-Open No. 2003-219290
  • the clock signal generated by the clock generation circuit 5 includes a harmonic wave as a noise component.
  • a clock signal is supplied to the control unit 10, and a control signal output from the control unit 10 toward the high-frequency circuit 3 (the reception circuit 6, the transmission circuit 7, or the transmission / reception switching unit 8) due to the clock signal.
  • a double wave of the clock signal is added as a noise component.
  • the harmonic wave of the clock signal is transmitted as a noise component.
  • the received signal is a much weaker signal than the signal for wireless transmission.
  • the double wave (noise component) of the clock signal transmitted from the control signal has such a magnitude that the S / N ratio of the received signal is adversely affected. For this reason, it is a big problem that a noise component due to the double wave of the clock signal is added to the received signal.
  • the predetermined reception frequency band of the antenna 2 is a frequency band including the frequency of the harmonic wave of the clock signal, the frequency of the reception signal and the frequency of the harmonic wave of the clock signal that is a noise component Since they are equal or nearly equal, it is difficult to remove (attenuate) only the double wave of the clock signal, which is a noise component, from the received signal.
  • the reception frequency band of the antenna 2 is a frequency band including the frequency of the harmonics of the clock signal, it is difficult to improve the SN ratio of the reception signal due to the harmonics of the clock signal.
  • the high reception sensitivity could not be obtained. For this reason, the problem that the reliability with respect to the radio
  • a clock signal is supplied from the clock generation circuit 5 to the baseband processing unit 4
  • a filter means for attenuating the harmonics of the clock signal in the clock signal supply path for this purpose see Patent Document 3, for example.
  • the noise component of the control signal due to the harmonic wave of the clock signal is reduced by reducing the harmonic wave (noise component) of the clock signal supplied to the baseband processing unit 4. .
  • the baseband processing unit 4 a circuit operation for dividing the clock signal or multiplying the clock signal is performed inside the baseband processing unit 4. A harmonic of the signal is generated. For this reason, even if the harmonic wave of the clock signal supplied from the clock generation circuit 5 to the baseband processing unit 4 is attenuated, the harmonic wave of the clock signal is generated inside the baseband processing unit 4. For this reason, the harmonics of the clock signal generated inside the baseband processing unit 4 ride on the control signal output from the control unit 10 to the high-frequency circuit 3 as a noise component, and the same problem as described above. It is generated.
  • the present invention has the following configuration as means for solving the above problems. In other words, this invention
  • a high frequency circuit connected to an antenna and performing a predetermined circuit operation for wireless communication using the antenna
  • a clock generation circuit for generating and outputting a clock signal
  • a control unit for controlling the circuit operation of the high-frequency circuit
  • control unit a circuit that uses the clock signal output from the clock generation circuit is formed.
  • Control unit power to control the circuit operation of the high-frequency circuit
  • the control signal supply path through which the control signal output to the high-frequency circuit is energized attenuates the noise component of the control signal caused by the harmonics of the clock signal It is characterized in that a filter means is provided.
  • the filter means for attenuating the noise component of the control signal due to the harmonic of the clock signal is provided in the control signal supply path for supplying the control signal to the control unit high frequency circuit. .
  • the harmonic wave can be attenuated by the filter means. As a result, it is possible to supply a control signal with a few harmonics of the clock signal to the high frequency circuit.
  • a noise component is added from the control signal to, for example, a reception signal or a signal for wireless transmission that energizes the inside of the high frequency circuit. It is possible to suppress the transmission of the harmonic wave of the clock signal. In other words, it is possible to prevent a bad signal-to-noise ratio of a received signal or a signal for wireless transmission due to a double wave of the clock signal, and to improve the wireless communication characteristics of the wireless communication device. Further, since the filter means for attenuating the noise component of the control signal due to the harmonic wave of the clock signal can be constructed with a simple configuration, the configuration of the wireless communication device is provided by including the configuration of the present invention. It is easy to provide a wireless communication device with high reliability for wireless communication while preventing the complication and enlargement of the wireless communication.
  • FIG. 1 is a diagram for explaining one embodiment according to a wireless communication device of the present invention.
  • FIG. 2a is a diagram for explaining a configuration example of filter means constituted by capacitors.
  • FIG. 2b is a diagram for explaining a configuration example of filter means including an inductor.
  • FIG. 3a is a diagram for explaining a configuration example of filter means configured by resistors.
  • FIG. 3b is a diagram for explaining a configuration example of filter means constituted by ferrite elements.
  • FIG. 4a is a diagram for explaining a configuration example of filter means configured by an LC series resonance circuit.
  • FIG. 4b is a diagram for explaining a configuration example of filter means configured by an LC parallel resonant circuit.
  • FIG. 4c is a diagram for explaining a configuration example of filter means constituted by a resonance circuit composed of a line filter.
  • FIG. 4d is a diagram for explaining another configuration example of the filter means configured by a resonance circuit composed of a line filter.
  • FIG. 5a is a diagram for explaining an example in which the filter means is constituted by a low-pass filter.
  • FIG. 5b is a diagram for explaining a configuration example of a low-pass filter.
  • FIG. 5c is a diagram for explaining another configuration example of the low-pass filter.
  • FIG. 6 is a diagram for explaining another embodiment.
  • FIG. 7 is a block configuration diagram for explaining an example of a main circuit configuration of a wireless communication device.
  • FIG. 1 schematically shows the main components of the wireless communication device of this embodiment.
  • the wireless communication device 1 according to this embodiment includes an antenna 2, a high frequency circuit 3, a baseband processing unit 4, and a clock generation circuit 5.
  • the clock generating circuit 5 has a circuit configuration for generating a clock signal having a predetermined frequency.
  • the clock generation circuit 5 is configured by a device such as TCXO (Temperature-Compensated-Crysta ⁇ Oscillator), for example, and is arranged separately from the high-frequency circuit 3 and the baseband processing unit 4 as shown in FIG.
  • TCXO Temporal-Compensated-Crysta ⁇ Oscillator
  • the clock generation circuit 5 may be incorporated in the IC constituting the high-frequency circuit 3.
  • the baseband processing unit 4 is composed of a BB-IC, it may be incorporated in the BB-IC.
  • the control unit 10 of the baseband processing unit 4 controls the circuit operation of the high frequency circuit 3.
  • the control unit 10 has a circuit that generates a control signal for controlling the circuit operation of the high-frequency circuit 3 using the clock signal output from the clock generation circuit 5, and the control generated by this circuit. The signal is output to the high frequency circuit 3.
  • the high frequency circuit 3 includes a receiving circuit 6, a transmitting circuit 7, and transmission / reception switching means 8.
  • the high-frequency circuit 3 may be integrated to form an IC component.
  • the circuit board may be formed by providing circuit patterns and components for high-frequency circuits.
  • a control signal supply path 12 for supplying a control signal from the control unit 10 of the baseband processing unit 4 to the transmission / reception switching unit 8 of the high-frequency circuit 3 is formed.
  • the transmission / reception switching means 8 switches and connects either the reception circuit 6 or the transmission circuit 7 to the antenna 2.
  • a control signal supply path 13 for supplying a control signal from the control unit 10 to the transmission circuit 7 is formed.
  • the transmission circuit 7 upconverts the signal received from the baseband processing unit 4 and generates a signal for wireless transmission.
  • the generated radio transmission signal is supplied from the transmission circuit 7 to the antenna 2 via the transmission / reception switching means 8.
  • the circuit configuration of the transmission circuit 7 is not particularly limited, and an appropriate circuit configuration considering various points is adopted.
  • the receiving circuit 6 has a circuit configuration that down-converts the received signal output from the antenna 2 and added via the transmission / reception switching means 8, and outputs the down-converted signal to the baseband processing unit 4. It is what.
  • the reception circuit 6 includes an LNA (low noise amplifier) 15, a down-conversion unit 16, and an amplification circuit unit 17.
  • LNA low noise amplifier
  • the LNA 15 amplifies a weak received signal applied from the antenna 2 via the transmission / reception switching means 8.
  • the down-conversion unit 16 includes two mixers 20 (20A, 20B) and a local oscillator 21 (VCO (Voltage Controlled Oscillator) etc.) individually connected to each of the mixers 20A, 20B. 21A, 21B).
  • the mixer 20A uses the oscillation signal output from the local oscillator 21A to down-convert the reception signal output from the LNA 15 to a signal in a predetermined intermediate frequency band.
  • the mixer 20B uses the oscillation signal output from the local oscillator 21B to down-convert the intermediate frequency band signal output from the mixer 20A into a predetermined low frequency signal.
  • the amplification circuit unit 17 amplifies the signal output from the down-conversion unit 16 and outputs the amplified signal to the baseband processing unit 4.
  • the LNA 15, the mixer 20 (20 A, 20 B), and the amplification circuit unit 17 constituting the reception circuit 6 are circuit units to be controlled by the control unit 10.
  • a control signal supply path 22 for supplying a control signal from the control unit 10 to the receiving circuit 6 is a main line path 23 common to a plurality of circuit units 15, 17, 20 (20A, 20B) to be controlled by the control unit 10, and
  • a branch path 24 (24a to 24d) for supplying control signals to the respective circuit units 15, 17, 20 (20A, 20B) is formed by branching from the main line 23.
  • the LNA 15, the mixer 20 (20A, 20B), and the amplifier circuit unit 17 are configured so that the control signal (drive control signal) instructing the drive is transmitted from the control unit 10 to the main signal path 23 and the branch path of the control signal supply path 22.
  • the circuit operation as described above is performed when 24 is added in order.
  • the portion of X12 shown in FIG. 1 in the control signal supply path 12 (that is, the vicinity of the transmission / reception switching means 8) and the main path 23 of the control signal supply path 22 in FIG. X23 shown in FIG. 1 (that is, a part near the branch of the control signal supply path 22) and Xa, Xb, Xc, and Xd shown in FIG. 1 in each branch path 24 (24a to 24d) (that is, circuit Filter means as will be described later is provided in at least X12 of the 17 and 20 (in the vicinity of 20A, 20B).
  • the filter means may be provided only at the X12 site, may be provided at the X12 site and the X23 site, or may be provided at the X12 site and the Xa, Xb, Xc, and Xd sites. It may be provided, or it may be provided at all of X12, X23, Xa, Xb, Xc, and Xd.
  • the filter means provided at each of the parts X12, X23, Xa, Xb, Xc, and Xd is constituted by, for example, a filter as shown in FIGS. 2a to 5c described later.
  • the filter is designed to attenuate a harmonic of a predetermined frequency of the control signal power clock signal. That is, the harmonic wave of the clock signal has a frequency that is an integer multiple of the clock signal frequency, and there are many.
  • the filter means provided at the X12 portion is designed to attenuate a harmonic (noise component) having a frequency in a predetermined reception frequency band of the antenna 2.
  • the filter means is generated by the harmonic wave having the frequency of the reception frequency band of the antenna 2 and the mixer 20A.
  • a harmonic having a frequency in the oscillation frequency band of the local oscillator 21 (21A, 21B) can be attenuated so that a harmonic having a frequency in the signal frequency band (that is, the intermediate frequency band) can be attenuated. Also designed to be damped.
  • the filter means 25 in FIG. 2a is constituted by a capacitor having the self-resonant frequency of the harmonic wave to be attenuated of the clock signal. One end of the capacitor is connected to the control signal supply path 1 2 (23, 24), and the other end of the capacitor is grounded.
  • the filter means 25 in FIG. 2b is composed of an inductor having the self-resonant frequency as the frequency of the harmonic wave to be attenuated of the clock signal. This inductor is interposed in series with the control signal supply path 12 (23, 24).
  • the filter means 25 of Fig. 3a is constituted by a resistor having a high impedance with respect to the frequency of the harmonic wave to be attenuated of the clock signal.
  • the resistor is interposed in series with the control signal supply path 12 (23, 24).
  • the filter means 25 in FIG. 3b is composed of a ferrite element having a high impedance with respect to the frequency of the harmonic wave to be attenuated of the clock signal.
  • the ferrite element is interposed in series with the control signal supply path 12 (23, 24).
  • the filter means 25 in Fig. 4a is configured by an LC series resonance circuit having the frequency of the harmonic wave to be attenuated of the clock signal as the resonance frequency.
  • One end of the LC series resonance circuit is connected to the control signal supply path 12 (23, 24), and the other end is grounded.
  • the filter means 25 in FIG. 4b is composed of an LC parallel resonance circuit having the frequency of the harmonic wave to be attenuated of the clock signal as the resonance frequency.
  • the LC parallel resonant circuit is inserted in series with the control signal supply path 12 (23, 24).
  • the filter means 25 of FIG. is constituted by a resonance circuit having a line (for example, microstrip line) force having a self-resonant frequency of the harmonic wave to be attenuated of the clock signal, but the line constituting the filter means 25 of FIG. Are connected in series to the control signal supply path 12 (23, 24).
  • the filter means 25 of Fig. 5a is constituted by a low-pass filter.
  • This low-pass filter is connected in series with the control signal supply path 12 (23, 24), and has a configuration that attenuates the harmonic wave to be attenuated of the clock signal and transmits the control signal.
  • the low-pass filter includes a resistor and a capacitor as shown in FIG. 5b, a inductor and a capacitor as shown in FIG. 5c, and the capacitor shown in FIG. 5b.
  • There are a line that functions as a capacitor instead of the capacitor for example, a microstrip line
  • a line that functions as an inductor instead of the inductor in FIG. 5c for example, a microstrip line.
  • the filter means provided in at least the control signal supply path 12 of the control signal supply paths 12, 23, 24 is configured by one of a number of filter configurations as described above. Or a plurality of the same filter configurations, or a combination of a plurality of different filter configurations.
  • the configuration of the filter means provided in the control signal supply paths 12, 23, 24 may be different from each other, or all the filter means may have the same configuration.
  • the filter means of the control signal supply path 12 and the filter means of the control signal supply path (main line) 23 are the same, and the filter means of the control signal supply path (branch path) 24 is the control signal supply path.
  • the configuration of each filter means provided in the control signal supply paths 12, 23, and 24, which may be different from the configuration of the filter means 12 and 23, has an appropriate configuration.
  • the filter means for attenuating the noise component of the control signal due to the harmonic of the clock signal supplies the control signal supply path for supplying the control signal from the control unit 10 to the high-frequency circuit 3. 12 (23, 24).
  • the clock signal that is riding on the control signal due to the double wave of the clock signal that has been on the control signal inside the control unit 10 or crosstalk between the control signal supply path and the clock signal supply path. ⁇ times The wave can be attenuated by the filter means.
  • a control signal with a few harmonics of the clock signal can be supplied to the high-frequency circuit 3.
  • a reception signal output from an antenna is a weak signal, and this reception signal tends to have a poor SN ratio, and it is difficult to improve the reception sensitivity of a wireless communication device.
  • a filter means for attenuating the noise component of the control signal caused by the harmonic of the clock signal is provided in the control signal supply path 22 from the control unit 10 to the receiving circuit 6. It has a configuration. As a result, the signal-to-noise ratio of the received signal due to the double wave of the clock signal in the control signal can be prevented. For this reason, the deterioration of the wireless communication performance of the wireless communication device can be effectively suppressed.
  • the preset reception frequency band of antenna 2 is a frequency band including the frequency of the harmonic of the clock signal, the frequency of the reception signal and the harmonic of the clock signal The frequency is equal or nearly equal. For this reason, it is difficult to attenuate only the double wave of the clock signal, which is a noise component, from the received signal. Therefore, as in this embodiment, the configuration in which the harmonic of the clock signal of the control signal is attenuated and the harmonic of the clock signal transmitted from the control signal to the received signal is reduced is the SN of the received signal. It is effective for improving the ratio.
  • the control signal supply path 12 for supplying the control signal from the control unit 10 to the transmission / reception switching means 8 is provided with the filter means, the wireless communication sensitivity of the wireless communication device is provided. Can be improved effectively. That is, the received signal passing through the transmission / reception switching means 8 is a high-frequency signal before being down-converted by the receiving circuit 6. Since the high frequency received signal before down-conversion can be prevented from being multiplied by the double wave of the clock signal, the S / N ratio of the received signal after down-conversion can be further improved. For this reason, the wireless communication performance (reception sensitivity) of the wireless communication device can be further improved.
  • the receiving circuit 6 of the high-frequency circuit 3 is a circuit to be controlled by the control unit 10, such as the low noise amplifier 15, the down-conversion unit 16, and the amplification circuit unit 17. It has a plurality of parts. Therefore, the power supply path of the control signal from the control unit 10 to the receiving circuit 6 is the main line path 23 common to the plurality of circuit parts 15, 16, and 17, and the circuit part 15 is divided from the main line path 23. 16 and 17, each having a plurality of branch paths 24 for supplying control signals. Each of the branch paths 24 is provided with filter means, and the filter means is configured to attenuate the noise component of the control signal caused by the harmonic wave of the clock signal by the filter means. It will be placed in the vicinity of each circuit section 15, 16, 17 respectively. For this reason, it is possible to more reliably prevent a situation in which the noise component of the harmonic wave of the clock signal is again added to the control signal after passing through the filter means.
  • the filter means is provided in the main path 23 and the filter means is not provided in each branch path 24, the number of filter means installed can be suppressed, and wireless communication due to the installation of the filter means can be achieved. An increase in the size of communication equipment can be prevented.
  • each The filter means of the branch path 24 also has a two-stage configuration that attenuates the harmonics of the clock signal. For this reason, the double wave of the clock signal in the control signal can be attenuated more reliably.
  • the present invention is not limited to the form of this embodiment, and may take various forms.
  • the transmission / reception switching unit 8 is provided.
  • a signal path selection unit such as a duplexer may be provided.
  • the signal path selection means uses the frequency difference between the reception signal output from the antenna 2 and the radio transmission signal output from the transmission circuit 7 toward the antenna 2, for example, the reception signal from the antenna 2 Is output, the received signal is supplied to the receiving circuit 6 by connecting the signal between the antenna 2 and the receiving circuit 6.
  • the signal path selection means has a configuration in which when a signal for radio transmission is output from the transmission circuit 7, the signal for radio transmission is supplied to the antenna 2 by connecting the transmission circuit 7 and the antenna 2. .
  • Some signal path selection means such as a duplexer having such a configuration require drive control by the control unit 10.
  • signal path selection means (required for driving control of the control unit 10)
  • a control signal supply path for supplying a control signal to is provided.
  • a filter means for attenuating a harmonic of a predetermined clock signal of the control signal may be provided in the control signal supply path.
  • the control signal supply path 22 for supplying a control signal from the control unit 10 to the receiving circuit 6 includes a main path 23 and branch paths 24 (24a to 24d).
  • the control unit 10 each circuit unit to be controlled in the receiving circuit 6 (LNA 15 and mixer 20 (20A, 20B), and amplifier circuit) Unit 17) may be connected to each other through separate control signal supply paths 26 (26a to 26d).
  • filter means for attenuating a harmonic of a predetermined clock signal of the control signal is provided in one or a plurality of the control signal supply paths 26a to 26d. Also good.
  • the filter means for attenuating the harmonics of the clock signal is provided in the vicinity of the circuit units 8, 15, 17, and 20 to be controlled in the control signal supply path.
  • the filter means may be provided at an appropriate position in consideration of component arrangement and the like.
  • the filter means for attenuating the double wave of the clock signal is provided in the control signal supply paths 12, 22 (23, 24), 26, the filter means is provided in the control signal supply path.
  • control signal supply path 13 for supplying the control signal from the control unit 10 to the transmission circuit 7 is provided with a filter means for attenuating the harmonic wave of the clock signal.
  • filter means for attenuating the harmonics of the clock signal is also provided in the control signal supply path 13. As a configuration to provide.
  • the clock signal supply path for supplying the clock signal from the clock generation circuit 5 to the control unit 10 also includes, for example, the reception frequency band of the antenna 2, the intermediate frequency band of the reception circuit 6, and the station. Filter means for attenuating a harmonic of a clock signal having a frequency in the frequency band of the partial oscillator may be provided.
  • the filter means provided in the branch paths 24a to 24d of the control signal supply path 22 are respectively a double wave having a frequency in a predetermined reception frequency band and an intermediate frequency band.
  • An example is shown in which both the harmonic and the harmonic wave having a frequency are attenuated.
  • the filter means provided in the branch path 24a is the reception frequency band. Attenuate one of the harmonics of a clock signal having a frequency of ⁇ and the harmonics of a clock signal having a frequency in the intermediate frequency band (for example, the harmonics of a clock signal having a frequency in the reception frequency band) It may be what you want to do.
  • the filter means provided in the branch path 24c of the control signal supply path 22 is designed to attenuate the harmonics of the intermediate frequency band clock signal.
  • the power described with reference to a wireless communication device capable of wireless transmission / reception is applied.
  • the present invention can also be applied to a reception-only wireless communication device.
  • the transmission circuit and transmission / reception switching means are omitted, and the control signal is supplied to the control signal supply path that supplies the control signal to the reception circuit of the high-frequency circuit.
  • a filter means is provided for attenuating the harmonics of the predetermined clock signal.
  • the present invention is applied to a wireless communication device including a circuit that generates a clock signal, and is particularly effective for a wireless communication device that requires improvement in reception sensitivity.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Noise Elimination (AREA)

Abstract

 アンテナ2に接続され当該アンテナ2を利用した無線通信のための予め定められた回路動作を行う高周波回路3と、クロック信号を生成して出力するクロック発生回路5と、高周波回路3の回路動作を制御する制御部10とを有し、制御部10には、クロック発生回路5から出力されたクロック信号を利用する回路が形成されている構成を備えた無線通信機器1において、高周波回路3の回路動作を制御するために制御部10から高周波回路3に向けて出力される制御信号が通電する制御信号供給経路12,22における例えばX12,X23,Xa,Xb,Xc,Xdの部位のうちの少なくとも何れか1つの部位には、クロック信号の逓倍波に起因した制御信号のノイズ成分を減衰するためのフィルタ手段を設ける。

Description

無線通信機器
技術分野
[0001] 本発明は、クロック信号を発生する回路を備えた無線通信機器に関するものである 背景技術
[0002] 図 7には無線通信機器の主要構成の一例が簡略的に示されている。この無線通信 機器 1は、アンテナ 2と、無線通信用の高周波回路 (RF回路) 3と、ベースバンド処理 部(BB) 4と、クロック発生回路 5とを有して構成されている。この無線通信機器 1は電 波の送受信を行うことができるものであり、高周波回路 3は、受信回路 6と、送信回路 7と、送受信切り換え手段 8とを有して構成されている。送受信切り換え手段 8は、受 信回路 6と送信回路 7の何れか一方をアンテナ 2に切り換え接続させる構成を備える ものであり、例えば SPDT (Single- Pole- Double- Throw)スィッチ等により構成されて いる。
[0003] 送信回路 7は、ベースバンド処理部 4から供給された信号をアップコンバートして、 アンテナ 2に供給するのに適した無線送信用の信号を作り出す回路構成を有する。 送信回路 7で生成された無線送信用の信号は、送受信切り換え手段 8を通ってアン テナ 2に供給されアンテナ 2から無線送信される。
[0004] 受信回路 6は、アンテナ 2で受信されアンテナ 2から送受信切り換え手段 8を介して 加えられた受信信号を予め定められた設定の周波数までダウンコンバートしダウンコ ンバート後の信号をベースバンド処理部 4に向けて出力する構成を備えている。
[0005] ベースバンド処理部 4は、例えばベースバンド IC (BB— IC)により構成されている。
当該ベースバンド処理部 4は、予め定められた信号処理動作を行う回路構成を備え ると共に、制御部 10を備え、当該制御部 10により、高周波回路 3の送受信切り換え 手段 8の切り換え動作の制御と、受信回路 6の回路動作の制御と、送信回路 7の回路 動作の制御とをそれぞれ行う。
[0006] クロック発生回路 5は、予め定められた設定の周波数を持つクロック信号を生成する 回路であり、生成したクロック信号はベースバンド処理部 4と高周波回路 3のそれぞれ の回路動作に利用される。
[0007] 特許文献 1 :特開 2004— 104281号公報
特許文献 2:特開 2001— 24539号公報
特許文献 3:特開 2003— 219290号公報
発明の開示
発明が解決しょうとする課題
[0008] ところで、クロック発生回路 5で生成されたクロック信号には遁倍波がノイズ成分とし て含まれている。制御部 10にはクロック信号が供給されており、当該クロック信号に 起因して、制御部 10から高周波回路 3 (受信回路 6や送信回路 7や送受信切り換え 手段 8)に向けて出力される制御信号にクロック信号の遁倍波がノイズ成分として乗つ てしまう。ノイズ成分であるクロック信号の遁倍波を含む制御信号力 例えば高周波 回路 3の送受信切り換え手段 8に供給されると、送受信切り換え手段 8を通る受信信 号や無線送信用の信号に、制御信号から、クロック信号の遁倍波がノイズ成分として 伝達されてしまう。
[0009] 受信信号は無線送信用の信号に比べて格段に微弱な信号である。この受信信号 の大きさに対して、制御信号から伝達されるクロック信号の遁倍波(ノイズ成分)は、 受信信号の SN比を悪ィ匕させてしまう程の大きさを持つものである。このために、受信 信号にクロック信号の遁倍波に起因したノイズ成分が乗ってしまうことは大きな問題と なる。また、アンテナ 2の予め定められた受信周波数帯域がクロック信号の遁倍波の 周波数を含む周波数帯域である場合には、受信信号の周波数と、ノイズ成分である クロック信号の遁倍波の周波数とが等し 、又はほぼ等し 、ので、受信信号からノイズ 成分であるクロック信号の遁倍波だけを除去 (減衰)することが困難である。このため 、アンテナ 2の受信周波数帯域がクロック信号の遁倍波の周波数を含む周波数帯域 である場合には、クロック信号の遁倍波に起因して受信信号の SN比の向上が難しく 、これにより、高い受信感度が得られな力つた。このため、無線通信機器 1の無線通 信性能に対する信頼性を低下させてしまうという問題が生じる。
[0010] そこで、例えば、クロック発生回路 5からベースバンド処理部 4にクロック信号を供給 するためのクロック信号供給経路に、クロック信号の遁倍波を減衰するためのフィルタ 手段を設けることが提案されている (例えば特許文献 3参照)。この提案例では、ベー スバンド処理部 4に供給するクロック信号の遁倍波(ノイズ成分)を小さくすることで、ク ロック信号の遁倍波に起因した制御信号のノイズ成分の低減を図っている。
[0011] し力しながら、ベースバンド処理部 4の内部では、クロック信号を分周したり、クロック 信号を遁倍する回路動作が行われ、この回路動作によってベースバンド処理部 4の 内部でクロック信号の遁倍波が生成される。このため、クロック発生回路 5からベース バンド処理部 4に供給されるクロック信号の遁倍波を減衰しても、クロック信号の遁倍 波はベースバンド処理部 4の内部で生成される。このために、そのベースバンド処理 部 4の内部で生成されたクロック信号の遁倍波が制御部 10から高周波回路 3に出力 される制御信号にノイズ成分として乗ってしまって、上記同様の問題を発生させてし まつ。
[0012] また、無線通信機器を小型化すると、必然的に、制御部 10から高周波回路 3への 制御信号の供給経路と、クロック発生回路 5からベースバンド処理部 4や高周波回路 3へのクロック信号の供給経路とが近づく。このために、制御信号供給経路とクロック 信号供給経路との間でクロストークが発生し、これにより、クロック信号供給経路のクロ ック信号の遁倍波が制御信号供給経路の制御信号にノイズとして乗ってしまうという 問題が生じる。このため、無線通信機器を小型化すると、制御信号供給経路とクロッ ク信号供給経路との間のクロストークのために、制御信号におけるクロック信号の遁 倍波(ノイズ成分)の低減はより一層難しくなる。これにより、受信信号の好ましい SN 比を得ることが難しぐ無線通信機器 1の無線通信に対する信頼性向上がより困難と なる。
課題を解決するための手段
[0013] この発明は次に示す構成をもって前記課題を解決するための手段としている。すな わち、この発明は、
アンテナに接続され当該アンテナを利用した無線通信のための予め定められた回 路動作を行う高周波回路と、
クロック信号を生成して出力するクロック発生回路と、 高周波回路の回路動作を制御する制御部と、
を有し、
制御部には、クロック発生回路から出力されたクロック信号を利用する回路が形成 されて 、る構成を備えた無線通信機器にぉ 、て、
高周波回路の回路動作を制御するために制御部力 高周波回路に向けて出力さ れる制御信号が通電する制御信号供給経路には、クロック信号の遁倍波に起因した 制御信号のノイズ成分を減衰するためのフィルタ手段が設けられていることを特徴と している。
発明の効果
[0014] この発明によれば、クロック信号の遁倍波に起因した制御信号のノイズ成分を減衰 するフィルタ手段は、制御部力 高周波回路に制御信号を供給するための制御信号 供給経路に設けられる。このため、制御部内で制御信号に乗ってしまったクロック信 号の遁倍波や、制御信号供給経路とクロック信号供給経路との間のクロストークによ つて制御信号に乗ってしまったクロック信号の遁倍波をフィルタ手段によって、減衰さ せることができる。これにより、クロック信号の遁倍波の少ない制御信号を高周波回路 に供給できる。
[0015] このように、クロック信号の遁倍波の少ない制御信号を高周波回路に供給できるの で、制御信号から、高周波回路の内部を通電する例えば受信信号や無線送信用の 信号に、ノイズ成分であるクロック信号の遁倍波が伝達されることを抑制できる。つま り、クロック信号の遁倍波に起因した受信信号や無線送信用の信号の SN比の悪ィ匕 を防止できて、無線通信機器の無線通信の特性を向上させることができる。また、ク ロック信号の遁倍波に起因した制御信号のノイズ成分を減衰するフィルタ手段は、簡 単な構成で構築することができることから、この発明の構成を備えることにより、無線 通信機器の構成の煩雑化や大型化を防止しながら、無線通信に対する信頼性の高 い無線通信機器を提供することが容易となる。
図面の簡単な説明
[0016] [図 1]本発明の無線通信機器に係る一実施例を説明するための図である。
[図 2a]コンデンサにより構成されるフィルタ手段の構成例を説明するための図である。 [図 2b]インダクタにより構成されるフィルタ手段の構成例を説明するための図である。
[図 3a]抵抗体により構成されるフィルタ手段の構成例を説明するための図である。
[図 3b]フェライト素子により構成されるフィルタ手段の構成例を説明するための図であ る。
[図 4a]LC直列共振回路により構成されるフィルタ手段の構成例を説明するための図 である。
[図 4b]LC並列共振回路により構成されるフィルタ手段の構成例を説明するための図 である。
[図 4c]ラインカゝら成る共振回路により構成されるフィルタ手段の構成例を説明するた めの図である。
[図 4d]ラインカゝら成る共振回路により構成されるフィルタ手段の別の構成例を説明す るための図である。
[図 5a]フィルタ手段をローパスフィルタにより構成する場合の一例を説明するための 図である。
[図 5b]ローパスフィルタの一構成例を説明するための図である。
[図 5c]ローパスフィルタの別の構成例を説明するための図である。
[図 6]その他の実施例を説明するための図である。
[図 7]無線通信機器の主要な回路構成の一例を説明するためのブロック構成図であ る。
符号の説明
1 無線通信機器
2 アンテナ
3 高周波回路
4 ベースバンド処理部
5 クロック発生回路
6 受信回路
7 送信回路
8 送受信切り換え手段 10 制御部
12, 13, 22, 26 制御信号供給経路
15 LNA
16 ダウンコンバート部
17 増幅回路
23 幹線経路
24 分岐経路
25 フィルタ手段
発明を実施するための最良の形態
[0018] 以下に、この発明に係る実施例を図面に基づいて説明する。なお、以下に述べる 実施例の説明において、図 7に示される無線通信機器と同一構成部分には同一符 号を付し、その共通部分の重複説明は省略する。
[0019] 図 1には、この実施例の無線通信機器の主要な構成部分が簡略的に示されている 。この実施例の無線通信機器 1は、アンテナ 2と、高周波回路 3と、ベースバンド処理 部 4と、クロック発生回路 5とを有して構成されている。
[0020] クロック発生回路 5は、予め定められた周波数のクロック信号を発生する回路構成を 有するものである。なお、このクロック発生回路 5は、例えば TCXO (Temperature- Co mpensated-Crysta卜 Oscillator)等のデバイスにより構成され、図 1に示されるように、 高周波回路 3やベースバンド処理部 4とは別個に配設される構成としてもよいが、例 えば、クロック発生回路 5は、高周波回路 3が IC化されている場合にはその高周波回 路 3を構成する ICの内部に組み込まれて 、てもよ 、し、ベースバンド処理部 4が BB —ICにより構成されている場合には BB—ICの内部に組み込まれていてもよい。
[0021] ベースバンド処理部 4の制御部 10は、高周波回路 3の回路動作を制御するもので ある。この制御部 10は、クロック発生回路 5から出力されたクロック信号を利用して、 高周波回路 3の回路動作を制御するための制御信号を生成する回路を有し、この回 路で作り出された制御信号を高周波回路 3に向けて出力する。
[0022] 高周波回路 3は受信回路 6と、送信回路 7と、送受信切り換え手段 8とを有して構成 されている。この高周波回路 3は、集積ィ匕されて IC部品の形態と成していてもよいし、 例えば回路基板に高周波回路用の回路パターンや部品を設けて形成されている形 態であってもよい。
[0023] この実施例では、ベースバンド処理部 4の制御部 10から高周波回路 3の送受信切 り換え手段 8に制御信号を供給するための制御信号供給経路 12が形成されている。 この制御信号供給経路 12により供給された制御信号に従って、送受信切り換え手段 8は、受信回路 6と送信回路 7の何れか一方をアンテナ 2に切り換え接続させる。
[0024] また、制御部 10から送信回路 7に制御信号を供給する制御信号供給経路 13が形 成されている。この制御信号供給経路 13により供給された制御信号に応じて、送信 回路 7は、ベースバンド処理部 4からカ卩えられた信号をアップコンバートして無線送信 用の信号を作り出す。その作り出された無線送信用の信号は送信回路 7から送受信 切り換え手段 8を介してアンテナ 2に供給される。なお、送信回路 7の回路構成は特 に限定されるものではなぐ様々な点を考慮した適宜な回路構成が採用されるもので ある。
[0025] 受信回路 6は、アンテナ 2から出力され送受信切り換え手段 8を介して加えられた受 信信号をダウンコンバートしダウンコンバート後の信号をベースバンド処理部 4に向け て出力する回路構成を備えているものである。この実施例では、受信回路 6は、 LNA (ローノイズアンプ) 15と、ダウンコンバート部 16と、増幅回路部 17とを有して構成さ れている。
[0026] LNA15は、アンテナ 2から送受信切り換え手段 8を介して加えられた微弱な受信信 号を増幅するものである。ダウンコンバート部 16は、この実施例では、 2つのミキサ 20 (20A, 20B)と、それら各ミキサ 20A, 20Bにそれぞれ個別に接続されている VCO ( Voltage- Controlled- Oscillator)等の局部発振器 21 (21A, 21B)とを有して構成され ている。ミキサ 20Aは、局部発振器 21 Aから出力された発振信号を利用して、 LNA 15から出力された受信信号を予め定められた中間周波数帯の信号にダウンコンパ ートする。また、ミキサ 20Bは、局部発振器 21Bから出力された発振信号を利用して 、ミキサ 20Aから出力された中間周波数帯の信号を予め定められた低周波の信号に ダウンコンバートする。増幅回路部 17は、ダウンコンバート部 16から出力された信号 を増幅しベースバンド処理部 4に向けて出力する。 [0027] この実施例では、受信回路 6を構成する LNA15とミキサ 20 (20A, 20B)と増幅回 路部 17は制御部 10による制御の対象の回路部である。制御部 10から受信回路 6に 制御信号を供給する制御信号供給経路 22は、制御部 10による制御の対象の複数 の回路部 15, 17, 20 (20A, 20B)に共通の幹線経路 23と、この幹線経路 23から分 岐して各回路部 15, 17, 20 (20A, 20B)にそれぞれ制御信号を供給するための分 岐経路 24 (24a〜24d)とを有して構成されている。 LNA15と、ミキサ 20 (20A, 20B )と、増幅回路部 17とは、それぞれ、駆動を指示する制御信号 (駆動の制御信号)が 制御部 10から制御信号供給経路 22の幹線経路 23と分岐経路 24を順に通って加え られている状態のときに、上記したような回路動作を行う。
[0028] この実施例では、制御信号供給経路 12における図 1に示される X12の部位 (つまり 、送受信切り換え手段 8の近傍の部位)と、制御信号供給経路 22の幹線経路 23に おける図 1に示す X23の部位 (つまり、制御信号供給経路 22の分岐部の近傍の部位 )と、各分岐経路 24 (24a〜24d)における図 1に示す Xa, Xb, Xc, Xdの部位(つまり 、回路咅 17, 20 (20A, 20B)の近傍の咅 M立)とのうちの少なくとも X12の咅 立に は、後述するようなフィルタ手段が設けられている。つまり、フィルタ手段は、例えば、 X12の部位だけに設けられることもあるし、 X12の部位および X23の部位に設けられる こともあるし、 X12の部位および Xa, Xb, Xc, Xdの各部位に設けられることもあるし、 X12, X23, Xa, Xb, Xc, Xdの全ての部位に設けられることもある。
[0029] X12, X23, Xa, Xb, Xc, Xdの各部位に設けられるフィルタ手段は、例えば、後述 する図 2a〜図 5cに示されるようなフィルタにより構成されている。そのフィルタは、制 御信号力 クロック信号の予め定められた周波数の遁倍波を減衰することができるよ うに設計されている。つまり、クロック信号の遁倍波は、クロック信号周波数の整数倍 の周波数を持つものであり、多くのものがある。この実施例では、 X12部位に設けられ るフィルタ手段は、アンテナ 2の予め定められた受信周波数帯の周波数を持つ遁倍 波 (ノイズ成分)を減衰できるように設計される。具体例を挙げると、例えば、受信周波 数帯域が 1884.65MHz〜1919.45MHz (PHSの受信周波数帯)であり、クロック信号 の周波数が 19.2MHzである場合には、 X12の部位に設けられるフィルタ手段は、制 御信号に含まれる、 19.2 X 99 = 1900.8MHzの周波数を持つ遁倍波を減衰することが できるように設計される。
[0030] また、 X23, Xa, Xb, Xc, Xdの部位にフィルタ手段を設ける場合にはそのフィルタ 手段は、アンテナ 2の受信周波数帯の周波数を持つ遁倍波、および、ミキサ 20Aで 作り出される信号の周波数帯 (つまり、中間周波数帯)の周波数を持つ遁倍波を減衰 できるように、また必要に応じて局部発振器 21 (21A, 21B)の発振周波数帯の周波 数を持つ遁倍波をも減衰できるように設計される。
[0031] 次に、図 2a〜図 5cに示される各フィルタ手段の構成例を説明する。図 2aのフィル タ手段 25は、クロック信号の減衰対象の遁倍波の周波数を自己共振周波数として持 つコンデンサにより構成されている。そのコンデンサの一端側は制御信号供給経路 1 2 (23, 24)に接続され、コンデンサの他端側はグランドに接地されている。図 2bのフ ィルタ手段 25は、クロック信号の減衰対象の遁倍波の周波数を自己共振周波数とし て持つインダクタにより構成されている。このインダクタは制御信号供給経路 12 (23, 24)に直列に介設される。
[0032] 図 3aのフィルタ手段 25は、クロック信号の減衰対象の遁倍波の周波数に対して高 いインピーダンスを示す抵抗体により構成されている。その抵抗体は、制御信号供給 経路 12 (23, 24)に直列に介設される。図 3bのフィルタ手段 25は、クロック信号の減 衰対象の遁倍波の周波数に対して高いインピーダンスを示すフェライト素子により構 成されている。そのフェライト素子は、制御信号供給経路 12 (23, 24)に直列に介設 される。
[0033] 図 4aのフィルタ手段 25は、クロック信号の減衰対象の遁倍波の周波数を共振周波 数として持つ LC直列共振回路により構成されている。その LC直列共振回路の一端 側は制御信号供給経路 12 (23, 24)に接続され、他端側はグランドに接地される。 図 4bのフィルタ手段 25は、クロック信号の減衰対象の遁倍波の周波数を共振周波 数として持つ LC並列共振回路により構成されている。その LC並列共振回路は制御 信号供給経路 12 (23, 24)に直列に介設される。図 4cのフィルタ手段 25は、クロック 信号の減衰対象の遁倍波の周波数を自己共振周波数として持つライン (例えばマイ クロストリップライン)力も成る共振回路により構成されている。この共振回路の一端側 が制御信号供給経路 12 (23, 24)に接続される。図 4dのフィルタ手段 25も、図 4cと 同様に、クロック信号の減衰対象の遁倍波の周波数を自己共振周波数として持つラ イン (例えばマイクロストリップライン)力も成る共振回路により構成されているが、この 図 4dのフィルタ手段 25を構成するラインは、制御信号供給経路 12 (23, 24)に直列 に介設される。
[0034] 図 5aのフィルタ手段 25はローパスフィルタにより構成されている。このローパスフィ ルタは制御信号供給経路 12 (23, 24)に直列に介設され、クロック信号の減衰対象 の遁倍波を減衰し制御信号は透過させる構成を持つ。ローパスフィルタには、例えば 、図 5bに示されるような抵抗体とコンデンサの 2素子により構成するものや、図 5cに 示されるようなインダクタとコンデンサの 2素子により構成するものや、図 5bのコンデン サに代えてコンデンサとして機能するライン (例えばマイクロストリップライン)を設けた ものや、図 5cのインダクタに代えてインダクタとして機能するライン (例えばマイクロス トリップライン)を設けたもの等がある。
[0035] この実施例では、制御信号供給経路 12, 23, 24のうちの少なくとも制御信号供給 経路 12に設けられるフィルタ手段は、上述したような多数のフィルタ構成のうちの一 つにより構成されているカゝ、あるいは、同じフィルタ構成が複数設けられて構成されて いるか、あるいは、互いに異なる複数のフィルタ構成が組み合わされて構成されてい る。なお、もちろん、制御信号供給経路 12, 23, 24に設けられる各フィルタ手段の構 成は互いに異なっていてもよいし、全てのフィルタ手段が同じ構成であってもよい。ま た、例えば、制御信号供給経路 12のフィルタ手段と制御信号供給経路 (幹線経路) 2 3のフィルタ手段の構成は同じで、制御信号供給経路 (分岐経路) 24のフィルタ手段 は制御信号供給経路 12, 23のフィルタ手段とは異なる構成を持つというような構成 であってもよぐ制御信号供給経路 12, 23, 24に設けられる各フィルタ手段の構成 はそれぞれ適宜な構成を有するものである。
[0036] この実施例では、クロック信号の遁倍波に起因した制御信号のノイズ成分を減衰す るフィルタ手段が、制御部 10から高周波回路 3に制御信号を供給するための制御信 号供給経路 12 (23, 24)に設けられる構成とした。このため、制御部 10の内部で制 御信号に乗ってしまったクロック信号の遁倍波や、制御信号供給経路とクロック信号 供給経路との間のクロストークによって制御信号に乗ってしまったクロック信号の遁倍 波をフィルタ手段によって減衰させることができる。これにより、クロック信号の遁倍波 の少ない制御信号を高周波回路 3に供給できる。このため、クロック信号の遁倍波に 起因した受信信号や無線送信用の信号の SN比の悪ィ匕を防止できて、無線通信機 器の無線通信の特性を向上させることができる。
[0037] 特に、一般的に、アンテナから出力される受信信号は微弱な信号であり、この受信 信号は SN比が悪くなり易くて、無線通信機器の受信感度はその向上が難しいもので ある。これに対して、この実施例では、クロック信号の遁倍波に起因した制御信号のノ ィズ成分を減衰するフィルタ手段を、制御部 10から受信回路 6への制御信号の供給 経路 22に設ける構成を備える。これにより、制御信号におけるクロック信号の遁倍波 に起因した受信信号の SN比の悪ィ匕を防止できる。このため、無線通信機器の無線 通信性能の低下を効果的に抑制できる。
[0038] また、アンテナ 2の予め設定された受信周波数帯域が、クロック信号の遁倍波の周 波数を含む周波数帯域である場合には、受信信号の周波数と、そのクロック信号の 遁倍波の周波数とは等しい、又は、ほぼ等しくなる。このため、受信信号からノイズ成 分であるクロック信号の遁倍波だけを減衰させることは難しい。このことから、この実施 例のように、制御信号のクロック信号の遁倍波を減衰して、制御信号から受信信号に 伝達されるクロック信号の遁倍波を削減する構成は、受信信号の SN比の向上にとつ て有効なものである。
[0039] さらに、この実施例では、制御部 10から送受信切り換え手段 8に制御信号を供給 する制御信号供給経路 12に、フィルタ手段を設ける構成を備えているので、無線通 信機器の無線通信感度を効果的に向上させることができる。すなわち、送受信切り換 え手段 8を通る受信信号は、受信回路 6によりダウンコンバートされる前の高周波の 信号である。このダウンコンバート前の高周波の受信信号にクロック信号の遁倍波が 乗ることを抑制できるので、ダウンコンバートした後の受信信号の SN比のより一層の 向上が容易となる。このため、無線通信機器の無線通信性能 (受信感度)をより向上 させることがでさる。
[0040] さらに、この実施例では、高周波回路 3の受信回路 6は、ローノイズアンプ 15やダウ ンコンバート部 16や増幅回路部 17というような、制御部 10による制御の対象の回路 部を複数有している。このため、制御部 10から受信回路 6への制御信号の供給経路 力 上記複数の回路部 15, 16, 17に共通の幹線経路 23と、この幹線経路 23から分 岐して各回路部 15, 16, 17にそれぞれ制御信号を供給するための複数の分岐経路 24とを有して構成されて 、る。各分岐経路 24にそれぞれフィルタ手段が設けられ当 該フィルタ手段によってクロック信号の遁倍波に起因した制御信号のノイズ成分を減 衰する構成とすることにより、フィルタ手段は、制御信号供給経路において上記各回 路部 15, 16, 17の近傍にそれぞれ配置されることとなる。このため、フィルタ手段を 通過した後の制御信号に再びクロック信号の遁倍波のノイズ成分が乗ってしまうとい う事態をより確実に防止することができる。
[0041] なお、幹線経路 23にフィルタ手段を設け、各分岐経路 24にはフィルタ手段を設け ない構成とする場合には、フィルタ手段の設置数を抑制できて、フィルタ手段の設置 に因る無線通信機器の大型化を防止できる。
[0042] また、幹線経路 23および各分岐経路 24にそれぞれフィルタ手段を設ける場合には 、幹線経路 23のフィルタ手段によって、制御信号におけるクロック信号の遁倍波を減 衰させた後に、さらに、各分岐経路 24のフィルタ手段によっても、クロック信号の遁倍 波を減衰させる 2段構成となる。このため、制御信号におけるクロック信号の遁倍波を より確実に減衰させることができる。
[0043] なお、この発明はこの実施例の形態に限定されるものではなぐ様々な実施の形態 を採り得る。例えば、この実施例では、送受信切り換え手段 8が設けられていたが、送 受信切り換え手段 8に代えて、例えばデュプレクサ等の信号経路選定手段を設けて もよい。その信号経路選定手段は、アンテナ 2から出力される受信信号と、送信回路 7からアンテナ 2に向けて出力される無線送信用の信号との周波数の差異を利用し、 例えば、アンテナ 2から受信信号が出力されたときには、アンテナ 2と受信回路 6との 間を信号接続して受信信号を受信回路 6に供給する。また、当該信号経路選定手段 は、送信回路 7から無線送信用の信号が出力されたときには送信回路 7とアンテナ 2 との間を接続して無線送信用の信号をアンテナ 2に供給する構成を持つ。このような 構成を持つデュプレクサ等の信号経路選定手段には、制御部 10による駆動制御が 必要なものがある。このように制御部 10の駆動制御を要する信号経路選定手段(つ まり、制御部 10から駆動の制御信号を受けている状態のときのみ動作するタイプの 信号経路選定手段)を送受信切り換え手段 8に代えて設ける場合には、制御部 10か らその信号経路選定手段に制御信号を供給するための制御信号供給経路を設ける 。この制御信号供給経路に、制御信号の予め定められたクロック信号の遁倍波を減 衰するフィルタ手段を設けてもょ 、。
[0044] また、この実施例では、制御部 10から受信回路 6に制御信号を供給するための制 御信号供給経路 22は、幹線経路 23と、分岐経路 24 (24a〜24d)とを有して構成さ れていたが、例えば、図 6のモデル図に示されるように、制御部 10と、受信回路 6に おける制御対象の各回路部 (LNA15とミキサ 20 (20A, 20B)と増幅回路部 17)とを それぞれ別々の制御信号供給経路 26 (26a〜26d)により接続する構成としてもよい 。この場合には、必要に応じて、それら制御信号供給経路 26a〜26dの中の一つあ るいは複数に、制御信号の予め定められたクロック信号の遁倍波を減衰するフィルタ 手段を設けてもよい。
[0045] さらに、この実施例では、クロック信号の遁倍波を減衰するフィルタ手段は、制御信 号供給経路における制御対象の回路部 8, 15, 17, 20の近傍位置に設けられてい たが、もちろん、フィルタ手段は、部品配置等を考慮した適宜の位置に設けてよいも のである。さら〖こ、この実施例では、クロック信号の遁倍波を減衰するフィルタ手段を 制御信号供給経路 12, 22 (23, 24) , 26に設ける場合には、フィルタ手段を制御信 号供給経路の一つの部位に設ける例を示したが、例えば、一つの制御信号供給経 路(12, 22 (23, 24) , 26)に複数のフィルタ手段を互いに間隔を介して点在配置す る構成としてちよい。
[0046] さらに、この実施例では、制御部 10から送信回路 7に制御信号を供給するための 制御信号供給経路 13には、クロック信号の遁倍波を減衰するフィルタ手段が設けら れな力つたが、クロック信号の遁倍波が送信回路 7の回路動作に悪影響を与えること が懸念される場合には、制御信号供給経路 13にも、クロック信号の遁倍波を減衰す るフィルタ手段を設ける構成としてもょ ヽ。
[0047] さらに、クロック発生回路 5から制御部 10にクロック信号を供給するクロック信号供 給経路にも、例えばアンテナ 2の受信周波数帯や受信回路 6の中間周波数帯や局 部発振器の周波数帯の周波数を持つクロック信号の遁倍波を減衰するフィルタ手段 を設けてもよい。
[0048] さらに、この実施例では、制御信号供給経路 22の分岐経路 24a〜24dに設けるフ ィルタ手段は、それぞれ、予め定められた受信周波数帯域の周波数を持つ遁倍波と 、中間周波数帯域の周波数を持つ遁倍波との両方を減衰できるように設計する例を 示したが、 LNA15を通過する信号の周波数は受信周波数帯域であることから、分岐 経路 24aに設けるフィルタ手段は、受信周波数帯域の周波数を持つクロック信号の 遁倍波と、中間周波数帯域の周波数を持つクロック信号の遁倍波とのうちの一方側( 例えば、受信周波数帯域の周波数を持つクロック信号の遁倍波)を減衰するもので あってもよい。また、ミキサ 20Bには中間周波数帯の信号が供給されることから、制御 信号供給経路 22の分岐経路 24cに設けられるフィルタ手段は、中間周波数帯のクロ ック信号の遁倍波を減衰できる設計としてもよ!、。
[0049] さらに、この実施例では、無線送受信が可能な無線通信機器を例にして説明した 力 この発明は、受信専用の無線通信機器にも適用することができる。受信専用の無 線通信機器を構成する高周波回路では、送信回路や、送受信切り換え手段が省略 されており、制御部力 高周波回路の受信回路に制御信号を供給する制御信号供 給経路に、制御信号の予め定められたクロック信号の遁倍波を減衰するフィルタ手 段が設けられる。
産業上の利用可能性
[0050] 本発明は、クロック信号を発生する回路を備えた無線通信機器に適用するものであ り、特に、受信感度の向上が要求される無線通信機器に有効である。

Claims

請求の範囲
[1] アンテナに接続され当該アンテナを利用した無線通信のための予め定められた回 路動作を行う高周波回路と、
クロック信号を生成して出力するクロック発生回路と、
高周波回路の回路動作を制御する制御部と、
を有し、
制御部には、クロック発生回路から出力されたクロック信号を利用する回路が形成 されて 、る構成を備えた無線通信機器にぉ 、て、
高周波回路の回路動作を制御するために制御部力 高周波回路に向けて出力さ れる制御信号が通電する制御信号供給経路には、クロック信号の遁倍波に起因した 制御信号のノイズ成分を減衰するためのフィルタ手段が設けられていることを特徴と する無線通信機器。
[2] 高周波回路は、アンテナ力 出力された受信信号をダウンコンバートする受信回路 と、アンテナに供給するための無線送信用の信号を作り出す送信回路と、受信回路 と送信回路の何れか一方をアンテナに切り換え接続させるための送受信切り換え手 段とを有し、
制御部は、送受信切り換え手段の切り換え動作を制御するための制御信号を送受 信切り換え手段に出力する構成を備え、
クロック信号の遁倍波に起因した制御信号のノイズ成分を減衰するフィルタ手段は
、制御部力 送受信切り換え手段に制御信号を供給するための制御信号供給経路 に設けられていることを特徴とする請求項 1記載の無線通信機器。
[3] 高周波回路には、アンテナ力 出力された受信信号をダウンコンバートする受信回 路と、アンテナに供給するための無線送信用の信号を作り出す送信回路とが設けら れており、
受信信号の予め定められた周波数と、無線送信用の信号の予め定められた周波 数とは異なる構成と成し、受信信号の導通経路と、無線送信用の信号の導通経路と は、高周波回路に設けられた信号経路選定手段を介してアンテナに接続されており その高周波回路の信号経路選定手段は、制御部から駆動の制御信号が加えられ ている状態で、受信信号が供給されたときにはアンテナと受信回路を接続して受信 信号を受信回路に供給し、無線送信用の信号が供給されたときには送信回路をアン テナに接続して無線送信用の信号をアンテナに供給する構成を備えており、 制御部は、信号経路選定手段の駆動を制御するための制御信号を信号経路選定 手段に向けて出力する構成を備え、
クロック信号の遁倍波に起因した制御信号のノイズ成分を減衰するフィルタ手段は
、制御部から信号経路選定手段に制御信号を供給するための制御信号供給経路に 設けられていることを特徴とする請求項 1記載の無線通信機器。
[4] 高周波回路は、アンテナ力 出力された受信信号をダウンコンバートする受信回路 を有しており、
制御部は、その受信回路の回路動作を制御するための制御信号を出力する構成 を備え、
クロック信号の遁倍波に起因した制御信号のノイズ成分を減衰するフィルタ手段は 、制御部力 受信回路に制御信号を供給するための制御信号供給経路に設けられ て 、ることを特徴とする請求項 1記載の無線通信機器。
[5] 高周波回路の受信回路には、制御部による制御の対象の回路部が複数設けられ ており、制御部力 受信回路への制御信号の供給経路は、上記複数の回路部に共 通の幹線経路と、この幹線経路から分岐して各回路部にそれぞれ制御信号を供給 するための分岐経路とを有して構成され、クロック信号の遁倍波に起因した制御信号 のノイズ成分を減衰するフィルタ手段は、各分岐経路にそれぞれ設けられるカゝ、又は 、幹線経路に設けられるか、又は、幹線経路に設けられると共に各分岐経路にそれ ぞれ設けられていることを特徴とする請求項 2記載の無線通信機器。
[6] 高周波回路の受信回路には、制御部による制御の対象の回路部が複数設けられ ており、制御部力 受信回路への制御信号の供給経路は、上記複数の回路部に共 通の幹線経路と、この幹線経路から分岐して各回路部にそれぞれ制御信号を供給 するための分岐経路とを有して構成され、クロック信号の遁倍波に起因した制御信号 のノイズ成分を減衰するフィルタ手段は、各分岐経路にそれぞれ設けられるカゝ、又は 、幹線経路に設けられるか、又は、幹線経路に設けられると共に各分岐経路にそれ ぞれ設けられていることを特徴とする請求項 3記載の無線通信機器。
[7] 高周波回路の受信回路には、制御部による制御の対象の回路部が複数設けられ ており、制御部力 受信回路への制御信号の供給経路は、上記複数の回路部に共 通の幹線経路と、この幹線経路から分岐して各回路部にそれぞれ制御信号を供給 するための分岐経路とを有して構成され、クロック信号の遁倍波に起因した制御信号 のノイズ成分を減衰するフィルタ手段は、各分岐経路にそれぞれ設けられるカゝ、又は 、幹線経路に設けられるか、又は、幹線経路に設けられると共に各分岐経路にそれ ぞれ設けられていることを特徴とする請求項 4記載の無線通信機器。
[8] 受信回路において制御部による制御の対象の複数の回路部は、アンテナからの受 信信号を増幅するローノイズアンプと、受信信号をダウンコンバートするダウンコンパ ート部と、ダウンコンバート部力 出力された信号を増幅する増幅回路部とを含むこと を特徴とする請求項 5記載の無線通信機器。
[9] 受信回路において制御部による制御の対象の複数の回路部は、アンテナからの受 信信号を増幅するローノイズアンプと、受信信号をダウンコンバートするダウンコンパ ート部と、ダウンコンバート部力 出力された信号を増幅する増幅回路部とを含むこと を特徴とする請求項 6記載の無線通信機器。
[10] 受信回路において制御部による制御の対象の複数の回路部は、アンテナからの受 信信号を増幅するローノイズアンプと、受信信号をダウンコンバートするダウンコンパ ート部と、ダウンコンバート部力 出力された信号を増幅する増幅回路部とを含むこと を特徴とする請求項 7記載の無線通信機器。
[11] アンテナの予め設定された受信周波数帯域は、クロック信号の遁倍波の周波数を 含む周波数帯域であることを特徴とする請求項 2記載の無線通信機器。
[12] アンテナの予め設定された受信周波数帯域は、クロック信号の遁倍波の周波数を 含む周波数帯域であることを特徴とする請求項 3記載の無線通信機器。
[13] アンテナの予め設定された受信周波数帯域は、クロック信号の遁倍波の周波数を 含む周波数帯域であることを特徴とする請求項 4記載の無線通信機器。
PCT/JP2005/013395 2004-10-07 2005-07-21 無線通信機器 Ceased WO2006038363A1 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004295134 2004-10-07
JP2004-295134 2004-10-07

Publications (1)

Publication Number Publication Date
WO2006038363A1 true WO2006038363A1 (ja) 2006-04-13

Family

ID=36142448

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2005/013395 Ceased WO2006038363A1 (ja) 2004-10-07 2005-07-21 無線通信機器

Country Status (1)

Country Link
WO (1) WO2006038363A1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016213822A (ja) * 2015-05-08 2016-12-15 和碩聯合科技股▲分▼有限公司 携帯型電子機器

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000224061A (ja) * 1999-01-27 2000-08-11 Sharp Corp 放送受信機およびクロック動作回路
JP2001313585A (ja) * 2000-05-01 2001-11-09 Auto Network Gijutsu Kenkyusho:Kk 車載用無線装置
JP2004023396A (ja) * 2002-06-14 2004-01-22 Hitachi Kokusai Electric Inc 電子機器
JP2004104281A (ja) * 2002-09-06 2004-04-02 Tdk Corp 無線機器

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000224061A (ja) * 1999-01-27 2000-08-11 Sharp Corp 放送受信機およびクロック動作回路
JP2001313585A (ja) * 2000-05-01 2001-11-09 Auto Network Gijutsu Kenkyusho:Kk 車載用無線装置
JP2004023396A (ja) * 2002-06-14 2004-01-22 Hitachi Kokusai Electric Inc 電子機器
JP2004104281A (ja) * 2002-09-06 2004-04-02 Tdk Corp 無線機器

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016213822A (ja) * 2015-05-08 2016-12-15 和碩聯合科技股▲分▼有限公司 携帯型電子機器

Similar Documents

Publication Publication Date Title
JP4267579B2 (ja) マルチモード通信装置
CN104782050B (zh) 用于同时接收多个载波的直接转换接收器电路
US9094104B2 (en) Transceiver front-end
US8792395B2 (en) Wireless transceiver system for supporting dual mode
US20040106389A1 (en) Mobile phone and related method for matching antenna with different matching circuits for different bands
US7024220B2 (en) GPS receiver system and method
KR101289141B1 (ko) 선송신(pretransmit) 격리를 제공하는 송수신스위치 아키텍처
JP2006166277A (ja) 送受信装置およびモジュール
WO2010060360A1 (zh) 等效射频带陷滤波电路、射频芯片及接收机
EP0700626A1 (en) Radio architecture with dual frequency source selection
US9490749B2 (en) Frequency translation device and wireless communication system using the same
JP2011501591A (ja) 移動無線装置のための回路構成、および、その操作方法
JP2011501591A5 (ja)
JP4655153B2 (ja) 受信装置とこれを用いた電子機器
US12212349B2 (en) Dual-band operation of a radio device
WO2007125793A1 (ja) 受信装置とこれを用いた電子機器
WO2006038363A1 (ja) 無線通信機器
JP2009272907A (ja) 無線通信端末
JP2006186718A (ja) 無線受信装置および無線送受信装置ならびに移動体端末装置
US20090003496A1 (en) Reception apparatus
JP2009253491A (ja) チューナ及びテレビジョンチューナ、車載用信号受信装置
JP2001127652A (ja) 高周波無線装置
JP2018196110A (ja) マルチプレクサ、高周波フロントエンド回路および通信装置
EP2033328A1 (en) Radio loop-back
JP4255436B2 (ja) 衛星放送受信用コンバータ

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DE DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase
NENP Non-entry into the national phase

Ref country code: JP

WWW Wipo information: withdrawn in national office

Country of ref document: JP