[go: up one dir, main page]

WO2006034767A1 - Elektrische anordnung und verfahren zum herstellen einer elektrischen anordnung - Google Patents

Elektrische anordnung und verfahren zum herstellen einer elektrischen anordnung Download PDF

Info

Publication number
WO2006034767A1
WO2006034767A1 PCT/EP2005/009406 EP2005009406W WO2006034767A1 WO 2006034767 A1 WO2006034767 A1 WO 2006034767A1 EP 2005009406 W EP2005009406 W EP 2005009406W WO 2006034767 A1 WO2006034767 A1 WO 2006034767A1
Authority
WO
WIPO (PCT)
Prior art keywords
metallization
arrangement according
substrate
electrical
component
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/EP2005/009406
Other languages
English (en)
French (fr)
Inventor
Thomas Passe
Peter Kanschat
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
EUPEC GmbH
Original Assignee
EUPEC GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by EUPEC GmbH filed Critical EUPEC GmbH
Publication of WO2006034767A1 publication Critical patent/WO2006034767A1/de
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/552Protection against radiation, e.g. light or electromagnetic waves
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B7/00Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas
    • B05B7/0012Apparatus for achieving spraying before discharge from the apparatus
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B7/00Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas
    • B05B7/0075Nozzle arrangements in gas streams
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B7/00Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas
    • B05B7/14Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas designed for spraying particulate materials
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B7/00Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas
    • B05B7/16Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas incorporating means for heating or cooling the material to be sprayed
    • B05B7/1606Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas incorporating means for heating or cooling the material to be sprayed the spraying of the material involving the use of an atomising fluid, e.g. air
    • B05B7/1613Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas incorporating means for heating or cooling the material to be sprayed the spraying of the material involving the use of an atomising fluid, e.g. air comprising means for heating the atomising fluid before mixing with the material to be sprayed
    • B05B7/162Spraying apparatus for discharge of liquids or other fluent materials from two or more sources, e.g. of liquid and air, of powder and gas incorporating means for heating or cooling the material to be sprayed the spraying of the material involving the use of an atomising fluid, e.g. air comprising means for heating the atomising fluid before mixing with the material to be sprayed and heat being transferred from the atomising fluid to the material to be sprayed
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23CCOATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
    • C23C24/00Coating starting from inorganic powder
    • C23C24/02Coating starting from inorganic powder by application of pressure only
    • C23C24/04Impact or kinetic deposition of particles
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/16Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor
    • H05K1/167Printed circuits incorporating printed electric components, e.g. printed resistor, capacitor, inductor incorporating printed resistors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/102Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern by bonding of conductive powder, i.e. metallic powder
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/10Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
    • H05K3/14Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using spraying techniques to apply the conductive material, e.g. vapour evaporation
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/563Encapsulation of active face of flip-chip device, e.g. underfilling or underencapsulation of flip-chip, encapsulation preform on chip or mounting substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2405Shape
    • H01L2224/24051Conformal with the semiconductor or solid-state device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24226Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the item being planar
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/241Disposition
    • H01L2224/24151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/24221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/24225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/24227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation the HDI interconnect not connecting to the same level of the item at which the semiconductor or solid-state body is mounted, e.g. the semiconductor or solid-state body being mounted in a cavity or on a protrusion of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • H01L2224/2499Auxiliary members for HDI interconnects, e.g. spacers, alignment aids
    • H01L2224/24996Auxiliary members for HDI interconnects, e.g. spacers, alignment aids being formed on an item to be connected not being a semiconductor or solid-state body
    • H01L2224/24998Reinforcing structures, e.g. ramp-like support
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73259Bump and HDI connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/82Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI]
    • H01L2224/82007Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected by forming build-up interconnects at chip-level, e.g. for high density interconnects [HDI] involving a permanent auxiliary member being left in the finished device, e.g. aids for holding or protecting a build-up interconnect during or after the bonding process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00011Not relevant to the scope of the group, the symbol of which is combined with the symbol of this group
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01012Magnesium [Mg]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0102Calcium [Ca]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01025Manganese [Mn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0104Zirconium [Zr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01042Molybdenum [Mo]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01073Tantalum [Ta]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/161Cap
    • H01L2924/1615Shape
    • H01L2924/16152Cap comprising a cavity for hosting the device, e.g. U-shaped cap
    • H01L2924/1617Cavity coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/19Details of hybrid assemblies other than the semiconductor or other solid state devices to be connected
    • H01L2924/1901Structure
    • H01L2924/1904Component type
    • H01L2924/19043Component type being a resistor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/30107Inductance
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3025Electromagnetic shielding
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/13Moulding and encapsulation; Deposition techniques; Protective layers
    • H05K2203/1333Deposition techniques, e.g. coating
    • H05K2203/1344Spraying small metal particles or droplets of molten metal
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/17Post-manufacturing processes
    • H05K2203/173Adding connections between adjacent pads or conductors, e.g. for modifying or repairing

Definitions

  • the invention relates to an electrical arrangement having a substrate with at least one electrical component and / or a printed conductor on which at least one metallization is applied.
  • the invention is in the field of electrical and electronic construction and circuit technology, in particular power semiconductor circuit technology, and is an electrical arrangement, in particular for electrical contacting and / or heat dissipating or heat-conducting assembly of electrical components , and directed to a method for producing such an arrangement.
  • component is to be understood widely in the context of the present invention and generally includes circuit elements such as semiconductors (eg power transistors and diodes), integrated components (ICs), passive components but also other electrical elements such as eg Heating elements, conductors, printed conductors and structural elements - such as e.g. On closing contacts and the like.
  • circuit elements such as semiconductors (eg power transistors and diodes), integrated components (ICs), passive components but also other electrical elements such as eg Heating elements, conductors, printed conductors and structural elements - such as e.g. On closing contacts and the like.
  • Such components are often operated in high packing or power density and convert electrical energy into heat energy. This leads to a heating of the components, which can lead to a functional impairment and at worst to a destruction of the components. Therefore, for a reliable dissipation of the operational arising .
  • a component e.g. an electric heater, which is arranged isolated from a heat-receiving component, to realize a heat flow with low thermal resistance to the component.
  • US Pat. No. 5,559,374 discloses an electrical arrangement of the type mentioned in the introduction and a method for the production thereof.
  • the known arrangement comprises a metallic substrate, on the upper side of which a multilayer film is laminated by means of so-called thermo-setting under pressure and heat.
  • This consists of an upper-side copper foil and an underlying plastic carrier foil.
  • the plastic forms an insulating layer.
  • photo-etching can then be used to produce copper structures which form mounting regions and interconnects. Reflow soldering in the mounting areas on the copper structures produces thick film
  • Conductors are formed, with which by means of the reflow soldering process copper plates are soldered, which are designed for a high current flow.
  • the copper plates serve with in ⁇ tegralen extensions for external connection to power-side high current lines.
  • On the copper plates are components in the form of power semiconductors such. Soldered IGBTs.
  • the object of the present invention is therefore to specify an arrangement and a method for its production which can be produced simply and inexpensively at particularly high maximum permissible operating temperatures even in the area of complicated substrate topologies.
  • the electrical arrangement comprises a substrate on which at least one electrical component, for example a power semiconductor such as an IGBT, and / or a conductor track is or is arranged. At least one cold gas sprayed metallization is applied to the substrate.
  • An essential aspect of the invention is therefore that by means of known cold gas spraying a Metalli ⁇ tion for interconnection and / or recording or fixing e- lektrischer or mechanical components is used.
  • the coating material is not molten or melted, in contrast to known common spraying processes. Rather, the coating material in fine or very fine powder form - the powder particles have a size of, for example, 1 .mu.m to 50 .mu.m - accelerated in ei ⁇ nem to.
  • the powder particles reach speeds of about 300 m / s to 1200 m / s.
  • the gas stream may preferably have an anti-oxidizing effect on the particles.
  • the particles deform on impact on the substrate and form a dense and firmly adhering layer thereon.
  • any surface oxides formed on the substrate are advantageously also broken up and a micro-friction between the particles results Such an increase in temperature causes microwelding to occur at the contact surfaces.
  • the inventive arrangement is superior in its electrical, thermal and mechanical properties: To view Lotver ⁇ bonds already when heated above about 115 0 C, a sig ⁇ nifikante change their mechanical properties - which he find contemporary arrangement On the other hand, they are still mechanically stable in these temperature ranges.
  • a particularly advantageous aspect in the arrangement according to the invention is that not only thin, but also comparatively larger layer thicknesses or structures can be realized by means of cold gas spraying. Thicker structures are advantageous with regard to the heat conduction and the minimization of the electrical line resistance.
  • This arrangement can also be realized, which are characterized by a particularly homogeneous, reliable and even on Berei ⁇ surfaces with complex geometries reliable metallization.
  • Another essential aspect of the invention is that a large number of starting materials can be used which, for example, have a comparatively low heat resistance and thus an effective heat flow, for example of components to the substrate (heat dissipation) or of a heating device. tion to a component to be heated (heat) on the substrate allow.
  • the properties of the metallization can thus be directly influenced.
  • the choice of copper, silver or gold as starting material the realization of extremely low-ohmic, good heat-conducting metallizations.
  • Such low-resistance metallizations are especially in the high current range at low operating voltages - such. in automotive engineering - advantageous.
  • the metallization may also preferably itself form a conductor track. According to a further preferred embodiment of the invention, this conductor forms a surface which serves for electromagnetic shielding against EMC interference.
  • the metallization may be used to form electrical resistances, preferably of a resistive material, such as, e.g. Konstantan or Manginan exist.
  • the resistor regions thus formed are inexpensive and easy to implement and, because of their proximity to the substrate, are characterized by a good thermal connection to the substrate.
  • the resistance values can be determined by appropriate design of the resistive material
  • Layer thickness and / or layer geometry are additionally adapted to the respective requirements.
  • the material known under the name Konstantan is usually an alloy of 55% copper and 45% nickel, which is characterized by a constant in a wide temperature range electrical resistance.
  • An alloy (86% copper / 12% manganese / 2% nickel) with a similar low Temperature coefficient is commercially available under the name Manganin.
  • the metallization can preferably also be a valve metal or a valve metal alloy which is or preferably at least partially anodically oxidized.
  • Valve metals are generally understood to mean metals which, in the case of anodic polarity, overlap with an oxide layer which does not become conductive (strikes through) even at high voltages.
  • insulation layers can be selectively produced on a previously cold-sprayed metallization.
  • the valve metal used is preferably aluminum, magnesium, titanium, zirconium or tantalum and as the valve metal alloy AlCu, AlCuMg, AlMg, AlZnMg, AlZnMgCu, AlSiCu, AlMgSi, AlSi, AlMn or AlMgMn.
  • the metallization may be applied to an electrical insulator such as e.g. be sprayed a ceramic substrate.
  • a substrate is used which consists of a relatively soft base material (e.g., plastic) into which hard fillers or packing (e.g., ceramic powder) are incorporated.
  • the soft base material is at least partially removed during the cold gas spraying, so that the actual coating comes into contact to a greater extent with the har ⁇ th fillers. As a result, a particularly solid and hard coating can be realized.
  • Substrate surface and metallization provided an insulating layer.
  • aluminum may be applied to a ceramic (for example SiC or A12O3) and oxidized to form an insulating layer, preferably by plasma electrochemical oxidation (PEO).
  • a metallization can then be sprayed onto this insulating layer, on which in turn e.g. an electrical component can be mounted and contacted.
  • this metallization can also be oxidized to form an insulation layer. In this way, a multi-layered construction - also using different materials - is possible to better compensate for thermally induced stresses and to achieve an improved mechanical behavior.
  • the invention plays one of its particular advantages, namely the comparatively low thermal load of the substrate. Since the metallization is associated with only a very small amount of heat input, hardly any thermally induced mechanical stresses arise and thus no deflections or deformations of the substrate (as for example in conventional DCB (Direct Copper Bonding) technology). Therefore, according to the invention, it is also possible to metallize arrangements with comparatively large surfaces, which requires considerably more effort in traditional technology. Further reduction of thermal stress can be achieved by using mechanical buffers - e.g. Molybdenum - be applied as an intermediate layer in the cold gas spraying process.
  • mechanical buffers e.g. Molybdenum
  • the metallization may preferably have at least one recess or geometric depression-referred to as a countersunk hole for short. net - fill out. In this way, the mechanical connection between the substrate and the metallization is improved and, if required, contacting of deeper substrate regions or connection of a component electrically insulated on the substrate with the substrate is possible and the heat conduction into or out of the volume of the substrate is improved ,
  • connection contacts can also be formed as integral constituents.
  • this can preferably be realized by virtue of the fact that by means of a mask applied during the cold gas spraying process, e.g. a high standing pin or contact extension is formed.
  • the metallization is an additional material, for example silicon, ceramic and / or carbon, attached.
  • advantageously parameters - such as e.g. the hardness, the Leit ⁇ ability or the thermal expansion coefficient - the metallization depending on the application and needs can be adjusted.
  • Another essential advantage of the invention consists - as already mentioned - in that comparatively thick or massive metallizations can be produced with little effort and low thermal stress on the substrate or the structures formed thereon.
  • an embodiment of the invention is preferred in which the metallization forms an electrical connection between two conductors, of which at least one conductor is arranged on the substrate.
  • the metallization represents a material and possibly a positive connection. fertilize.
  • This compound also has the advantage that it has a very wide range of applications, is extremely low-resistance, good heat-conducting and yet thermally and mechanically very stable. It is therefore also ideally suited for applications with very high electric currents.
  • one of the conductors may be used as a terminal, e.g. be designed as a pin or eyelet.
  • the connection contact is mechanically supported by a housing.
  • a production-wise advantageous arrangement according to the invention which is preferred for a particularly compact and protected arrangement of a component on a substrate, provides that a base metallization is applied to the substrate. On this at least one electrical Bau ⁇ part is arranged and the component is at least partially surrounded by a circuit board.
  • the metallization realizes an electrical connection between the component and the circuit board.
  • the component can be placed in a recess of the circuit board and the component to be surrounded by insulation.
  • the insulation may be formed by a sealing and insulating material, eg a plastic or resin.
  • the insulation can surround the component like a ring, so that there is an upper opening or recess through which the metallization can be applied in order to contact the component in the desired manner.
  • the arrangement according to the invention can also be configured in that the cold-sprayed metallization connects a plurality of conductor tracks on different spatial levels. According to a preferred embodiment of the invention, it is provided that the metallization connects an electrical conductor arranged on the substrate in a first plane to an electrical conductor which is arranged in a second plane on the substrate.
  • the invention also relates to a method for producing an electrical arrangement with the aim of applying an electrically conductive layer or a conductive connection region with excellent electrical and thermal conductivity properties with high thermal and mechanical stability to a substrate substantially free of stress.
  • This object is achieved according to the invention by arranging a component and / or a printed conductor on a substrate and applying a metallization by cold gas spraying, which contacts the component and / or the printed conductor electrically.
  • the substrate is preferably masked during cold gas spraying; In this way, it is possible to apply targeted targeted metallization to desired substrate areas.
  • an advantageous further development of the method according to the invention provides that the substrate is aligned with its upper surface in relation to a support plane of a support, at least one electrical connection contact is formed by cold gas spraying of a metallization which is the Closing contact extends at least partially on the support plane, and the carrier is removed after completion of the terminal contact.
  • FIG. 1 shows the basic structure of a device for producing an arrangement according to the invention and for carrying out the method according to the invention
  • FIG. 2 shows a device modified relative to FIG. 1 for producing a device with a connection
  • FIG. 3 shows an arrangement with a connection contact protruding from a connection plane
  • FIG. 4 shows a modified arrangement compared to FIG. 3
  • FIG. 5 shows an arrangement with a component
  • FIG. 6 shows a further arrangement with a component
  • FIG. 7 shows a further arrangement with a component that is insulated and protected
  • FIG. 8 shows an arrangement with an electrical shield
  • FIG. 9 shows an arrangement with a connection of two conductors in different planes
  • Figure 10 shows an arrangement with contact terminals
  • Figure 11 shows the conditions when using a substrate made of a soft base material, which is filled with hard grains.
  • an anti-oxidizing conveying gas 1 flows at a pressure of 15 to 35 bar into a device 2 and is heated to a few 100 ° C. by means of heating elements 3.
  • copper is supplied in the form of the finest copper particles 6 as the starting material (coating material). These are not melted or melted in contrast to known common spraying method, but accelerated by the high-pressure gas flow in a fine powder form from a nozzle 7 as a jet on an upper surface 8 of a ceramic substrate 9.
  • the powder particles reach speeds of about 300 to 1200 m / s.
  • the comparatively high kinetic energy deforms the particles when they impact the upper side 8, thereby forming a solid "entangled" copper layer in the form of a metallization 10.
  • the metallization forms in this simple embodiment, a conductor 11, which can serve for elekt ⁇ cal contacting and / or heat dissipation from a component, not shown.
  • the metallization 10 can fill a suggestively lowered recess 9a in the substrate 9 in order, for example, to realize an improved heat conduction from the substrate.
  • a resistance material IIa such as Konstantan or manginane as starting material 5 can also directly electrical resistances are formed on the substrate, which are characterized by a good thermal connection to the substrate and thus by a good dissipation ent ⁇ standing in the heat resistance.
  • FIG. 2 shows a device modified with respect to FIG. 1, in which the irradiation of the surface 8 of the substrate 9 with particles 6 takes place from the nozzle 7 in the vertical direction 12.
  • two conductor tracks 14, 15 are arranged on the upper side 8. These are electrically connected to one another by the cold-sprayed, highly conductive and mechanical resistant connection 16.
  • the substrate is designed here as an insulator (ceramic). However, it is also conceivable to manufacture the substrate from a conductive material (for example aluminum) and to realize an insulation to the substrate by providing an insulating layer on the substrate.
  • aluminum can be applied to a ceramic (for example SiC or A12O3) and oxidized to form an insulating layer, preferably by plasma electrochemical oxidation (PEO).
  • a metallization can then be sprayed onto this insulating layer, on which in turn e.g. An electrical component can be mounted and contacted.
  • this metallization can also be oxidized to form an insulation layer. In this way, a multilayer construction is possible.
  • FIG. 3 shows an arrangement with a connection contact projecting from a connection plane;
  • an electrical conductor 18 is arranged as a connection element or connection contact 19 on the substrate 9 and connected to a further conductor 20 by a cold-sprayed metallization 21.
  • the Conductor 18 extends at right angles out of the connecting plane and is supported by a housing 22, which is indicated only schematically. The housing thus absorbs the external mechanical forces acting on the terminal contact and thus protects the connection. It can be seen that the metallization in a double function not only effects the electrical connection, but also the mechanical fixation of the conductor 18 on the upper side of the conductor 20.
  • FIG. 4 shows a modified arrangement with respect to FIG. 3, in which the conductor 18 lies with its connection-side end in the same plane as the conductor 20 and is connected via a cold-sprayed metallization 23 and fixed mechanically on the substrate 9.
  • the portion of the conductor 18 forming the terminal contact 19 may be supported by a relief or a housing as shown in FIG.
  • Figure 5 shows an arrangement with a substrate 9, on which an electrical conductor 25 is applied.
  • an electrical component 26 On the conductor 25 is an electrical component 26.
  • an electrical insulator 27 made of plastic, which has a sealing and insulating circumferential lip. This insulates the edge of the component and is essentially ring-shaped.
  • an opening 28 is provided, through which the cold-sprayed metallization 29 penetrates and forms a connection through which the upper side of the component is contacted by means of an integrally formed conductor track.
  • FIG. 6 shows a further arrangement with a component similar to the embodiment according to FIG.
  • a metallization 30 is applied to a substrate or carrier material 9, on which a power semiconductor (component) 31, for example an IGBT, is arranged and with its lower connection electrode is electrically connected.
  • a power semiconductor (component) 31 for example an IGBT
  • the edge region of the component 31 is covered by an insulator 32 for protection and insulation.
  • a circuit board 33 is arranged, which has an opening or a recess 34 for the component.
  • the upper side 35 of the circuit board 33 is provided with copper chasing or conductor tracks 36 known per se, with which the component 31 is electrically connected by means of a cold-sprayed metallization 37.
  • the metallization also ensures a mechanically fixed fixation of the component in this arrangement.
  • On the metallization 37 may preferably be mounted for heat dissipation, a cooling element 38 or a heat sink.
  • FIG. 7 shows a further arrangement with a substrate or carrier element 9 and with a component 40 insulated and protected thereon.
  • the substrate On its upper side 8, the substrate has at least two interconnects 41, 42 insulated from one another.
  • the component 40 is connected via small electrical Ver ⁇ connecting elements 43 with its underside with the conductor 42 -. by soldering - electrically connected.
  • Component 40, the Ardiemente 43 and the conductor 42 below the component are Tin-sprayed metallization 46, an electrical connection of the component top side 47 to the conductor track 41 is realized.
  • FIG. 8 shows a perspective view of an embodiment of the invention in which a metallization 50 is designed for electrical shielding or against EMC interference.
  • the metallization 50 - as explained in detail in connection with FIG. 1 - can be cold-sprayed onto the (inner) surface 51 of a nonconductive substrate 53 designed as a housing shell.
  • a highly conductive starting material such as copper or gold. This can prevent electromagnetic interference from leaking out of or entering the housing 53.
  • the metallization could also be applied to the outer surface 54 of the housing shell 53.
  • the housing shell may cover another substrate 55, which may be metallized as described above, for example.
  • FIG. 9 shows an arrangement with a connection of two conductors in different planes.
  • a substrate 9 has a first plane 60 with a metallic coating or conductor track 61 and a second plane 62 with a coating or conductor track 63.
  • a metallization 65 is provided, which is made of a cold-sprayed, highly conductive material, such as e.g. Copper exists. This extends under conductive connection of the conductor tracks 61, 63 through a recess 66 in the substrate.
  • the recess is conical, that is designed with mutually facing bevels. This allows for a preferred perpendicular irradiation of the substrate through a mask 67 having openings 68, 69 therethrough.
  • the metallization 65 is generated through the opening 68, as are material residues 70 in this mask region.
  • a metallization or a particle beam 6 is also shown through the opening 69.
  • several mask openings can be irradiated simultaneously.
  • a substrate for Koch ⁇ head mounting (flip-chip) of a component can be realized.
  • the interconnects can also serve for external contacting of the component.
  • FIG. 10 shows an embodiment of the method according to the invention for producing an arrangement with partially free cantilever-type contact connections.
  • a substrate 9 is here aligned with its upper side 8 in relation to a support plane 71 of a carrier 72 indicated only by dashed lines, flat and flush. Subsequently, as explained in detail, e.g. By masking at least one electrical connection contact 74, 75, 76, 77 by cold gas spraying of Me ⁇ tall isten 78 formed.
  • the metallizations are in each case in electrical contact with a connection surface 81, 82, 83, 84.
  • the substrate surface is therefore in one plane with a surrounding carrier substrate (indicated by dashed lines) which, after completion of the process Metallizations is removed. This results in the protruding crest-carrier-like connection contacts recognizable in FIG.
  • a support of the terminal contacts by e.g. housing-side elements take place.
  • FIG. 11 shows the conditions when using a substrate 90 made of a soft base material which is filled with hard grains.
  • the initial state of the substrate is shown schematically on the left in FIG. 11; softer base material (e.g., plastic) 91 and filler particles or grains 92 of a hard material, e.g. Ceramic grains.
  • connection 18 conductor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Materials Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Organic Chemistry (AREA)
  • Metallurgy (AREA)
  • Mechanical Engineering (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Health & Medical Sciences (AREA)
  • Electromagnetism (AREA)
  • Toxicology (AREA)
  • Coating By Spraying Or Casting (AREA)
  • Other Surface Treatments For Metallic Materials (AREA)

Abstract

Die elektrische Anordnung umfasst ein Substrat (9) mit min destens einem elektrischen Bauteil (40) und/oder einer Lei­terbahn (11), auf dem mindestens eine Metallisierung (10) aufgebracht ist. Um bei einer solchen Anordnung eine elekt­risch leitende Schicht oder einen leitenden Verbindungsbe­reich mit hervorragenden elektrischen und thermischen Lei­ tungseigenschaften bei hoher thermischer und mechanischer Stabilität weitgehend belastungsfrei auf dem Substrat zu ap­plizieren, ist mindestens eine kaltgasgespritzte Metallisie­rung als Leiterbahn oder als elektrische Verbindung zweier Leiter vorgesehen.

Description

Beschreibung
Elektrische Anordnung und Verfahren zum Herstellen einer e- lektrisehen Anordnung
Die Erfindung betrifft eine elektrische Anordnung mit einem Substrat mit mindestens einem elektrischen Bauteil und/oder einer Leiterbahn, auf dem mindestens eine Metallisierung auf¬ gebracht ist.
Die Erfindung liegt auf dem Gebiet der elektrischen und e- lektronischen Aufbau- und Schaltungstechnik, insbesondere der Leistungshalbleiter-Schaltungstechnik, und ist auf eine e- lektrische Anordnung, insbesondere zur elektrischen Kontak- tierung und/oder zur Wärme ableitenden oder Wärme zuleitenden Montage elektrischer Bauteile, und auf ein Verfahren zum Her¬ stellen einer solchen Anordnung gerichtet.
Der Begriff "Bauteil" ist im Rahmen der vorliegenden Erfin- düng weit zu verstehen und umfasst allgemein Schaltungsele¬ mente wie Halbleiter (z.B. Leistungs-Transistoren und Dio¬ den) , integrierte Bauelemente (ICs) ,passive Bauelemente aber auch andere elektrische Elemente, wie z.B. Heizelemente, Lei¬ ter, Leiterbahnen und konstruktive Elemente - wie z.B. An- Schlusskontakte und dergleichen.
Derartige Bauteile werden oft in hoher Packungs- bzw. Leis¬ tungsdichte betrieben und setzen elektrische Energie in Wär¬ meenergie um. Diese führt zu einer Erwärmung der Bauteile, die zu einer Funktionsbeeinträchtigung und ungünstigstenfalls zu einer Zerstörung der Bauteile führen kann. Deshalb muss für eine zuverlässige Abfuhr der betriebsgemäß entstehenden ,
Wärme gesorgt sein. Andererseits muss das Bauteil häufig aus schaltungstechnischen Gründen elektrisch isoliert sein.
In anderen Anwendungen ist es erwünscht, von einem Bauele- ment, z.B. einer elektrischen Heizung, die isoliert von einem Wärme empfangenden Bauteil angeordnet ist, einen Wärmefluss mit geringem Wärmewiderstand zu dem Bauteil zu realisieren.
Aus der US-Patentschrift 5,559,374 gehen eine elektrische An- Ordnung der eingangs genannten Art und ein Verfahren zu deren Herstellung hervor. Die bekannte Anordnung umfasst ein metal¬ lisches Substrat, auf dessen Oberseite durch sog. Thermoset- ting unter Druck und Wärme eine mehrlagige Folie auflaminiert ist. Diese besteht aus einer oberseitigen Kupferfolie und ei- ner darunter liegenden Trägerfolie aus Kunststoff. Beim Auf- laminieren der mehrlagigen Folie. bildet der Kunststoff eine isolierende Schicht. In der Kupferfolie können anschließend durch Photoätzen Kupferstrukturen erzeugt werden, die Monta¬ gebereiche und Leiterbahnen bilden. Durch Reflow-Lötung sind in den Montagebereichen auf den Kupferstrukturen Dickschicht-
Leiterbahnen ausgebildet, mit denen mittels des Reflow-Löt- Prozesses Kupferplättchen verlötet sind, die für einen hohen Stromfluss ausgelegt sind. Die Kupferplättchen dienen mit in¬ tegralen Fortsätzen zum externen Anschluss an leistungsseiti- ge Hochstromleitungen. Auf die Kupferplättchen sind Bauteile in Form von Leistungshalbleitern wie z.B. IGBTs aufgelötet.
Die Herstellung dieser bekannten elektrischen Anordnung ist aufwendig. Da die Leistungs-Bauteile während ihrer Schaltvor- gänge hohe Leistungsspitzen und damit erhebliche in Verlust- wärme umgesetzte Verlustleitungen generieren, besteht die Notwendigkeit, die thermischen Auswirkungen der Verlustlei¬ tungen abzufangen. Zwar sieht die bekannte Anordnung zur Wärmeabfuhr bzw. Küh¬ lung der Bauteile ein entsprechend dimensioniertes, metalli- sches Kühlelement vor, gegenüber dem die Bauteile jedoch e- lektrisch isoliert sein müssen. Dazu dient die genannte iso¬ lierende Kunststoff-Schicht. Diese hat jedoch einen ver¬ gleichsweise hohen Wärmewiderstand, durch den der Wärmestrom zum Substrat und damit die Wärmeabfuhr limitiert sind, und begrenzt durch ihre maximale Einsatztemperatur die zulässige Wärme- bzw. Temperatureinbringung (auch während des Herstel¬ lungsprozesses) . Auch müssen etwa schaltungstechnisch erfor¬ derliche passive Bauteile - wie z.B. Widerstände oder Induk¬ tivitäten - isoliert angeordnet und ggf. gekühlt werden. Dies ist mit zusätzlichem Aufwand und mit entsprechenden Kosten verbunden.
Auf dem Gebiet der elektrischen Schaltungstechnik und insbe¬ sondere der Leistungshalbleiterelektronik verstärkt sich der Kostendruck kontinuierlich. Die einfache, kostengünstige und rationelle Herstellbarkeit von elektrischen Anordnungen ist deshalb ein zunehmend wichtiges Erfolgskriterium.
Aufgabe der vorliegenden Erfindung ist daher eine Anordnung und ein Verfahren zu ihrer Herstellung anzugeben, die bei be¬ sonders hohen maximal zulässigen Betriebstemperaturen auch im Bereich komplizierter Substrat-Topologien einfach und kosten¬ günstig herstellbar ist.
Diese Aufgabe wird hinsichtlich der Anordnung erfindungsgemäß durch eine Anordnung mit den Merkmalen des Anspruchs 1 und hinsichtlich des Verfahrens durch ein Verfahren mit den Merk¬ malen des Anspruchs 22 gelöst. Danach umfasst die elektrische Anordnung ein Substrat, auf dem mindestens ein elektrisches Bauteil, z.B. ein Leistungs- halbleiter wie ein IGBT, und/oder eine Leiterbahn angeordnet sind/ist. Auf dem Substrat ist mindestens eine kaltgasge- spritzte Metallisierung aufgebracht. Vorteilhafte Fortbildun¬ gen der Erfindung sind Gegenstand der Unteransprüche und ge¬ hen aus der nachfolgenden Beschreibung und den Ausführungs- beispielen hervor.
Ein wesentlicher Aspekt der Erfindung besteht also darin, dass mittels an sich bekanntem Kaltgasspritzen eine Metalli¬ sierung zur Verschaltung und/oder Aufnahme bzw. Fixierung e- lektrischer oder mechanischer Bauteile dient.
Beim Kaltgasspritzen wird der Beschichtungswerkstoff - im Un¬ terschied zu bekannten gängigen Spritzverfahren - nicht ange¬ schmolzen oder aufgeschmolzen. Vielmehr wird der Beschich- tungswerkstoff in feiner oder feinster Pulverform - die Pul¬ verpartikel haben eine Größe von z.B. 1 μm bis 50 μm - in ei¬ nem auf .einige 100 0C aufgeheizten Gasstrom auf die zu be¬ schichtende Oberfläche beschleunigt . Die Pulverpartikel er¬ reichen dabei Geschwindigkeiten von etwa 300 m/s bis 1200 m/s. Der Gasstrom kann bevorzugt eine anti-oxidierende Wir¬ kung auf die Partikel haben.
Durch ihre dadurch vergleichsweise hohe kinetische Energie verformen sich die Partikel beim Aufprall auf das Substrat und bilden darauf eine dichte und fest haftende Schicht.
Durch die hohe kinetische Energie werden vorteilhafterweise auch etwaige auf dem Substrat gebildete Oberflächenoxide auf¬ gebrochen und durch Mikroreibung zwischen den Partikeln eine solche Temperaturerhöhung bewirkt, dass an den Berührungsflä¬ chen Mikroverschweißungen entstehen.
Dadurch erreicht man äußerst reine Metallisierungen, die in ihren elektrischen und thermischen Eigenschaften herkömmlich hergestellten - z.B. gewalzten - Materialien nicht nachste¬ hen.
Im Vergleich zu herkömmlichen Lotverbindungen zeigt sich die erfindungsgemäße Anordnung in ihren elektrischen, thermischen und mechanischen Eigenschaften überlegen: So zeigen Lotver¬ bindungen schon bei einer Erwärmung über ca. 115 0C eine sig¬ nifikante Änderung ihrer mechanischen Eigenschaften - die er¬ findungsgemäße Anordnung ist dagegen in diesen Temperaturbe- reichen mechanisch noch hoch stabil .
Ein bei der erfindungsgemäßen Anordnung besonders vorteilhaf¬ ter Aspekt ist, dass mittels Kaltgasspritzen nicht nur dünne, sondern auch vergleichsweise größere Schichtdicken oder Strukturen realisierbar sind. Dickere Strukturen sind hin¬ sichtlich der Wärmeleitung und der Minimierung des elektri¬ schen Leitungswiderstandes vorteilhaft.
Damit lassen sich auch Anordnungen realisieren, die sich durch eine besonders homogene, belastbare und auch an Berei¬ chen mit komplexen Geometrien zuverlässige Metallisierung auszeichnen.
Ein weiterer wesentlicher Aspekt der Erfindung besteht darin, dass eine Vielzahl von Ausgangsmaterialien verwendbar ist, die z.B. einen vergleichsweise geringen Wärmewiderstand haben und damit einen effektiven Wärmefluss z.B. von Bauteilen zu dem Substrat (Wärmeabfuhr) oder aber von einer Heizeinrich- tung zu einem zu erwärmenden Bauteil (Wärmezufuhr) auf dem Substrat ermöglichen.
Durch die Wahl des kaltzuspritzenden Ausgangsmaterials können also unmittelbar die Eigenschaften der Metallisierung beein- flusst werden. So ermöglicht z.B. die Wahl von Kupfer, Silber oder Gold als Ausgangsmaterial die Realisierung äußerst nie- derohmiger, gut Wärme leitender Metallisierungen. Solche nie- derohmigen Metallisierungen sind insbesondere im Hochstrombe- reich bei niedrigen Betriebsspannungen - wie z.B. in der Kraftfahrzeugtechnik - vorteilhaft.
Die Metallisierung kann bevorzugt auch selbst eine Leiterbahn bilden. Nach einer weiteren bevorzugten Ausgestaltung der Er- findung der Erfindung bildet diese Leiterbahn eine Fläche, • die zur elektromagnetischen Abschirmung gegen EMV-Störungen dient.
Die Metallisierung kann zur Ausbildung von elektrischen Wi- derständen bevorzugt aus einem Widerstandsmaterial wie z.B. Konstantan oder Manginan bestehen. Die so gebildeten Wider¬ standsbereiche sind kostengünstig und einfach realisierbar und zeichnen sich aufgrund ihrer Nähe zum Substrat durch eine gute thermische Anbindung an das Substrat aus. Die Wider- standswerte können durch entsprechende Gestaltung der
Schichtdicke und/oder Schichtgeometrie zusätzlich an die je¬ weiligen Erfordernisse angepasst werden.
Das unter der Bezeichnung Konstantan bekannte Material ist üblicherweise eine Legierung aus 55% Kupfer und 45% Nickel, die sich durch einen in einem weiten Temperaturbereich kon¬ stanten elektrischen Widerstand auszeichnet. Eine Legierung (86% Kupfer/12% Mangan/2% Nickel) mit einem ähnlich geringen Temperaturkoeffizienten ist unter der Bezeichnung Manganin handelsüblich.
Die Metallisierung kann bevorzugt auch ein Ventilmetall oder eine Ventilmetalllegierung sein, das bzw. die bevorzugt zu¬ mindest teilweise anodisch oxidiert ist.
Dies ist hinsichtlich der Isolations-Eigenschaften von Vor¬ teil. Unter Ventilmetallen sind allgemein Metalle zu verste- hen, die sich bei anodischer Polung mit einer Oxidschicht ü- berziehen, die auch bei hohen Spannungen nicht leitend wird (durchschlägt) . Somit können - insbesondere für einen Mehr¬ schichtaufbau - gezielt Isolationsschichten auf einer zuvor kaltgespritzen Metallisierung erzeugt werden. Als Ventilme- tall werden bevorzugt Aluminium, Magnesium, Titan, Zirkonium oder Tantal und als Ventilmetalllegierung AlCu, AlCuMg, AlMg, AlZnMg, AlZnMgCu, AlSiCu, AlMgSi, AlSi, AlMn oder AlMgMn ver¬ wendet.
Die Metallisierung kann auf einen elektrischen Isolator, wie z.B. ein keramisches Substrat gespritzt sein. Bevorzugt wird ein Substrat verwendet, das aus einem vergleichsweise weichen Grundkörper bzw. Grundmaterial (z.B. Kunststoff) besteht, in das harte Füllstoffe oder Füllkörper (z.B. Keramikpulver) eingebracht sind. Das weiche Grundmaterial wird während des Kaltgasspritzens zumindest teilweise abgetragen, so dass die eigentliche Beschichtung in einem stärkeren Maße mit den har¬ ten Füllstoffen in Verbindung gelangt. Dadurch ist eine be¬ sonders feste und harte Beschichtung realisierbar.
Um bei Verwendung eines leitenden Substrats bedarfsweise eine zuverlässige Isolation zum Substrat zu gewährleisten, ist nach einer vorteilhaften Ausgestaltung der Erfindung zwischen Substratoberfläche und Metallisierung eine isolierende Schicht vorgesehen.
Besonders bevorzugt kann in diesem Zusammenhang Aluminium auf einer Keramik (z.B. SiC oder A12O3) aufgebracht und zur Bil¬ dung einer Isolationsschicht - bevorzugt durch Plasma Elekt¬ rolytische Oxidation (PEO) - oxidiert werden. Auf dieser Iso¬ lationsschicht kann dann eine Metallisierung aufgespritzt werden, auf der wiederum z.B. ein elektrisches Bauteil mon- tiert und kontaktiert werden kann. Alternativ kann auch diese Metallisierung zur Bildung einer Isolationsschicht oxidiert werden. Auf diese Weise ist ein mehrschichtiger Aufbau - auch unter Verwendung verschiedener Materialien - möglich, um thermisch induzierte Spannungen besser auszugleichen und ein verbessertes mechanisches Verhalten zu erreichen.
Hier spielt die Erfindung einen ihrer besonderen Vorteile aus, nämlich die vergleichsweise geringe thermische Belastung des Substrats. Da die Metallisierung mit nur sehr geringer Wärmeeinbringung verbunden ist, ergeben sich kaum thermisch induzierte mechanische Spannungen und damit keine Durchbie¬ gungen oder Verformungen des Substrats (wie z.B. bei der her¬ kömmlichen DCB (Direct Copper Bonding) -Technologie) . Deshalb können erfindungsgemäß auch Anordnungen mit vergleichsweise großen Oberflächen metallisiert werden, was in traditioneller Technik einen wesentlich größeren Aufwand erfordert. Eine weitere Reduzierung von thermischen Belastungen lässt sich erreichen, indem mechanische Puffer - z.B. Molybdän - im Kaltgasspritzverfahren als Zwischenschicht aufgebracht wer- den.
Bevorzugt kann die Metallisierung mindestens eine Ausnehmung oder geometrische Vertiefung - kurz als ein Senkloch bezeich- net - ausfüllen. Damit ist die mechanische Verbindung zwi¬ schen Substrat und Metallisierung verbessert, bedarfsweise auch eine Kontaktierung z.B. tieferer Substratbereiche oder eine Verbindung eines elektrisch isoliert auf dem Substrat angeordneten Bauteils mit dem Substrat möglich und die Wärme¬ leitung in das bzw. aus dem Volumen des Substrats verbessert.
Von der Metallisierung kann bzw. können als integrale Be¬ standteile auch ein oder mehrere Anschlusskontakte gebildet sein. Dies kann fertigungstechnisch bevorzugt dadurch reali¬ siert sein, dass mittels einer während des Kaltgasspritzpro- zesses aufgebrachten Maske z.B. ein hoch stehender Stift oder Kontaktfortsatz ausgebildet wird.
Nach einer weiteren vorteilhaften Ausgestaltung der Erfindung ist der Metallisierung ein Zusatzmaterial, beispielsweise Si¬ lizium, Keramik und/oder Kohlenstoff, beigefügt. Damit können vorteilhafterweise Parameter - wie z.B. die Härte, die Leit¬ fähigkeit oder der thermische Ausdehnungskoeffizient - der Metallisierung je nach Anwendungsfall und Bedarf eingestellt werden.
Ein weiterer wesentlicher Vorteil der Erfindung besteht - wie eingangs schon erwähnt - darin, dass mit geringem Aufwand und geringer thermischer Belastung des Substrats bzw. der darauf ausgebildeten Strukturen auch vergleichsweise dicke oder mas¬ sive Metallisierungen erzeugt werden können.
Vor diesem Hintergrund ist eine Ausgestaltung der Erfindung bevorzugt, bei der die Metallisierung eine elektrische Ver¬ bindung zwischen zwei Leitern bildet, von denen zumindest ein Leiter auf dem Substrat angeordnet ist. Die Metallisierung stellt dabei eine material- und ggf. formschlüssige Verbin- düng her. Diese Verbindung hat auch den Vorteil, dass sie ei¬ nen sehr großen Anwendungsbereich hat, äußerst niederohmig, gut Wärme leitend und dennoch thermisch sowie mechanisch sehr stabil ist . Sie ist deshalb auch für Anwendungsfälle mit sehr hohen elektrischen Strömen bestens geeignet.
Bevorzugt kann einer der Leiter als Anschlusskontakt, z.B. als Anschlussstift oder Öse, ausgestaltet sein. Um äußere me¬ chanische Belastungen sich nicht auf die Metallisierung bzw. die Verbindung auswirken zu lassen, ist bevorzugt vorgesehen, dass der Anschlusskontakt mechanisch von einem Gehäuse ge¬ stützt ist.
Eine fertigungstechnisch vorteilhafte erfindungsgemäße Anord- nung, die für eine besonders kompakte und geschützte Anord¬ nung eines Bauteils auf einem Substrat bevorzugt ist, sieht vor, dass auf dem Substrat eine Basis-Metallisierung aufge¬ bracht ist. Auf dieser ist mindestens ein elektrisches Bau¬ teil angeordnet und das Bauteil ist zumindest teilweise von einer Verschaltungsplatine umgeben. Die Metallisierung reali¬ siert dabei eine elektrische Verbindung zwischen Bauteil und Verschaltungsplatine. Besonders bevorzugt kann das Bauteil in einer Ausnehmung der Verschaltungsplatine platziert und das Bauteil von einer Isolierung umgeben sein.
Die Isolierung kann von einem abdichtenden und isolierenden Material, z.B. einem Kunststoff oder Harz, gebildet sein. Be¬ vorzugt kann die Isolierung das Bauteil ringartig umgeben, so dass eine obere Öffnung oder Ausnehmung besteht, durch die die Metallisierung appliziert werden kann, um das Bauteil in gewünschter Weise zu kontaktieren. Die erfindungsgemäße Anordnung kann auch dadurch ausgestaltet werden, dass die kaltgespritzte Metallisierung mehrere Lei¬ terbahnen auf verschiedenen räumlichen Ebenen verbindet. Nach einer diesbezüglich bevorzugten Weiterbildung der Erfindung ist vorgesehen, dass die Metallisierung einen auf dem Sub¬ strat angeordneten elektrischen Leiter in einer ersten Ebene mit einem elektrischen Leiter verbindet, der in einer zweiten Ebene auf dem Substrat angeordnet ist .
Die Erfindung betrifft außerdem ein Verfahren zum Herstellen einer elektrischen Anordnung mit dem Ziel, eine elektrisch leitende Schicht oder einen leitenden Verbindungsbereich mit hervorragenden elektrischen und thermischen Leitungseigen¬ schaften bei hoher thermischer und mechanischer Stabilität weitgehend belastungsfrei auf einem Substrat zu applizieren.
Diese Aufgabe wird erfindungsgemäß gelöst, indem auf einem Substrat ein Bauteil und/oder eine Leiterbahn angeordnet wird/werden und durch Kaltgasspritzen eine Metallisierung aufgebracht wird, die das Bauteil und/oder die Leiterbahn e- lektrisch kontaktiert.
Bevorzugt wird dabei das Substrat während des Kaltgassprit- zens maskiert; so lassen sich besonders gut dosiert gezielt Metallisierungen an gewünschten Substratbereichen aufbringen.
Zur fertigungstechnisch einfachen Herstellung von integral ausgeformten, kompakt angeordneten Anschlusskontakten sieht eine vorteilhafte Fortbildung des erfindungsgemäßen Verfah- rens vor, dass das Substrat mit seiner Oberseite in Bezug auf eine Stützebene eines Trägers fluchtend ausgerichtet wird, mindestens ein elektrischer Anschlusskontakt durch Kaltgas- spritzen einer Metallisierung ausgebildet wird, wobei der An- Schlusskontakt sich mindestens teilweise auf der Stützebene erstreckt, und der Träger nach Fertigstellung des Anschluss- kontakts entfernt wird.
Ausführungsbeispiele der Erfindung werden nachfolgend anhand einer Zeichnung näher erläutert. Dabei sind gleiche oder ent¬ sprechende Elemente mit gleichen Bezugszeichen bezeichnet. Es zeigen (überwiegend im Längsschnitt) :
Figur 1 den prinzipiellen Aufbau einer Einrichtung zur Her¬ stellung einer erfindungsgemäßen Anordnung und zur Durchführung des erfindungsgemäßen Verfahrens,
Figur 2 eine gegenüber Figur 1 modifizierte Einrichtung zur Herstellung einer Anordnung mit einer Verbindung,
Figur 3 eine Anordnung mit einem aus einer Verbindungsebene herausragenden Anschlusskontakt,
Figur 4 eine gegenüber Figur 3 abgewandelte Anordnung,
Figur 5 eine Anordnung mit einem Bauteil,
Figur 6 eine weitere Anordnung mit einem Bauteil,
Figur 7 eine weitere Anordnung mit einem isoliert und ge¬ schützt angeordneten Bauteil,
Figur 8 eine Anordnung mit einer elektrischen Abschirmung,
Figur 9 eine Anordnung mit einer Verbindung von zwei Lei¬ tern in unterschiedlichen Ebenen, Figur 10 eine Anordnung mit Kontaktanschlüssen und
Figur 11 die Verhältnisse bei Verwendung eines Substrats aus einem weichen Basismaterial, das mit harten Körnern verfüllt ist.
Nach Figur 1 strömt beim Kaltgasspritzen ein anti-oxidierend wirkendes Fördergas 1 mit einem Druck von 15 bis 35 bar in eine Einrichtung 2 und wird über Heizelemente 3 auf einige 1000C erwärmt. Über eine Pulverzufuhr 4 wird als Ausgangsma¬ terial (Beschichtungswerkstoff) 5 Kupfer in Form feinster Kupferpartikel 6 zugeführt . Diese werden im Unterschied zu bekannten gängigen Spritzverfahren nicht angeschmolzen oder aufgeschmolzen, sondern durch den Hochdruck-Gasstrom in fei- ner Pulverform aus einer Düse 7 als Strahl auf eine Oberseite 8 eines Keramik-Substrats 9 beschleunigt. Die Pulverpartikel erreichen dabei Geschwindigkeiten von etwa 300 bis 1200 m/s.
Die vergleichsweise hohe kinetische Energie verformt die Par- tikel bei ihrem Aufprall auf die Oberseite 8, auf der sich dadurch eine feste "verkrallte" Kupferschicht in Form einer Metallisierung 10 bildet. Die Metallisierung bildet in dieser einfachen Ausführungsform eine Leiterbahn 11, die zur elekt¬ rischen Kontaktierung und/oder Wärmeableitung von einem nicht gezeigten Bauteil dienen kann.
Die Metallisierung 10 kann dabei ein andeutungsweise gezeig¬ tes Senkloch 9a in dem Substrat 9 ausfüllen, um beispielswei¬ se eine verbesserte Wärmeleitung aus dem Substrat zu reali- sieren.
Bei Wahl eines Widerstandsmaterials IIa wie z.B. Konstantan oder Manginan als Ausgangsmaterial 5 können auch unmittelbar elektrische Widerstände auf dem Substrat ausgebildet werden, die sich dadurch durch eine gute thermische Anbindung an das Substrat und so durch eine gute Abfuhr der im Widerstand ent¬ stehenden Wärme auszeichnen.
Figur 2 zeigt eine gegenüber Figur 1 modifizierte Einrich¬ tung, bei der die Bestrahlung der Oberfläche 8 des Substrats 9 mit Partikeln 6 aus der Düse 7 in vertikaler Richtung 12 erfolgt. Hier sind auf der Oberseite 8 zwei Leiterbahnen 14, 15 angeordnet. Diese werden durch die kaltgespritzte, gut leitende und mechanische beständige Verbindung 16 elektrisch miteinander verbunden. Das Substrat ist hier als Isolator (Keramik) ausgeführt. Es ist aber auch denkbar, das Substrat aus einem leitenden Material (z.B. Aluminium) herzustellen und eine Isolation zum Substrat dadurch zu realisieren, dass auf dem Substrat eine isolierende Schicht vorgesehen wird.
Besonders bevorzugt kann in diesem Zusammenhang Aluminium auf einer Keramik (z.B. SiC oder A12O3) aufgebracht und zur BiI- düng einer Isolationsschicht - bevorzugt durch Plasma Elekt¬ rolytische Oxidation (PEO) - oxidiert werden. Auf dieser Iso¬ lationsschicht kann dann eine Metallisierung aufgespritzt werden, auf der wiederum z.B. ein elektrisches Bauteil mon¬ tiert und kontaktiert werden kann. Alternativ kann auch diese Metallisierung zur Bildung einer Isolationsschicht oxidiert werden. Auf diese Weise ist ein mehrschichtiger Aufbau mög¬ lich.
Figur 3 zeigt eine Anordnung mit einem aus einer Verbindungs- ebene herausragenden Anschlusskontakt; hier ist ein elektri¬ scher Leiter 18 als Anschlusselement oder Anschlusskontakt 19 auf dem Substrat 9 angeordnet und mit einem weiteren Leiter 20 durch eine kaltgespritzte Metallisierung 21 verbunden. Der Leiter 18 erstreckt sich dabei rechtwinklig aus der Verbin¬ dungsebene heraus und ist von einem nur schematisch angedeu¬ teten Gehäuse 22 gestützt. Das Gehäuse nimmt damit die auf den Anschlusskontakt wirkenden äußeren mechanischen Kräfte auf und schützt somit die Verbindung. Man erkennt, dass die Metallisierung in Doppelfunktion nicht nur die elektrische Verbindung, sondern auch die mechanische Fixierung des Lei¬ ters 18 auf der Oberseite des Leiters 20 bewirkt.
Figur 4 zeigt eine gegenüber Figur 3 abgewandelte Anordnung, bei der der Leiter 18 mit seinem verbindungsseitigen Ende in derselben Ebene wie der Leiter 20 liegt und über eine kaltge¬ spritzte Metallisierung 23 verbunden und mechanisch auf dem Substrat 9 fixiert ist. Auch hier kann der den Anschlusskon- takt 19 bildende Teil des Leiters 18 durch eine Entlastung oder ein Gehäuse wie in Figur 3 gezeigt gestützt sein.
Figur 5 zeigt eine Anordnung mit einem Substrat 9, auf dem ein elektrischer Leiter 25 aufgebracht ist. Auf dem Leiter 25 befindet sich ein elektrisches Bauteil 26. Um das Bauteil 26 ist ein elektrischer Isolator 27 aus Kunststoff gelegt, der eine abdichtende und isolierende umlaufende Lippe hat . Diese isoliert den Rand des Bauteils und ist im Wesentlichen ring¬ förmig. Im oberen Bereich ist eine Öffnung 28 vorgesehen, durch die die kaltgespritzte Metallisierung 29 dringt und ei¬ ne Verbindung bildet, durch die die Bauteiloberseite mittels integral angeformter Leiterbahn kontaktiert ist.
Figur 6 zeigt eine weitere, der Ausführung nach Figur 5 ähn- liehe Anordnung mit einem Bauteil. Hier ist auf einem Sub¬ strat oder Trägermaterial 9 eine Metallisierung 30 appli¬ ziert, auf der ein Leistungshalbleiter (Bauteil) 31, z.B. ein IGBT, angeordnet und mit seiner unteren Anschlusselektrode elektrisch leitend verbunden ist. Auch hier ist der Randbe¬ reich des Bauteils 31 zum Schutz und zur Isolierung von einem Isolator 32 abgedeckt. Um das Bauteil und den Isolator ist eine Schaltungsplatine 33 angeordnet, die einen Durchbruch oder eine Ausnehmung 34 für das Bauteil aufweist. Die Ober¬ seite 35 der Platine 33 ist mit an sich bekannter Kupferka- schierung oder Leiterbahnen 36 versehen, mit der das Bauteil 31 durch eine kaltgespritzte Metallisierung 37 elektrisch verbunden ist. Die Metallisierung sorgt auch für eine mecha- nisch feste Fixierung des Bauteils in dieser Anordnung. Auf der Metallisierung 37 kann bevorzugt zur Wärmeableitung ein Kühlelement 38 oder eine Wärmesenke montiert sein.
Figur 7 zeigt eine weitere Anordnung mit einem Substrat oder Trägerelement 9 und mit einem darauf isoliert und geschützt angeordneten Bauteil 40. Das Substrat weist auf seiner Ober¬ seite 8 mindestens zwei voneinander isolierte Leiterbahnen 41, 42 auf. Das Bauteil 40 ist über kleine elektrische Ver¬ bindungselemente 43 mit seiner Unterseite mit der Leiterbahn 42 - z.B. durch Lötung - elektrisch leitend verbunden. Das
Bauteil 40, die Verbindungseiemente 43 und die Leiterbahn 42 unterhalb des Bauteils sind durch eine Isolierung 45 abge¬ deckt. Mittels kaltgespritzter Metallisierung 46 ist eine e- lektrische Verbindung der Bauteiloberseite 47 mit der Leiter- bahn 41 realisiert.
Figur 8 zeigt in perspektivischer Ansicht eine Ausgestaltung der Erfindung, bei der eine Metallisierung 50 zur elektri¬ schen Abschirmung bzw. gegen EMV-Störungen ausgebildet ist. Dazu kann die Metallisierung 50 - wie im Zusammenhang mit Fi¬ gur 1 ausführlich erläutert - auf die (innere) Oberfläche 51 eines nicht leitenden, als Gehäuseschale ausgebildeten Sub¬ strats 53 kaltgespritzt sein. Hier wird bevorzugt für die Herstellung der kaltgespritzten Metallisierung 50 ein sehr gut leitendes Ausgangsmaterial, wie z.B. Kupfer oder Gold, verwendet. Dadurch können elektromagnetische Störungen an dem Austreten aus dem bzw. Eindringen in das Gehäuse 53 gehindert werden. Zusätzlich oder alternativ könnte die Metallisierung auch auf der äußeren Oberfläche 54 der Gehäuseschale 53 auf¬ gebracht sein. Die Gehäuseschale kann ein weiteres Substrat 55 abdecken, das z.B. wie vorstehend beschrieben metallisiert sein kann.
Figur 9 zeigt eine Anordnung mit einer Verbindung von zwei Leitern in unterschiedlichen Ebenen. Ein Substrat 9 weist ei¬ ne erste Ebene 60 mit einer metallischen Beschichtung oder Leiterbahn 61 und eine zweite Ebene 62 mit einer Beschichtung oder Leiterbahn 63 auf. Um die Leiterbahnen 61, 63 elektrisch zu verbinden, ist eine Metallisierung 65 vorgesehen, die aus einem kaltgespritzten, gut leitenden Material wie z.B. Kupfer besteht. Diese erstreckt sich unter leitender Verbindung der Leiterbahnen 61, 63 durch eine Ausnehmung 66 in dem Substrat. Bevorzugt ist die Ausnehmung konisch, also mit zueinander weisenden Abschrägungen ausgestaltet. Dies ermöglicht eine bevorzugte senkrechte Bestrahlung des Substrats durch eine Maske 67 mit Öffnungen 68, 69 hindurch.
Die Metallisierung 65 ist durch die Öffnung 68 hindurch er¬ zeugt, wie auch Materialreste 70 in diesem Maskenbereich an¬ deuten. Nur zur Verdeutlichung ist ferner eine Metallisierung bzw. ein Partikelstrahl 6 durch die Öffnung 69 gezeigt. Selbstverständlich können auch mehrere Maskenöffnungen gleichzeitig bestrahlt werden.
Auf diese Art kann beispielsweise ein Substrat für die Über¬ Kopf-Montage (Flip-Chip) eines Bauteils realisiert werden. Die Leiterbahnen können dabei auch zur externen Kontaktierung des Bauteils dienen.
Figur 10 zeigt eine Ausgestaltung des erfindungsgemäßen Ver- fahrens zur Herstellung einer Anordnung mit teilweise freien kragträgerartigen Kontaktanschlüssen. Ein Substrat 9 wird hier mit seiner Oberseite 8 in Bezug auf eine Stützebene 71 eines nur gestrichelt angedeuteten Trägers 72 plan und fluch¬ tend ausgerichtet. Anschließend wird wie schon ausführlich erläutert z.B. durch Maskierung mindestens ein elektrischer Anschlusskontakt 74, 75, 76, 77 durch Kaltgasspritzen von Me¬ tallisierungen 78 ausgebildet. Die Metallisierungen sind je¬ weils in elektrischem Kontakt mit einer Anschlussfläche 81, 82, 83, 84. Während der Herstellung befindet sich die Sub- stratoberfläche also in einer Ebene mit einem umgebenden (ge¬ strichelt angedeuteten) Trägersubstrat, das nach Fertigstel¬ lung der Metallisierungen entfernt wird. Damit entstehen die in Figur 10 erkennbaren überstehenden kragträgerartigen An¬ schlusskontakte. Auch hier kann eine Abstützung der An- Schlusskontakte durch z.B. gehäuseseitige Elemente erfolgen.
Figur 11 zeigt schließlich die Verhältnisse bei Verwendung eines Substrats 90 aus einem weichen Basismaterial, das mit harten Körnern verfüllt ist. Der Ausgangszustand des Sub- strats ist in Figur 11 links schematisch dargestellt; man er¬ kennt weicheres Basismaterial (z.B. Kunststoff) 91 und darin eingelagerte Füllpartikel oder Körner 92 aus einem harten Ma¬ terial, z.B. Keramikkörner. Nach dem zunächst bei Beginn der Bestrahlung der Substratoberfläche 93 der aus der Düse 7 aus- tretende Partikelstrahl 6 vermehrt das weiche Basismaterial
91 abträgt und so ein harter Restfüllkörper verbleibt (mitt¬ lerer Teil der Figur 11) , erfolgt die eigentliche Metallisie¬ rung (Schichtabscheidung) erst anschließend (rechter Teil der Figur 11) , wodurch die Metallisierung 95 eine besonders feste Verbindung mit den zurückgebliebenen harten Körnern 92 ein¬ geht.
Bezugszeichenliste:
1 Fördergas
2 Einrichtung 3 Heizelement
4 Pulverzufuhr
5 Ausgangsmaterial (Beschichtungswerkstof f )
6 Kupferpartikel
7 Düse 8 Oberseite
9 Substrat 9a Senkloch
10 Metallisierung
11 Leiterbahn IIa Widerstandsmaterial
12 Richtung
14 Leiterbahn
15 Leiterbahn
16 Verbindung 18 Leiter
19 Anschlusskontakt
20 Leiter
21 Metallisierung
22 Gehäuse 23 Metallisierung
25 elektrischer Leiter
26 Bauteil
27 Isolator
28 Öffnung 29 Leiterbahn
30 Metallisierung
31 Leistungshalbleiter (Bauteil)
32 Isolator 33 Schaltungsplatine
34 Ausnehmung
35 Oberseite
36 Leiterbahnen
37 Metallisierung
38 Kühlelernent
40 Bauteil
41 Leiterbahn
42 Leiterbahn
43 Verbindungselemente
45 Isolierung
46 Metallisierung
47 Bauteiloberseite
50 Metallisierung
51 Oberfläche
53 Substrat
54 Oberfläche
55 weiteres Substrat
60 erste Ebene
61 Leiterbahn
62 zweite Ebene
63 Leiterbahn
65 Metallisierung
66 Ausnehmung
67 Maske
68 Öffnung
69 Öffnung
70 Materialreste
71 Stützebene
72 Träger
74 Anschlusskontakt
75 Anschlusskontakt
76 Anschlusskontakt 77 Anschlusskontakt
78 Metallisierungen
81 Anschlussfläche
82 Anschlussfläche 83 Anschlussfläche
84 Anschlussfläche
90 Substrat
91 Basismaterial 92 Füllpartikel
93 Substratoberfläche
95 Metallisierung

Claims

Patentansprüche
1. Elektrische Anordnung mit einem Substrat (9) mit mindes¬ tens einem elektrischen Bauteil (40) und/oder einer Leiter- bahn (11) , auf dem mindestens eine Metallisierung (10) aufge¬ bracht ist, dadurch gekennzeichnet, dass die Metallisierung (10) eine kaltgasgespritzte Metallisierung ist.
2. Anordnung nach Anspruch 1, dadurch gekennzeichnet, dass die Metallisierung eine Leiterbahn (11) bildet.
3. Anordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, dass die Metallisierung (50) eine elektromagnetische Abschir¬ mung bildet.
4. Anordnung nach Anspruch 1, 2 oder 3, dadurch gekennzeich¬ net, dass die Metallisierung ein elektrisches Widerstandsma¬ terial (IIa) ist.
5. Anordnung nach Anspruch 4, dadurch gekennzeichnet, dass das Widerstandsmaterial (IIa) Konstantan ist.
6. Anordnung nach Anspruch 4, dadurch gekennzeichnet, dass das Widerstandsmaterial (IIa) Manginan ist.
7. Anordnung nach Anspruch 1, 2 oder 3, dadurch gekennzeich¬ net, dass die Metallisierung (10) ein Ventilmetall oder eine Ventilmetalllegierung ist.
8. Anordnung nach Anspruch 7, dadurch gekennzeichnet, dass das Ventilmetall zumindest teilweise anodisch oxidiert ist.
9. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass das Substrat (90) ein Grundmaterial (91) umfasst, das n'it harten Füllkörnern (92) verfüllt ist.
10. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass zwischen dem Substrat (9) und der Metal¬ lisierung eine elektrisch isolierende Schicht vorgesehen ist.
11. Anordnung nach Anspruch 10, dadurch gekennzeichnet, dass die isolierende Schicht durch Plasma-Elektrolytische-
Oxidation gebildet ist.
12. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Metallisierung (10) mindestens ein Senkloch (9a) in dem Substrat (9) ausfüllt.
13. 'Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Metallisierung (78) mindestens einen Anschlusskontakt (74) ausbildet.
14. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass der Metallisierung Zusatzmaterial, bei¬ spielsweise Silizium, Keramik und/oder Kohlenstoff, beigefügt ist .
15. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Metallisierung (21) eine elektrische Verbindung zwischen zwei Leitern (18, 20) bildet, wobei zu¬ mindest einer der Leiter (20) auf dem Substrat (9) angeordnet ist.
16. Anordnung nach Anspruch 15, dadurch gekennzeichnet, dass der eine Leiter (18) als elektrischer Anschlusskontakt (19) ausgebildet ist.
17. Anordnung nach Anspruch 16, dadurch gekennzeichnet, dass der Anschlusskontakt (19) mechanisch von einem Gehäuse (22) gestützt ist.
18. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass auf dem Substrat (9) eine Basis- Metallisierung (30) aufgebracht ist, auf der mindestens ein elektrisches Bauteil (31) angeordnet ist, das Bauteil (31) zumindest teilweise von einer Verschaltungsplatine (33) umge¬ ben ist und die kaltgespritzte Metallisierung (37) eine e- lektrische Verbindung zwischen Bauteil (31) und Verschal- tungsplatine (33) bildet.
19. Anordnung nach Anspruch 18, dadurch gekennzeichnet, dass das Bauteil (31) in einer Ausnehmung (34) der Verschaltungs- platine (33) platziert ist und das Bauteil (31) von einer I- solierung (32) umgeben ist.
20. Anordnung nach Anspruch 19, dadurch gekennzeichnet, dass die Isolierung (32) eine Ausnehmung aufweist, die von der Me- tallisierung (37) durchdrungen ist.
21. Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass die Metallisierung (65) einen auf dem Substrat (9) angeordneten elektrischen Leiter (61) in einer ersten Ebene (60) mit einem elektrischen Leiter (63) verbin¬ det, der in einer zweiten Ebene (62) auf dem Substrat ange¬ ordnet ist.
22. Verfahren zum Herstellen einer Anordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, dass auf ei¬ nem Substrat (9) ein Bauteil (40) und/oder eine Leiterbahn
(41, 42) angeordnet wird und durch Kaltgasspritzen eine Me- tallisierung (46) aufgebracht wird, die das Bauteil (40) und/oder die Leiterbahn (41) elektrisch kontaktiert.
23. Verfahren zum Herstellen einer Anordnung nach Anspruch 22, dadurch gekennzeichnet, dass das Substrat (9) während des Kaltgasspritzens maskiert wird.
24. Verfahren zum Herstellen einer Anordnung nach Anspruch 22 oder 23, dadurch gekennzeichnet, dass das Substrat (9) mit seiner Oberseite (8) in Bezug auf eine Stützebene (71) eines Trägers (72) ausgerichtet wird, mindestens ein elektrischer Anschlusskontakt (74) durch Kaltgasspritzen einer Metallisie¬ rung (78) ausgebildet wird, wobei der Anschlusskontakt (74) sich mindestens teilweise auf der Stützebene (71) erstreckt, und der Träger (72) nach Fertigstellung des Anschlusskontakts (74) entfernt wird.
PCT/EP2005/009406 2004-09-29 2005-09-01 Elektrische anordnung und verfahren zum herstellen einer elektrischen anordnung Ceased WO2006034767A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE102004047357.9 2004-09-29
DE102004047357A DE102004047357A1 (de) 2004-09-29 2004-09-29 Elektrische Anordnung und Verfahren zum Herstellen einer elektrischen Anordnung

Publications (1)

Publication Number Publication Date
WO2006034767A1 true WO2006034767A1 (de) 2006-04-06

Family

ID=35124727

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/EP2005/009406 Ceased WO2006034767A1 (de) 2004-09-29 2005-09-01 Elektrische anordnung und verfahren zum herstellen einer elektrischen anordnung

Country Status (2)

Country Link
DE (1) DE102004047357A1 (de)
WO (1) WO2006034767A1 (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210400800A1 (en) * 2018-10-30 2021-12-23 Kyocera Corporation Board-like structure and heater system

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102006027085B3 (de) * 2006-06-10 2008-01-03 WKW Erbslöh Automotive GmbH Verfahren zum Verbinden von Bauteilen und danach hergestellte Verbindungen
DE102006037532A1 (de) 2006-08-10 2008-02-14 Siemens Ag Verfahren zur Erzeugung einer elektrischen Funktionsschicht auf einer Oberfläche eines Substrats
JP4586823B2 (ja) * 2007-06-21 2010-11-24 トヨタ自動車株式会社 成膜方法、伝熱部材、パワーモジュール、車両用インバータ、及び車両
DE102007029422A1 (de) * 2007-06-26 2009-01-08 Behr-Hella Thermocontrol Gmbh Thermische Kontaktierung eines Leistungsbauelements auf einem Schaltungsträger durch Kaltgasspritzen
DE102007050405B4 (de) * 2007-10-22 2010-09-09 Continental Automotive Gmbh Elektrische Leistungskomponente, insbesondere Leistungshalbleiter-Modul, mit einer Kühlvorrichtung und Verfahren zum flächigen und wärmeleitenden Anbinden einer Kühlvorrichtung an eine elektrische Leistungskomponente
DE102008003616A1 (de) * 2008-01-09 2009-07-23 Siemens Aktiengesellschaft Verfahren zur Verbindung mehrerer Teile durch Kaltgasspritzen
DE102008011248A1 (de) * 2008-02-26 2009-09-03 Maschinenfabrik Reinhausen Gmbh Verfahren zur Herstellung von Leiterplatten mit bestückten Bauelementen
DE102011017521A1 (de) * 2011-04-26 2012-10-31 Robert Bosch Gmbh Elektrische Anordnung mit Beschichtung und Getriebeanordnung mit einer solchen Anordung
DE102011076773A1 (de) * 2011-05-31 2012-12-06 Continental Automotive Gmbh Verfahren zur Herstellung einer integrierten Schaltung
US9406646B2 (en) 2011-10-27 2016-08-02 Infineon Technologies Ag Electronic device and method for fabricating an electronic device
DE102011089927A1 (de) * 2011-12-27 2013-06-27 Robert Bosch Gmbh Kontaktsystem mit einem Verbindungsmittel und Verfahren
WO2018092798A1 (ja) 2016-11-18 2018-05-24 矢崎総業株式会社 回路体形成方法及び回路体
DE102017003977B4 (de) 2017-04-25 2025-05-15 e.solutions GmbH Gehäusebauteil für ein elektronisches Gerät, Verfahren zum Herstellen des Gehäusebauteils und elektronisches Gerät mit dem Gehäusebauteil
DE102017213930A1 (de) * 2017-08-10 2019-02-14 Siemens Aktiengesellschaft Verfahren zur Herstellung eines Leistungsmoduls
DE102018208925A1 (de) 2018-06-06 2019-12-12 Bayerische Motoren Werke Aktiengesellschaft Verfahren zum Abschirmen von Bauteilen
EP3613872A1 (de) * 2018-08-21 2020-02-26 Siemens Aktiengesellschaft Verfahren zum herstellen eines bauteils für eine elektrische oder elektronische komponente sowie bauteil

Citations (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2746225A1 (de) * 1977-09-14 1979-03-22 Bbc Brown Boveri & Cie Verfahren zur herstellung von lokalen anodischen oxidschichten
DE3509022A1 (de) * 1984-04-18 1985-11-07 Villamosipari Kutató Intézet, Budapest Verfahren zur herstellung von elektrischen kontaktteilen
DE3909677A1 (de) * 1989-03-23 1990-09-27 Siemens Ag Spritzzusatz zum thermischen spritzen loetfaehiger schichten elektrischer bauelemente
US5302414A (en) * 1990-05-19 1994-04-12 Anatoly Nikiforovich Papyrin Gas-dynamic spraying method for applying a coating
US5559374A (en) * 1993-03-25 1996-09-24 Sanyo Electric Co., Ltd. Hybrid integrated circuit
DE10045783A1 (de) * 2000-05-08 2001-11-22 Ami Doduco Gmbh Verfahren zum Herstellen von Werkstücken, welche der Leitung von elektrischem Strom dienen und mit einem überwiegend metallischen Material beschichtet sind
DE10222271A1 (de) * 2002-05-18 2003-06-26 Leoni Ag Verfahren zur Erhöhung der Widerstandsfähigkeit einer elektrischen Kontaktverbindung zwischen zwei Kontaktteilen und elektrische Kontaktverbindung
WO2003070524A1 (de) * 2002-02-22 2003-08-28 Leoni Ag Verfahren zum erzeugen einer leiterbahn auf einem trägerbauteil sowie trägerbauteil
US20030175559A1 (en) * 2002-03-15 2003-09-18 Morelli Donald T. Kinetically sprayed aluminum metal matrix composites for thermal management
EP1351562A2 (de) * 2002-04-02 2003-10-08 Delphi Technologies, Inc. Abschirmung von elektromagnetischen Interferenzen für eine umgossene Verpackung einer elektronischen Anordnung
EP1365637A2 (de) * 2002-05-23 2003-11-26 Delphi Technologies, Inc. Kupferschaltung hergestellt mittels kinetisches Sprühverfahren
US20040101620A1 (en) * 2002-11-22 2004-05-27 Elmoursi Alaa A. Method for aluminum metalization of ceramics for power electronics applications
WO2004060579A1 (en) * 2002-12-17 2004-07-22 Research Foundation Of The State University Of New York Direct writing of metallic conductor patterns on insulating surfaces

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2556696A1 (de) * 1975-12-17 1977-06-30 Renz Hans Werner Dipl Ing Verfahren zur herstellung von verteilten rc-elementen in duennschichttechnik
DE3106587C2 (de) * 1981-02-21 1987-01-02 Heraeus Elektroden GmbH, 6450 Hanau Elektrode und deren Verwendung
DE3304672C3 (de) * 1983-02-11 1993-12-02 Ant Nachrichtentech Verfahren zur Kontaktierung von Körpern und seine Anwendung
US4561954A (en) * 1985-01-22 1985-12-31 Avx Corporation Method of applying terminations to ceramic bodies
WO1994007611A1 (en) * 1992-10-01 1994-04-14 Motorola, Inc. Method for forming circuitry by a spraying process with stencil
DE19818375A1 (de) * 1998-04-24 1999-11-04 Dornier Gmbh PTCR-Widerstand
JP2000244100A (ja) * 1999-02-24 2000-09-08 Yazaki Corp 溶射回路体及びその製造方法
DE19963391A1 (de) * 1999-12-28 2001-07-05 Bosch Gmbh Robert Handwerkzeugmaschine, mit einem elektromotorischen Antrieb
DE10162276C5 (de) * 2001-12-19 2019-03-14 Watlow Electric Manufacturing Co. Rohrförmiger Durchlauferhitzer und Heizplatte sowie Verfahren zu deren Herstellung

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2746225A1 (de) * 1977-09-14 1979-03-22 Bbc Brown Boveri & Cie Verfahren zur herstellung von lokalen anodischen oxidschichten
DE3509022A1 (de) * 1984-04-18 1985-11-07 Villamosipari Kutató Intézet, Budapest Verfahren zur herstellung von elektrischen kontaktteilen
DE3909677A1 (de) * 1989-03-23 1990-09-27 Siemens Ag Spritzzusatz zum thermischen spritzen loetfaehiger schichten elektrischer bauelemente
US5302414A (en) * 1990-05-19 1994-04-12 Anatoly Nikiforovich Papyrin Gas-dynamic spraying method for applying a coating
US5302414B1 (en) * 1990-05-19 1997-02-25 Anatoly N Papyrin Gas-dynamic spraying method for applying a coating
US5559374A (en) * 1993-03-25 1996-09-24 Sanyo Electric Co., Ltd. Hybrid integrated circuit
DE10045783A1 (de) * 2000-05-08 2001-11-22 Ami Doduco Gmbh Verfahren zum Herstellen von Werkstücken, welche der Leitung von elektrischem Strom dienen und mit einem überwiegend metallischen Material beschichtet sind
WO2003070524A1 (de) * 2002-02-22 2003-08-28 Leoni Ag Verfahren zum erzeugen einer leiterbahn auf einem trägerbauteil sowie trägerbauteil
US20030175559A1 (en) * 2002-03-15 2003-09-18 Morelli Donald T. Kinetically sprayed aluminum metal matrix composites for thermal management
EP1351562A2 (de) * 2002-04-02 2003-10-08 Delphi Technologies, Inc. Abschirmung von elektromagnetischen Interferenzen für eine umgossene Verpackung einer elektronischen Anordnung
DE10222271A1 (de) * 2002-05-18 2003-06-26 Leoni Ag Verfahren zur Erhöhung der Widerstandsfähigkeit einer elektrischen Kontaktverbindung zwischen zwei Kontaktteilen und elektrische Kontaktverbindung
EP1365637A2 (de) * 2002-05-23 2003-11-26 Delphi Technologies, Inc. Kupferschaltung hergestellt mittels kinetisches Sprühverfahren
US20040101620A1 (en) * 2002-11-22 2004-05-27 Elmoursi Alaa A. Method for aluminum metalization of ceramics for power electronics applications
WO2004060579A1 (en) * 2002-12-17 2004-07-22 Research Foundation Of The State University Of New York Direct writing of metallic conductor patterns on insulating surfaces

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210400800A1 (en) * 2018-10-30 2021-12-23 Kyocera Corporation Board-like structure and heater system

Also Published As

Publication number Publication date
DE102004047357A1 (de) 2006-04-06

Similar Documents

Publication Publication Date Title
WO2006034767A1 (de) Elektrische anordnung und verfahren zum herstellen einer elektrischen anordnung
DE102010044709B4 (de) Leistungshalbleitermodul mit Metallsinterverbindungen sowie Herstellungsverfahren
DE102007006706B4 (de) Schaltungsanordnung mit Verbindungseinrichtung sowie Herstellungsverfahren hierzu
DE10054962B4 (de) Leistungsmodul
DE102012222791A1 (de) Verfahren zur Kontaktierung eines Halbleiters und Halbleiterbauelement mit erhöhter Stabilität gegenüber thermomechanischen Einflüssen
DE102011056515B4 (de) Elektrisches Bauelement und Verfahren zur Herstellung eines elektrischen Bauelements
DE102011088218B4 (de) Elektronisches Leistungsmodul mit thermischen Kopplungsschichten zu einem Entwärmungselement und Verfahren zur Herstellung
WO2014094754A1 (de) Elektronikmodul mit einer mit kunststoff umhüllten elektronische schaltung und verfahren zu dessen herstellung
EP2023706A2 (de) Schaltungsträgeraufbau mit verbesserter Wärmeableitung
DE102013102541A1 (de) Elektronisches Bauteil, Verfahren zu dessen Herstellung und Leiterplatte mit elektronischem Bauteil
DE4132947C2 (de) Elektronische Schaltungsanordnung
DE102014105000A1 (de) Verfahren zur Herstellung und zum Bestücken eines Schaltungsträgers
DE102011076774A1 (de) Baugruppe mit einem Träger und einem Kühlkörper
WO2005104229A1 (de) Leistungshalbleiteranordnung
DE10335155B4 (de) Verfahren zum Herstellen einer Anordnung eines elektrischen Bauelements auf einem Substrat
DE102016103967B4 (de) Halbleitervorrichtung und Herstellungsverfahren hierfür
DE102008026347B4 (de) Leistungselektronische Anordnung mit einem Substrat und einem Grundkörper
DE102005006281B4 (de) Hochfrequenzleistungsbauteil mit Goldbeschichtungen und Verfahren zur Herstellung desselben
DE102011076773A1 (de) Verfahren zur Herstellung einer integrierten Schaltung
WO2020043863A1 (de) Verfahren zur fertigung von leiterbahnen und elektronikmodul
DE102004055534A1 (de) Leistungshalbleitermodul mit einer elektrisch isolierenden und thermisch gut leitenden Schicht
DE102011083911A1 (de) Elektronische Baugruppe mit hochtemperaturstabilem Substratgrundwerkstoff
DE102004054996B4 (de) Elektronisches Gerät
DE102004041417B4 (de) Elektrische Anordnung und Verfahren zum Herstellen einer elektrischen Anordnung
WO2012076259A1 (de) Halbleiterbauelement mit erhöhter stabilität gegenüber thermomechanischen einflüssen sowie verfahren zur kontaktierung eines halbleiters

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AG AL AM AT AU AZ BA BB BG BR BW BY BZ CA CH CN CO CR CU CZ DK DM DZ EC EE EG ES FI GB GD GE GH GM HR HU ID IL IN IS JP KE KG KM KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX MZ NA NG NI NO NZ OM PG PH PL PT RO RU SC SD SE SG SK SL SM SY TJ TM TN TR TT TZ UA UG US UZ VC VN YU ZA ZM ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): BW GH GM KE LS MW MZ NA SD SL SZ TZ UG ZM ZW AM AZ BY KG KZ MD RU TJ TM AT BE BG CH CY CZ DE DK EE ES FI FR GB GR HU IE IS IT LT LU LV MC NL PL PT RO SE SI SK TR BF BJ CF CG CI CM GA GN GQ GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
122 Ep: pct application non-entry in european phase