[go: up one dir, main page]

WO2000055920A1 - Semiconductor element and semiconductor device - Google Patents

Semiconductor element and semiconductor device Download PDF

Info

Publication number
WO2000055920A1
WO2000055920A1 PCT/JP2000/001095 JP0001095W WO0055920A1 WO 2000055920 A1 WO2000055920 A1 WO 2000055920A1 JP 0001095 W JP0001095 W JP 0001095W WO 0055920 A1 WO0055920 A1 WO 0055920A1
Authority
WO
WIPO (PCT)
Prior art keywords
source
semiconductor
transistor
semiconductor memory
region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
PCT/JP2000/001095
Other languages
English (en)
French (fr)
Inventor
Tomoyuki Ishii
Kazuo Yano
Toshiyuki Mine
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to AU26926/00A priority Critical patent/AU2692600A/en
Publication of WO2000055920A1 publication Critical patent/WO2000055920A1/ja
Anticipated expiration legal-status Critical
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/04Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
    • G11C16/0408Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
    • G11C16/0433Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors comprising cells containing a single floating gate transistor and one or more separate select transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/05Making the transistor
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6728Vertical TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/201Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates the substrates comprising an insulating layer on a semiconductor body, e.g. SOI
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/674Thin-film transistors [TFT] characterised by the active materials

Definitions

  • the present invention relates to a semiconductor element and a semiconductor device.
  • the 'suspended' MOSFET metal-oxide-semiconductor field effect transistor
  • the main cause of the leak current is the reverse process of sub-threshold current and carrier recombination.
  • Such a current is small but not negligible. For example, it determines the memory retention time of a DRAM (dynamic random access memory) and determines the refresh cycle.
  • a method of reducing crystal defects by using an epitaxially grown wafer or a method of completely depleting in an off state by using an SOI (siI icon on insulator) wafer have been considered.
  • a memory element structure called a gain cell has been proposed as a structure that can operate even when the accumulated charge of a DRAM cell is reduced.
  • charge is injected into a storage node via a writing transistor, and storage is performed using the fact that the accumulated charge changes the threshold voltage of another read transistor provided.
  • H. Shichijo et al Conference on Solid State Devices and Materials pp 265-268, 1984 using polycrystalline silicon for a transistor for writing, and polycrystalline for a transistor for reading S. Shukuri et al using silicon, IEEE International Electron Devices Meeting ppl 006-1008, 1992.
  • the voltage of -10V or -15V is applied to the gate electrode.
  • a structure that is effectively smaller than the dimension processed is realized, and operation is possible even at room temperature.
  • a storage element can be formed with one transistor.
  • DRAMs and flash memories have been reduced in area, and have achieved large memory capacities.
  • DRAMs with a basic configuration of one transistor and one capacitor are widely used as memories that achieve both high speed and high integration.
  • the refresh cycle must be extended as the scale increases. Therefore, a low-leakage FET is also required from this viewpoint.
  • simply miniaturizing and reducing the area reduces the area of the capacitor. And the amount of stored charge also decreases.
  • the data line basically becomes longer with the increase in capacity, and the charge capacity cannot be reduced so much in consideration of charge / discharge or noise resistance. For this reason, there is a problem that a new device for making the capacitor three-dimensional or for increasing the dielectric constant of the capacitor insulating film must be carried out every generation.
  • EEPR0M or flash memory is another element that accumulates charges near the channel of a transistor and stores data using the threshold voltage change of the transistor. These apply a large voltage to the tunnel insulating film and inject electrons or holes into the floating gate. There is a problem that writing and erasing takes time because a current flows through the insulating film. In addition, since the operating voltage is large, it is necessary to prepare a peripheral circuit having a high withstand voltage, and therefore, the area of the peripheral circuit increases. In addition, the thickness of the tunnel insulating film cannot be reduced to a level slightly smaller than 10 nm in order to ensure the reliability of memory retention under the conditions of high voltage application.
  • an object of the present invention to provide a semiconductor device having a threshold voltage control method other than low leakage or impurity implantation. Further, the device can be scaled down using the device, and the refresh cycle can be reduced.
  • An object of the present invention is to provide a semiconductor memory element capable of securing a sufficiently long time and capable of high-speed writing, and a semiconductor device using the semiconductor memory element. Disclosure of the invention
  • the present invention is characterized in that an extremely thin semiconductor is used for a channel to reduce a leak current by utilizing a quantum mechanical confinement effect in a film thickness direction and to control a threshold voltage.
  • a semiconductor device has a source (200) and a drain region (201), and the source (200) and the drain region (201) are mutually connected to a semiconductor channel region (201).
  • the present invention provides a semiconductor memory device that performs storage by using the change in conductance between the source and drain of a readout transistor depending on the amount of stored charge, and injects or discharges charge into or from a charge storage region.
  • the channel of the transistor provided in the above is made of a semiconductor having a thickness of 5 nm or less. This makes it possible to achieve both high-speed information writing and a long information holding time. The lower limit of the transistor channel thickness can be determined on the condition that no film defects become apparent in the manufacturing process.
  • a semiconductor device has a source (7) and a drain region (8), and the source (7) and the drain region (8) are connected to each other by a semiconductor (6).
  • a read transistor structure for controlling the conductance of a semiconductor (6) connecting the source (7) and the drain region (8) with the control electrode (5).
  • the device Having a charge storage region (1) near the semiconductor (6) connecting the source (7) and the drain region (8); and a write transistor structure () for injecting or discharging charge into the charge storage region (1) 1) (2) (3) Semiconductor memory that stores data by using the fact that the conductance between the source and drain of the read transistor changes depending on the amount of charge stored in the charge storage region
  • the device is characterized in that the channel of the write transistor is made of a semiconductor having an average thickness of 5 TM or less.
  • An embodiment is shown in FIG. 1, but is not limited to this configuration.
  • FIG. 2OA is a cross-sectional view
  • FIG. 20B is a top view.
  • the prototype transistor has an n-type polycrystalline silicon source (103), a drain (105), and a control electrode (106).
  • the channel (104) is a non-doped polycrystalline silicon film with an average thickness of 3 nm. The channels are deposited in an amorphous state and then crystallized by a thermal process. The width of the channel thin line is 0.1 micron, the length is 0.3 micron, and the gate oxide thickness is 25 nm.
  • Figure 21A shows the change in drain current when the drain voltage of this semiconductor transistor is fixed to 1 V and the gate voltage is changed.
  • Figure 21B shows the time variation of the drain current when the drain voltage is fixed at 1 V and the gate voltage is fixed at -0.5 V.
  • the current was measured at room temperature in a long measurement mode using an HP4156 parameter analyzer manufactured by Hewlett-Packard Company. The minimum unit of measurement is 10 fA, but data fluctuating between 0 and -10 fA has been obtained. From the behavior of the current value, this is considered to be ambient noise rather than intrinsic current. That is, the leakage current is less than 10 fA.
  • the average thickness of the channel (104) is 3n Leakage current was compared for transistors fabricated with m, 5 nm, and 8 nm. With the drain voltage set to 1 V, the leakage current was measured at a gate voltage of 1.5 V smaller than the threshold voltage Vth of the gate voltage flowing through the drain current force, ⁇ .
  • Fig. 39 shows the results of measuring six transistors for each transistor of each film thickness and taking the average. At the film thickness of 3 nm and 5 nm, it is almost below the measurement limit, but with the sample of 8 nm, the leakage increases by one digit, and the measurement is possible. As a result, it was found that the film thickness was desirably less than 8 nm.
  • this transistor is different from the operation of a known single-electron memory using polycrystalline silicon, and is characterized in that the voltage used is as low as ⁇ 3 V or less.
  • a gate oxide film with a relatively large thickness of 25 nm was used.
  • the working voltage is smaller, a thinner film can be used from the viewpoint of withstand voltage. In that case, lower voltage operation is possible.
  • the present invention is based on the above-mentioned unique preliminary study.
  • the present invention proposes a novel gain cell structure.
  • the read transistor includes a substrate, a source region and a drain region formed as, for example, a diffusion region in the substrate, a channel region connecting the source region and the drain region to each other, and a charge disposed near the channel region.
  • the write transistor can be configured without using a diffusion layer.
  • the semiconductor film is a semiconductor film having an average thickness of 8 nm or less, more preferably 5 nm or less, which is applied to the side surface of the structure formed in a convex shape on the main surface of the substrate.
  • the lower limit of the thickness of the film can be determined within a range in which defects in the structure of the film do not become apparent. At a force of 3 nm, preferable characteristics can be obtained.
  • the side surface of the structure is, for example, perpendicular to the main surface of the substrate. This structure can also serve as a control electrode for the channel.
  • the source and the drain of the write transistor can be constituted by films stacked on the main surface of the substrate. In this configuration, the direction of the current flowing through the channel of the write transistor is along the surface of the semiconductor film forming the channel and is substantially perpendicular to the main surface of the substrate.
  • a read transistor having a substrate, a source region and a drain region formed in the substrate, a channel region connecting the source region and the drain region to each other, and a read transistor disposed near the channel region.
  • the film forming the channel of the writing transistor is made of a semiconductor having an average thickness of 8 nm or less.
  • the thickness of the film forming the source and the drain of the writing transistor be larger than the thickness of the film forming the channel of the writing transistor.
  • the direction of the current flowing through the channel of the write transistor is along the surface of the semiconductor film forming the channel and substantially parallel to the main surface of the substrate.
  • FIG. 1 is a sectional structural view of a semiconductor memory element according to Embodiment 4 of the present invention.
  • FIG. 2 shows a mask pattern for manufacturing a semiconductor memory device according to a fourth embodiment of the present invention.
  • FIG. 3 shows a wiring pattern when a memory cell array is configured using the semiconductor storage element of the fourth embodiment of the present invention.
  • FIG. 4A is an array structure diagram of the semiconductor memory element according to the fourth embodiment of the present invention.
  • FIG. 4B is another array structure diagram of the semiconductor memory element according to the fourth embodiment of the present invention.
  • FIG. 5 is another array structure diagram of the semiconductor memory element according to the fourth embodiment of the present invention.
  • FIG. 6 is a diagram showing a configuration of a semiconductor memory device according to Embodiment 4 of the present invention.
  • FIG. 7 is a sectional structural view of a semiconductor memory element according to Embodiment 5 of the present invention.
  • FIG. 8A is a cross-sectional view taken along a plane parallel to the channel of the write transistor of the semiconductor memory element according to Example 2 of the present invention.
  • FIG. 8B is a cross-sectional view taken along a plane parallel to the channel of the read transistor.
  • FIG. 9 is a top view of a semiconductor memory element according to Embodiment 7 of the present invention.
  • FIG. 10 is a configuration diagram of a semiconductor memory device according to Embodiment 6 of the present invention.
  • FIG. 11 is a circuit diagram illustrating a refresh operation of the semiconductor memory device according to the sixth embodiment of the present invention.
  • FIG. 12A is a diagram showing a channel portion of a write transistor of a semiconductor memory element according to an eighth embodiment of the present invention.
  • FIG. 12B is a top view.
  • FIG. 13 is a configuration diagram of a semiconductor memory device according to Embodiment 8 of the present invention.
  • FIG. 14 is a sectional structural view of a semiconductor memory element according to Example 10 of the present invention.
  • FIG. 15 is a top view showing the wiring of the semiconductor memory element of Example 10 of the present invention.
  • FIG. 16 is a configuration diagram of a semiconductor memory device according to Embodiment 10 of the present invention.
  • FIG. 17A is a cross-sectional view of the semiconductor memory device of Example 11 of the present invention.
  • FIG. 17B is a top view of the semiconductor memory element of Example 11 of the present invention.
  • FIG. 18 is a sectional structural view of a semiconductor memory element according to Example 12 of the present invention.
  • FIG. 19 is a sectional view showing another element structure of the semiconductor memory element according to Example 12 of the present invention.
  • FIG. 2OA is a cross-sectional view of the structure of the transistor used in the study prior to the present invention.
  • FIG. 2OB is a top view of the structure of the transistor used in the study prior to the present invention.
  • FIG. 21A is a diagram showing characteristics of a change in drain current with respect to a gate voltage of a transistor used in the study prior to the present invention.
  • FIG. 21B is a diagram showing the characteristics of the temporal change of the leakage current of the transistor used in the study prior to the present invention.
  • FIG. 22 is a top view of a semiconductor memory element according to Embodiment 9 of the present invention.
  • FIG. 23 is a sectional structural view of the semiconductor device of Example 1 of the present invention.
  • FIG. 24 shows a mask pattern for manufacturing the semiconductor device of Example 1 of the present invention.
  • FIG. 25A is a circuit diagram of an inverter circuit included in the semiconductor device using the semiconductor element according to the first embodiment of the present invention.
  • FIG. 25B is a circuit diagram of a NAND circuit included in the semiconductor device using the semiconductor element according to the first embodiment of the present invention.
  • FIG. 26A is a structural diagram of a semiconductor device of Example 2 of the present invention.
  • FIG. 26B is a circuit diagram of a semiconductor device using the semiconductor element according to the second embodiment of the present invention.
  • FIG. 27A is a cross-sectional view of a unit storage structure of the semiconductor memory device according to the third embodiment of the present invention.
  • FIG. 27B is a circuit diagram of a semiconductor memory device according to Embodiment 3 of the present invention.
  • FIG. 28A is a cross-sectional view of the semiconductor memory device of Example 13 of the present invention.
  • FIG. 28B is a top view of a structure in which two semiconductor storage elements according to Example 13 of the present invention are arranged.
  • FIG. 29A is a circuit diagram of one element corresponding to FIG. 28A of the semiconductor memory element of Example 13 of the present invention.
  • FIG. 29B is a circuit diagram corresponding to FIG. 28B of the semiconductor memory element of Embodiment 13 of the present invention.
  • FIG. 30 is a sectional view showing another element structure of the semiconductor memory element of Example 13 of the present invention.
  • FIG. 31 is a sectional structural view of a semiconductor memory element of Example 14 of the present invention.
  • FIG. 32 is a sectional structural view of the semiconductor memory element of Example 15 of the present invention.
  • FIG. 33A is a cross-sectional view taken along a plane parallel to the channel of the write transistor of the semiconductor memory element according to Embodiment 16 of the present invention.
  • FIG. 33B is a cross-sectional view taken along a plane parallel to the channel of the read transistor of the semiconductor memory element according to Embodiment 16 of the present invention.
  • FIG. 34A shows an equivalent circuit diagram of the unit structure of Example 1 of the present invention.
  • FIG. 34B is a circuit diagram corresponding to the array structure of FIG. 4A of the first embodiment of the present invention.
  • FIG. 35A shows an equivalent circuit diagram corresponding to the array structure of FIG. 4B of the first embodiment of the present invention.
  • FIG. 35B is a circuit diagram corresponding to the array structure in FIG. 5 of the first embodiment of the present invention.
  • FIG. 36A shows an equivalent circuit diagram of the unit structure of the eighth embodiment of the present invention.
  • FIG. 36B is a circuit diagram of a structure in which a source region is shared between adjacent cells by using the unit storage structure of FIG. 12B of Embodiment 8 of the present invention.
  • FIG. 37 is a top view of the memory mat of the semiconductor memory device according to Embodiment 17 of the present invention.
  • FIG. 38 is an equivalent circuit diagram of a memory mat of the semiconductor memory device according to Embodiment 17 of the present invention.
  • FIG. 39 is a diagram showing the channel film thickness dependence of the leakage current of the transistor used in the study prior to the present invention.
  • FIG. 23 shows a sectional structural view of the device according to this example.
  • source one scan (200), a drain (201), the channel (202) is made of a single crystal is above S i 0 2 film (204).
  • the source (200) and the drain (201) are of high impurity concentration n-type.
  • the channel (202) is thinner than the source (200) and drain (201) regions, and becomes a p-type with an average thickness of 4 nm. Is wearing.
  • the control electrode (203) is made of high impurity concentration n-type polycrystalline silicon.
  • the channel (202) and the control electrode (203) are insulated by a gate insulating film (205) made of SiO 2 film.
  • the transistor when a positive voltage is applied to the control electrode (203), the transistor is turned on, and a current flows between the source (200) and the drain (201). Is the same. Further, in the off state, the channel (202) is completely depleted as in the case of using a thicker S01 substrate. The difference is that the band gap is widened due to the quantum mechanical confinement effect due to the thin channel (202) film thickness. Therefore, it is possible to reduce the leak more than the effect of complete depletion. Further, the threshold voltage can be controlled by selecting the film thickness independently of the impurity concentration in the channel.
  • a p-channel transistor may be formed by using a similar structure with the source and drain regions being p-type and the channel being n-type.
  • the control electrode may be n-type or p-type.
  • the channel may be non-doped in order to control the threshold voltage by the film thickness. However, the thinner the film thickness, the higher the resistance.
  • a CMOS circuit can be configured by combining these n-channel and p-channel transistors.
  • Figure 25A shows an inverter.
  • FIG. 25B shows a NAND circuit.
  • Figure 24 shows the mask pattern used in the lithography process.
  • dry etching is performed on silicon around the active region (208) using a photoresist as a mask.
  • the surrounding trench is filled with an insulating film and planarized.
  • a Si 3 N 4 film is deposited.
  • the Si 3 N 4 film is dry-etched using the photoresist as a mask to remove the Si 3 N 4 film in the channel region (209).
  • oxidation is performed thereafter, only the portion without the Si 3 N 4 film pattern is oxidized. Thereafter, the Si 3 N 4 film is removed, and As (arsenic) or P (phosphorus) ions are implanted to make the source (200) and the drain region (201) n-type.
  • the oxide film is subjected to wet etching to thin the channel portion (202).
  • the active region of the p-channel transistor is covered with resist, and then B is implanted to adjust the impurity concentration of the channel of the n-channel transistor.
  • As is implanted to adjust the impurity concentration of the channel of the p-channel transistor.
  • oxidation is performed to form a gate insulating film (205).
  • n-type polycrystalline silicon is deposited, and dry etching is performed using the resist pattern (210) as a mask to form a control electrode (203).
  • a contact step and a wiring step are performed.
  • polycrystalline silicon for forming the control electrode may be deposited non-doped, and different impurities may be introduced into the control electrodes of the n-channel transistor and the ro-channel transistor using a resist as a mask. It should be noted that a thin uniform silicon film thickness is created in advance, and silicon or other semiconductors, silicide, metal, etc. are stacked on the source and drain to reduce resistance. You may try. Since the channel formation may be performed with the same film thickness over the entire surface of the wafer, a characteristic feature is that the channel film thickness monitor during manufacturing is weak.
  • FIG. 26A and FIG. 26B show a second embodiment of the present invention.
  • FIG. 26A shows a cross-sectional structural view of the device according to this example.
  • the source (200), the drain (201), and the channel (202) are formed on the surface of the SOI substrate, whereas in the present embodiment, the polycrystalline silicon deposited on the SO 2 (214) is used.
  • the difference is that a source (208), a drain (209), and a channel (210) are formed.
  • the source (208) and the drain (209) are of high impurity concentration n-type.
  • the channel (210) is non-doped polycrystalline silicon having an average thickness of 3 nm.
  • the channel portion is deposited in an amorphous state and crystallized in a subsequent thermal process.
  • the channel is formed from a thicker silicon film to a thinner film
  • only a thin film thickness is required, and the manufacturing process is simple.
  • all the channels are depleted, or the potential in the film increases due to quantum mechanical confinement energy in the film thickness direction because the film is thin.
  • even a small change in the film thickness causes a large potential change, so that the potential distribution in the film changes randomly rather than uniformly. For this reason, even if there are a plurality of low potential portions in the film in the non-conducting state, the film is divided in a high potential region.
  • the circuit may be formed using the surface of the silicon substrate (213).
  • the transistor on the surface of the substrate and the transistor of this embodiment can be in a vertical positional relationship, and the chip area can be reduced by stacking.
  • an SOI substrate may be used as the silicon substrate (213).
  • the transistor of Example 1 may be formed on the surface of the SOI substrate and used in combination with the transistor.
  • a p-channel transistor can also be constructed by changing the impurities in the same structure as an n-channel transistor. Circuit diagram of SRAM (static random access memory) configured using these Is shown in Figure 26B.
  • the source and drain portions may be formed of single-crystal silicon, and the channel portion may be formed of polycrystalline silicon as in the second embodiment.
  • the silicon in the channel portion is cut away except for the source and drain portions, and a thin film of the channel is deposited again.
  • the process is simpler and the controllability of the channel thickness is improved.
  • FIG. 27 shows a third embodiment of the present invention.
  • FIG. 27A is a sectional view of a memory cell
  • FIG. 27B is a circuit diagram of a memory cell.
  • the transistor of Example 1 is used for the switching transistor (216) of the DRAM.
  • DRAM is a power that stores information by storing electric charge in a capacitor (215). This electric charge is gradually lost by a leak current through a switching transistor. For this reason, the current standard DRAM refreshes in less than one second.
  • the refresh cycle can be lengthened. As a result, the refresh frequency is reduced, and the power consumption of data retention can be reduced. At the same time, the frequency of contention with refresh at the time of access is also reduced, so the average access time can be reduced.
  • the capacitor (215) of this embodiment may have another structure such as a force groove which has a large capacity by taking a three-dimensional structure, and a high dielectric material is used for the capacitor insulating film (217). May be used.
  • FIG. 1 shows a cross-sectional structure diagram of a storage element according to the present embodiment.
  • the source (1), drain (2), and control electrode (5) of the write transistor are made of high impurity concentration n-type polycrystalline silicon.
  • Channel (3) is thick It is made of non-doped polycrystalline silicon with an average of 3 nm.
  • the channel (3) and the control electrode (5) are insulated by a gate insulating film (4) made of SiO 2 film.
  • the source (1) of the write transistor also serves as a charge storage region.
  • the source (7) and drain (8) of the read transistor are high impurity concentration n-type regions provided in a p-type silicon substrate.
  • the control electrode (5) of the read transistor is common to the control electrode of the write transistor, and controls the potential on the substrate surface by capacitive coupling via the charge storage region (1) to form a channel.
  • the terms “source” and “drain” are used for convenience.
  • the write transistor is a pass transistor, the terms can be reversed.
  • the diffusion layer structure is the simplest structure in order to simplify the process, but a more complicated structure resistant to the short channel effect may be employed.
  • electrons are used as carriers, and in the following embodiments, electrons are used.
  • carriers may be holes. If the carriers are holes, the magnitude relationship of the voltage and the direction of the current will change.
  • the potential of the drain (2) of the write transistor is set to a high level or a single level according to the information to be written, and the potential of the control electrode (5) is changed to make the write transistor conductive. Do it by doing.
  • the potential of the drain (2) is at a high level, the number of electrons in the charge storage region (1) is smaller than when the potential of the drain (2) is at a single level. Since a transistor is used for taking in and out the stored electrons, the applied voltage may be smaller than that of the EEPR0M flash memory. Also, high-speed information writing and erasing is possible.
  • the stored electrons are held by lowering the potential of the control electrode (5) and turning off the write transistor.
  • the channel is a very thin semiconductor film whose periphery is surrounded by an insulator, the entire film is depleted. Also, since the film is thin, the potential in the film increases due to quantum mechanical confinement energy in the film thickness direction. Further, in a thin film region, a small potential change causes a large potential change, so that the potential distribution in the film is not uniform but changes randomly. For this reason, even when there are a plurality of low potential portions in the film in the non-conducting state, the film is divided in a high potential region. The grain boundaries of the polycrystalline film also act as potential barriers.
  • the leakage current of the write transistor is smaller and the retention characteristics are improved as compared with the case where only complete depletion is used by using a simple thin-film silicon on insulator (SOI) structure.
  • SOI silicon on insulator
  • this effect appears when the channel thickness force is about nm or less. This is thought to be because the thickness of the thinned portion becomes about 3 nm due to the thickness variation, and the height of the potential barrier due to the confinement energy becomes about the thermal energy at room temperature. Actually, the effect becomes remarkable when the average of the film thickness is about 3 nm.
  • the effect of reducing the leakage current has been confirmed experimentally from about 5 nm. This phenomenon was originally discovered by the inventors.
  • a TFT thin film transistor
  • the threshold voltage of the read transistor is different, so that the stored information can be determined by observing the magnitude of the current flowing through the read transistor under a predetermined voltage condition.
  • information is taken out of the storage element in the form of the drain current of the readout transistor instead of the stored charge itself, so even if the element is reduced, the signal amount does not decrease significantly.
  • the potential of the control electrode (5) at the time of reading is the same as the potential of the control electrode (5) at the time of writing because the read transistor and the write transistor have the same control electrode.
  • the threshold voltage of the write transistor is set so that the stored charge is maintained for a certain period of time under read conditions.
  • writing is performed by setting the potential of the control electrode (5) to 5 V
  • reading is performed by setting the potential to 2 V.
  • some of the accumulated charge may be lost during readout. May be rewritten (refreshed).
  • the present invention can be scaled, the capacity can be increased as the fine processing technology advances, and the storage retention time can be designed longer. Therefore, in addition to the application to the main memory, it is suitable for recording sound, still image, moving image, and the like.
  • the logic function and the semiconductor memory device of the present invention can be integrated on the same wafer to improve the data transfer speed and reduce the manufacturing cost. In this case, unlike the case where CMOS and DRAM are mixedly mounted, a new material is not required to form the capacitor insulating film of the storage element or the electrode therefor, so that the manufacturing process is simple.
  • Figure 2 shows the mask pattern used in one lithography step.
  • the photoresist is etched on the mask (46), and the trench is filled with an insulator to prepare an active region in the area surrounded by the mask pattern (46) on the surface of the P-type substrate (6).
  • An S0I substrate may be used as the substrate.
  • the surface is oxidized to form a gate insulating film (9) of a 7-nm-thick readout transistor, and then an n-type polycrystalline silicon film is deposited.
  • the photo resist is etched using a mask (10) to charge.
  • An accumulation area (1) is formed.
  • As (arsenic) or P (phosphorus) ions are implanted to form the source (7) and drain (8) of the read transistor.
  • a SiO 2 film is deposited thereon, and an n-type polycrystalline silicon film is further deposited.
  • a hole reaching the charge storage region (1) is formed by penetrating the polycrystalline silicon film and the SiO 2 film of the drain (2) using the EB (electron beam) resist as a mask (1 1).
  • EB electron beam
  • a 3 nm-thick amorphous silicon film and a 10 nm-thick SiO 2 film are deposited and annealed to crystallize the amorphous silicon.
  • the SiO 2 film and the polycrystalline silicon film are etched to form the drain (2) of the writing transistor.
  • a 5 nm thick SiO 2 film is deposited as an insulating film (4), and an n-type polycrystalline silicon film is further deposited.
  • the control electrode (5) is formed by etching the polysilicon film using the photoresist as a mask (13).
  • the thickness of the gate insulating film (4) of the write transistor is the sum of the SiO 2 film deposited twice after the deposition of the amorphous silicon, minus the amount removed by the cleaning process, and is 12 nm here.
  • the gate insulating film thickness is 25 nm. This is because a voltage of 15 V or more is applied in the write / erase operation, so that the withstand voltage is secured. Since low-voltage operation is possible in the present invention, the thickness of the gate insulating film can be reduced and the performance as a transistor can be improved.
  • the element structure of this embodiment has a three-dimensional structure, it has a feature that there is no lithography step in the presence of a high step in the manufacturing process.
  • FIG. 3, FIG. 4A, FIG. 4 and FIG. 5 show top views of the wiring when the memory elements are arranged in a matrix to form a memory cell array.
  • Figure 3 shows the unit structure
  • Figures 4A, 4B and 5 show the array structure.
  • the control electrode (5) is a write-in read line (40)
  • the read transistor drain (8) is a read data line (41)
  • the write transistor drain (2) is a write data line.
  • Figure 34A shows an equivalent circuit of the unit structure.
  • the source (1) of the write transistor is the node DD (267) at the charge storage region (1) of the read transistor
  • the drain (2) of the write transistor is the node AA (268) at the write data line (266)
  • the write transistor The control electrode (5) is connected to a lead (264) at a node BB (233).
  • the source (223) of the read transistor is connected to the source line at node FF (235)
  • the drain (8) of the read transistor is connected to the read data line (265) at node EE (270)
  • the control electrode (5) of the read transistor is connected.
  • FIG. 34B shows the equivalent circuit diagram.
  • the part enclosed by the oval (273) is the unit cell structure.
  • the source layer is not shown because the diffusion layers of the source regions in different rows are shared and used as the source line of the read transistor. Must be connected to metal wiring.
  • a contact in the source region of the read transistor may be taken for each cell and connected to the metal source line.
  • the area is large in terms of area, but the resistance is reduced, so the current of the read transistor can be large and the read speed is high.
  • FIG. 4B is different from FIG.
  • FIG. 4A shows the equivalent circuit diagram. Unlike the structure in Fig. 4A, the source region cannot be shared between adjacent columns and the area is slightly larger, but it has the feature that stable read operation is possible. In the structure of FIG. 4A, the read data lines are adjacent to each other, so there is a risk of being affected by potential fluctuations of the adjacent lines. In the structure of FIG. 4B, the distances are large. Further, the read operation may be stabilized by fixing the potential of the intervening write data line. In the array structure shown in FIG.
  • the write data lines (113) are shared by the cells (1 11) (1 12) belonging to the adjacent read data lines (114) (1 15). Also, cells belonging to the same code line are arranged every other cell. Although this structure has a slightly lower storage density, it is possible to adopt a folded data line structure for the read data line, and has a large noise margin.
  • Figure 35B shows the equivalent circuit diagram.
  • FIG. 6 shows a configuration of a semiconductor memory device including the above memory cell array.
  • This embodiment is a nonvolatile semiconductor memory device and does not perform a refresh operation.
  • the threshold value of the write transistor By setting the threshold value of the write transistor sufficiently high, the memory becomes a non-volatile memory that retains its memory even when the power is turned off.
  • the threshold value may not be set too high, and the data may be held by using a backup power supply and fixing the potential of the lead line to the holding voltage. In this case, the holding is more stable, and the writing voltage can be reduced.
  • the memory retention time may be set to several weeks to several months, and the refresh may be performed only when the power is turned on or before the power is turned off.
  • Data input / output is performed serially via a shift register (77).
  • the on-state current of the writing transistor is larger and easier to be obtained when it is designed to be volatile than when it is designed to be non-volatile. Therefore, there is a feature that the writing operation is performed at high speed. Any combination of volatile or non-volatile storage and random or serial access may be used.
  • reference numeral 300 denotes a region where the memory cell array is arranged
  • reference numeral 301 denotes a write data line drive circuit
  • reference numeral 302 denotes a read line data drive circuit
  • reference numeral 303 denotes a sense amplifier
  • reference numeral 305 denotes a word line drive circuit.
  • FIGS. 10, 13, and 16, which will be described later, show various examples of a semiconductor memory device including a memory cell array. In these figures, parts having the same functions as those in FIG. 6 are indicated by the same reference numerals. In addition, In FIGS.
  • reference numeral 36 denotes a data line driving circuit
  • reference numeral 307 denotes a column decoder
  • reference numeral 308 denotes a write word line driving circuit
  • reference numerals denotes.
  • Reference numeral 309 denotes a readout line drive circuit
  • reference numeral 77 denotes a shift register.
  • FIG. 7 shows a second embodiment of the present invention.
  • Write transistor consisting of source (charge storage area) (1 16), drain (117), control electrode (119), channel (118), source (120), drain (122), control electrode (1 19), a read transistor comprising a channel (121).
  • the channel (118) of the write transistor is made of polycrystalline silicon containing B (boron) and having an average thickness of 3 nm.
  • the control electrode (119) of the write transistor and the read transistor is common as in the first embodiment, and the relationship between voltages applied for operation is also the same.
  • the source (7) and drain (8) of the read transistor are formed in a self-aligned manner with respect to the charge storage region (1), it is difficult to form the read transistor having a short channel length.
  • the charge storage region (116) can be reduced, a read transistor having a small area and a large on-current amount can be formed.
  • FIG. 10 shows a sixth embodiment of the present invention.
  • the memory cell configuration is basically the same as that of the array structure of FIG. 5 of the fourth embodiment, except that a polycrystalline silicon thin film having an average thickness of 4.5 nm is used for the channel of the write transistor of the storage element.
  • the resistance is low, so that high-speed writing is possible, but on the other hand, it is a volatile memory because the storage retention time is short.
  • data input / output is performed at random using a column decoder (83).
  • FIG. 8A shows a cross section of the write transistor including the source (21), drain (23), channel (22) and control electrode (24).
  • the control electrode (28) and channel (26) is included.
  • FIG. 8B is a cross-section taken along a plane orthogonal to this, including the source (25) and the drain (27) of the read transistor.
  • the source (21) of the write transistor has a function of a charge storage region of the storage element.
  • the element isolation region (29) made of an insulator is also shown.
  • the potential of the drain (23) of the write transistor is set to a high level or a low level according to the information to be written, and the potential of the control electrode (24) is changed to make the write transistor conductive. Do.
  • the stored electrons are held by lowering the potential of the control electrode (24) and turning off the writing transistor. If the number of electrons in the charge storage region (21) is different, the threshold voltage of the read transistor is different. Therefore prescribed
  • the stored information can be read by checking the magnitude of the current flowing through the read transistor under the following voltage conditions. Also, in the read operation, the potential of the control electrode (24) may be kept low, and a large voltage is not applied between the source (21) and the drain (23). There is.
  • FIG. 9 is a top view of a wiring in the case where a memory cell array is configured by arranging the storage elements in a matrix.
  • Figure 9 corresponds to the unit cell.
  • the drain (23) of the write transistor is connected to the write data line (126)
  • the source (25) of the read transistor is connected to the source line (127)
  • the drain (27) is connected to the read data line (123).
  • the control electrode (28) of the read transistor is connected to the read lead line (125)
  • the control electrode (24) of the write transistor is connected to the write lead line (126).
  • different lines are easily used for the source (25), drain (27), control electrode (28), drain (23), and control electrode (24) of the read transistor, but the wiring is shared. It is also possible to reduce the area. For example, if the word line for the control electrode is shared, the electrical connection relationship is the same as in the fourth embodiment.
  • the drain region (23) of the write transistor is formed simultaneously with the formation of the charge storage (21) of the read transistor. Thereafter, a channel (22) is formed.
  • S i thin film in a channel formation S i 0 after the deposition of two thin film to each thickness 4nm and 10nm for example, Etsuchin grayed the S io 2 film performs Uetsu Bok etching resist as a mask. After removing resist 02 Oxidize in plasma atmosphere.
  • This oxidation unlike high-temperature oxidation, is slow in the oxidation process and is therefore suitable for controlling the oxidation to a thickness of less than 10 nm, for example, about 7 nm, with good controllability.
  • the Si thin film in the portion where the Si 02 film has been removed by the etching is completely oxidized, but the portion not etched is masked by the SiO 2 film and is not oxidized. Remains. like this
  • the read transistor is less damaged and the source (21) and drain (23) of the write transistor are less scraped than when the Si thin film is formed by dry etching. It is possible to suppress.
  • the control electrode (28) of the read transistor and the control electrode (24) of the write transistor are formed.
  • FIGS. 12A and 12B show an eighth embodiment of the present invention.
  • Example 7 differs from Example 7 in the channel and wiring of the write transistor.
  • FIG. 12A is a top view of a channel portion of a write transistor before a control electrode is formed.
  • the source (48) and the drain (49) are the same as in Example 3, except that the channel (47) is not a continuous film, and fine silicon crystal grains having an average diameter of 4 nm are arranged two-dimensionally.
  • a voltage is applied to the control electrode to lower the potential of the channel (47), and carriers can move between the crystal grains due to a tunnel effect.
  • the channel structure of this embodiment can control the quality with features that can be observed from the top surface, such as the crystal grain size and the distance between crystal grains. Note that the channel structure of this embodiment may be used for the channel of the write transistor of another embodiment.
  • the channel structure Njisuta may be using a polycrystalline silicon thin film of Example 4.
  • FIG. 12B is a top view of a wiring in the case where a memory cell array is formed by arranging the storage elements in a matrix.
  • the drain (23) of the write transistor and the drain (27) of the read transistor are different as element structures, but in this embodiment, they are electrically connected by metal wiring. That is, the drain (49) of the write transistor and the drain (54) of the read transistor are both connected to the write / read data line (55).
  • the control electrode ( 52) is connected to the read mode line (53), and the control electrode (50) of the write transistor is connected to the write mode line (51).
  • Such a configuration in which two word lines are prepared has a feature that there is no fear that the leakage current of the write transistor increases during the read operation.
  • Figure 36A shows an equivalent circuit of the unit cell structure in this connection relationship.
  • the source (48) of the write transistor is the node A1 (274) at the charge storage area (48) of the read transistor
  • the drain (49) of the write transistor is the node A2 (275) at the data line (55)
  • the write transistor is
  • the control electrodes (50) are connected to the write lead line (51) at the node A3 (276).
  • the source (54A) of the read transistor is connected to the source line at node A4 (227)
  • the drain (54) of the read transistor is connected to the data line (55) at node A5 (278)
  • the control electrode (53 ) Are connected to the read mode line (53) at a node A6 (279).
  • the data line (55) is set to a high or low voltage in accordance with the information to be written, and the write lead line (51) is set to high.
  • the read transistor is turned off, and during the read operation, the data line (55) is precharged to a potential higher than 0 V, and then the read word line (53) is set to high.
  • the write transistor is turned off while the write transistor is turned off.
  • the data line (55) is set higher than the ovv when the data line (55) is set to high during writing. Therefore, the potential of) drops rapidly, so if it is amplified by the sense amplifier, it will be amplified to the potential corresponding to the information that is the inverse of the setting at the time of writing.
  • FIG. 12B shows a configuration of a semiconductor memory device including a memory cell array including the memory cells shown in FIGS. 12A and 12B as basic elements.
  • Fig. 12B is rotated 90 degrees.
  • the refresh operation is essentially different from the fourth embodiment in that the present embodiment uses a common data line.
  • the information is amplified by the reading operation as information opposite to that at the time of writing. Since this data line setting is used as it is in rewriting, the information stored in the cell is inverted each time it is refreshed. For this reason, a counter is provided for counting the number of times the write gate line is selected, and a function is provided for outputting information to the outside by taking a logic based on the data read even and odd when reading information. Note that by setting the source line (281) to high and using it, it is possible to read out information that does not reflect against rewriting. The refresh cycle is one hour. During refresh, access power is prohibited. Access is slowed accordingly.
  • the refresh cycle is extremely long at one hour.
  • the power consumption is low because the refresh frequency is low, and the access is very fast because there is almost no access delay due to the refresh.
  • FIG. 22 shows a ninth embodiment of the present invention.
  • the memory cell is the same as that shown in Fig. 12B.
  • the force channel uses a 3-nm-thick polycrystalline silicon film. That is, the drain (149) of the write transistor and the drain (154) of the read transistor are both connected to the write / read data line (155). Further, the control electrode (152) of the read transistor is connected to the read source line (153), and the control electrode (150) of the write transistor is connected to the write source line (151).
  • Reading is performed twice. After precharging the data line (155), a predetermined read potential is applied to the read word line (153), and whether the information is 0 or 1 or 2 or 3 is determined by sensing. Further, after precharging the data line (155) again, a predetermined potential higher or lower than the previous read potential is applied to the read word line (153) in accordance with the result of the determination, and sensing is performed. This determines 0 and 1 or 2 and 3.
  • a margin is small in a storage element such as a DRAM that charges and discharges a data line with accumulated charges. Furthermore, since it is a destructive readout, the above simple readout cannot be performed twice, and some devising is required. As described above, the present invention can provide a storage element which is very suitable for multi-value storage.
  • the storage is two bits, but more information may be stored.
  • FIG. 14 is a sectional structural view of a storage element according to the tenth embodiment of the present invention. Although the cross-sectional structure looks the same as that of the first embodiment, the operation is different, and therefore, the connection relationship when the elements are arranged in a matrix to form a memory cell array is also different.
  • the source (charge storage region) (14), drain (15), control electrode (18), and channel (16) of the write transistor correspond to Embodiment 1 as they are.
  • Write transistor source (charge storage area) (14), drain (15), control The point that the control electrode (18) is made of polycrystalline silicon and the point that the channel (16) is made of non-doped polycrystalline silicon having a thickness average of 3 nm is the same as in Examples 4 and 5.
  • the read transistor has the same source (19) and drain (20), but differs from the first embodiment in that the control electrode (15) is common to the drain (15) of the write transistor.
  • the Si 3 N 4 film (17) is deposited after the formation of the read transistor. This is an amorphous silicon deposition step for later writing and channel formation of the transistor, and has good controllability of the film thickness on the Si 3 N 4 film.
  • the write operation may be the same as that of the fourth embodiment.
  • the potential of the control electrode (18) of the write transistor is set low, and the potential of the control electrode (15) of the read transistor is increased while the write transistor is kept in a non-conductive state.
  • the threshold voltage varies depending on the number of electrons stored in the charge storage region (14).
  • the read transistor since the potential of the control electrode (5) at the time of writing is set higher than the potential of the control electrode (5) at the time of reading, the read transistor is strongly turned on at the time of writing and a current may flow. There is. Alternatively, there is a possibility that the writing transistor is slightly turned on under the reading condition, and the retained charge is lost.
  • the control electrode (18) of the write transistor and the control electrode (15) of the read transistor are different, it is possible to keep the read transistor high in the write operation and keep the write transistor high in the read operation. The feature is that it is possible.
  • FIG. 15 is a top view of the wiring in the case where a memory cell array is formed by arranging the storage elements in a matrix.
  • the write transistor control electrode (18) serves as a write lead line (43)
  • the read transistor drain (20) serves as a read data line (44)
  • the write transistor drain (15) serves as a write data line and read. Connected to the word line (45).
  • the present embodiment differs from the first embodiment in that the write mode line (43) is parallel to the read data line (44).
  • FIG. 16 shows a configuration of a semiconductor memory device including a memory cell array having a memory cell as a basic element according to the present embodiment. This is a memory configuration for performing serial access.
  • the write source line (43) and the read source line (45) are orthogonal to each other, and have an input register and an output register. Suitable for handling large-scale matrix data.
  • the input or output may be random access using a decoder.
  • FIG. 17A and FIG. 17B show a eleventh embodiment of the present invention.
  • FIG. 17A is a cross-sectional view of the storage element of this example.
  • the structure of the source (32), drain (30), channel (31), and control electrode (33) of the write transistor is the same as that of the fourth embodiment, but the structure of the read transistor is different. It is characterized in that the control electrode (32) of the read transistor also functions as a charge storage region and does not have a control electrode of the read transistor.
  • the change in conductance between the source (34) and the drain (36) due to the magnitude of the accumulated charge is read out. However, if it is left as it is, the readout transistor will always be on depending on the stored content, so control is performed in a row. This is inconvenient. Therefore, one more transistor is prepared for selection at the time of reading.
  • FIG. 17B is a top view of the storage element of this example.
  • the wiring for arranging in a matrix is also shown. However, the wiring for the source region (34) is omitted and only the contact hole (34A) is shown.
  • the active area (37A) is indicated by a thick line.
  • the drain region (30) of the write transistor and the control electrode (33) are connected to the write data line (30A) and the write pad line (33A), respectively, and the drain region (38) of the read transistor and the control electrode (33) are connected. 39) are connected to a read data line (38A) and a read word line (39A), respectively.
  • the area is increased because one more transistor is prepared, but the manufacturing process is further simplified as compared with the fourth embodiment. Also, as compared with Embodiments 1 to 7 in which the control electrode of the readout transistor controls the potential of the channel region by capacitive coupling via the charge storage section, the voltage is reduced because the potential of the channel region is directly controlled by the control electrode. There is a feature of panic.
  • FIG. 18 shows a twelfth embodiment of the present invention.
  • Figure 18 shows a write transistor consisting of a source (charge storage region) (56), a drain (58), a control electrode (59), and a channel (57), and a source (60), a drain (62), a control electrode ( 58) and a read transistor comprising a channel (61).
  • the channel (57) of the write transistor is made of polycrystalline silicon including B (poly) with a thickness average force ⁇ 3 nm.
  • the drain (58) of the write transistor and the control electrode (58) of the read transistor are common to the seventh embodiment, and the relationship between voltages applied for operation is also the same.
  • the size of the charge storage region (14) needs to be larger than this hole. Therefore, when the source (19) and the drain (20) of the read transistor are formed in a self-aligned manner with respect to the charge storage region (14), it is difficult to form a read transistor having a short channel length. In this embodiment, since the charge storage region (14) can be reduced, a read transistor having a small area and a large on-current amount can be formed.
  • FIG. 19 shows a storage element in which a channel (64) is provided on both sides of a drain (65) of a write transistor.
  • a channel (64) is provided on both sides of a drain (65) of a write transistor.
  • the width of the channel (64) can be doubled with the same size as the structure in Fig. 18 and the on-state current of the writing transistor can be increased, so that writing and erasing are fast.
  • FIG. 28 shows a thirteenth embodiment of the present invention.
  • FIG. 28A is a cross-sectional view of the storage element
  • FIG. 28B is a top view (layout diagram) of two cells in which the storage elements of FIG. 28A are arranged.
  • S0 I substrate is used.
  • the write transistor including the pole (221) has the same structure as the transistor of the first embodiment.
  • the readout transistors including the source (222), the drain (223), the channel (224), the charge storage region (225), and the control electrode (226), the source (223), the drain (222), and the channel (224)
  • the structure of the charge storage region (225) is the same as that of the transistor of the first embodiment.
  • the control electrode (221) of the write transistor and the control electrode (226) of the read transistor are electrically connected, and the wiring area may be smaller than when each is separately wired.
  • the fourth embodiment is the same as the fourth embodiment in that charges are transferred into and out of the charge storage region (225) through the write transistor, and information is read by a threshold voltage change of the read transistor.
  • the area is larger than that in Embodiment 4 using a three-dimensional structure. However, since a single crystal substrate is used, a large current can be obtained from the reading transistor, and reading can be performed at high speed.
  • the threshold voltage may be different for the write transistor and the read transistor.
  • the leakage current may be reduced by setting the threshold voltage of the write transistor high.
  • a logic circuit may be formed using the surface of the SOI substrate. Note that, as shown in FIG. 30, the channel portion (237) may be formed with a larger thickness than the write transistor without using a thin channel for the read transistor. It is possible to increase the channel current of the read transistor while suppressing the leakage current of the write transistor.
  • FIG. 29 shows an equivalent circuit of this embodiment.
  • FIG. 29A is an equivalent circuit of the unit cell structure of FIG.
  • FIG. 29B is an equivalent circuit of a structure in which two cells of FIG. 28B are arranged.
  • FIG. 31 shows a cross-sectional structure of a fourteenth embodiment of the present invention.
  • the structure is similar to that of the embodiment 11.
  • the source (239), the drain (238), and the channel (240) of the write transistor are different from Example 11 in that a force control electrode made of polycrystalline silicon is not provided on the upper part.
  • a read transistor consisting of a source (239) / charge storage region (239), a source (241), a drain (242), and a channel (243) of a write transistor, and a source (242), a drain (244), a channel ( 245), and is similar to the embodiment 11 in that a selection transistor including the control electrode (246) is connected.
  • the diffusion layer (250) is used instead of the gate electrode.
  • the number of manufacturing steps can be reduced, and a memory can be realized at lower cost.
  • the memory function can be provided by simply adding the channel (240) part to the normal MOS structure, it is suitable for mixed mounting with the logic part.
  • FIG. 32 shows a cross-sectional structure of a fifteenth embodiment of the present invention.
  • the source (248), drain (247), and channel (249) of the write transistor are made of polycrystalline silicon, and are the same as those of the embodiment 14 in that the diffusion layer (250) plays the role of a control electrode.
  • the read transistor includes a source (250), a drain (251), a channel (252), a charge storage region (248), and a control electrode (248).
  • a distance must be increased in order to prevent these two short circuits.
  • FIG. 33 shows a cross-sectional structure of a sixteenth embodiment of the present invention.
  • S0 I substrate is used.
  • Fig. 33 A is a cross section of the plane including the source (254), drain (255), channel (256), control electrode 1 (257), and control electrode 2 (262) of the write transistor. Includes a control electrode (261) and a channel (260).
  • FIG. 8B is a cross section taken along a plane orthogonal to this, and includes the source (258) and drain (259) of the read transistor.
  • the source (254), drain (255), channel (256), control electrode 1 (257), and control electrode (261) of the read transistor of the write transistor are made of polysilicon.
  • the control electrode 2 (262) of the write transistor, the source (258), the drain (259), and the channel (260) of the read transistor are formed using a single crystal silicon of the substrate.
  • This embodiment is characterized in that the channel (256) of the writing transistor has a double gate of the control electrode 1 (257) and the control electrode 2 (262). For this reason, the capacity of the control electrode and the channel (256) is increased, which is advantageous for suppressing a small leak current of the writing transistor. Furthermore, since the ON current of the write transistor can be increased, the write operation can be performed at high speed.
  • FIG. 37 shows a seventeenth embodiment of the present invention.
  • the unit structure of the storage element is the same as that in FIG.
  • the fourth embodiment differs from the fourth embodiment in that a separately provided write data line and a read data line are connected.
  • Figure 37 shows a part of a cell array in which unit structures are arranged in a matrix with 3 rows and 3 columns.
  • the part surrounded by the dotted line (282) (283) corresponds to the unit structure.
  • the drain (285) of the read transistor has a shared structure with the storage elements belonging to the same column, and differs from FIGS.
  • the source (284) is also connected to a storage element belonging to the same column through a diffusion layer.
  • a control electrode (290) common to the write transistor and the read transistor is connected to storage elements belonging to the same row.
  • Write transistor drain (286) is also connected to the storage element belonging to the same column, and is further connected to the drain (285) of the read transistor and the contact hole (287) at the end of the memory mat.
  • a contact hole (288) for the source (284) of the read transistor is prepared and connected to the metal source line (289).
  • the space between adjacent columns can be increased while allowing room for contact holes. You don't have to.
  • Figure 38 shows this equivalent circuit.
  • the area may be reduced by making the source region of the read transistor common to the adjacent columns. In this case, the adjacent row has a left-right inverted structure.
  • the drain region of the read transistor may be shared by adjacent columns.
  • the configuration is the minimum, but since writing or reading to adjacent elements belonging to the same row cannot be performed at the same time, it is necessary to perform operations twice in every other column.
  • the data line and the control electrode are shared by the write transistor and the read transistor, and the area can be extremely reduced.
  • the margin of the voltage and the threshold value for stable operation is smaller than when these are separated.
  • one contact hole (287) is used for a plurality of storage elements with the priority given to area reduction, but contact holes are prepared for each storage element or a small number of storage elements. You may. In this case, the wiring pitch between the data lines or the word lines must be made wider. However, since the number of high-resistance wiring portions is reduced, a memory device suitable for high-speed operation can be provided.
  • a semiconductor device having a threshold voltage control method other than low leakage or impurity implantation it is possible to provide a semiconductor memory element capable of high-speed writing that can be cooled down and a sufficiently long refresh cycle can be provided, and a semiconductor device using the same can be provided.
  • a semiconductor device with high integration, high speed, and low power consumption can be realized, so that a low power consumption and small system can be realized.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)
  • Non-Volatile Memory (AREA)
  • Dram (AREA)

Description

明 細 書 半導体素子及び半導体装置 技術分野
本発明は、 半導体素子及び半導体装置に関するものである。 背景技術
通'吊 'MOSFET (metal - oxide - semi conductor field effect transistor)はオフ 状態で pn接合によって電流が流れるのを防いでいる。 リーク電流の主因として サブスレツショルド電流とキャリアの再結合の逆過程等が挙げられる。 このよ うな電流は微少ではあるが無視はできず、 例えば DRAM (dynamic random access memory)の記憶保持時間を決定し、 リフレッシュサイクルを決める。 リーク電 流低減の手段としてェピタキシャル成長させたウェハを用いて結晶欠陥を少な くする方法や SOI (si I icon on insulator)ウェハを用いてオフ状態で完全空乏 化させる方法が考えられている。
また、 従来、 DRAMセルの蓄積電荷を減少させても動作可能な構造として、 ゲ インセルと呼ばれる記憶素子構造が提案されている。 これは書き込み用のトラ ンジスタを介して記憶ノードに電荷を注入し、 蓄積された電荷により他に設け た読み出し用のトランジスタのしきい電圧が変化することを利用して記憶を行 うものである。 本発明に関連した従来技術として、 書き込み用のトランジスタ に多結晶シリコンを用いた H. Shichijo et al, Conference on Sol id State D evices and Materials pp265-268, 1984年、 及び読み出し用のトランジスタに 多結晶シリコンを用いた S. Shukuri et al, IEEE International Electron D evices Meeting ppl 006-1008, 1992年を挙げる。
本発明に関連した他の従来技術として、 K. Yano et al, IEEE Internationa I Electron Devices Meeting pp541 - 544, 1993年、 及び T. Ishii et al, IEEE International Sol id State-State Circuits Conferences pp266 - 267, 1996 年に記載されている多結晶シリコンを用いた単一電子メモリをあげる。 この技 術においては多結晶シリコン薄膜によって電流経路であるチャネル及び電子を 捕獲する記憶領域を同時形成する。 記憶領域に電子が捕獲されるとしきい電圧 が変化することを利用し、 情報の記憶を行なう。 数個の電子の蓄積で 1 ビット の記憶を行なう所に特徴がある。記憶領域への電子注入はゲート電極に 12Vない しは 15Vの電圧を印加して行う。 逆の蓄積電子放出ではゲート電極に -10Vない しは- 15Vの電圧を印加する。 多結晶シリコンの結晶粒の利用によって加工した 寸法より実効的に小さい構造が実現され、 室温においても動作が可能となる。 また 1トランジスタで記憶素子が構成できる。
M0SFETの微細化の指針としてスケーリング側がある。これによればサイズを 1 /Kにした場合に基板濃度を K倍にする。 しかし、基板濃度を上げると空乏層幅が 狭まり、接合のリークは増えてしまう。 これに対し、 S0I基板を用いてオフ状態 で完全に空乏化させる方法が考えられる。 この場合でもキャリアの再結合の逆 過程等の要因によって通常基板と比べて相対的には小さいながらリーク電流は 流れる。 また微細化が非常に進むとチャネル内不純物の位置ゆらぎが影響を及 ぼす。 高しきい電圧に設計したくとも不純物の位置ゆらぎに起因してしきい電 圧より低い電圧で電流経路ができてしまいリーク電流が流れる。
また、 微細構造の進歩によって DRAM、 フラッシュメモリ等各種メモリの メモリセルは小面積化が進み、 メモリの大容量化を成し遂げてきた。 特に 1 ト ランジスタと 1キャパシタを基本構成とする DRAMは高速性と高集積性を両 立するメモリとして広く用いられている。 しかしながら規模の増大に従ってリ フレッシュサイクルは延ばしていかなければならない。 従ってこの観点からも 低リークの FETが求められている。 さらに DRAMについては、単純に微細化を進め 、 小面積とすると、 キャパシタの面積も減少するため、 キャパシタの静電容量 が減少し、 蓄積電荷量も小さくなつていく。 しかし、 大容量化に従ってデータ 線は基本的に長くなるためこの充放電、 あるいは雑音耐性等を考えると蓄積電 荷量はあまり小さくできない。 このためキャパシタの立体化あるいはキャパシ タ絶縁膜の高誘電率化の新たな工夫を世代を進めるごとに行わなければならな いという問題がある。
この問題に対する解決策として、 蓄積電荷で直接データ線を充放電するので なく、 トランジスタのチャネル近傍に電荷を蓄積し、 これによるトランジスタ のしきい電圧変化を利用して記憶を行う方法が考えられる。 トランジスタのド レイン電流でデータ線の充放電を行うため、 上記の問題を回避でき、 素子の縮 小が容易である。このような素子として従来 3トランジスタ型の DRAMが提案され ている。 しかしながら蓄積電荷量が通常の DRAMと比較して小さくなるため、 リ フレッシュサイクルを現在より短くする必要がある。 し力、し、 集積度が上がる に従いリフレッシュサイクルは延ばして行く必要があるから、 この観点から問 題が起こってしまう。
一方、 トランジスタのチャネル近傍に電荷を蓄積し、 これによるトランジス タのしきい電圧変化を利用して記憶を行う他の素子として EEPR0Mあるいはフラ ッシュメモリがある。 これらはトンネル絶縁膜に大電圧を加え、 フローテイン グゲ一卜に電子あるいは正孔を注入する。 絶縁膜中に電流を流すため書き込み 消去に時間がかかる等の課題がある。 また動作電圧が大きいため高耐圧の周 辺回路を用意する必要があり、 従って周辺回路の面積が増大する。 さらに高電 圧印加という使用条件の下で記憶保持の信頼性確保をするためトンネル絶縁膜 の厚さは 10nmを僅かに切る程度から薄くできない。 このため素子のスケールダ ゥンに際してトンネル絶縁膜厚は薄くできず、 短チャネル効果が顕著になって 行くことが予想される。 さらに、 このトンネルは絶縁膜の厚さやトラップの有 無によってその電流量が非常に大きく変化するため、 素子間の特性ばらつきが 大きいという課題もある。 以上から、 本発明の目的とするところは、 低リークあるいは不純物注入以外 のしきい電圧制御方法を有する半導体素子を提供することであり、 さらにこの 素子を用いてスケールダウン可能で、 リフレツシュサイクルを十分長く確保で きる高速書き込みの可能な半導体記憶素子を提供する、 またこれらを用いた半 導体装置を提供することである。 発明の開示
本発明はチャネルに極めて薄い半導体を用いることによリ膜厚方向の量子力 学的な閉じ込め効果を利用してリーク電流を低減し、 さらにしきい電圧の制御 を行うことを特徴とする。
詳しく述べると、 本発明の代表的な実施形態による半導体素子は、 ソース(2 00)、 ドレイン領域(201 )を有し、 ソース(200)、 ドレイン領域(201 )は互いに半 導体のチャネル領域(202)を介して接続され、制御電極(203)を有し、制御電極( 203)により上記チヤネル領域(202)のコンダクタンスを制御するトランジスタ 構造において、 チャネル領域(202)の平均の厚さ力 5nm以下であることを特徴と する。 一例としては図 2 3に示すものがあるが、 この構造に限定されるもので はない。
また本発明は、蓄積した電荷量の大小によリ読み出しトランジスタのソース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体記憶素 子において、 電荷蓄積領域に電荷を注入あるいは放出するために設けた卜ラン ジスタのチヤネルが厚さ 5nm以下の半導体からなることを特徴とする。これによ リ高速の情報書き込みと長い情報保持時間を両立できる。 トランジスタのチヤ ネルの厚さの下限としては、 製造プロセス上、 膜の欠陥が顕在化しないことを 条件に定めることができる。
詳しく述べると、 本発明の代表的な実施形態による半導体素子は、 ソース(7 )、 ドレイン領域(8)を有し、 ソース(7)、 ドレイン領域 (8)は互いに半導体(6) を介して接続され、制御電極 (5)を有し、制御電極 (5)により上記ソース(7)、 ド レイン領域 (8)を接続する半導体 (6)のコンダクタンスを制御する読み出しトラ ンジスタ構造を有し、 ソース(7)、 ドレイン領域 (8)を接続する半導体 (6)近傍に 電荷蓄積領域(1 )を有し、 電荷蓄積領域(1 )に電荷を注入あるいは放出する書き 込みトランジスタ構造(1 ) (2) (3) (5)を有し、 電荷蓄積領域に蓄積した電荷量の 大小によリ読み出しトランジスタのソース、 ドレイン間のコンダクタンスが変 化することを用いて記憶を行う半導体記憶素子において、 書き込み卜ランジス タのチャネルが、平均の厚さが 5™以下の半導体からなることを特徴とする。実 施例としては図 1に示すものがあるが、 この構成に限定されるものではない。 低次元系の電気伝導はモビリティ一向上の観点からの議論はあったが、 オフ 状態のリーク低減の観点からは議論されてこなかつた。 このような非常に薄い 半導体膜でリーク電流が小さくなるということは当初明らかでなかった。 そこ で図 2 0 A , 図 2 0 Bに示す半導体トランジスタを試作して、 実際に低リーク であることを確認した。 図 2 O Aが断面図、 図 2 0 Bが上面図である。 試作し たトランジスタは n型多結晶シリコンのソース(103)、 ドレイン(105)、制御電極 (106)を持ち、チャネル(104)は厚さ平均が 3nmのノンドープの多結晶シリコン膜 である。 チャネルはアモルファス状態で堆積し、 その後熱工程によって結晶化 させる。 チャネル細線の幅は 0. 1ミクロン、 長さは 0. 3ミクロンであり、 ゲート 酸化膜厚は 25nmである。 この半導体トランジスタのドレイン電圧を 1 Vに固定 し、 ゲート電圧を変化させた場合のドレイン電流変化を図 2 1 Aに示す。 また ドレイン電圧を 1 Vに固定し、 ゲ一卜電圧を- 0. 5 Vに固定した時のドレイン電 流の時間変化を図 2 1 Bに示す。電流測定にはヒユーレツトパッカード社製の H P4156パラメータアナライザを用い、 l ongの測定モードで室温で測定した。測定 の最小単位は 10fAであるが、 0と- 10fAの間をゆらぐデータが得られている。 電 流値の振る舞いからこれは真性の電流ではなく周囲のノイズと考えられる。 つ まりリーク電流は 10fA未満である。 さらに、 チャネル(104) の平均の厚さを 3n m、 5nm、 8nmと変えて作製したトランジスタについて、 リーク電流の比較を行つ た。 ドレイン電圧を 1 Vとし、 ドレイン電流力、 Ί ρΑ流れるゲート電圧をしきい電 圧 Vthより 1 . 5 V小さいゲ一ト電圧でリーク電流を測定した。 各膜厚のトランジ スタを各々 6素子測定し、 平均をとつた結果を図 3 9に示す。 膜厚 3nm、 5nmで はほぼ測定限界以下であるが、 8nmの試料ではリークが一桁上昇し、測定可能と なっている。 この結果膜厚は 8nm未満が望ましいことがわかった。 また、 このト ランジスタの動作は公知の多結晶シリコンを用いた単一電子メモリの動作と異 なり、使用する電圧がプラスマイナス 3V以下と低電圧であるという特徴がある。 さらにこの実験では 25nmと比較的厚いゲート酸化膜を用いたが、 よリ使用電圧 が小さいため耐圧の観点からさらに薄い膜厚が使用可能である。 その場合、 よ リ低電圧の動作が可能となる。 本発明は上記のような独自の事前検討に基づく ものである。
また、 本願発明は新規なゲインセル構造を提案するものである。 それは、 基 板と、 基板内に例えば、 拡散領域として形成されたソース領域およびドレイン 領域と、 ソース領域と ドレイン領域を互いに接続するチャネル領域とを有する 読み出しトランジスタと、 チャネル領域近傍に配置された電荷蓄積領域と、 電 荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタを有し、 書き 込みトランジスタのチャネルの一部または全部が、 上記基板の主面 (最も広い 面)に交差する面上に被着された半導体膜で形成されていることを特徴とする。
この構成によると、 書き込みトランジスタは拡散層を使わずに構成すること ができる。 好適には半導体膜が、 上記基板の主面上に凸型に形成された構造物 の側面に被着された平均の厚さが 8nm以下、 よリ好ましくは 5nm以下の半導体膜 からなる。 膜の厚さの下限は膜の構造の欠陥が顕在化しない範囲で決めること ができる力 3nmでは好ましい特性が得られる。 構造物の側面は、 例えば、 基板 の主面に垂直である。 この構造物は、 チャネルに対する制御電極を兼ねること ができる。 このときに、 書き込みトランジスタのソースおよびドレインは、 基板の主面 上に積層された膜により構成されることができる。 この構成では書き込みトラ ンジスタのチャネルを流れる電流の方向は、 チャネルを形成する半導体膜の面 に沿っており、 基板の主面に略垂直である。
他の例としては、 基板と、 基板内に形成されたソース領域およびドレイン領 域と、 ソース領域と ドレイン領域を互いに接続するチャネル領域とを有する読 み出しトランジスタと、 チャネル領域近傍に配置された電荷蓄積領域と、 電荷 蓄積領域に電荷を注入あるいは放出する書き込みトランジスタを有し、 書き込 みトランジスタのソース、 ドレイン、 およびチャネルが、 基板の主面上に被着 された膜で形成され、 ソースおよびドレインは基板の主面に水平方向に距離を もって配置されることを特徴とする。 このときに、 書き込みトランジスタのチ ャネルを形成する膜が、平均の厚さが 8nm以下の半導体からなることが望ましい 。 より好ましくは 5nm以下の半導体膜からなる。膜の厚さの下限は膜の構造の欠 陥が顕在化しない範囲で決めることができるが、 3nmでは好ましい特性が得られ る。 書き込みトランジスタのソースおよびドレインを形成する膜の厚さは、 書 き込みトランジスタのチャネルを形成する膜よりも厚いことが望ましい。 この ような形態では書き込みトランジスタのチャネルを流れる電流の方向は、 チヤ ネルを形成する半導体膜の面に沿っておリ、 基板の主面に略平行である。 本発明の他の手段、 目的と特徴は、 以下の実施の形態から明らかになろう。 図面の簡単な説明
図 1は本発明の実施例 4の半導体記憶素子の断面構造図である。
図 2は本発明の実施例 4の半導体記憶素子を製造するためのマスクパターンで foる。
図 3は本発明の実施例 4の半導体記憶素子を用いてメモリセルァレイを構成す る際の配線パターンである。 図 4 Aは本発明の実施例 4の半導体記憶素子によるァレイ構造図である。 図 4 Bは本発明の実施例 4の半導体記憶素子による別なァレイ構造図である。 図 5は本発明の実施例 4の半導体記憶素子による他のァレイ構造図である。 図 6は本発明の実施例 4の半導体記憶装置の構成を示す図である。
図 7は本発明の実施例 5の半導体記憶素子の断面構造図である。
図 8 Aは本発明の実施例 Ίの半導体記憶素子の書き込みトランジスタのチヤネ ルに平行な面での断面図である。
図 8 Bが読み出しトランジスタのチャネルに平行な面での断面図である。 図 9は本発明の実施例 7の半導体記憶素子の上面図である。
図 1 0は本発明の実施例 6の半導体記憶装置の構成図である。
図 1 1は本発明の実施例 6の半導体記憶装置のリフレッシュ動作を説明する回 路図である。
図 1 2 Aは本発明の実施例 8の半導体記憶素子の書き込みトランジスタのチヤ ネル部分を示す図である。
図 1 2 Bは上面図である。
図 1 3は本発明の実施例 8の半導体記憶装置の構成図である。
図 1 4は本発明の実施例 1 0の半導体記憶素子の断面構造図である。
図 1 5は本発明の実施例 1 0の半導体記憶素子の配線を示す上面図である。 図 1 6は本発明の実施例 1 0の半導体記憶装置の構成図である。
図 1 7 Aは本発明の実施例 1 1の半導体記憶素子の断面図である。
図 1 7 Bは本発明の実施例 1 1の半導体記憶素子の上面図である。
図 1 8は本発明の実施例 1 2の半導体記憶素子の断面構造図である。
図 1 9は本発明の実施例 1 2の半導体記憶素子の他の素子構造を示す断面構造 図である。
図 2 O Aは本発明に先立つ検討に用いたトランジスタの構造の断面図である。 図 2 O Bは本発明に先立つ検討に用いたトランジスタの構造の上面図である。 図 2 1 Aは本発明に先立つ検討に用いたトランジスタのゲート電圧に対するド レイン電流変化の特性を示す図である。
図 2 1 Bは本発明に先立つ検討に用いたトランジスタのリーク電流の時間変化 の特性を示す図である。
図 2 2は本発明の実施例 9の半導体記憶素子の上面図である。
図 2 3は本発明の実施例 1の半導体素子の断面構造図である。
図 2 4は本発明の実施例 1の半導体素子を製造するためのマスクパターンであ る。
図 2 5 Aは本発明の実施例 1の半導素子を用いた半導体装置の有するインバー タ回路の回路図である。
図 2 5 Bは本発明の実施例 1の半導素子を用いた半導体装置の有する NAND回路 の回路図である。
図 2 6 Aは本発明の実施例 2の半導体素子の構造図である。
図 2 6 Bは本発明の実施例 2の半導素子を用いた半導体装置の回路図である。 図 2 7 Aは本発明の実施例 3の半導体記憶装置の単位記憶構造の断面図である。 図 2 7 Bは本発明の実施例 3の半導体記憶装置の回路図である。
図 2 8 Aは本発明の実施例 1 3の半導体記憶素子の断面図である。
図 2 8 Bは本発明の実施例 1 3の半導体記憶素子を二つ並べた構造の上面図で ある。
図 2 9 Aは本発明の実施例 1 3の半導体記憶素子の図 2 8 Aに対応する一素子 の回路図である。
図 2 9 Bは本発明の実施例 1 3の半導体記憶素子の図 2 8 Bに対応する回路図 である。
図 3 0は本発明の実施例 1 3の半導体記憶素子の他の素子構造を示す断面構造 図である。
図 3 1は本発明の実施例 1 4の半導体記憶素子の断面構造図である。 図 3 2は本発明の実施例 1 5の半導体記憶素子の断面構造図である。
図 3 3 Aは本発明の実施例 1 6の半導体記憶素子の書き込みトランジスタのチ ャネルに平行な面での断面図である。
図 3 3 Bは本発明の実施例 1 6の半導体記憶素子の読み出しトランジスタのチ ャネルに平行な面での断面図である。
図 3 4 Aは本発明の実施例 1の単位構造の等価回路図を示す。
図 3 4 Bは本発明の実施例 1の図 4 Aのアレイ構造に対応する回路図である。 図 3 5 Aは本発明の実施例 1の図 4 Bのアレイ構造に対応する等価回路図を示 す。
図 3 5 Bは本発明の実施例 1の図 5のアレイ構造に対応する回路図である。 図 3 6 Aは本発明の実施例 8の単位構造の等価回路図を示す。
図 3 6 Bは本発明の実施例 8の図 1 2 Bの単位記憶構造を用い隣接セル間でソ ース領域を共有する構造の回路図である。
図 3 7は本発明の実施例 1 7の半導体記憶装置のメモリマツ卜の上面図である。 図 3 8は本発明の実施例 1 7の半導体記憶装置のメモリマツ卜の等価回路図で める。
図 3 9は本発明に先立つ検討に用いたトランジスタのリーク電流のチャネル膜 厚依存性を示す図である。 発明を実施するための最良の形態
実施例 1
以下には、 本発明の具体的な実施例による半導体素子及び半導体装置を説明 する。 図 2 3は本実施例による素子の断面構造図を示す。 S0 I基板を用い、 ソ一 ス(200)、 ドレイン(201 )、 チャネル(202)は単結晶からなり、 S i 02膜(204) 上にある。 ソース(200)、 ドレイン(201 )は高不純物濃度 n型である。 チャネル( 202)はソース(200)、 ドレイン(201 )領域よりも薄く、 厚さ平均が 4nmの p型とな つている。 制御電極 (203)は、 高不純物濃度 n型の多結晶シリコンよりなる。 チ ャネル (202)と制御電極(203)は S i 02膜からなるゲート絶縁膜 (205)で絶縁さ れている。
本実施例では制御電極(203)に正の電圧を印加していくと トランジスタがォ ン状態となり、 ソース(200)、 ドレイン(201 )間に電流が流れるという点では通 常の nチャネル M0Sと同じである。またオフ状態ではチャネル(202)が完全に空乏 化する点では、 より厚いチャネル膜厚の S0 I基板を用いた場合と同様である。異 なるのは、チャネル(202)膜厚が薄いことから量子力学的な閉じ込めの効果によ リ、 バンドギャップが広がる点である。 このため完全空乏化による効果以上に リークを減らすことが可能である。 さらに、 膜厚の選択によってチャネルの不 純物濃度とは独立にしきい電圧を制御することができる。 このチヤネル薄膜化 の効果はチャネル全面で一様に生じるため、 前述のような微細化に伴い不純物 の位置ゆらぎによって生じるリークパスを防ぐ効果もある。 同様の構造でソー ス、 ドレイン領域を p型とし、 チャネルを n型とすることで pチャネルトランジ スタを構成してもよい。 制御電極は n型のままでもよいし p型としてもよい。 ま た、 しきい電圧を膜厚で制御するためチャネルをノンドープとしてもよい。 た だし、 膜厚を薄くする分抵抗が高くなる。 これら nチャネル、 pチャネルのトラ ンジスタを組み合わせることによつて CMOS回路を構成することができる。 図 2 5 Aにはインバータを示す。 pチャネルトランジスタ(206)と nチャネルトランジ スタ(207)を組み合わせた構造で入力が h i ghの場合 pチャネルトランジスタ(206 )が、 入力が I owの場合 nチャネルトランジスタ(207)がォフとなリ貫通電流が少 なくなるようにしており、 逆にこれらのリーク電流が貫通電流となる。 本発明 ではこのリーク電流が小さいため消費電力の低減を図ることが可能である。 図 2 5 Bには NAND回路を示す。
やはり同様に貫通電流を低減させられる。 これは他の CMOS回路でも同様であ る。 次に本実施例の製造工程を説明する。 図 2 4にはリソグラフィー工程で使用 するマスクパターンを示す。まず薄膜 S0I基板を用い、ホトレジストをマスクに ァクティブ領域(208)の周りのシリコンをドライエッチングする。さらに周囲に できた溝を絶縁膜で埋め込み、 平坦化を行う。 次にシリコン表面を犠牲酸化し た後、 S i 3N4膜を堆積する。ホトレジストをマスクに S i 3N4膜のドライエッチング を行いチャネル領域 (209)の S i 3N4膜を除去する。 この後酸化を行うと S i 3N4膜パ ターンの無い部分のみ酸化される。 この後 S i 3N4膜を除去し、 As (ヒ素) また は P (リン) イオンを打ち込んでソース(200)、 ドレイン領域(201 )を n型とする。
Pチャネルトランジスタのソース、 ドレイン領域はこの時レジス卜で覆ってお く。 さらに nチャネルトランジスタのソース、 ドレイン領域をレジス卜で覆つ て B (ボロン) を打ち込み pチャネルトランジスタのソース、 ドレイン領域を p 型とする。 この時酸化膜で覆われているためチャネル部分には不純物が打ち込 まれない。
この後酸化膜のゥエツトエッチングを行ってチャネル部分(202)を薄膜化す る。表面を犠牲酸化し、 pチャネルトランジスタのァク亍イブ領域をレジスト で覆った後 Bを打ち込み nチャネルトランジスタのチャネルの不純物濃度を調 整する。 同様に nチャネルトランジスタのアクティブ領域をレジス卜で覆った 後 Asを打ち込み pチャネルトランジスタのチャネルの不純物濃度を調整する。 犠牲酸化膜を除去した後酸化を行いゲート絶縁膜 (205)を形成する。 さらに n型 の多結晶シリコンを堆積し、レジストパターン(210)をマスクにドライエツチン グを行って制御電極 (203)を形成する。 この後 S i 02膜堆積後平坦化を行い、 コンタク ト工程、 配線工程を行う。 ここで、 制御電極形成用の多結晶シリコン をノンドープで堆積し、 レジストをマスクに nチャネルトランジスタとロチャ ネルトランジスタの制御電極に異なる不純物を導入してもよい。 尚、 あらかじ め薄い一様なシリコン膜厚の状態を作り、 ソース、 ドレイン部分にシリコンあ るいは他の半導体あるいはシリサイ ド、 金属等を積み上げることで低抵抗化を 図ってもよい。 チャネル形成はウェハ全面で同じ膜厚とすればよいため、 製造 中のチャネル膜厚モニタがしゃすいという特徴がある。
実施例 2
図 2 6 A、 図 2 6 Bは、 本発明の第 2の実施例を示す。 図 2 6 Aは本実施例 による素子の断面構造図を示す。実施例 1では S0 I基板表面にソース(200)、 ドレ イン(201 )、 チャネル(202)を形成したのに対し、 本実施例で S ί 02 (214)上に 堆積した多結晶シリコンでソース(208)、 ドレイン(209)、チャネル(210)を形成 する点が異なる。 ソース(208)、 ドレイン(209)は高不純物濃度 n型である。 チヤ ネル(210)は、 厚さ平均が 3nmのノンドープ多結晶シリコンである。 チャネル部 分はアモルファス状態で堆積し、 後の熱工程で結晶化する。 より厚いシリコン 膜厚から薄くしてチャネルを形成した実施例 1 と比べ、 薄い膜厚で堆積するだ けでよく、 製造工程が簡単であるという特徴がある。 オフ状態において、 チヤ ネルが全て空乏化する、 あるいは膜が薄いため膜厚方向の量子力学的な閉じ込 めエネルギーに起因して膜内のポテンシャルが上がるという点では実施例 1 と 同様である。 これに加え、 膜が薄い領域では僅かな膜厚の変化でも大きなポテ ンシャル変化があるため、 膜内のポテンシャル分布は一様でなくランダムに変 化する。 このため非導通状態において膜内に低ポテンシャル部分が複数あって も高ポテンシャルの領域で分断されることになる。 さらに多結晶膜の粒界もポ テンシャル障壁として働くという特徴がある。 一方でグレインバウンダリを通 じたリーク電流に注意が必要である。シリコン基板 (213)表面を用いて回路を形 成してもよい。 基板表面のトランジスタと本実施例のトランジスタが上下の位 置関係に来ることも可能であり、 積層化によってチップ面積低減が図れる。 さ らにシリコン基板(213)には S0 I基板を用いてもよい。また S0 I基板表面に実施例 1のトランジスタを形成し、 これと組み合わせて用いてもよい。 nチャネルトラ ンジスタと同様の構造で不純物を変えることで pチャネルトランジスタも構成 できる。これらを用いて構成した SRAM (stat i c random access memory)の回路図 を図 2 6 Bに示す。 トランジスタが低リークであるためメモリセルの貫通電流 を低減でき、 消費電力の低減が図れる。 その他の効果は実施例 1と同様である。 尚、 実施例 1のように S0 I基板表面を用いるトランジスタにおいて、 ソース、 ド レイン部分を単結晶シリコンで、 チャネル部分を実施例 2のように多結晶シリ コンで形成してもよい。 この場合製造工程においてソース、 ドレイン部分を残 してチャネル部分のシリコンを削ってしまい、 改めてチャネルの薄膜を堆積す る。 実施例 1のようにより厚い膜厚から薄くして行く製造方法よりも工程が簡 単でかつチャネル膜厚制御性が向上するという特徴がある。
実施例 3
図 2 7は、 本発明の第 3の実施例を示す。 図 2 7 Aがメモリセル断面図、 図 2 7 Bがメモリセル回路図である。 DRAMのスイッチングトランジスタ(21 6)に実 施例 1のトランジスタを用いている。 DRAMはキャパシタ(215)に電荷を蓄積して 情報を記憶している力 この電荷はスィツチングトランジスタを通じたリーク 電流によって徐々に失われる。このため現在の標準的な DRAMでは 1秒弱のサイク ルでリフレッシュを行っている。 本実施例ではトランジスタのリークが減少す るため、 リフレッシュサイクルを長くすることができる。 このためリフレツシ ュ頻度が減り、 データ保持の消費電力が低減できると同時にアクセス時にリフ レッシュと競合する頻度も減少するため平均のアクセス時間も低減することが 可能である。
本実施例のキャパシタ(215)は立体構造をとることで容量を大きくしている 力 溝のような他の構造を採ってもよく、またキャパシタ絶縁膜 (21 7)に高誘電 率の材料を用いてもよい。
実施例 4
図 1から図 6は、 本発明の第 4の実施例を示す。 図 1は本実施例による記憶 素子の断面構造図を示す。 書き込みトランジスタのソース(1 )、 ドレイン (2)、 制御電極 (5)は、高不純物濃度 n型の多結晶シリコンよりなる。チャネル (3)は厚 さ平均が 3nmのノンド一プの多結晶シリコンからなる。チヤネル(3)と制御電極( 5)は S i 02膜からなるゲート絶縁膜 (4)で絶縁されている。 書き込みトランジ スタのソース(1 )は電荷蓄積領域を兼ねている。 さらに、読み出しトランジスタ のソース(7)、 ドレイン(8)は p型シリコン基板中に設けた高不純物濃度 n型領 域である。 読み出しトランジスタの制御電極(5)は 書き込みトランジスタの制 御電極と共通で、電荷蓄積領域(1)を介した容量結合によって基板表面の電位を 制御し、 チャネルを形成する。 本実施例では便宜上ソースやドレインという呼 び方を用いているが、 特に書き込みトランジスタはパストランジスタであるた め逆の呼び方も可能である。 また、 本実施例及び以下の実施例では工程簡略化 のため拡散層構造を最も簡単な構造としたが、 短チャネル効果に強いより複雑 な構造を採ってもよい。
さらに、本実施例ではキャリアを電子とし、以下の実施例でも電子とするが、 キャリアは正孔でも構わない。 キャリアが正孔の場合、 電圧の大小関係や電流 の方向が変わることになる。
次に本実施例の記憶素子の動作を説明する。 書き込み動作は書き込みトラン ジスタのドレイン(2)の電位を、書き込みたい情報に応じてハイレベルまたは口 一レベルに設定し、制御電極(5)の電位を変化させて書き込みトランジスタを導 通状態とすることで行う。 ドレイン(2)の電位がハイレベルの場合、 ドレイン( 2)の電位が口一レベルの場合と比較して、電荷蓄積領域(1 )内の電子数が小さく なる。 この蓄積電子の出し入れにはトランジスタを用いるため、 EEPR0Mゃフラ ッシュメモリと比べて印加電圧は小さくてよい。 また高速の情報書き込み 消 去が可能である。蓄積電子の保持は制御電極 (5)の電位を低くし、書き込みトラ ンジスタを非導通状態とすることで行う。 この時、 チャネルが周囲を絶縁体で 囲まれた非常に薄い半導体膜であるため、 膜が全て空乏化する。 また、 膜が薄 いため膜厚方向の量子力学的な閉じ込めエネルギーに起因して膜内のポテンシ ャルが上がる。 さらに膜が薄い領域では僅かな膜厚の変化でも大きなポテンシャル変化があ るため、 膜内のポテンシャル分布は一様でなくランダムに変化する。 このため 非導通状態において膜内に低ポテンシャル部分が複数あっても高ポテンシャル の領域で分断されることになる。 多結晶膜の粒界もポテンシャル障壁として働 く。以上から単純な薄膜の SO I (s i l i con on i nsu l ator)構造を用いて完全空乏化 のみを利用する場合よリも書き込みトランジスタのリーク電流が小さくなリ、 保持特性が向上する。シリコンの場合チャネルの厚さ力 nm程度以下になるとこ の効果が現れる。これは膜厚ばらつきにより薄くなつた部分の膜厚が 3nm程度と なり、 閉じ込めエネルギーによるポテンシャル障壁の高さが室温の熱エネルギ —程度となるからと考えられる。実際、膜厚の平均を 3nm程度とすると効果が顕 著になる。 先に課題を解決するための手段の中で述べたように実験的にも 5nm 程度からリーク電流減少の効果を確かめている。 この現象は発明者らが独自に 見出したものである。 従来は多結晶シリコンを用いた TFT (th i n f i l m trans i st or)はリーク電流が大きいとされてきた。 電荷蓄積領域(1〉内の電子数が異なる と、 読み出しトランジスタのしきい電圧が異なる。 従って所定の電圧条件の下 で読み出しトランジスタを流れる電流値の大小を見ることにより、 記憶されて いる情報を読み出すことができる。 DRAMとは異なり、 蓄積電荷自身ではなく、 読み出しトランジスタのドレイン電流の形で情報を記憶素子の外側に取り出す ため、 素子の縮小しても信号量が大きく減少することがなく、 スケールダウン に適している。 本構成においては読み出しトランジスタと書き込み卜ランジス タの制御電極を共通としているため、読み出し時の制御電極(5)の電位は書き込 み時の制御電極 (5)の電位よりも低く設定する。また読み出し条件において保持 電荷が一定の時間以上保持されるよう書き込みトランジスタのしきい電圧を高 く設定する必要がある。本実施例では制御電極 (5)の電位を 5Vに設定して書き込 みを行い、 2Vに設定して読み出しを行う。 さらに、 このしきい電圧の設定によ つては読み出し時に蓄積電荷が一部失われる場合があるため、 読み出し終了後 に情報の再書き込み (リフレッシュ) を行ってもよい。 本発明はスケーリング 可能なため微細加工技術が進むほど大容量化が可能となリ、 しかも記憶保持時 間を長く設計することが可能である。従ってメインメモリへの応用の他に音声、 静止画像、 動画像記録等にも適する。 さらに、 ロジック機能と本発明の半導体 記憶装置を同一ウェハ上に集積し、 データ転送速度向上と製造コスト低減を図 ることが可能である。 この際、 CMOSと DRAMを混載した場合と異なり、 記憶素子 のキャパシタ絶縁膜あるいはそのための電極を形成するのに新材料を必要とし ないため、 製造工程が簡単であるという特徴がある。
次に本実施例の製造工程を説明する。 図 2にはリソグラフィ一工程で使用す るマスクパターンを示す。 ホ卜レジストをマスク(46)にエッチングを行い、 こ の溝を絶縁体で埋め込むことで P型基板(6)表面にマスクパターン(46)で囲ま れた場所にァクティブ領域を用意する。基板には S0 I基板を用いてもよい。次に 表面を酸化して厚さ 7nmの読み出しトランジスタのゲート絶縁膜(9)を形成した 後 n型多結晶シリコン膜を堆積し、 ホ卜レジス卜をマスク(10)にエッチングす ることで電荷蓄積領域(1 )を形成する。 電荷蓄積領域(1 )をマスクとして As (ヒ 素) または P (リン) イオンを打ち込んで読み出しトランジスタのソース(7)、 ドレイン(8)を形成する。打ち込んだイオンを加熱により活性化した後、 この上 に S i 02膜を堆積し、 さらに n型多結晶シリコン膜を堆積する。 この後 E B ( e l ectron beam)レジストをマスク(1 1 )にしてドレイン(2)の多結晶シリコン膜 と S i 02膜を貫通し、 電荷蓄積領域(1 )に達する穴を形成する。 ここでは正方 形の穴を用いたが、 形は異なってもよい。 またマスクパターンが正方形あるい は長方形であっても、 レジストパターンは角が丸くなるため、 実際の孔パター ンはむしろ円柱あるいは長円の柱に近くなる。さらに厚さ 3nmのアモルファスシ リコン及び厚さ 10nmの S i 02膜を堆積し、ァニールを行ってアモルファスシリ コンを結晶化する。 ホトレジス卜をマスク(12)に S i 02膜、 多結晶シリコン膜 をエッチングし、書き込みトランジスタのドレイン(2)を形成する。 この後ゲー 卜絶縁膜 (4) として厚さ 5nmの S i 02膜を堆積し、 さらに n型多結晶シリコン 膜を堆積する。 ホトレジス卜をマスク(13)に多結晶シリコン膜エッチングする ことで制御電極 (5)を形成する。 書き込みトランジスタのゲート絶縁膜 (4)の膜 厚はアモルファスシリコン堆積後に二回堆積した S i 02膜の和から洗浄工程 による削れを引いたもので、 ここでは 12nmである。 公知の多結晶シリコンを用 いた単一電子メモリではゲー卜絶縁膜厚は 25nmであるが、 これは書き込み消去 動作で 15V以上の電圧がかかるため、耐圧を確保するためである。本発明では低 電圧動作が可能であるため、 ゲート絶縁膜厚を薄くし、 トランジスタとしての 性能を向上させることが可能である。
この後 S i 02膜堆積後平坦化を行い、 コンタク ト工程、 配線工程を行う。 以 上でわかるように本実施例の素子構造では立体構造を採っているにもかかわら ず製造工程において高段差存在下でのリソグラフィ一工程がないという特徴が ある。
図 3、 図 4 A、 図 4巳、 図 5は、 上記記憶素子を行列状に並べてメモリセル アレイを構成した場合の配線の上面図を示す。 図 3が単位構造、 図 4 A、 図 4 Bと図 5がアレイ構造である。 制御電極 (5)は書き込みノ読み出し用ヮ一ド線( 40)に、 読み出しトランジスタのドレイン(8)は読み出し用データ線(41 )に、 書 き込みトランジスタのドレイン(2)は書き込み用データ線(42)に接続されてい る。図 3 4 Aには単位構造の等価回路を示す。書き込みトランジスタのソース( 1 )はノード DD (267)で読み出しトランジスタの電荷蓄積領域(1 )に、 書き込み卜 ランジスタのドレイン(2)はノード AA (268)で書込みデータ線(266)に、書き込み トランジスタの制御電極(5)はノード BB (233)でヮード線(264)に各々接続され ている。 また、 読み出しトランジスタのソース(223)はノード FF (235)でソース 線に、 読み出しトランジスタのドレイン(8)はノード EE (270)で読み出しデータ 線(265)に、 読み出しトランジスタの制御電極(5)はノード CC (272)でヮ一ド線( 264)に各々接続されている。 メモリセルアレイを構成する場合、 素子一個の面 積ばかリでなく何本の配線を用意する必要があるかも面積に大きく影響する。 この観点からも読み出しトランジスタの制御電極 (5)と 書き込みトランジスタ の制御電極 (5)とを共通化した本素子構造は有効である。ここでは読み出し用ト ランジスタのチャネル電流方向と書き込み 読み出し用ヮード線(40)の方向を 平行としたが、 これは変わっても構わない。本実施例のような方向を用いれば、 読み出し用データ線方向に並ぶ複数の記憶素子の読み出しトランジスタの拡散 層を共有することによって読み出しトランジスタのドレイン(8)と読み出し用 データ線 (41 )を接続するコンタクト数を減らすことができる。 図 4 Aは単位構 造を左右反転して配置したメモリセルアレイである。 従って書き込み用データ 線(107)や読み出し用データ線(108)が向かい合う構造を採る。 この配置をとる ことによリ、向かい合った読み出し用データ線(108)の間のソース領域が共有化 でき、面積削減が可能である。等価回路図を図 3 4 Bに示す。長円(273)で囲つ た部分が単位セル構造である。 尚、 本実施例では異なる行のソース領域の拡散 層を共有し、 これを読み出しトランジスタのソース線に用いているためソース 線を図示していないが、適当な本数のワード線を単位にしてコンタクトを取り、 金属配線と繋げる必要がある。 勿論セル毎に読み出しトランジスタのソース領 域のコンタクトを取り金属のソース線に繋げても構わない。 面積というという 点では大きくなるが、 抵抗が減るため読み出しトランジスタの電流が大きく取 れ、 読み出しが高速になるという特徴がある。 図 4 Bは左右反転を行う図 4 A とは異なり、 同じ構造が繰り返されている。 従って読み出し用データ線(109) と書き込み用データ線(110)が順に繰り返される。この等価回路図を図 3 5 Aに 示す。 図 4 Aの構造のように隣接列でのソース領域共有はできず面積は若干大 きくなるが、 安定な読み出し動作が可能である特徴がある。 図 4 Aの構造では 読み出し用データ線が隣接しているため隣の線の電位変動の影響を受ける恐れ があるが、 図 4 Bの構造では互いの距離が離れるからである。 また間の書き込 み用データ線の電位を固定することによって読み出し動作を安定化してもよい。 図 5のアレイ構造では隣り合う読み出し用データ線(114) (1 15)に属するセル(1 11 ) (1 12)で書き込み用データ線(113)を共有している。また同じヮード線に属す るセルは一つ置きに配置されている。 この構造は記憶密度は若干下がるが、 読 み出し用データ線に折り返しデータ線構造を採ることが可能となっており、 ノ ィズマージンが大きいという特徴がある。 等価回路図を図 3 5 Bに示す。
上記のメモリセルアレイを含む半導体記憶装置の構成を図 6に示す。 本実施 例は不揮発性の半導体記憶装置であり、 リフレッシュ動作は行わない。 書き込 みトランジスタのしきい値を十分高く設定することで電源を切っても記憶が保 持される不揮発性メモリとなる。 もちろんしきい値の設定をあまり高くせず、 バックアップ電源を用いてヮード線電位を保持電圧に固定する形でデータを保 持しても構わない。 この場合保持がより安定し、 書き込み電圧を下げることも 可能である。
あるいは、 記憶保持時間を数週間から数ケ月程度に設定し、 電源投入時ある いは電源遮断前にのみリフレッシュを行ってもよい。 このような設計は消費電 力低減に効果があり、 特にバッテリー駆動を行う携帯機器応用に適している。 データの入出力はシフトレジスタ(77)を介してシリアルに行う。 本発明では揮 発性に設計すれば不揮発性に設計する場合より書き込みトランジスタのオン電 流を大き〈とりやすい。このため書き込み動作が高速であるという特徴がある。 記憶が揮発か不揮発とアクセスがランダムかシリアルかの組み合わせはどれを とっても構わない。
尚。 図 6において、 符号 3 0 0はメモリセルアレーの配置された領域、 符号 3 0 1は書き込みデータ線駆動回路、符号 3 0 2は読み出し線データ駆動回路、 符号 3 0 3はセンスアンプ、 符号 3 0 4は制御回路、 符号 3 0 5はワード線駆 動回路を示す。 又、 別な実施例として後述する図 1 0、 図 1 3、 及び図 1 6に も夫々メモリセルアレーを含む半導体記憶装置の諸例が示される。 そして、 こ れらの諸図において、 図 6と同じ機能の部分は同じ符号で示される。 更に、 こ れら図 1 0、 図 1 3、 及び図 1 6の諸図において、 符号 3 0 6はデータ線駆動 回路、 符号 3 0 7は列デコーダ、 符号 3 0 8は書き込み用ワード線駆動回路、 符号 3 0 9は読み出し線駆動回路、 符号 7 7はシフトレジスタである。
実施例 5
図 7は、 本発明の第 2の実施例を示す。 ソース (電荷蓄積領域) (1 16)、 ドレ イン(1 17)、 制御電極(1 19)、 チャネル(1 18)からなる書き込みトランジスタと、 ソース (120)、 ドレイン(122)、制御電極(1 19)、 チャネル(121 )からなる読み出 しトランジスタを有する。 書き込みトランジスタのチャネル(1 18)は B (ボロン )を含む厚さ平均が 3nmの多結晶シリコンからなる。書き込みトランジスタと読 み出しトランジスタの制御電極(1 19)が共通なのは実施例 1 と同様であり、動作 のために印加する電圧の関係も同様である。 実施例 4では電荷蓄積領域 (1 )に 達する穴を開ける必要があり、 従って電荷蓄積領域 (1 )の大きさはこの穴以上 にする必要がある。 このため読み出しトランジスタのソース(7)、 ドレイン(8) を電荷蓄積領域 (1 )に対して自己整合的作製する場合、 短いチャネル長の読み 出しトランジスタ形成が難しい。 本実施例では電荷蓄積領域 (1 16)を小さくで きるため面積が小さく、 オン電流量も大きい読み出しトランジスタ形成が可能 である。 ただし書き込みトランジスタのチャネル(1 18)形成時や制御電極(1 19) 形成時に段差が存在するため加工上の難しさがある。
実施例 6
図 1 0は、 本発明の第 6の実施例を示す。 メモリセル構成は基本的に実施例 4の図 5のアレイ構造と同様であるが、 記憶素子の書き込みトランジスタのチ ャネルに厚さ平均 4. 5nmの多結晶シリコン薄膜を用いる。より トランジスタがォ ンの時の抵抗が小さく、 従って高速の書き込みが可能であるが、 反面記憶保持 時間が短くなるため揮発性のメモリとなる。 また本実施例ではデータの入出力 は列デコーダ (83)を用いてランダムに行う。
揮発性のランダムアクセスメモリである。 リフレッシュ動作を図 1 1を用い て説明する。 リフレッシュ時、 あるいは読み出し時にはセンスアンプで増幅さ れた電圧が読み出しデータ線 (79)に現れるが、 これは書き込み時に書き込みデ ータ線 (80)に与えた電圧の反転情報に対応する。スィッチを開くとインバータ(. 78)を介した結果書き込み時に与えた情報と同じになった情報が書き込みデー タ線 (80)に現れる。 この後スィッチ(82)を閉じてヮード線 (81 )に書き込みパル スを与えれば再書き込みが可能である。
実施例 7
図 8、 図 9は、 本発明の第 7の実施例を示す。 図 8 Aは書き込み卜ランジス タのソース(21 )、 ドレイン(23)、 チャネル(22)、 制御電極(24)を含む面での断 面であり、 読み出しトランジスタについては制御電極(28)、 チャネル(26)を含 んでいる。 図 8 Bはこれに直交する面での断面であり、 読み出しトランジスタ のソース(25)、 ドレイン(27)を含む。 書き込みトランジスタのソース(21 )は本 記憶素子の電荷蓄積領域の機能を持つ。 絶縁体による素子分離領域 (29)も示し てある。
本実施例では実施例 4、 5と異なり書き込みトランジタと読み出しトランジ スタで共有する部分がない。 また立体構造も使用していない。 このため素子の 占める面積は大きくなつてしまう力 動作時の電圧設定の自由度が大きく、 ま た製造工程も簡単ですむという利点がある。 特に製造工程において通常の M0S デバイス製造に僅かに工程を加えるだけでよいので、 ロジック部分と記憶部分 とを同一ウェハ上に形成するのに適している。
次に本実施例の記憶素子の動作を説明する。 書き込み動作は書き込みトラン ジスタのドレイン(23)の電位を、 書き込みたい情報に応じてハイレベルまたは ローレベルに設定し、 制御電極(24)の電位を変化させて書き込みトランジスタ を導通状態とすることで行う。蓄積電子の保持は制御電極 (24)の電位を低くし、 書き込みトランジスタを非導通状態とすることで行う。 電荷蓄積領域 (21 )内の 電子数が異なると、 読み出しトランジスタのしきい電圧が異なる。 従って所定 の電圧条件の下で読み出しトランジスタを流れる電流値の大小を見ることによ リ、 記憶されている情報を読み出すことができる。 また読み出し動作において 制御電極 (24)の電位は低いままでよく、 ソース(21 )、 ドレイン(23)間に大きな 電圧がかかることもないため読み出し動作に対して保持記憶が安定であるとい う特徴がある。
図 9は上記記憶素子を行列状に並べてメモリセルァレイを構成した場合の配 線の上面図を示す。 図 9が単位セルに当たる。 書き込みトランジスタのドレイ ン(23)は書き込み用データ線(126)に、読み出しトランジタのソース(25)はソー ス線(127)に、 ドレイン(27)は読み出し用データ線(123)に接続されている。 ま た、読み出しトランジスタの制御電極(28)は読み出し用ヮード線(125)に、書き 込みトランジスタの制御電極(24)は書き込み用ヮ一ド線(126)に接続されてい る。 本実施例では読み出しトランジタのソース(25)、 ドレイン(27)、制御電極( 28)、書き込みトランジスタのドレイン(23)、制御電極(24)の全てに異なる線を 容易したが、 配線を共有化して面積削減を図ることも可能である。 例えば制御 電極に対するワード線を共有すれば、 電気的な接続関係は実施例 4と同様にな る。
製造工程においては、 読み出しトランジスタの電荷蓄積(21 )形成と同時に書 込みトランジスタのドレイン領域(23)も形成する。 この後チャネル(22)を形成 する。
チャネル形成においては S i薄膜、 S i 02薄膜を例えば各々厚さ 4nmと 10nmに 堆積後、レジストをマスクにゥエツ卜エッチングを行い S i o2薄膜をエツチン グする。 レジス卜除去後 02プラズマ雰囲気中で酸化する。 この酸化は高温の酸 化と異なり酸化プロセスが遅く、従って 10nm未満、例えば 7nm程度の厚さの酸化 を制御性よく行うのに適している。 この酸化によってゥエツ卜エッチングによ リ S i 02膜がなくなつている部分の S i薄膜は全て酸化されるが、 ゥエツトエッチ ングされなかった部分は S i O ,膜にマスクされて酸化されずに残る。このよう なチャネル形成方法を採ることによってドライエッチで S i薄膜をエッチングし て形成した場合よりも読み出しトランジスタへのダメージが少なく、 また書込 みトランジスタのソース(21 )、 ドレイン(23)の削れも少なく抑えることが可能 である。 この後書込みトランジスタのゲート絶縁膜を堆積後、 読み出し卜ラン ジスタの制御電極(28)、 書込みトランジスタの制御電極(24)を形成する。
実施例 8
図 1 2 A, 図 1 2 Bは、 本発明の第 8の実施例を示す。 実施例 7とは書き込 みトランジスタのチャネルと配線において異なる。
図 1 2 Aは書き込みトランジスタのチャネル部分の制御電極形成前における 上面図である。 ソース(48〉、 ドレイン(49)は実施例 3と同様だが、 チャネル(4 7)は連続膜ではなく、直径の平均が 4nmの微少なシリコン結晶粒が二次元的に並 ベられている。 書き込み動作では制御電極に電圧を印加してチャネル(47)のポ テンシャルを下げる。結晶粒間はトンネル効果によってキャリアが移動できる。 保持においては結晶粒が空乏化し、 これに加えて結晶粒間のポテンシャルバリ ァがキャリアのリークを抑えるという特徴がある。 本実施例のチャネル構造は 結晶粒径、 結晶粒間距離のような上面から観察できる特徴で品質を管理できる ため、 膜厚で管理するよりも品質管理がしゃすい。 尚、 本実施例のチャネル構 造は他の実施例の書き込みトランジスタのチャネルに用いても構わない。 さら に本実施例の構造において書き込みトランジスタのチャネル構造に実施例 4の 多結晶シリコン薄膜を用いても構わない。
図 1 2 Bは上記記憶素子を行列状に並べてメモリセルアレイを構成した場合 の配線の上面図を示す。 実施例 4では素子構造として書き込みトランジスタの ドレイン(23)と読み出し卜ランジタのドレイン(27)は別であつたが、 本実施例 では金属配線で電気的に接続されている。 すなわち、 書き込みトランジスタの ドレイン(49)と読み出し卜ランジタのドレイン(54)はともに書き込み/読み出 し用データ線 (55)に接続されている。また、読み出しトランジスタの制御電極( 52)は読み出しヮード線 (53)に、書き込みトランジスタの制御電極(50)は書き込 みヮード線 (51 )に接続されている。 このようなワード線を二本用意する構成で は読み出し動作時に書込みトランジスタのリーク電流が増加する怖れがないと いう特徴がある。
この接続関係における単位セル構造の等価回路を図 3 6 Aに示す。 書き込み トランジスタのソース(48)はノード A1 (274)で読み出しトランジスタの電荷蓄 積領域(48)に、書き込みトランジスタのドレイン(49)はノード A2 (275)でデータ 線(55)に、書き込み卜ランジスタの制御電極(50)はノード A3 (276)で書込みヮ一 ド線 (51 )に各々接続されている。 また、 読み出しトランジスタのソース(54A) はノ一ド A4 (227)でソース線に、読み出しトランジスタのドレイン(54)はノード A5 (278)でデータ線(55)に、 読み出しトランジスタの制御電極(53)はノード A6 ( 279)で読み出しヮード線(53)に各々接続されている。 書込み動作では書込みた い情報に応じてデータ線(55〉を h i ghまたは l owの電圧に設定し、書込みヮ一ド線 (51 )を h i ghとする。 この時読み出しヮード線(53)は l owとし、読み出しトランジ スタをオフにしておく。 読み出し動作時にはデータ線(55)を 0Vより高い電位に プリチャージした後、 読み出しワード線(53)を h i ghとする。 この時書込みヮー ド線 (51 )は l owとし、書込みトランジスタをオフにしておく。 この読み出し動作 においては、書込み時にデータ線(55)を h i ghに設定した場合の方力 ovvに設定し た場合よりデータ線 (55)の電位が急速に下がる。 従ってセンスアンプで増幅す ると書込み時の設定を反転した情報に対応する電位に増幅される。 メモリセル を並べる密度には必要な配線本数も関係している。 書き込み Z読み出し共用の データ線(55)を利用することで配線本数が減らせ、 従って記録密度が向上する という特徴がある。 また、 図" 1 2 Bの構造でも隣接セルと読み出し卜ランジス タのソース領域 (54A)を共有して面積削減を図ることができる。このような配置 のセルアレイの回路図を図 3 6 Bに示す。単位セル構造は円(280)で囲った部分 であり、 ソース線 (281 )を共有化している。 図 1 2 Aおよび図 1 2 Bに示すメモリセルを基本要素とするメモリセルァレ ィを含む半導体記憶装置の構成を図 1 3に示す。 図 1 2 Bを 90度回転させた形 で配置している。 リフレッシュ動作については、 本実施例ではデータ線が共通 である点で実施例 4と本質的に異なっている。 つまり本実施例においては読み 出し動作によって、 書き込み時と逆の情報として増幅される。 再書き込みにお いてこのデータ線設定をそのまま使うため、 セルに記憶される情報はリフレツ シュの度に反転することになる。 このため書き込みヮ一ド線が選択された回数 を数えるカウンタを備え、 情報読み出し時にはその偶奇と読み出されたデータ で論理をとつて外部に出力する機能を備えている。 尚、 ソース線 (281 )を h i gh に設定して使用することによリ書込み時に対し反輊しない情報を読み出すこと もできる。 リフレッシュサイクルは 1時間である。 リフレッシュ中はアクセス力《 禁止され、 その分アクセスが遅くなる。 DRAMにおいては数 msから数十 msの時間 間隔でリフレッシュが行われるが、本実施例ではリフレッシュサイクルが 1時間 と極めて長い。 リフレッシュ頻度が小さいため低消費電力であり、 さらにリフ レッシュのためにアクセスが遅れることがほとんどないため高速である。
実施例 9
図 2 2は本発明の第 9の実施例を示す。本実施例では一素子に 2ビッ卜の記憶 を行う。 メモリセルは図 1 2 Bと同様である力 チャネルには厚さ 3nmの多結晶 シリコン膜を用いる。すなわち、書き込みトランジスタのドレイン(149)と読み 出しトランジタのドレイン(154)はともに書き込み 読み出し用データ線(155) に接続されている。また、読み出しトランジスタの制御電極(152)は読み出しヮ 一ド線(153)に、 書き込みトランジスタの制御電極(150)は書き込みヮード線(1 51 )に接続されている。
次に動作を説明する。 書き込む 2ビットの情報を 0、 1 、 2、 3する。情報書 き込みはデータ線(155)に書き込みたい情報に応じた電位を与え書き込みヮー ド線(151 )にパルスを加えることで行う。 ここで 1ビット記憶の場合と異なリ、 データ線 (155)に与える電位は 4種類ある。 この電位に応じて蓄積される電荷量 が異なる。 ここでフラッシュメモリの多値記憶では記憶情報を検証、 調整を行 う所謂べリファイという動作を行う。 これは素子間の特性ばらつきにより、 同 じパルスを加えても注入される電荷量が異なってしまうからである。 本発明で はデータ線(155)に与えられた電位がそのまま反映されて電荷量が決まるため、 素子間で電荷量のばらつきが小さい。 このためべリファイ動作が不要、 あるい はべリファイを行う場合でも短時間で収束するという特徴がある。 読み出しは 二回に分けて行う。データ線(155)をプリチャージした後所定の読み出し電位を 読み出しワード線(153)に与え、センスすることによつて情報が 0または 1なの か 2または 3なのか判定する。さらにデータ線(155)を再度プリチャージした後 、 判定結果に応じて先ほどの読み出し電位よりも高い、 あるいは低い所定の電 位を読み出しワード線(153)に与え、 センスする。 これにより 0と 1、 あるいは 2と 3を判別する。 ここで DRAMのように蓄積電荷でデータ線を充放電する記憶 素子ではマージンが少ない。 さらに破壊読み出しであるため上記のような単純 な二回読み出しはできず、 工夫が必要である。 以上から本発明は多値記憶に非 常に適した記憶素子を提供できる。
これは本実施例のような書き込み用トランジスタのドレイン領域と読み出し 用トランジスタのドレイン領域を共通化した構造に限らない。 また本実施例で は記憶を 2ビッ卜としたが、 より多くの情報を記憶させても構わない。
実施例 1 0
図 1 4は本発明の第 1 0の実施例による記憶素子の断面構造図を示す。 断面 構造では実施例 1 と同様に見えるが、 動作が異なり、 従ってこの素子を行列状 に並べてメモリセルァレイを構成した場合の互いの接続関係も異なる。
本実施例においては、 書き込みトランジスタのソース (電荷蓄積領域) (14)、 ドレイン(15)、 制御電極(18)、 チャネル(16)は実施例 1にそのまま対応してい る。 書き込みトランジスタのソース (電荷蓄積領域) (14)、 ドレイン(15)、 制 御電極(18)が多結晶シリコンからなる点、チヤネル(16)が厚さ平均が 3nmのノン ドープの多結晶シリコンからなる点は実施例 4、 5と同様である。 読み出し卜 ランジスタについてはソース(19)、 ドレイン(20)は同じであるが、 制御電極(1 5)が書き込みトランジスタのドレイン(15)と共通である点で実施例 1 と異なる。 また、 本実施例では読み出しトランジスタ形成後 S i 3N4膜(17)を堆積している。 これは後の書き込みとトランジスタのチャネル形成のためのアモルファスシリ コン堆積工程で、 S i 3N4膜上では膜厚の制御性がよいためである。
本実施例の記憶素子の動作において、書き込み動作は実施例 4と同様でよい。 読み出し動作においては、 書き込みトランジスタの制御電極(18)の電位を低く 設定し、 書き込みトランジスタを非導通状態に保ったまま読み出し卜ランジス タの制御電極(15)の電位を上げる。 このとき電荷蓄積領域(14)に蓄積されてい る電子数の大小によってしきい電圧が異なる。 実施例 1の場合読み出し時の制 御電極(5)の電位よリも書き込み時の制御電極(5)の電位を高く設定するため、 書き込み時に読み出しトランジスタが強いオン状態となり、 電流が流れる可能 性がある。 あるいは、 読み出し条件において書き込みトランジスタが僅かにォ ン状態となり、 保持電荷が失われてしまう可能性もある。 本実施例においては 書き込みトランジスタの制御電極(18)と読み出しトランジスタの制御電極(15) が異なるため書き込み動作時において読み出しトランジスタを高抵抗に保ち、 読み出し動作時において書き込みトランジスタを高抵抗に保つことが可能であ るという特徴がある。
図 1 5は、 上記記憶素子を行列状に並べてメモリセルアレイを構成した場合 の配線の上面図を示す。 書き込みトランジスタ制御電極(1 8)は書き込み用ヮー ド線 (43)に、 読み出しトランジスタのドレイン(20)は読み出し用データ線 (44) に、 書き込みトランジスタのドレイン(15)は書き込み用データ線兼読み出し用 ワード線 (45)に接続されている。 本実施例においては読み出し用データ線 (44) に平行なのは書き込み用ヮード線 (43)であるという点で実施例 1 とは異なって いる。 本実施例のメモリセルを基本要素とするメモリセルァレイを含む半導体 記憶装置の構成を図 1 6に示す。 シリアルアクセスを行うメモリ構成である。 本実施例では書き込みヮ一ド線 (43)と読み出しヮード線 (45)が直交しており、 入力用レジスタと出力用レジスタを持つ。 大規模の行列状のデータを扱うのに 適している。 デコーダを用いて入力あるいは出力をランダムアクセスとしても よい。
実施例 1 1
図 1 7 Aおよび図 1 7 Bは、 本発明の第 1 1の実施例を示す。
図 1 7 Aは本実施例の記憶素子の断面図である。 本実施例は書き込み卜ラン ジスタのソース(32)、 ドレイン(30)、 チャネル(31 )、 制御電極(33)の構造は実 施例 4と同様であるが、 読み出しトランジスタの構造が異なる。 読み出しトラ ンジスタの制御電極(32)が電荷蓄積領域を兼ね、 他に読み出しトランジスタの 制御電極を持たないという特徴がある。 蓄積電荷量の大小によるソース(34)、 ドレイン(36)間のコンダクタンス変化を読み出すわけであるが、 このままでは 記憶内容によっては読み出しトランジスタが常時オンとなってしまうため、 行 列状に並べて制御する際に不都合である。 そこで読み出し時の選択のための卜 ランジスタをさらに一つ用意する。 ソース(36)、 ドレイン(38)、 チャネル(37)、 制御電極(39)からなリ、 読み出し時に導通状態とする。 図 1 7 Bは本実施例の 記憶素子の上面図である。 行列状に並べるための配線も示している。 ただしソ —ス領域(34)に対する配線は省略しコンタク ト孔 (34A)のみ示した。アクティブ 領域 (37A)は太い線で示した。書き込みトランジスタのドレイン領域 (30)と制御 電極 (33)は各々書き込み用データ線 (30A)、 書き込み用ヮ一ド線 (33A)に接続さ れ、 読み出しトランジスタのドレイン領域(38)と制御電極(39)は各々読み出し 用データ線 (38A)、 読み出し用ワード線 (39A)に接続されている。 本実施例では 一つ多く トランジスタを用意するため面積が大きくなるが、 実施例 4よりさら に製造工程が簡単となる。 また、 読み出しトランジスタの制御電極が電荷蓄積部を介して容量結合でチ ャネル領域の電位制御を行う実施例 1から 7と比べ、 制御電極で直接チャネル 領域の電位制御を行うため低電圧化がしゃすいという特徴がある。
実施例 1 2
図 1 8は、 本発明の第 1 2の実施例を示す。 図 1 8はソース (電荷蓄積領域 ) (56)、 ドレイン(58)、 制御電極(59)、 チャネル(57)からなる書き込み卜ラン ジスタと、 ソース (60)、 ドレイン(62)、 制御電極(58)、 チャネル(61 )からなる 読み出しトランジスタを有する。書き込みトランジスタのチャネル(57)は B (ポ ロン)を含む厚さ平均力《3nmの多結晶シリコンからなる。書き込みトランジスタ のドレイン(58)と読み出しトランジスタの制御電極(58)が共通なのは実施例 7 と同様であり、 動作のために印加する電圧の関係も同様である。 実施例 7では 電荷蓄積領域 (14)に達する穴を開ける必要があり、 従って電荷蓄積領域 (14) の大きさはこの穴以上にする必要がある。 このため読み出しトランジスタのソ ース(19)、ドレイン (20)を電荷蓄積領域 (14)に対して自己整合的作製する場合 、 短いチャネル長の読み出しトランジスタ形成が難しい。 本実施例では電荷蓄 積領域 (14)を小さくできるため面積が小さく、オン電流量も大きい読み出しト ランジスタ形成が可能である。
類似の構造として、 チャネル(64)が書き込みトランジスタのドレイン(65)の 両側に設けられた記憶素子を図 1 9に示す。 実施例 5と類似の構造であるが、 各部の役割が異なり、 従って制御方法が異なる。 図 1 8の構造と同じ大きさで チャネル(64)の幅を二倍にでき、 書き込みトランジスタのオン電流を大きくと れるため、 書き込み消去が速いという特徴がある。
実施例 1 3
図 2 8は、 本発明の第 1 3の実施例を示す。 図 2 8 Aが記憶素子の断面図、 図 2 8 Bは図 2 8 Aの記憶素子を並べた 2セルの上面図 (レイアウト図) であ る。 S0 I基板を用いる。 ソース(218)、 ドレイン(219)、 チャネル(220)、 制御電 極 (221 )を含む書き込みトランジスタは実施例 1のトランジスタと同様の構造 を持つ。 さらにソース(222)、 ドレイン (223)、 チャネル(224)、 電荷蓄積領域( 225)、 制御電極(226)を含む読み出しトランジスタのうち、 ソース(223)、 ドレ イン(222)、チャネル(224)、電荷蓄積領域(225)の構造は実施例 1のトランジス タと同様である。本実施例では書き込みトランジスタの制御電極(221 )と読み出 しトランジスタの制御電極(226)が電気的に接続されており、各々別に配線した 場合と比べて配線面積が少なくてよい。 書込みトランジスタを通じて電荷蓄積 領域(225)への電荷の出し入れを行い、読み出しトランジスタのしきい電圧変化 によって情報を読み出す点では実施例 4と同じである。 本実施例では立体構造 を用いる実施例 4と比べて面積は大きくなるが、 単結晶基板を用いるため読み 出しトランジスタの電流が大きく取れ、 読み出しが高速である。 また読み出し トランジスタや書込みトランジスタの特性はらつきも小さくできるため、 動作 がより安定し、 マージンを見込んで電圧設定を行わなくてよい分低電圧化にも 適している。 しきい電圧は書込みトランジスタと読み出しトランジスタで違つ ても構わない。 例えば書込みトランジスタのしきい電圧を高く設定してリーク 電流を低減すればよい。またこの S0 I基板表面を用いてロジック回路を形成して もよい。 尚、 図 3 0に示すように、 読み出しトランジスタについては膜厚の薄 いチャネルを使用せず、 書込みトランジスタより厚い膜厚でチヤネル部(237) を形成してもよい。 書込みトランジスタのリーク電流を抑えながら読み出し卜 ランジスタのチャネル電流を大きくとることが可能である。 図 2 9には本実施 例の等価回路を示す。 図 2 9 Aは図 2 8 Aの単位セル構造の等価回路である。 書き込みトランジスタのソース(218)はノード D (231 )で読み出しトランジスタ の電荷蓄積領域(225)に、 書き込みトランジスタのドレイン(21 9)はノード A (23 2)で書込みデータ線(230)に、書き込みトランジスタの制御電極(221 )はノード B (233)でワード線(227)【こ各々接続されている。 また、 読み出しトランジスタの ソース(223)はノード F (235)でソース線に、 読み出しトランジスタのドレイン( 223)はノード E (234)で読み出しデータ線 (228)に、読み出しトランジスタの制御 電極(226)はノード G (236)でヮード線(227)に各々接続されている。 図 2 9 Bは 図 2 8 Bのセルを二つ並べた構造の等価回路である。
実施例 1 4
図 3 1は、 本発明の第 1 4の実施例の断面構造を示す。 実施例 1 1 と類似の 構造である。書き込みトランジスタのソース(239)、 ドレイン(238)、 チャネル( 240 )は多結晶シリコンから成る力 制御電極を上部に設けない点において実施 例 1 1 と異なる。 さらに書き込みトランジスタのソース(239)兼電荷蓄積領域( 239)、 ソース(241 )、 ドレイン(242)、 チャネル(243)からなる読み出し卜ランジ スタと、 ソース(242)、 ドレイン(244)、 チャネル(245) 、 制御電極(246)から成 る選択用トランジスタが接続されている点は実施例 1 1 と同様である。 本実施 例では拡散層(250)をゲート電極の代わりに用いる。図 1 7の構造よリも製造ェ 程数を減らすことができ、 さらに低コストでメモリが実現できる。特に通常の M OS構造に対してチャネル (240)部分の作製を付け加えるだけでメモリ機能を持 たせることができるため、 ロジック部との混載に向いている。
実施例 1 5
図 3 2は、 本発明の第 1 5の実施例の断面構造を示す。 書き込みトランジス タのソース(248)、 ドレイン(247)、 チャネル(249)は多結晶シリコンからなり、 拡散層(250)が制御電極の役割を果たすという意味で実施例 1 4と共通である。 読み出しトランジスタはソース(250)、 ドレイン(251 )、 チャネル(252)、 電荷蓄 積領域(248)、 制御電極 (248)からなる。 実施例 7の図 8の構造においては、 書 込みトランジスタの制御電極(24)と読み出しトランジスタの制御電極(28〉を同 じ工程で構成する場合この二つのショートを防ぐために距離を開けなければな らない。 しかし本実施例の構造では、 この余裕を設ける必要がないためより小 さい面積でメモリセルの構成が可能となっている。
実施例 1 6 図 3 3は、 本発明の第 1 6の実施例の断面構造を示す。 S0 I基板を用いる。 図 3 3 Aが書き込みトランジスタのソース(254)、 ドレイン(255)、 チャネル (2 56)、 制御電極 1 (257)、 制御電極 2 (262)を含む面での断面であり、読み出しト ランジスタについては制御電極(261 )、 チャネル(260)を含んでいる。 図 8 Bは これに直交する面での断面であり、読み出しトランジスタのソース(258)、 ドレ イン(259)を含む。 書き込みトランジスタのソース(254)、 ドレイン(255)、 チ ャネル(256)、制御電極 1 (257)、読み出しトランジスタの制御電極(261 )はの多 結晶シリコンからなる。書き込みトランジスタの制御電極 2 (262)、読み出しト ランジスタのソース(258)、 ドレイン(259) 、 チャネル(260)は基板の単結晶シ リコンを用いて形成する。 本実施例では書込みトタンジスタのチャネル(256) が制御電極 1 (257)と制御電極 2 (262)のダブルゲー卜を有するという特徴があ る。 このため制御電極とチャネル(256)の容量が増え、書込みトランジスタのリ ーク電流小さくを抑えるのに有利である。 さらに書込みトランジスタのオン電 流も多くとることができるため書込み動作が高速に行えるという特徴を持つ。 実施例 1 7
図 3 7は、 本発明の第 1 7の実施例を示す。 記憶素子の単位構造は実施例 4 の図 1 と同様である。 実施例 4では別々に設けていた書込みデータ線と読み出 しデータ線を接続している点で異なる。図 3 7は単位構造を 3行 3列の行列状に 並べたセルアレイの一部である。 点線で囲んだ部分(282) (283)が単位構造にあ たる。 説明のため小規模並べて示すが実際にはより多く並べてセルアレイの構 成要素(メモリマツ卜と呼ぶ) を構成する。読み出しトランジスタのドレイン( 285)は同じ列に属する記憶素子と共有構造を採っており、 拡散層を配線に用い ている点で実施例 4で示した図 4、 図 5とは異なる。 この方がセル面積が小さ い。ソース(284)についても同じ列に属する記憶素子と拡散層を通じて接続され ている。 書込みトランジスタと読み出しトランジスタに共通のの制御電極(290 )は同じ行に属する記憶素子と接続されている。書込みトランジスタのドレイン (286)も同じ列に属する記憶素子と接続されており、さらにメモリマット端で読 み出しトランジスタのドレイン(285)とコンタクト孔(287)を通じて接続されて いる。 大規模集積時には拡散層配線、 多結晶シリコン配線共に抵抗が高すぎ、 従って金属配線で裏打ちすることが必要になるが、 ここでは読み出しデータ線 兼書込みデータ線の金属配線を用意すればよい。 従って配線の面からも面積が 小さし、。メモリマツ卜の他端にて読み出しトランジスタのソース(284)に対する コンタク ト孔(288)を用意し、 金属のソース線(289)と接続する。 同じ素子のソ ース、 ドレイン領域に対するコンタク ト子 L (287) (288)をメモリマツ卜の異なる 端に設けることでコンタク ト孔のために面積の余裕を持たせながらも隣接列の 間隔を広くとらずにすむ。 この等価回路を図 3 8に示す。 さらに隣接列で読み 出しトランジタのソース領域を共通にして面積低減を図ってもよい。 この場合 隣接列では左右反転の構造となる。
加えて読み出しトランジスタのドレイン領域をも隣接列で共有化してもよい。 この場合が最小の構成となるが、 同時に同じ行に属す隣接する素子への書込み あるいは読み出しが同時にできないため、 一列おきに二回に分けて操作すると いう動作が必要である。 本実施例の構成は書込みトランジスタと読み出しトラ ンジスタでデータ線、 制御電極ともに共有するものであり、 面積を非常に小さ くできる。
ただし、 これらを分離した場合より安定動作できる電圧、 しきい値の余裕が 少なくなる。 尚、 ここでは面積削減を最優先として複数記憶素子に対して一個 所のコンタク ト孔 (287)を用いる構成を採ったが、記憶素子毎あるいは少数の記 憶素子毎にコンタク ト孔を用意してもよい。 この場合データ線あるいはワード 線間の配線ピッチをより広くとらなければならないが、 高抵抗の配線部分が減 るため高速動作に適した記憶装置を提供することが可能である。
本発明によれば、 低リークあるいは不純物注入以外のしきい電圧制御方法を 有する半導体素子を提供することが可能であり、 さらにこの素子を用いてスケ ールダウン可能で、 リフレッシュサイクルを十分長く確保できる高速書き込み の可能な半導体記憶素子を提供でき、 またこれらを用いた半導体装置を提供で さる。 産業上の利用可能性
本発明により高集積、 高速、 低消費電力の半導体装置が実現でき、 もって低 消費電力化、 小型化なシステムを実現することが出来る。

Claims

請 求 の 範 囲
1 . ソース領域と、 ドレイン領域と、 該ソース領域およびドレイン領域を接続 するチヤネル領域と、 上記チャネル領域のコンダクタンスを制御する制御電極 を有するトランジスタを含む半導体素子であって、
上記チャネル領域の平均の厚さが 5nm以下であることを特徴とする半導体素 子。
2 . 上記トランジスタを複数含み、 上記トランジスタとして、 ソース、 ドレイ ン領域が n型の素子と、 ソース、 ドレイン領域が p型の素子との両方を含むこと を特徴とする請求項 1記載の半導体装置。
3 . 上記トランジスタのソースあるいはドレイン領域の一端はデータ線に接続 され、
上記トランジスタのソースあるいはドレイン領域の他端はキャパシタに接続さ れ、
上記トランジスタのゲ一卜電極はヮード線に接続され、
上記キャパシタに蓄積する電荷量によって情報を記憶する半導体記憶素子を 構成したことを特徴とする請求項 1記載の半導体素子。
4 . ソース、 ドレイン領域と、 該ソース、 ドレイン領域を互いに接続する半導 体領域と、 該半導体領域のコンダクタンスを制御電極で制御する読み出しトラ ンジスタ構造と、
上記ソース、 ドレイン領域を接続する半導体領域近傍に配置された電荷蓄積 領域と、
該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造と を有し、
上記電荷蓄積領域に蓄積した電荷量の大小により読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子において、
上記書き込みトランジスタのチャネルが、平均の厚さが 5nm以下の半導体から なることを特徴とする半導体記憶素子。
5 . 上記書き込みトランジスタのチャネルが多結晶シリコンからなることを特 徴とする請求項 4記載の半導体記憶素子。
6 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、
上記電荷蓄積領域に蓄積した電荷量の大小によリ読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子をにおいて、
上記書き込みトランジスタのチャネルが、高さの平均が 5nm以下の複数の半導 体の結晶粒からなることを特徴とする半導体記憶素子。
7 . ソ一ス、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、 上記電荷蓄積領域に蓄積した電荷量の大小により読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子をにおいて、
上記書き込みトランジスタのチャネルが、短径の平均が 5nm以下の複数の半導 体結晶粒からなることを特徴とする半導体記憶素子。
8 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御するトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 上記電荷蓄積領域に蓄積した電荷量の大小により トランジスタのソース、 ド レイン間のコンダクタンスが変化することを用いて記憶を行う半導体記憶素子 において、
上記ソース、 ドレイン領域を接続する半導体と上記電荷蓄積領域の間の距離 が 10nm以下、 よリ好ましくは 7nm以下であることを特徴とする半導体記憶素子。
9 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、
上記電荷蓄積領域に蓄積した電荷量の大小により読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子において、
上記読み出しトランジスタのチャネルと上記電荷蓄積領域の間の距離が 10nm 以下、 より好ましくは 7nm以下であることを特徴とする半導体記憶素子。
1 0 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、
上記電荷蓄積領域に蓄積した電荷量の大小によリ読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子において、
一素子に 3値以上の値の記憶を行うことを特徴とする半導体記憶素子。
1 1 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、
上記電荷蓄積領域に蓄積した電荷量の大小により読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子において、 一素子に 2ビット以上の記憶を行うことを特徴とする半導体記憶素子。
1 2 . 請求項 4乃至 7、 1 0乃至 1 1のいずれかに記載の半導体記憶素子にお いて、上記書き込みトランジスタのチャネルと上記電荷蓄積領域の間の距離が 1 Onm以下、 より好ましくは 7nm以下であることを特徴とする半導体記憶素子。
1 3 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を有 し、 上記電荷蓄積領域に蓄積した電荷量の大小により読み出しトランジスタの ソース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導 体記憶素子をにおいて、
上記書き込みトランジスタのゲート絶縁膜厚が 15nm以下、 より好ましくは 10 nm以下であることを特徴とする半導体記憶素子。
1 4 . 上記書き込みトランジスタのゲート絶縁膜厚が 15nm以下、 より好ましく は 10nm以下であることを特徴とする請求項 4から 7、 および 9から 1 2のいず れかに記載の半導体記憶素子。
"I 5 . 上記書き込みトランジスタのソース、 ドレイン領域のいずれもが多結晶 シリコンからなることを特徴とする請求項 4から 7、 および 9から 1 4のいず れかに記載の半導体記憶素子。
1 6 . 上記書き込みトランジスタを流れる電流が基板に対して実質的に垂直に 流れるようにチャネルが設けられていることを特徴とする請求項 4から 7、 お よび 9から 1 5のいずれかに記載の半導体記憶素子。
1 7 . 上記書き込みトランジスタのチャネルが、 実質的に上下方向に設けられ た円柱または四角柱あるいはその中間の形状の側面と同様の形状をしているこ とを特徴とする請求項 1 6に記載の半導体記憶素子。
1 8 . 上記書き込みトランジスタのチャネルが、 実質的に上下方向に設けられ た穴の内側面に設けられていることを特徴とする請求項 1 6または 1 7に記載 の半導体記憶素子。
1 9 . 上記書き込みトランジスタの制御電極の少なくとも一部分が、 上記チヤ ネルに囲まれた領域の内側に存在することを特徴とする請求項 1 8に記載の半 導体記憶素子。
2 0 . 上記読み出しトランジスタの制御電極と、 上記書き込みトランジスタの 制御電極が共通に設けられていることを特徴とする請求項 4から 7、 および 9 から 1 9のいずれかに記載の半導体記憶素子。
2 1 . 上記読み出しトランジスタの制御電極と、 上記書き込みトランジスタの ドレイン領域が一体に設けられていることを特徴とする請求項 4から 7、 およ び 9から 1 9のいずれかに記載の半導体記憶素子。
2 2 . 請求項 4から 7、 9から 2 1のいずれかに記載の半導体記憶素子を複数 個並べだ構造を有する半導体記憶装置において、
少なくとも二個の隣接する半導体記憶素子が、 読み出し用トランジスタのソ ース領域、 ドレイン領域の両方が互いに接続されていることを特徴とする半導 体記憶装置。
2 3 . 請求項 2 2に記載の半導体記憶装置において、
上記接続されている読み出し用トランジスタのソース領域、 ドレイン領域が 不純物拡散層で接続されていることを特徴とする半導体記憶装置。
2 4 . 請求項 2 0に記載の半導体記憶素子を複数個並べた構造を有する半導体 記憶装置において、
複数の記憶素子の読み出し用トランジスタのドレイン領域が互いに接続され、 複数の記憶素子の書き込み用トランジスタのドレイン領域が互いに接続され、 複数の記憶素子の書き込み用トランジスタの制御電極が互いに接続され、 上記読み出し用トランジスタのドレイン領域の接続方向と、 上記書き込み用 トランジスタのドレイン領域の接続方向が実質的に平行であリ、
上記読み出し用トランジスタのドレイン領域の接続方向と、 上記書き込み用 トランジスタの制御電極の接続方向が実質的に垂直であることを特徴とする半 導体記憶装置。
2 5 . 請求項 2 1に記載の半導体記憶素子を複数個並べた構造を有する半導体 記憶装置において、
複数の記憶素子の読み出し用トランジスタのドレイン領域が互いに接続され、 複数の記憶素子の書き込み用トランジスタのドレイン領域が互いに接続され、 複数の記憶素子の書き込み用トランジスタの制御電極が互いに接続され、 上記読み出し用トランジスタのドレイン領域の接続方向と、 上記書き込み用 卜ランジスタの制御電極の接続方向が実質的に平行であり、
上記読み出し用トランジスタのドレイン領域の接続方向と、 上記書き込み用 トランジスタのドレイン領域の接続方向が実質的に垂直であることを特徴とす る半導体記憶装置。
2 6 . 請求項 1から 4、 6から 1 6のいずれかに記載の半導体記憶素子におい て、 上記読み出しトランジスタのドレイン領域と、 上記書き込みトランジス タのドレイン領域が半導体または金属によって、 間にトランジスタを介さず互 いに接続されていることを特徴とする半導体記憶素子。
2 7 . 請求項 4から 7、 9から 1 9のいずれかに記載の半導体記憶素子におい て、 上記読み出しトランジスタが、 別のトランジスタを介して読み出し用デー タに接続されていることを特徴とする半導体記憶素子。
2 8 . 請求項 4から 2 1 、 2 6、 2 7のいずれかに記載の半導体記憶素子を複 数個並べた構造を有する半導体記憶装置、 あるいは請求項 2 2から 2 5のいず れかに記載の半導体記憶装置において、 上記記憶装置に含まれる半導体記憶素子に印加される電位差が、 5V以下であ ることを特徴とする半導体記憶装置。
2 9 . 請求項 4から 2 1 、 2 6、 2 7のいずれかに記載の半導体記憶素子を複 数個並べた構造を有する半導体記憶装置、 あるいは請求項 2 2から 2 5、 2 8 のいずれかに記載の半導体記憶装置において、
書き込み用トランジスタに接続された書き込み用ヮード線に与えられる電位 が、 プラスマイナス 5V以下、 望ましくはプラスマイナス 3V以下であることを特 徴とする半導体記憶装置。
3 0 . 請求項 4から 2 1、 2 5、 2 7のいずれかに記載の半導体記憶素子を複 数個並べた構造を有する半導体記憶装置、 あるいは請求項 2 2から 2 5、 2 8、
2 9のいずれかに記載の半導体記憶装置において、
上記記憶装置を含むデータ処理装置の電源投入時あるいは電源遮断時、 ある いはその両方でのみリフレッシュ動作を行うことを特徴とする半導体記憶装置。
3 1 . 請求項 4から 2 1、 2 5、 2 7のいずれかに記載の半導体記憶素子を複 数個並べた構造を有する半導体記憶装置、 あるいは請求項 2 2から 2 5、 2 8 から 3 0のいずれかに記載の半導体記憶装置において、
上記記憶装置の書き込み動作において、 書き込みパルス印加後に書き込み情 報の検証動作を伴わないことを特徴とする半導体記憶装置。
3 2 . ソース、 ドレイン領域を有し、
該ソース、 ドレイン領域は互いに半導体を介して接続され、
制御電極を有し、
該制御電極により上記ソース、 ドレイン領域を接続する半導体のコンダクタ ンスを制御する読み出しトランジスタ構造を有し、
上記ソース、 ドレイン領域を接続する半導体近傍に電荷蓄積領域を有し、 該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタ構造を 有し、 上記電荷蓄積領域に蓄積した電荷量の大小によリ読み出しトランジスタのソ ース、 ドレイン間のコンダクタンスが変化することを用いて記憶を行う半導体 記憶素子をにおいて、
上記書き込みトランジスタのチャネルが、 基板に対して垂直に電流が流れる ように構成されていることを特徴とする半導体記憶素子。
3 3 . 基板と、
該基板内に形成されたソース領域およびドレイン領域と、 該ソース領域と ド レイン領域を互いに接続するチャネル領域とを有する読み出しトランジスタと、 上記チャネル領域近傍に配置された電荷蓄積領域と、
該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタを有し、 上記書き込みトランジスタのチャネルの一部まだは全部が、 上記基板の主面に 交差する面上に被着された半導体膜で形成されていることを特徴とする半導体 記憶素子。
3 4 . 上記半導体膜が、 上記基板の主面上に凸型に形成された構造物の側面に 被着された、平均の厚さが 5nm以下の半導体からなることを特徴とする請求項 3 3記載の半導体記憶素子。
3 5 . 上記書き込みトランジスタのソースおよびドレインは、 上記基板の主面 上に積層された膜により構成されることを特徴とする請求項 3 3または 3 4記 載の半導体記憶素子。
3 6 . 基板と、
該基板内に形成されたソース領域およびドレイン領域と、 該ソース領域とド レイン領域を互いに接続するチャネル領域とを有する読み出しトランジスタと、 上記チャネル領域近傍に配置された電荷蓄積領域と、
該電荷蓄積領域に電荷を注入あるいは放出する書き込みトランジスタを有し、 上記書き込みトランジスタのソース、 ドレイン、 およびチャネルが、 上記基板 の主面上に被着された膜で形成され、 上記ソースおよびドレインは上記基板の 主面に水平方向に距離をもって配置されることを特徴とする半導体記憶素子。
3 7 . 上記書き込みトランジスタのチャネルを形成する膜が、 平均の厚さが 5n m以下の半導体からなることを特徴とする請求項 3 6記載の半導体記憶素子。
3 8 . 上記書き込みトランジスタのソースおよびドレインを形成する膜の厚さ 力 上記書き込みトランジスタのチャネルを形成する膜よりも厚いことを特徴 とする請求項 3 6または 3 7記載の半導体記憶素子。
PCT/JP2000/001095 1999-03-17 2000-02-25 Semiconductor element and semiconductor device Ceased WO2000055920A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AU26926/00A AU2692600A (en) 1999-03-17 2000-02-25 Semiconductor element and semiconductor device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP07140299A JP3955409B2 (ja) 1999-03-17 1999-03-17 半導体記憶装置
JP11/71402 1999-03-17

Publications (1)

Publication Number Publication Date
WO2000055920A1 true WO2000055920A1 (en) 2000-09-21

Family

ID=13459498

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2000/001095 Ceased WO2000055920A1 (en) 1999-03-17 2000-02-25 Semiconductor element and semiconductor device

Country Status (5)

Country Link
US (3) US6576943B1 (ja)
JP (1) JP3955409B2 (ja)
AU (1) AU2692600A (ja)
TW (1) TW477068B (ja)
WO (1) WO2000055920A1 (ja)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1098370A3 (de) * 1999-10-19 2007-03-07 Infineon Technologies AG DRAM-Zellenanordnung und Verfahren zu deren Herstellung
WO2011108475A1 (en) * 2010-03-04 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and semiconductor device
WO2011114867A1 (en) * 2010-03-19 2011-09-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of semiconductor device
WO2011162147A1 (en) * 2010-06-23 2011-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
WO2012014790A1 (en) * 2010-07-27 2012-02-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2012256822A (ja) * 2010-09-14 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置及び半導体装置
US8630127B2 (en) 2010-06-25 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
JP2016006878A (ja) * 2010-07-28 2016-01-14 株式会社半導体エネルギー研究所 半導体装置
US9299723B2 (en) 2010-05-21 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with light-blocking layers

Families Citing this family (66)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6759282B2 (en) * 2001-06-12 2004-07-06 International Business Machines Corporation Method and structure for buried circuits and devices
EP1355316B1 (en) * 2002-04-18 2007-02-21 Innovative Silicon SA Data storage device and refreshing method for use with such device
US6787835B2 (en) * 2002-06-11 2004-09-07 Hitachi, Ltd. Semiconductor memories
US6649469B1 (en) * 2002-10-11 2003-11-18 Micron Technology, Inc. Methods of forming capacitors
US6764883B1 (en) * 2003-01-07 2004-07-20 International Business Machines Corp. Amorphous and polycrystalline silicon nanolaminate
WO2004105140A1 (ja) 2003-05-22 2004-12-02 Fujitsu Limited 電界効果トランジスタ及びその製造方法
JP2004355691A (ja) 2003-05-28 2004-12-16 Hitachi Ltd 半導体装置
US7276409B2 (en) 2003-06-24 2007-10-02 Micron Technology, Inc. Method of forming a capacitor
US7153778B2 (en) * 2004-02-20 2006-12-26 Micron Technology, Inc. Methods of forming openings, and methods of forming container capacitors
JP4418254B2 (ja) * 2004-02-24 2010-02-17 株式会社ルネサステクノロジ 半導体集積回路
WO2005091376A1 (ja) * 2004-03-17 2005-09-29 Japan Science And Technology Agency 有機縦形トランジスタおよびその製造方法
JP4849817B2 (ja) * 2005-04-08 2012-01-11 ルネサスエレクトロニクス株式会社 半導体記憶装置
JP2007081335A (ja) 2005-09-16 2007-03-29 Renesas Technology Corp 半導体装置
CN100448009C (zh) * 2005-10-21 2008-12-31 旺宏电子股份有限公司 非易失存储器及其制造方法
US8138540B2 (en) * 2005-10-24 2012-03-20 Macronix International Co., Ltd. Trench type non-volatile memory having three storage locations in one memory cell
JP4602912B2 (ja) * 2006-01-13 2010-12-22 日本電信電話株式会社 ゲインセル・メモリ回路及びその駆動方法
KR100755410B1 (ko) * 2006-09-22 2007-09-04 삼성전자주식회사 게이트 구조물 및 이를 형성하는 방법, 비휘발성 메모리장치 및 이의 제조 방법
US7400525B1 (en) * 2007-01-11 2008-07-15 International Business Machines Corporation Memory cell with independent-gate controlled access devices and memory using the cell
US9299568B2 (en) 2007-05-25 2016-03-29 Cypress Semiconductor Corporation SONOS ONO stack scaling
US8614124B2 (en) 2007-05-25 2013-12-24 Cypress Semiconductor Corporation SONOS ONO stack scaling
US8320191B2 (en) 2007-08-30 2012-11-27 Infineon Technologies Ag Memory cell arrangement, method for controlling a memory cell, memory array and electronic device
US9431549B2 (en) 2007-12-12 2016-08-30 Cypress Semiconductor Corporation Nonvolatile charge trap memory device having a high dielectric constant blocking region
KR101087830B1 (ko) * 2009-01-05 2011-11-30 주식회사 하이닉스반도체 반도체 소자의 레이아웃
TWI382530B (zh) * 2009-04-03 2013-01-11 Acer Inc A method and device for utilizing thin film transistor as nonvolatile memory
US8071453B1 (en) 2009-04-24 2011-12-06 Cypress Semiconductor Corporation Method of ONO integration into MOS flow
US9102522B2 (en) 2009-04-24 2015-08-11 Cypress Semiconductor Corporation Method of ONO integration into logic CMOS flow
US8072803B2 (en) * 2009-05-26 2011-12-06 Macronix International Co., Ltd. Memory device and methods for fabricating and operating the same
RU2012117771A (ru) * 2009-09-30 2013-11-10 Шарп Кабусики Кайся Устройство отображения
CN102612714B (zh) * 2009-11-13 2016-06-29 株式会社半导体能源研究所 半导体器件及其驱动方法
KR101823861B1 (ko) * 2009-11-20 2018-01-31 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
KR101911382B1 (ko) * 2009-11-27 2018-10-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR101720072B1 (ko) 2009-12-11 2017-03-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 불휘발성 래치 회로와 논리 회로, 및 이를 사용한 반도체 장치
CN102656690B (zh) 2009-12-25 2016-04-20 株式会社半导体能源研究所 半导体装置
WO2011086812A1 (en) * 2010-01-15 2011-07-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
KR101798367B1 (ko) * 2010-01-15 2017-11-16 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
CN102754162B (zh) * 2010-02-19 2015-12-09 株式会社半导体能源研究所 半导体器件及半导体器件的驱动方法
KR101840797B1 (ko) * 2010-03-19 2018-03-21 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 메모리 장치
KR101904445B1 (ko) 2010-04-16 2018-10-04 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
JP5743790B2 (ja) * 2010-08-06 2015-07-01 株式会社半導体エネルギー研究所 半導体装置
TWI524347B (zh) * 2010-08-06 2016-03-01 半導體能源研究所股份有限公司 半導體裝置及其驅動方法
US8508276B2 (en) 2010-08-25 2013-08-13 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including latch circuit
JP5702689B2 (ja) * 2010-08-31 2015-04-15 株式会社半導体エネルギー研究所 半導体装置の駆動方法、及び半導体装置
US8634228B2 (en) * 2010-09-02 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Driving method of semiconductor device
KR101952733B1 (ko) * 2010-11-05 2019-02-27 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
US8902637B2 (en) * 2010-11-08 2014-12-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device comprising inverting amplifier circuit and driving method thereof
CN102543734B (zh) * 2010-12-08 2015-06-24 中国科学院微电子研究所 带有存储功能的mos器件及其形成方法
TWI562142B (en) 2011-01-05 2016-12-11 Semiconductor Energy Lab Co Ltd Storage element, storage device, and signal processing circuit
KR102026718B1 (ko) * 2011-01-14 2019-09-30 가부시키가이샤 한도오따이 에네루기 켄큐쇼 기억장치, 반도체 장치, 검출 방법
TWI564890B (zh) * 2011-01-26 2017-01-01 半導體能源研究所股份有限公司 記憶體裝置及半導體裝置
US8634230B2 (en) 2011-01-28 2014-01-21 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US8659957B2 (en) * 2011-03-07 2014-02-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of driving semiconductor device
TWI567735B (zh) 2011-03-31 2017-01-21 半導體能源研究所股份有限公司 記憶體電路,記憶體單元,及訊號處理電路
JP5886128B2 (ja) 2011-05-13 2016-03-16 株式会社半導体エネルギー研究所 半導体装置
KR102093909B1 (ko) 2011-05-19 2020-03-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 회로 및 회로의 구동 방법
KR102081792B1 (ko) 2011-05-19 2020-02-26 가부시키가이샤 한도오따이 에네루기 켄큐쇼 연산회로 및 연산회로의 구동방법
TWI570730B (zh) 2011-05-20 2017-02-11 半導體能源研究所股份有限公司 半導體裝置
JP5890251B2 (ja) * 2011-06-08 2016-03-22 株式会社半導体エネルギー研究所 通信方法
JP6041707B2 (ja) 2012-03-05 2016-12-14 株式会社半導体エネルギー研究所 ラッチ回路および半導体装置
US9058892B2 (en) 2012-03-14 2015-06-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and shift register
CN108899273B (zh) * 2012-03-29 2024-02-09 经度快闪存储解决方案有限责任公司 将ono集成到逻辑cmos流程中的方法
US8873308B2 (en) 2012-06-29 2014-10-28 Semiconductor Energy Laboratory Co., Ltd. Signal processing circuit
JP6329843B2 (ja) 2013-08-19 2018-05-23 株式会社半導体エネルギー研究所 半導体装置
US10586864B2 (en) * 2018-08-05 2020-03-10 International Business Machines Corporation Vertical transistor with one-dimensional edge contacts
US10593798B2 (en) 2018-08-05 2020-03-17 International Business Machines Corporation Vertical transistor with one atomic layer gate length
US10872666B2 (en) * 2019-02-22 2020-12-22 Micron Technology, Inc. Source line management for memory cells with floating gates
CN114792735A (zh) * 2021-01-26 2022-07-26 华为技术有限公司 薄膜晶体管、存储器及制作方法、电子设备

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6185868A (ja) * 1984-10-03 1986-05-01 Sony Corp 薄膜トランジスタ
US4656607A (en) * 1983-07-21 1987-04-07 Hitachi, Ltd. Electrically erasable programmable RAM
JPS6379369A (ja) * 1986-09-24 1988-04-09 Hitachi Ltd 半導体記憶装置
EP0642173A1 (en) * 1993-08-19 1995-03-08 Hitachi, Ltd. Semiconductor element and semiconductor memory device using the same
GB2300941A (en) * 1995-05-17 1996-11-20 Hyundai Electronics Ind A DRAM cell and method of manufacture
JPH08340053A (ja) * 1995-06-13 1996-12-24 Sony Corp 半導体記憶装置およびその製造方法
JPH09213822A (ja) * 1996-02-05 1997-08-15 Hitachi Ltd 半導体記憶装置とその製造方法
US5798965A (en) * 1996-04-12 1998-08-25 Lg Semicon Co., Ltd. Dynamic random access memory having no capacitor and method for fabricating the same
JPH10256403A (ja) * 1997-03-14 1998-09-25 Toshiba Corp 半導体装置およびその製造方法
JPH10335496A (ja) * 1997-05-30 1998-12-18 Sharp Corp 半導体記憶素子およびその製造方法

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6319847A (ja) * 1986-07-14 1988-01-27 Oki Electric Ind Co Ltd 半導体記憶装置
JPH01255269A (ja) * 1988-04-05 1989-10-12 Oki Electric Ind Co Ltd 半導体記憶装置
JP2633650B2 (ja) * 1988-09-30 1997-07-23 株式会社東芝 半導体記憶装置およびその製造方法
US5463234A (en) * 1992-03-31 1995-10-31 Kabushiki Kaisha Toshiba High-speed semiconductor gain memory cell with minimal area occupancy
US5461250A (en) * 1992-08-10 1995-10-24 International Business Machines Corporation SiGe thin film or SOI MOSFET and method for making the same
JP3450467B2 (ja) * 1993-12-27 2003-09-22 株式会社東芝 不揮発性半導体記憶装置及びその製造方法
DE4417150C2 (de) * 1994-05-17 1996-03-14 Siemens Ag Verfahren zur Herstellung einer Anordnung mit selbstverstärkenden dynamischen MOS-Transistorspeicherzellen
JP3745392B2 (ja) * 1994-05-26 2006-02-15 株式会社ルネサステクノロジ 半導体装置
EP0727820B1 (en) * 1995-02-17 2004-03-24 Hitachi, Ltd. Semiconductor memory device and method of manufacturing the same
TW374196B (en) * 1996-02-23 1999-11-11 Semiconductor Energy Lab Co Ltd Semiconductor thin film and method for manufacturing the same and semiconductor device and method for manufacturing the same
US5696019A (en) * 1996-06-24 1997-12-09 Macronix International Co., Ltd. Self-aligned trench isolation for memory array using sidewall spacers
JP3992797B2 (ja) * 1996-09-25 2007-10-17 東芝松下ディスプレイテクノロジー株式会社 液晶表示装置
JP4053647B2 (ja) * 1997-02-27 2008-02-27 株式会社東芝 半導体記憶装置及びその製造方法
US6246083B1 (en) * 1998-02-24 2001-06-12 Micron Technology, Inc. Vertical gain cell and array for a dynamic random access memory
JP3749101B2 (ja) * 2000-09-14 2006-02-22 株式会社ルネサステクノロジ 半導体装置
US6787835B2 (en) * 2002-06-11 2004-09-07 Hitachi, Ltd. Semiconductor memories

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4656607A (en) * 1983-07-21 1987-04-07 Hitachi, Ltd. Electrically erasable programmable RAM
JPS6185868A (ja) * 1984-10-03 1986-05-01 Sony Corp 薄膜トランジスタ
JPS6379369A (ja) * 1986-09-24 1988-04-09 Hitachi Ltd 半導体記憶装置
EP0642173A1 (en) * 1993-08-19 1995-03-08 Hitachi, Ltd. Semiconductor element and semiconductor memory device using the same
GB2300941A (en) * 1995-05-17 1996-11-20 Hyundai Electronics Ind A DRAM cell and method of manufacture
JPH08340053A (ja) * 1995-06-13 1996-12-24 Sony Corp 半導体記憶装置およびその製造方法
JPH09213822A (ja) * 1996-02-05 1997-08-15 Hitachi Ltd 半導体記憶装置とその製造方法
US5798965A (en) * 1996-04-12 1998-08-25 Lg Semicon Co., Ltd. Dynamic random access memory having no capacitor and method for fabricating the same
JPH10256403A (ja) * 1997-03-14 1998-09-25 Toshiba Corp 半導体装置およびその製造方法
JPH10335496A (ja) * 1997-05-30 1998-12-18 Sharp Corp 半導体記憶素子およびその製造方法

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
LEOBANDUNG E, GUO L, CHOU S Y: "SILICON SINGLE HOLE QUANTUM DOT TRANSISTORS FOR COMPLEMENTARY DIGITAL CIRCUITS", TECHNICAL DIGEST OF THE INTERNATIONAL ELECTRON DEVICES MEETING. (IEDM). WASHINGTON, DEC. 10 - 13, 1995., NEW YORK, IEEE., US, 1 December 1995 (1995-12-01), US, pages 367 - 370, XP002928752, ISBN: 978-0-7803-2701-6 *
TIWARI S, ET AL.: "VOLATILE AND NON-VOLATILE MEMORIES IN SILICON WITH NANO-CRYSTAL STORAGE", TECHNICAL DIGEST OF THE INTERNATIONAL ELECTRON DEVICES MEETING. (IEDM). WASHINGTON, DEC. 10 - 13, 1995., NEW YORK, IEEE., US, 1 December 1995 (1995-12-01), US, pages 521 - 524, XP002928751, ISBN: 978-0-7803-2701-6 *

Cited By (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1098370A3 (de) * 1999-10-19 2007-03-07 Infineon Technologies AG DRAM-Zellenanordnung und Verfahren zu deren Herstellung
WO2011108475A1 (en) * 2010-03-04 2011-09-09 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and semiconductor device
US8437165B2 (en) 2010-03-04 2013-05-07 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device and semiconductor device
US8598648B2 (en) 2010-03-19 2013-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of semiconductor device
WO2011114867A1 (en) * 2010-03-19 2011-09-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and driving method of semiconductor device
US9299723B2 (en) 2010-05-21 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device with light-blocking layers
WO2011162147A1 (en) * 2010-06-23 2011-12-29 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8619470B2 (en) 2010-06-23 2013-12-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor memory device with long data holding period
US9583576B2 (en) 2010-06-25 2017-02-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US8630127B2 (en) 2010-06-25 2014-01-14 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US11551751B2 (en) 2010-06-25 2023-01-10 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US10726913B2 (en) 2010-06-25 2020-07-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
US9633722B2 (en) 2010-06-25 2017-04-25 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for driving the same
WO2012014790A1 (en) * 2010-07-27 2012-02-02 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
US8357963B2 (en) 2010-07-27 2013-01-22 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP2016006878A (ja) * 2010-07-28 2016-01-14 株式会社半導体エネルギー研究所 半導体装置
JP2012256822A (ja) * 2010-09-14 2012-12-27 Semiconductor Energy Lab Co Ltd 記憶装置及び半導体装置
US10236033B2 (en) 2010-09-14 2019-03-19 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device
US10665270B2 (en) 2010-09-14 2020-05-26 Semiconductor Energy Laboratory Co., Ltd. Memory device comprising stacked memory cell
US9299393B2 (en) 2010-09-14 2016-03-29 Semiconductor Energy Laboratory Co., Ltd. Memory device and semiconductor device
US9007812B2 (en) 2010-09-14 2015-04-14 Semiconductor Energy Laboratory Co., Ltd. Memory device comprising a cell array overlapping a driver circuit
US11568902B2 (en) 2010-09-14 2023-01-31 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including transistors with different channel-formation materials
US12040042B2 (en) 2010-09-14 2024-07-16 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device including transistor

Also Published As

Publication number Publication date
US20050205921A1 (en) 2005-09-22
US20020145159A1 (en) 2002-10-10
JP3955409B2 (ja) 2007-08-08
TW477068B (en) 2002-02-21
US6876023B2 (en) 2005-04-05
US6576943B1 (en) 2003-06-10
AU2692600A (en) 2000-10-04
JP2000269457A (ja) 2000-09-29

Similar Documents

Publication Publication Date Title
JP3955409B2 (ja) 半導体記憶装置
JP3613594B2 (ja) 半導体素子およびこれを用いた半導体記憶装置
KR100817657B1 (ko) 반도체 기억 장치, 데이터 처리 장치 및 반도체 장치
US6646300B2 (en) Semiconductor memory device
KR0174633B1 (ko) 이중 제어 게이트를 갖는 실리콘-온-절연물 상의 반도체 랜덤 액세스 메모리 셀
US5355330A (en) Capacitive memory having a PN junction writing and tunneling through an insulator of a charge holding electrode
US20060097311A1 (en) Semiconductor memory device
CN1933178B (zh) 半导体器件
US20070034922A1 (en) Integrated surround gate multifunctional memory device
US8143656B2 (en) High performance one-transistor DRAM cell device and manufacturing method thereof
WO2002067320A1 (en) Semiconductor storage device and semiconductor integrated circuit
JP3554666B2 (ja) 半導体メモリ装置
US12144164B2 (en) Method for manufacturing memory device using semiconductor element
US7544993B2 (en) Semiconductor storage device and portable electronic equipment
US20120025287A1 (en) Memory Cell, An Array, And A Method for Manufacturing A Memory Cell
US8144514B2 (en) One-transistor floating-body DRAM cell device with non-volatile function
EP1408511A1 (en) Single bit nonvolatile memory cell and methods for programming and erasing thereof
US20040262665A1 (en) Semiconductor storage device, method for operating thereof, semiconductor device and portable electronic equipment
JP3603221B2 (ja) 半導体メモリセルアレイ装置
Tran Challenges of DRAM and flash scaling-potentials in advanced emerging memory devices
US20070086230A1 (en) Nonvolatile latch circuit and system on chip with the same
TW202332007A (zh) 記憶體裝置及其製造方法
CN119486266A (zh) 半导体结构及其制作方法、存储器系统
JP2004349353A (ja) 半導体記憶装置及びその動作方法、並びに、携帯電子機器

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): AE AL AM AT AU AZ BA BB BG BR BY CA CH CN CR CU CZ DE DK DM EE ES FI GB GD GE GH GM HR HU ID IL IN IS KE KG KP KR KZ LC LK LR LS LT LU LV MA MD MG MK MN MW MX NO NZ PL PT RO RU SD SE SG SI SK SL TJ TM TR TT TZ UA UG US UZ VN YU ZA ZW

AL Designated countries for regional patents

Kind code of ref document: A1

Designated state(s): GH GM KE LS MW SD SL SZ TZ UG ZW AM AZ BY KG KZ MD RU TJ TM AT BE CH CY DE DK ES FI FR GB GR IE IT LU MC NL PT SE BF BJ CF CG CI CM GA GN GW ML MR NE SN TD TG

121 Ep: the epo has been informed by wipo that ep was designated in this application
DFPE Request for preliminary examination filed prior to expiration of 19th month from priority date (pct application filed before 20040101)
REG Reference to national code

Ref country code: DE

Ref legal event code: 8642

122 Ep: pct application non-entry in european phase
122 Ep: pct application non-entry in european phase