[go: up one dir, main page]

WO1997018584A1 - Procede de formation de bosse de contact sur un dispositif a semi-conducteurs - Google Patents

Procede de formation de bosse de contact sur un dispositif a semi-conducteurs Download PDF

Info

Publication number
WO1997018584A1
WO1997018584A1 PCT/JP1996/002871 JP9602871W WO9718584A1 WO 1997018584 A1 WO1997018584 A1 WO 1997018584A1 JP 9602871 W JP9602871 W JP 9602871W WO 9718584 A1 WO9718584 A1 WO 9718584A1
Authority
WO
WIPO (PCT)
Prior art keywords
bump
solder
semiconductor device
forming
adhesive
Prior art date
Application number
PCT/JP1996/002871
Other languages
English (en)
French (fr)
Inventor
Tetsuo Satou
Yoshihiro Ishida
Original Assignee
Citizen Watch Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Citizen Watch Co., Ltd. filed Critical Citizen Watch Co., Ltd.
Priority to US08/860,857 priority Critical patent/US6066551A/en
Publication of WO1997018584A1 publication Critical patent/WO1997018584A1/ja

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L24/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/0502Disposition
    • H01L2224/05022Disposition the internal layer being at least partially embedded in the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05075Plural internal layers
    • H01L2224/0508Plural internal layers being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05117Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05124Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05139Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05144Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05147Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05138Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05155Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/05001Internal layers
    • H01L2224/05099Material
    • H01L2224/051Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05163Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05171Chromium [Cr] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0556Disposition
    • H01L2224/05571Disposition the external layer being disposed in a recess of the surface
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05617Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 400°C and less than 950°C
    • H01L2224/05624Aluminium [Al] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05639Silver [Ag] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05644Gold [Au] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05647Copper [Cu] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05638Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
    • H01L2224/05655Nickel [Ni] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/05599Material
    • H01L2224/056Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
    • H01L2224/05663Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than 1550°C
    • H01L2224/05671Chromium [Cr] as principal constituent
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/061Disposition
    • H01L2224/0612Layout
    • H01L2224/0613Square or rectangular array
    • H01L2224/06134Square or rectangular array covering only portions of the surface to be connected
    • H01L2224/06135Covering only the peripheral area of the surface to be connected, i.e. peripheral arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/113Manufacturing methods by local deposition of the material of the bump connector
    • H01L2224/1133Manufacturing methods by local deposition of the material of the bump connector in solid form
    • H01L2224/11334Manufacturing methods by local deposition of the material of the bump connector in solid form using preformed bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/12Structure, shape, material or disposition of the bump connectors prior to the connecting process
    • H01L2224/13Structure, shape, material or disposition of the bump connectors prior to the connecting process of an individual bump connector
    • H01L2224/13001Core members of the bump connector
    • H01L2224/13099Material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/8312Aligning
    • H01L2224/83136Aligning involving guiding structures, e.g. spacers or supporting members
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/03Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/02Bonding areas ; Manufacturing methods related thereto
    • H01L24/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L24/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01004Beryllium [Be]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01005Boron [B]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01006Carbon [C]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01013Aluminum [Al]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01023Vanadium [V]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01024Chromium [Cr]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01029Copper [Cu]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/0103Zinc [Zn]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01033Arsenic [As]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01047Silver [Ag]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01058Cerium [Ce]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01078Platinum [Pt]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01079Gold [Au]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/01Chemical elements
    • H01L2924/01082Lead [Pb]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/0132Binary Alloys
    • H01L2924/01327Intermediate phases, i.e. intermetallics compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/013Alloys
    • H01L2924/014Solder alloys
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/32Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits
    • H05K3/34Assembling printed circuits with electric components, e.g. with resistor electrically connecting electric components or wires to printed circuits by soldering
    • H05K3/3457Solder materials or compositions; Methods of application thereof
    • H05K3/3478Applying solder preforms; Transferring prefabricated solder patterns

Definitions

  • the present invention relates to a method for forming a bump formed on a pad electrode in a flip-chip type semiconductor device or the like.
  • solder bumps are formed on pad electrodes.
  • a method for forming the solder bumps a vapor deposition method, an electrolytic plating method, a stud bump method, and the like have been conventionally used.
  • the vapor deposition method has recently been used to increase the diameter of a wafer and to reduce the bump pitch and shape.
  • the stud bump method is used only on a trial basis because of its high cost.
  • the electrolytic plating method has become mainstream instead of the vapor deposition method.
  • FIG. 17 is a view showing a conventional bump formed by an electrolytic plating method.
  • 1 is a wafer
  • 2 is an aluminum pad electrode
  • 3 is a passivation film
  • 100 is an electrolytic plating bump
  • 101 is a base metal film
  • 102 is a copper core
  • 1 is a copper core.
  • 03 is a solder bump.
  • the wafer 11 aluminum, chromium, and copper are vapor-deposited on the wafer 11 by vacuum deposition to form an underlying metal film 101 in order to ensure reliability of the electrical connection between the pad electrode of the semiconductor element and the electrical connection. .
  • a plating resist is applied, a predetermined portion of the plating resist is opened, and the underlying metal film 101 on the aluminum pad electrode portion 2 is exposed, and copper is used as the underlying metal film 101 as a common electrode.
  • An electrolytic plating is performed to form a copper core 102, and then an electrolytic plating of the solder is performed.
  • the mask resist is peeled off, and the other underlying metal film is etched while the underlying metal film 101 of the bump portion is left.
  • a flux is applied, and the solder is melted in a reflow oven in a nitrogen atmosphere to complete the electrolytic plating bump 100.
  • a copper core of about 20 / zm is plated on the underlying metal film to prevent the solder bumps from crushing and shorting to the side of the semiconductor element. I have. For this reason, copper is a rigid body and firmly adheres to the underlying metal film.
  • the chip size increases, the temperature changes of heating and cooling increase, and the difference in the linear expansion coefficient between copper and the silicon substrate causes Stress was applied to the lower part of the copper core, causing interfacial delamination, disconnection, and cracking of silicon, leading to reliability problems.
  • the present invention has been made in view of the above circumstances, and requires only a simple process.
  • the purpose of the present invention is to provide a method for forming bumps of a semiconductor device that can obtain a highly reliable product.
  • the present invention provides a plating step of performing electroless plating on a pad electrode of a semiconductor element, an adhesive treatment step of applying an adhesive to an electroless plating portion, and a step of applying an adhesive to a portion provided with an adhesive.
  • the method includes a solder particle attaching step of attaching one or more solder particles, and a solder melting step of melting the solder particles to form a bump.
  • a metal core is interposed in the bump, and at least one of the gold core is previously mixed in some or all of the solder particles.
  • the metal core may be mixed with solder particles and adhered to a portion provided with an adhesive, so that the metal core is interposed in a bump during a solder melting step.
  • a method may be adopted in which the adhesive is applied to the electrode portion in a bonding agent treatment step and a metal core attachment step that are independent and independent of the solder particle attachment step, so as to be interposed in the bump during the solder melting step.
  • the present invention relates to a process for treating a bridging agent, a process for attaching solder particles, and a process for melting solder.
  • It consists of a high-temperature solder adhesive treatment step, a high-temperature solder paste adhesion step and a high-temperature solder melting step, and a low-temperature solder adhesive treatment step, a low-temperature solder particle adhesion step and a low-temperature solder fusion step.
  • the high-temperature solder functions as a metal core.
  • a highly reliable semiconductor device can be obtained by a simple process. It does not require expensive equipment and can easily respond to changes in wafer size.
  • FIG. 1 is a process chart showing a first embodiment of a bump forming method for a semiconductor device according to the present invention.
  • 2 (a) to 2 (f) are cross-sectional views of a main step of the first embodiment in the same manner.
  • FIG. 3 is a sectional view of a bump formed by a second embodiment of the method for forming a bump of a semiconductor device of the present invention.
  • FIGS. 4 (a) and 4 (b) are cross-sectional views of an electrode portion in main steps in a third embodiment of the bump forming method for a semiconductor device according to the present invention.
  • FIG. 5 is a cross-sectional view showing a state in which a semiconductor element having bumps formed by the method of the second embodiment is bonded to a circuit board.
  • FIG. 6 is a cross-sectional view showing a state in which three metal cores are interposed in a solder bump by the method of the third embodiment.
  • FIG. 7 is a process chart showing a fourth embodiment of the method for forming a bump of a semiconductor device of the present invention.
  • FIGS. 8 (a) to 8 (d) are cross-sectional views of an electrode part of a main process in the first stage of the fourth embodiment.
  • FIGS. 9 (a) to 9 (c) are cross-sectional views of an electrode part of a main process in the second stage of the fourth embodiment.
  • FIG. 10 is a process chart showing another embodiment using a metal core in the bump forming method for a semiconductor device of the present invention.
  • FIG. 11 is a process diagram showing a fifth embodiment of the bump forming method for a semiconductor device of the present invention.
  • FIGS. 12 (a) to 12 (e) are cross-sectional views of an electrode part in a main step in the same manner as in the fifth embodiment.
  • FIG. 13 is a plan view of a semiconductor device in which a metal core is interposed in at least three solder bumps by the bump forming method for a semiconductor device according to the present invention.
  • FIG. 14 is a plan view showing a use state of a semiconductor element manufactured by each embodiment of the method for forming a bump of a semiconductor element of the present invention.
  • FIG. 15 is a cross-sectional view for explaining an alignment state of a semiconductor element manufactured in each embodiment of the method for forming a bump of a semiconductor element of the present invention on a tray.
  • FIG. 16 is a cross-sectional view for explaining a state in which semiconductor elements manufactured in each embodiment of the method for forming bumps of a semiconductor element of the present invention are aligned on a tray.
  • FIG. 17 is a cross-sectional view of a conventional solder bump.
  • BEST MODE FOR CARRYING OUT THE INVENTION The present invention will be described in more detail with reference to the accompanying drawings.
  • FIG. 1 is a process diagram
  • FIGS. 2 (a) to (f) are cross-sectional views of an electrode portion in a main process.
  • the oxide film of the aluminum pad electrode 2 of the semiconductor element completed on the wafer 11 is removed.
  • an activation process step S2 an activation process for selectively electrolessly plating nickel on the pad electrode 2 is performed.
  • the electroless nickel plating step S3 a nickel film 11 as a metal is electrolessly plated on the pad electrode 2 as shown in FIG. 2 (b).
  • Reference numeral 3 denotes a passivation film.
  • the wafer 1 is placed in a chemical tank in order to selectively apply the pressure-sensitive adhesive 4 to the metal portion exposed on the wafer 1 Soak and dry.
  • the solder particles 12 are sprinkled on the wafer 11, as shown in FIG. 2 (d).
  • the diameter of the solder particles 12 is about 100 / m.
  • a post-processing step S6 after performing a heat treatment for temporarily bonding the solder pieces to the electrode portions, as shown in FIG. 2 (e), the solder existing in a portion other than the portion where the adhesive 4 is applied is provided. Lightly brush and remove particles 12. As a result, only the solder paste 12 at the portion where the adhesive 4 is applied remains.
  • solder particles 12 are fixed to the metal part of the hearth 1 in a flux application step S 7, and then the reflow furnace S 8 is used in a solder reflow step S 8.
  • the molten solder 14 is rolled into a ball by surface tension as shown in Fig. 2 (f). Then, after cleaning and drying, inspection is performed in an inspection step S9 to complete solder bumps 10 on the wafer.
  • the process returns to the adhesive treatment step S4, and the subsequent steps are repeated.
  • one solder particle is adhered to one electrode by setting the diameter of the solder to about 100 / im.
  • the present invention is not limited to this. May be attached.
  • FIG. 3 is a sectional view of the solder bump formed in the second embodiment.
  • the method of the second embodiment of the present invention is formed by the same steps as those in FIG. 1 except that the activation step S 2 and the electroless nickel plating step S 3 in FIG. 1 are omitted. Ooo
  • solder particle attaching step S 5 post-processing Step S 6
  • flux application step S 7 solder riff opening one step S 8 are performed to form solder bumps 10 as shown in FIG. 3.
  • This embodiment can be applied when diffusion of tin or lead into a pad electrode metal such as aluminum or an intermetallic compound can be tolerated.
  • the electroless plating is not limited to nickel, but may be plating such as gold, copper, chromium, or the like, or may be a multilayer or mixed plating thereof.
  • FIG. 4 shows a cross-sectional view of an electrode part in a main step of the third embodiment.
  • bumps are formed based on the steps shown in FIG. 1.
  • the solder particles 1 2 a ball-shaped metal core 13 made of a metal such as copper is mixed.
  • the diameter of the metal core 13 is about 20 m, and the diameter of the solder particles 12 is about 100 m. As described above, when the diameter of the metal core 13 is smaller than the thickness of the solder particles 12 (the thickness of the present embodiment is about 30 ⁇ m), a sufficient amount of solder for the metal core 13 is secured. No need to refill the solder later It becomes.
  • solder particles 12 containing the metal core 13 are fixed to the metal part of the hearth 1 with the adhesive 14, and then the flux is applied on the surface of the hearth 1 in the flux application step S7.
  • Solder reflow process By passing through the reflow furnace in step S8, the molten solder with the metal core 13 interposed is rounded into a ball shape 14 by surface tension, and the solder is soldered as shown in Fig. 4 (b). The bump 10 is formed.
  • the adhesive treatment step S4 And repeat the subsequent steps. In this case, it is not necessary to use the solder particles 12 containing a metal core, and the diameter of the solder particles may be determined according to the required film thickness.
  • FIG. 5 shows an example in which a semiconductor element 1a on which a bump is formed by the method of the third embodiment is bonded to a gold-plated connection electrode 202 of a circuit board 200. It functions as a spacer between the element 1a and the substrate 200, and since the metal core 13 is wrapped in the solder 14a and does not directly adhere to the nickel film 11, the stress is reduced and the reliability is reduced. Excellent connection and easy bonding can be obtained.
  • a plurality of metal cores 13 can be mixed in the inside of the solder particles 12, and in this case, a solder bump 14 as shown in FIG. 6 can be obtained.
  • FIGS. 7, 8, and 9 show a fourth embodiment of the present invention.
  • FIG. 7 is a process chart of the method of this embodiment
  • FIGS. 8 (a) to (d) show cross-sectional views of the electrode part at the time of the main process in the first stage
  • FIGS. (C) shows a cross-sectional view of the electrode part of the main process in the second stage.
  • an adhesive treatment step S4 is performed as shown in FIG. 8 (a), and then, as shown in FIG. 8 (b), the solder particles 12 And the metal core 13 are mixed and adhered to the adhesive 4.
  • the proportion of the mixture of the solder particles 12 and the metal cores 13 depends on the number of bumps per chip, but should be such that the chips are substantially parallel when bonded.
  • a post-processing step S6 is performed, and then a flux coating step S7 is performed.
  • the solder reflow process S8 is performed as shown in FIG.
  • Each step of the second stage in the method of the present embodiment is performed when the thickness of the solder 14 is insufficient for the metal core 13, and as shown in FIG.
  • the adhesive is applied again to the solder bump formed in the step in the adhesive treatment step S9.
  • a post-treatment step S11 is performed after a solder particle attachment step S10, and solder particles 12 are attached only to the pad electrode portion as shown in FIG. 9 (b).
  • a solder reflow process S13 is performed through a flux application process S12 to form a solder bump 10 as shown in FIG. 9 (c).
  • the second step is repeated.
  • the solder bumps 10 are completed in the first steps S1 to S8, the second steps S9 to S13 can be omitted.
  • a method of interposing the metal core 13 in the solder bump 10 As described above, a method of mixing the metal core 13 inside the solder particles 12, and a method of mixing the solder particles 12 and the metal core 1
  • the method of mixing and supplying the method of performing both of the above methods simultaneously, the method of mixing and supplying the solder particles in which the metal core 13 is mixed and the solder particles in which the metal core 13 is not mixed are further provided. There are various methods such as a method of separately supplying the metal core 13 and the solder particles 12.
  • the method of separately supplying the metal core 13 and the solder particles 12 is shown in a process diagram as shown in FIG. 10, and in FIG.
  • the attaching step S5 becomes a metal core attaching step S5 for attaching only the metal core, and accordingly, the flux applying step S7 and the solder reflow step S8 are omitted.
  • FIG. 11 is a process chart of the method of this embodiment
  • FIGS. 12 (a) to 12 (e) are cross-sectional views of the electrode portion during a main process.
  • the upper layer of the solder bump is formed by high-temperature melting solder, and then the outer layer of the solder bump is formed by low-temperature melting solder.
  • an adhesive treatment step S14 for applying the adhesive 4 is performed.
  • a post-processing step S16 is performed after a high-temperature solder particle attaching step S15, and the high-temperature solder particles 12a are attached only to the adhesive 4 as shown in FIG. 12 (b).
  • an inner layer portion 14a of the solder bump is formed as shown in FIG. 12 (c) in a solder riff opening one step S18 through a flux applying step S17.
  • the adhesive treatment step 19 the adhesive 4 is applied to the outer periphery of the bump inner layer 14a made of the high-temperature molten solder, and the low-temperature solder paste adhesion step S20 and the post-treatment step S21 are performed again. .
  • the low-temperature melting solder 12b is attached only to the outer periphery of the bump inner layer 14a.
  • a solder riff opening one process S23 melts the outer layer portion 14b of the solder bump in a process S23 to complete the solder bump 14 as a whole.
  • solder bumps formed by the method of the fifth embodiment when the semiconductor element is mounted on the circuit board, only the outer layer portion 14 b made of low-temperature melting solder is melted, so that the inner layer portion 14 a Will function as a metal core.
  • the ratio of P bZS n is not limited to the above, and as a solder, not only P bZS n but also A gZS nZZ n, Z n / S n, S n / C u, S n / Various things such as Ag / B i and SnZIn can be applied.
  • the method according to this embodiment comprises a bump having a metal core 13 interposed between at least three pad electrodes or a high-temperature molten solder when the semiconductor element has three or more pad electrodes.
  • the inner layer portion 14a forms a solder bump interposed.
  • the semiconductor element 20 can be formed.
  • the semiconductor element and the circuit board can be kept parallel.
  • the metal core 13 is interposed between the solder bumps 14 located at the four corners as shown in FIG. In such a case, after the adhesive treatment steps S4 and S14, a metal core, solder particles containing a metal core, or high-temperature melting solder particles are attached to the four corner electrode pad portions. carry out.
  • the adhesive 21 decreases its adhesiveness due to light or heat. Things (e.g., as the adhesive the adhesiveness decreases by heat, Asahi Chemical Research Laboratory STRIPMASK # 4 4 8 T) With, Bruno, conveying from 0 Re' preparative 3 0 to Torei (not shown), Alignment can be automated.
  • the pallet 30 is made of a transparent material, and the pallet 30 is made of a transparent material. Light should be applied from below 30. If the adhesive 21 has a property of deteriorating the adhesiveness due to heat, a heater 40 is provided below the pallet 30 as shown in FIG. Let let 30 be heated.
  • the semiconductor element can be peeled off from the pallet 30 by a vacuum chuck 50 as shown in FIG. 16 and transported.
  • the present invention is not limited to the method of the embodiment described above, and various modifications can be made within the scope of the gist.
  • INDUSTRIAL APPLICABILITY The method for forming a bump of a semiconductor device of the present invention can be applied to the formation of a bump of a TAB type semiconductor device in addition to the flip chip method.

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Wire Bonding (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Electrodes Of Semiconductors (AREA)

Description

¾g 糸田 半導体素子のバンプ形成方法 発明の背景
[技術分野]
この発明は、 フリ ップチップ方式等の半導体素子において、 パッ ド電極上に形 成されるバンプの形成方法に関する。
[背景技術]
ボンディ ングをフリ ップチップ方式で行なう半導体素子にあってはパッ ド電極 上にはんだバンプが形成してある。 このはんだバンプの形成方法としては、 蒸着 法, 電解メツキ法, スタッ ドバンプ法等が従来より採用されているが、 蒸着法は 最近のウェハーの大口径化、 バンプピッチや形状の細密化に対して精度に問題が あり、 またスタツ ドバンプ法はコストが高いために試作的にのみ使われており、 量産的には近年、 電解メツキ法が蒸着法に変わって主流になりつつある。
第 1 7図は電解メ ツキ法で形成した従来のバンプを示す図である。
同図において、 1はウェハ一、 2はアルミニウムのパッ ド電極、 3はパッシ ベ一シヨン膜、 1 0 0は電解メ ツキバンプで、 1 0 1は下地金属膜、 1 0 2は銅 コア、 1 0 3ははんだバンプである。
このバンプにおいては、 半導体素子のパッ ド電極と電気接続の信頼性を確保す るため、 ウェハ一 1上に真空蒸着法でアルミニウム、 クロム、 銅を蒸着して下地 金属膜 1 0 1を形成する。 その後、 メツキレジストを塗布し、 該メツキレジスト の所定部分を開口してアルミニウムのパッ ド電極部 2上の下地金属膜 1 0 1を露 出させ、 下地金属膜 1 0 1を共通電極として銅の電解メ ツキを行なって銅コア 1 0 2を形成し、 その後はんだの電解メツキを行なう。 次いで、 メ ツキレジスト を剥離し、 バンプ部の下地金属膜 1 0 1を残した状態で他の下地金属膜をエッチ ングし、 フラックスを塗布して窒素雰囲気のリフロ一炉ではんだを溶融して電解 メ ツキバンプ 1 0 0を完成させている。
しかしながら、 この電解メツキ法によるはんだバンプの形成にも次のような問 題がある。
第 1に、 フォ 卜レジストの形成工程、 下地金属膜の形成工程で使用する装置が 高額でしかも取り扱うウェハーのサイズが限定されるため、 ウェハーサイズが違 うと切り替えに時間がかかったり、 仕様外のサイズを扱うことができなかった。 このため、 この方法ではコスト高になるとともに、 ゥヱハ一でないチップ単位の ンプ形成が不可能であつた。
また第 2に、 はんだバンプを基板にボンディングする際、 はんだバンプが潰れ て半導体素子の側面とショートしてしまうことを防止するため、 約 2 0 /z mの銅 コアを下地金属膜にメツキしている。 このため、 銅が剛体でしかも下地金属膜と 強固に密着してしまうことから、 チップサイズが大型になるにつれて加熱、 冷却 の温度変化が加わると、 銅とシリコン基板の線膨張係数の違いにより、 銅コア下 部に応力を与え、 界面剥離して接続が切れたり、 シリコンにクラックが入ったり するなどして、 信頼性に問題があった。
さらに第 3に、 下地金属膜のエッチング工程があり、 例えば下地金属膜として アルミニウム, クロム, 銅を使用した場合、 鉛と錫をエッチングせずに下地金属 膜をエッチングすることは困難であつたし、 エッチング量, 時間の管理も難し かった。
一方、 最近において、 メツキによらずに電子部品のリードや、 回路基板の露出 パターン上にはんだを塗布する技術が特開平 0 7 - 0 7 4 4 5 9号公報で提案さ れている。
し力、し、 この技術を半導体素子のパッ ド電極のバンプ形成に応用する具体的な 技術についてはまだ開発されていない。 さらに、 この技術によってバンプを形成 する際、 基板へのボンディング時にはんだバンプが潰れないようにする技術を付 加する点についても一切開示がなされていない。
従って、 本発明は上記の諸事情に鑑みてなされたものであり、 簡単な工程で信 頼性の高い製品を得ることのできる半導体素子のバンプ形成方法の提供を目的と している。
[発明の開示]
上記目的を達成するため、 本発明は、 半導体素子のパッ ド電極上に無電解メッ キを行なうメツキ工程、 無電解メツキ部分に粘着剤を付与する粘着剤処理工程、 粘着剤を付与した部分に一又は二以上のはんだ粒子を付着させるはんだ粒子付着 工程、 及びはんだ粒子を溶融してバンプを形成するはんだ溶融工程とを有する方 法としてある。
ここで、 前記はんだ粒子を溶融してバンプを形成する工程において、 バンプ内 に金属コアを介在させ、 また、 この金厲コアを、 あらかじめ一部又は全部のはん だ粒子内に少なくとも一つ混入させておくことにより、 はんだ溶融工程時にバン プ内に介在させる方法としてある。
また、 本発明では、 前記金属コアを、 はんだ粒子と混合させて粘着剤を付与し た部分に付着させることにより、 はんだ溶融工程時にバンプ内に介在させる方法 としてもよく、 さらに、 前記金属コアを、 はんだ粒子付着工程と別個独立した粘 着剤処理工程及び金属コア付着工程で電極部分に付着させることにより、 はんだ 溶融工程時にバンプ内に介在させる方法としてもよい。
また、 本発明は、 拈着剤処理工程とはんだ粒子付着工程及びはんだ溶融工程 力
高温はんだ粘着剤処理工程と高温はんだ拉子付着工程及び高温はんだ溶融工程、 並びに、 低温はんだ粘着剤処理工程と低温はんだ粒子付着工程及び低温はんだ溶 融工程からなる方法としてある。
この場合において、 高温はんだ粘着剤処理工程と高温はんだ粒子付着工程及び 高温はんだ溶融工程を行なった後に、 低温はんだ粘着剤処理工程と低温はんだ粒 子付着工程及び低温はんだ溶融工程を行なうことが好ましく、 このようにすると 高温はんだが金属コアとして機能する。
以上のように本発明によれば、 簡単な工程で信頼性の高い半導体素子を得るこ とができるとともに、 高価な装置を必要とすることもなく、 また、 ウェハ一サイ ズの変更にも容易に対応することができる。
また、 無電解メツキによってアルミニウム上に選択的にメツキを行なっている ので、 電解メツキのようにウェハ一上に共通電極を形成する必要がなくなり、 製 造工程を簡素化できるとともに、 低コスト化を図ることができる。 図面の簡単な説明 第 1図は、 本発明の半導体素子のバンプ形成方法の第 1実施形態を示す工程図 である。
第 2図 ( a ) 〜 ( f ) は、 同じく第 1実施形態における主要工程の電極部断面 図である。
第 3図は、 本発明の半導体素子のバンプ形成方法の第 2実施形態で形成したバ ンプの断面図である。
第 4図 (a ) , ( b ) は、 本発明の半導体素子のバンプ形成方法の第 3実施形 態における主要工程の電極部断面図である。
第 5図は、 第 2実施形態の方法でバンプを形成した半導体素子を、 回路基板に ボンディングした状態の断面図である。
第 6図は、 第 3実施形態の方法ではんだバンプ内に三個の金属コアを介在させ た状態の断面図である。
第 7図は、 本発明の半導体素子のバンプ形成方法の第 4実施形態を示す工程図 である。
第 8図 (a ) 〜 (d ) は、 同じく第 4実施形態の第一段階における主要工程の 電極部断面図である。
第 9図 (a ) 〜 (c ) は、 同じく第 4実施形態の第二段階における主要工程の 電極部断面図である。
第 1 0図は、 本発明の半導体素子のバンプ形成方法の金属コアを用いた他の実 施形態を示す工程図である。 第 1 1図は、 本発明の半導体素子のバンプ形成方法の第 5実施形態を示す工程 図である。
第 1 2図 (a ) 〜 (e ) は、 同じく第 5実施形態における主要工程の電極部断 面図である。
第 1 3図は、 本発明の半導体素子のバンプ形成方法によって、 少なくとも三個 のはんだバンプ内に金属コアを介在させた半導体素子の平面図である。
第 1 4図は、 本発明の半導体素子のバンプ形成方法の各実施形態で製造された 半導体素子の使用状態を示す平面図である。
第 1 5図は、 本発明の半導体素子のバンプ形成方法の各実施形態で製造された 半導体素子の卜レイへの整列状態を説明するための断面図である。
第 1 6図は、 本発明の半導体素子のバンプ形成方法の各実施形態で製造された 半導体素子のトレイへの整列状態を説明するための断面図である。
第 1 7図は、 従来のはんだバンプの断面図である。 発明を実施するための最良の形態 本発明をより詳細に詳述するために、 添付の図面に従ってこれを説明する。 [第 1実施形態]
まず、 本発明の第 1実施形態を第 1図及び第 2図によって説明する。
第 1図は工程図、 第 2図 (a ) ~ ( f ) は主要工程における電極部の断面図を 示している。
第 1図における前処理工程 S 1では、 第 2図 (a ) に示すようにウェハ一 1上 に完成された半導体素子のアルミニウムのパッ ド電極 2の酸化膜を除去する。 次いで、 活性化処理工程 S 2ではパッド電極 2上に選択的にニッケルを無電解 メツキするための活性化処理を行なう。 そして、 無電解ニッケルメツキ工程 S 3 では、 第 2図 (b ) に示すようにパッ ド電極 2上に金属としてのニッケル膜 1 1 を無電解メツキする。 なお、 3はパッシベーシヨン膜である。
次に、 粘着剤処理工程 S 4では、 第 2図 ( c ) に示すように、 ゥヱハ一1上に 露出している金属部分に選択的に粘着剤 4を付与するためウェハー 1を薬剤槽に 浸し、 かつ、 乾燥させる。
そして、 はんだ粒子付着工程 S 5では、 第 2図 (d ) に示すように、 はんだ粒 子 1 2をウェハ一 1上に振りかける。 本実施形態の場合、 はんだ粒子 1 2の直径 は約 1 0 0 / mである。
その後、 後処理工程 S 6では、 はんだ拉子を電極部に仮接着させるための加熱 処理を行なった後、 第 2図 (e ) に示すように、 粘着剤 4を付与した部分以外に あるはんだ粒子 1 2を軽くブラッシングして除去する。 これにより、 粘着剤 4を 付与した部分にあるはんだ拉子 1 2のみが残る。
このようにして、 ゥヱハー 1の金属部分にはんだ粒子 1 2を固定した後、 フ ラックス塗布工程 S 7でゥヱハー 1の表面上にフラックスを塗布し、 次いで、 は んだリフロー工程 S 8でリフロー炉の中を通すことにより、 第 2図 ( f ) に示す ように、 溶融したはんだ 1 4が表面張力でボール状に丸まる。 その後、 洗浄及び 乾燥を行なった後検査工程 S 9で検査を行ない、 ウェハ一上にはんだバンプ 1 0 を完成させる。
なお、 はんだリフロー工程 S 8の後ではんだの膜厚が不足している場合は、 粘 着剤処理工程 S 4に戻り、 以降の工程を繰り返す。
本実施形態では、 はんだ拉子の直径を約 1 0 0 /i mとして一つの電極に一個の はんだ粒子を付着させるようにしたが、 これに限定されることなく、 例えば 5 0 / m以下の複数のはんだ拉子を付着させてもよい。
[第 2実施形態]
次に、 本発明の第 2実施形態について説明する。
第 3図は第 2実施形態で形成したはんだバンプの断面図である。
本発明の第 2実施形態の方法は、 第 1図における活性化処理工程 S 2と無電解 二ッケルメッキエ程 S 3を省略した以外は第 1図における工程と同じ工程で形成 してあ O o
すなわち、 ウェハー 1の状態で前処理工程 S 1を行なった後、 直接粘着剤処理 工程 S 4を行なってパッ ド電極 2上に粘着層を形成し、 その後、 はんだ粒子付着 工程 S 5, 後処理工程 S 6 , フラックス塗布工程 S 7及びはんだリフ口一工程 S 8を行なって、 第 3図に示すような、 はんだバンプ 1 0を形成したものであ o
この実施形態のものはアルミニウム等のパッ ド電極金属に対する錫, 鉛の拡散 や金属間化合物等が許容できる場合に適用できる。
なお、 前記した活性化処理工程 S 2と無電解ニッケルメツキ工程 S 3を有する 第 1実施形態の方法と、 これら工程を有しない第 2実施形態の方法は、 以下で説 明する各実施形態に選択的に適用することができる。 したがって、 以下の各実施 形態の説明で、 第 1又は第 2の実施形態方法の一方を用いている場合であって も、 この実施形態の方法に限定されるものではない。
また、 無電解メツキは、 ニッケルに限定されるものではなく、 例えば金, 銅, クロムなどのメツキでもよく、 さらには、 それらの多層あるいは混合メツキであ つてもよい。
[第 3実施形態]
次に、 本発明の第 3実施形態について説明する。
第 4図は、 第 3実施形態の主要工程における電極部の断面図を示している。 この第 3実施形態の方法も、 第 1図に示す工程にもとづいてバンプを形成する が、 この実施形態においては、 第 4図 (a ) に示すように、 ゥヱハー 1上に振り かけるはんだ粒子 1 2の内部に銅等の金属からなるボール状の金属コア 1 3を混 入させてある。
この実施形態では、 金属コア 1 3の直径は約 2 0 m、 はんだ粒子 1 2の直径 を約 1 0 0 mとしてある。 このように、 金属コア 1 3の直径をはんだ粒子 1 2 の膜厚 (本実施形態の膜厚は約 3 0 ^ m ) よりも小さくすると、 金属コア 1 3に 対するはんだの量を十分確保することができ、 あとではんだを補充する必要がな くなる。
このようにして、 ゥヱハー 1の金属部分に金属コア 1 3入りのはんだ粒子 1 2 を粘着剤 1 4で固定した後、 フラックス塗布工程 S 7でゥヱハー 1の表面上にフ ラックスを塗布して、 はんだリフロー工程 S 8でリフロー炉の中を通すことによ り、 金属コア 1 3を介在した状態で溶融したはんだが表面張力でボール状 1 4に 丸まり、 第 4図 (b ) に示すようはんだバンプ 1 0を形成する。
なお、 はんだ粒子として金属コア 1 3の混入したものを用いた場合であって も、 はんだリフ口一工程 S 8の後ではんだの膜厚が不足しているときは、 粘着剤 処理工程 S 4に戻り、 以降の工程を繰り返す。 し力、し、 この場合、 はんだ粒子 1 2としては金属コア入りのものを用いる必要はないし、 またはんだ粒子の直径は 必要膜厚に応じて決めればよい。
第 5図は、 第 3実施形態の方法でバンプを形成した半導体素子 1 aを、 回路基 板 2 0 0の金メツキされた接続電極 2 0 2にボンディングした例で、 金属コア 1 3が半導体素子 1 aと基板 2 0 0のスぺ一ザとして機能し、 しかも金属コア 1 3 がはんだ 1 4 aに包まれており直接ニッケル膜 1 1に密着していないので、 応力 を緩和し信頼性の優れた、 しかもボンディングの容易な接続を得られる。
なお、 はんだ粒子 1 2の内部に複数個の金属コア 1 3を混入させておくことも でき、 このようにすると、 第 6図に示すようなはんだバンプ 1 4を得ることがで きる。
[第 4実施形態]
次に、 本発明の第 4実施形態について説明する。
第 7図, 第 8図及び第 9図は、 本発明の第 4実施形態を示すものである。
第 7図は、 この実施形態方法の工程図であり、 第 8図 (a ) 〜 (d ) は第一段 階における主要工程時の電極部の断面図を示し、 第 9図 (a ) 〜 (c ) は第二段 階における主要工程の電極部の断面図を示している。
本実施形態の方法は、 はんだ粒子に金属コアを混合させて粘着剤に付着させは んだリフローする第一段階の工程 S 1 〜 S 8とはんだ粒子のみを粘着剤に付着さ せてはんだリフローする第二段階の工程 S 9〜S 1 4を有している。
第一段階では、 第 8図 (a ) に示すように、 粘着剤処理工程 S 4を行ない、 そ の後、 第 8図 (b ) に示すように、 粒子付着工程 S 5においてはんだ粒子 1 2と 金属コア 1 3を混合して粘着剤 4に付着させる。 この場合におけるはんだ粒子 1 2と金属コア 1 3の混合の割合はチップ単位のバンプ数によるが、 ボンディング したときにチップがほぼ平行となるような割合とする。 その後、 第 8図 (c ) に 示すように、 パッ ド電極部以外からはんだ拉子 1 2と金属コア 1 3を除去した後 処理工程 S 6を行ない、 次いでフラックス塗布工程 S 7を経て第 8図 (d ) に示 すようにはんだリフロー工程 S 8を行なう。
本実施形態方法における第二段階の各工程は、 金属コア 1 3に対してはんだ 1 4の膜厚が不足している場合に行なわれ、 第 9図 (a ) に示すように、 第一段階 の工程で形成されたはんだバンプに粘着剤処理工程 S 9で再度粘着剤を付与す る。 その後、 はんだ粒子付着工程 S 1 0を経て後処理工程 S 1 1を行ない、 第 9 図 (b ) に示すようにパッ ド電極部のみにはんだ粒子 1 2を付着させる。 その後 さらに、 フラックス塗布工程 S 1 2を経てはんだリフロー工程 S 1 3を行ない第 9図 (c ) に示すようなはんだバンプ 1 0を形成する。
この第 4実施形態の方法においても、 第二段階の工程一回だけでははんだが足 りないときは、 第二段階の工程を繰り返す。 また逆に、 第一段階の各工程 S l〜 S 8ではんだバンプ 1 0が完成するときは、 第二段階の各工程 S 9〜S 1 3を省 略することもできる。
はんだバンプ 1 0内に金属コア 1 3を介在させる方法としては、 前記したよう に、 はんだ粒子 1 2の内部に金属コア 1 3を混入させておく方法、 及びはんだ粒 子 1 2と金属コア 1 3を混合して供給する方法のほか、 前記両方法を同時に行な う方法、 金属コア 1 3を混入してあるはんだ粒子と混入していないはんだ粒子を 混合して供給する方法、 さらには、 金属コア 1 3とはんだ粒子 1 2を別個に供給 する方法など、 種々の方法がある。
このうち、 金属コア 1 3とはんだ粒子 1 2を別個に供給する方法を、 工程図で 表わすと第 1 0図に示すようになり、 第 7図における、 はんだ粒子, 金属コア付 着工程 S 5が、 金属コアのみを付着する金属コア付着工程 S 5となるとともに、 これにともなって、 フラックス塗布工程 S 7及びはんだリフロー工程 S 8が省略 される。
[第 5実施形態]
次に、 本発明の第 5実施形態について説明する。
第 1 1図はこの実施形態方法の工程図であり、 第 1 2図 (a ) 〜 ( e ) は主要 工程時における電極部の断面図である。
本実施形態の方法は、 高温溶融はんだによってはんだバンプの內層を形成し、 その後低温溶融はんだによってはんだバンプの外層を形成している。
前記した第 1図あるいは第 7図に示す工程と同様の、 前処理工程 S I 1 , 活性 化処理工程 S 1 2 , 無電解ニッケル工程 S 1 3を行なった後、 第 1 2図 (a ) に 示すように粘着剤 4を付与する粘着剤処理工程 S 1 4を行なう。
その後、 高温はんだ粒子付着工程 S 1 5を経て後処理工程 S 1 6を行ない、 第 1 2図 (b ) に示すように粘着剤 4の部分にのみ高温はんだ粒子 1 2 aを付着さ せる。
次いで、 フラックス塗布工程 S 1 7を経てはんだリフ口一工程 S 1 8で第 1 2 図 ( c ) に示すようにはんだバンプの内層部分 1 4 aを形成する。
その後、 再び粘着剤処理工程 1 9で、 高温溶融はんだからなるバンプ内層 1 4 aの外周に粘着剤 4を付与するとともに、 低温はんだ拉子付着工程 S 2 0及び後 処理工程 S 2 1を行なう。 これにより、 第 1 2図 (d ) に示すようにバンプ内層 1 4 aの外周のみに低温溶融はんだ 1 2 bが付着される。
次いで、 フラックス塗布工程 S 2 2を経てはんだリフ口一工程 S 2 3ではんだ バンプの外層部分 1 4 bを溶融形成し、 全体としてはんだバンプ 1 4を完成させ る
この第 5実施形態の方法で形成したはんだバンプによれば、 半導体素子を回路 基板上に実装するときは、 低温溶融はんだからなる外層部分 1 4 bのみを溶かし て行なうので、 内層部分 1 4 aは金属コアとして機能することになる。 なお、 高温溶融はんだ粒子としては、 例えば、 P bZS n = 95Z5のものを 用い、 低温溶融はんだ粒子としては、 例えば、 PbZSn = 40Z60のものを 用いる。 P bZS nの比率は前記のものに限定されるものではなく、 また、 はん だとしては P bZS nだけでなく A gZS nZZ n, Z n/S n, S n/C u, S n/A g/B i , S nZ I n等種々のものを適用できる。
[第 6実施形態]
次に、 本発明の第 6実施形態について説明する。
この実施形態の方法は、 半導体素子が三箇所以上にパッ ド電極を有する場合に おいて、 少なくとも三箇所のパッ ド電極に金属コア 13を介在させたバンプ、 あ るいは、 高温溶融はんだからなる内層部分 14 aが介在するはんだバンプを形成 するものである。
例えば、 第 13図に示すような、 外周部分に多数のはんだバンプ 14を有する 半導体素子 20において、 これらはんだバンプ 14のうちの少なくとも三つに金 属コアを介在させておくと、 半導体素子 20を回路基板に実装する際、 半導体素 子と回路基板を平行に保つことができる。
なお、 第 13図に示す半導体素子において、 第 13図に示すように、 四隅に位 置するはんだバンプ 14に金属コア 13を介在させておくことが最も好ましい。 このような場合は、 粘着剤処理工程 S 4, S 14の後、 四隅の電極パッ ド部分に 金属コア, 金属コア入りはんだ粒子あるいは高温溶融はんだ粒子を付着させ、 そ の後前記した各工程を実施する。
前記した各実施形態の方法は、 半導体素子がウェハー状の場合あるいはチップ 状の場合のいずれにも適用することができる。
また、 前記した各実施形態の方法ではんだバンプを形成した半導体素子 20 カ 、 第 14図に示すように、 パレツト 30上に接着剤 21で保持されている場合 には、 実装等に際し、 半導体素子をパレット 30上から剥離して卜レイ上に整列 させることがある。
このような場合、 接着剤 21として、 光あるいは熱によって接着性が低下する もの (例えば、 熱によって接着性が低下する接着剤としては、 アサヒ化学研究所 製 S T R I P M A S K # 4 4 8 T ) を用いると、 ノ、0レッ ト 3 0からトレィ (図示せず) への搬送, 整列を自動化することができる。
具体的には、 接着剤 2 1が光で接着性が低下する性質を有するものである場合 には、 第 1 5図に示すように、 パレツ ト 3 0を透明な材料で製作し、 パレツ ト 3 0の下方から光をあてるようにする。 また、 接着剤 2 1が熱で接着性が低下する 性質を有するものである場合には、 第 1 6図に示すように、 パレツ 卜 3 0の下部 にヒータ 4 0を設けて、 ハ。レツ ト 3 0を加熱するようにする。
このようにすると、 接着剤の接着性を低下させた後、 半導体素子を、 第 1 6図 に示すような真空チヤック 5 0でパレツ ト 3 0から剥離して搬送することが可能 となる。
なお、 チップ状の半導体素子を回路基板に実装する際、 回路基板上のパターン のない部分に、 電気的接続と無関係なエキストラバンプを、 前記した各実施形態 方法によって形成することもできる。 このようにするとエキストラバンプがス ぺーサとして機能し、 半導体素子を回路基板に平行に実装することができる。 このとき、 回路基板のエキストラバンプと対応する部分にレジスト膜を形成し ておくと、 半導体素子の実装時にエキストラバンプが広がらず、 スぺ一サとして 確実に機能する。
なお、 本発明は、 前記した実施形態の方法に限定されるものではなく、 要旨の 範囲内において、 種々変形実施が可能である。 産業上の利用可能性 本発明の半導体素子のバンプ形成方法は、 フリップチップ方式のほか、 T A B 方式の半導体素子のバンプ形成に適用することができる。

Claims

請 求 の 範 囲
1 . 半導体素子のパッ ド電極上に粘着剤を付与する粘着剤処理工程、 粘着剤を 付与した部分に一又は二以上のはんだ粒子を付着させるはんだ粒子付着工程、 及 びはんだ粒子を溶融してバンプを形成するはんだ溶融工程とを有することを特徴 とした半導体素子のバンプ形成方法。
2 . 半導体素子のパッ ド電極上に無電解メツキを行なうメツキ工程、 無電解 メツキ部分に粘着剤を付与する粘着剤処理工程、 粘着剤を付与した部分に一又は 二以上のはんだ粒子を付着させるはんだ拉子付着工程、 及びはんだ粒子を溶融し てバンプを形成するはんだ溶融工程とを有することを特徴とした半導体素子のバ ンプ形成方法。
3 . 前記はんだ粒子を溶融してバンプを形成する工程において、 バンプ内に金 属コアを介在させることを特徴とした請求の範囲第 1項又は第 2項記載の半導体 素子のバンプ形成方法。
4 . 金属コアを、 あらかじめ一部又は全部のはんだ粒子内に少なくとも一つ混 入させておくことにより、 はんだ溶融工程時にバンプ内に介在させることを特徴 とした請求の範囲第 3項記載の半導体素子のバンプ形成方法。
5 . 金属コアを、 はんだ粒子と混合させて粘着剤を付与した部分に付着させる ことにより、 はんだ溶融工程時にバンプ内に介在させることを特徴とした請求の 範囲第 3項記載の半導体素子のノ ンプ形成方法。
6 . 金属コアを、 はんだ粒子付着工程と別個独立した粘着剤処理工程及び金属 コア付着工程で電極部分に付着させることにより、 はんだ溶融工程時にバンプ内 に介在させることを特徴とした請求の範囲第 3項記載の半導体素子のバンプ形成 方法。
7 . 粘着剤処理工程とはんだ粒子のみの付着工程及びはんだ溶融工程を少なく とも一回付加したことを特徴とする請求の範囲第 1〜 6項のうちのいずれかの半 導体素子のバンプ形成方法。
8 . はんだ粒子内に混入された金属コアの直径が、 はんだ粒子の膜厚より小さ いことを特徴とした請求の範囲第 4項記載の半導体素子のバンプ形成方法。
9 . 粘着剤処理工程とはんだ粒子付着工程及びはんだ溶融工程が、 高温はんだ 粘着剤処理工程と高温はんだ粒子付着工程及び高温はんだ溶融工程、 並びに、 低 温はんだ粘着剤処理工程と低温はんだ粒子付着工程及び低温はんだ溶融工程から なる請求の範囲第 1項又は第 2項記載の半導体素子の くンプ形成方法。
1 0 . 高温はんだ粘着剤処理工程と高温はんだ粒子付着工程及び高温はんだ溶 融工程を行なった後に、 低温はんだ粘着剤処理工程と低温はんだ粒子付着工程及 び低温はんだ溶融工程を行ない、 高温はんだを金属コアとすることを特徴とした 請求の範囲第 9項記載の半導体素子のバンプ形成方法。
1 1 . 半導体素子が三箇所以上にパッ ド電極を有する場合において、 少なくと も三箇所のパッ ド電極に金属コアを介在させたバンプを形成することを特徴とし た請求の範囲第 3〜 1 0項のうちのいずれかの半導体素子のバンプ形成方法。
1 2 . 少なくとも三箇所以上のパッ ド電極が、 予め定められた位置のパッ ド電 極であることを特徴とした請求の範囲第 1 1項記載の半導体素子のバンプ形成方 法。
1 3 . 予め定められた三箇所又は四箇所のパッ ド電極が、 半導体素子の四隅の パッ ド電極であることを特徴とした請求の範囲第 1 2項記載の半導体素子のバン プ形成方法。
1 4 . ウェハ一状態にある半導体素子に請求の範囲第 1 〜 1 3項のうちのいず れかの方法でバンプを形成することを特徴とした半導体素子のバンプ形成方法。
1 5 . チップ伏態にある半導体素子に請求の範囲第 1〜 1 3項のうちのいずれ かの方法でバンプを形成することを特徴とした半導体素子のバンプ形成方法。
1 6 . チップ状態にある半導体素子が、 パレツ ト上に接着剤で保持されている ことを特徴とした請求の範囲第 1 5項記載の半導体素子のバンプ形成方法。
1 7 . パレツ ト上に保持されているチップ状態にある半導体素子を、 パレツ ト から剥離してトレイ上に整列させることを特徴とした請求の範囲第〗 6項記載の 半導体素子のバンプ形成方法。
1 8 . チップ状態にある半導体素子をパレツ 卜から剥雜する際、 接着剤の接着 性を熱によつて低下させることを特徴とした請求の範囲第 1 7項記載の半導体素 子のバンプ形成方法。
1 9 . チップ状態にある半導体素子をパレツ 卜から剥離する際、 接着剤の接着 性を光によって低下させることを特徵とした請求の範囲第 1 7項記載の半導体素 子のバンプ形成方法。
PCT/JP1996/002871 1995-11-15 1996-10-03 Procede de formation de bosse de contact sur un dispositif a semi-conducteurs WO1997018584A1 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US08/860,857 US6066551A (en) 1995-11-15 1996-10-03 Method for forming bump of semiconductor device

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP29688095 1995-11-15
JP7/296880 1995-11-15
JP8/47767 1996-03-05
JP8047767A JPH09199506A (ja) 1995-11-15 1996-03-05 半導体素子のバンプ形成方法

Publications (1)

Publication Number Publication Date
WO1997018584A1 true WO1997018584A1 (fr) 1997-05-22

Family

ID=26387935

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP1996/002871 WO1997018584A1 (fr) 1995-11-15 1996-10-03 Procede de formation de bosse de contact sur un dispositif a semi-conducteurs

Country Status (6)

Country Link
US (1) US6066551A (ja)
JP (1) JPH09199506A (ja)
KR (1) KR100418059B1 (ja)
CN (1) CN1110072C (ja)
TW (1) TW328146B (ja)
WO (1) WO1997018584A1 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6180265B1 (en) * 1997-06-27 2001-01-30 Delco Electronics Corporation Flip chip solder bump pad
SG99331A1 (en) * 2000-01-13 2003-10-27 Hitachi Ltd Method of producing electronic part with bumps and method of producing elctronic part
JP2021197387A (ja) * 2020-06-10 2021-12-27 千住金属工業株式会社 バンプ電極基板の形成方法

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100499336B1 (ko) * 1998-07-13 2005-09-02 삼성전자주식회사 플립칩 패키지소자와 제조방법
US6444563B1 (en) * 1999-02-22 2002-09-03 Motorlla, Inc. Method and apparatus for extending fatigue life of solder joints in a semiconductor device
JP2002185130A (ja) * 2000-12-11 2002-06-28 Fujitsu Ltd 電子回路装置及び電子部品
JP4341187B2 (ja) * 2001-02-13 2009-10-07 日本電気株式会社 半導体装置
JP3891346B2 (ja) * 2002-01-07 2007-03-14 千住金属工業株式会社 微小銅ボールおよび微小銅ボールの製造方法
US20050003650A1 (en) * 2003-07-02 2005-01-06 Shriram Ramanathan Three-dimensional stacked substrate arrangements
US20050003652A1 (en) * 2003-07-02 2005-01-06 Shriram Ramanathan Method and apparatus for low temperature copper to copper bonding
JP2005117035A (ja) * 2003-09-19 2005-04-28 Showa Denko Kk フリップチップ型窒化ガリウム系半導体発光素子およびその製造方法
KR100695116B1 (ko) * 2004-12-27 2007-03-14 삼성전기주식회사 디바이스 패키지용 솔더
JP4576270B2 (ja) 2005-03-29 2010-11-04 昭和電工株式会社 ハンダ回路基板の製造方法
WO2007007865A1 (en) 2005-07-11 2007-01-18 Showa Denko K.K. Method for attachment of solder powder to electronic circuit board and solder-attached electronic circuit board
WO2007029866A1 (en) * 2005-09-09 2007-03-15 Showa Denko K.K. Method for attachment of solder powder to electronic circuit board and soldered electronic circuit board
JP2008041867A (ja) * 2006-08-04 2008-02-21 Showa Denko Kk ハンダ回路基板の製造方法
KR20090039740A (ko) * 2006-08-03 2009-04-22 쇼와 덴코 가부시키가이샤 땜납 회로 기판의 제조 방법
JP4819611B2 (ja) * 2006-08-03 2011-11-24 昭和電工株式会社 ハンダ回路基板の製造方法
US20100096754A1 (en) * 2008-10-17 2010-04-22 Samsung Electronics Co., Ltd. Semiconductor package, semiconductor module, and method for fabricating the semiconductor package
JP5456545B2 (ja) * 2009-04-28 2014-04-02 昭和電工株式会社 回路基板の製造方法
JP2009278128A (ja) * 2009-08-17 2009-11-26 Hitachi Metals Ltd 導電性ボールの搭載装置
US9159687B2 (en) * 2012-07-31 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. Solder bump for ball grid array
KR102420126B1 (ko) 2016-02-01 2022-07-12 삼성전자주식회사 반도체 소자
KR101982040B1 (ko) * 2016-06-21 2019-05-24 삼성전기주식회사 팬-아웃 반도체 패키지

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60116157A (ja) * 1983-11-29 1985-06-22 Matsushita Electric Ind Co Ltd 半導体装置
JPH0395636A (ja) * 1989-09-08 1991-04-22 Nissan Motor Co Ltd フェイルセーフ回路の診断方式
JPH03145732A (ja) * 1989-10-31 1991-06-20 Hitachi Ltd 半導体集積回路装置の製造方法
JPH04258131A (ja) * 1991-02-13 1992-09-14 Fujitsu Ltd 半田バンプ形成方法及び半田ボール
JPH05136146A (ja) * 1991-11-15 1993-06-01 Matsushita Electric Ind Co Ltd 半導体装置の電極と検査方法
JPH05191019A (ja) * 1991-11-15 1993-07-30 Showa Denko Kk はんだパターン形成方法
JPH07288255A (ja) * 1994-04-15 1995-10-31 Sony Corp はんだバンプの形成方法
JPH08139097A (ja) * 1994-11-10 1996-05-31 World Metal:Kk フリップチップ用接続ボール及び半導体チップの接合方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0793341B2 (ja) * 1986-05-15 1995-10-09 沖電気工業株式会社 半導体装置及びその製造方法
JPH0258349A (ja) * 1988-08-24 1990-02-27 Toshiba Corp 半導体チップのピックアップ装置
JPH0312933A (ja) * 1989-06-12 1991-01-21 Nec Corp 半導体装置の製造方法
JPH03291958A (ja) * 1990-04-09 1991-12-24 Sumitomo Electric Ind Ltd チップ状部品のピックアップ装置
JPH0536754A (ja) * 1991-07-31 1993-02-12 Matsushita Electric Ind Co Ltd 半導体装置
JPH0613454A (ja) * 1992-06-25 1994-01-21 Seiko Epson Corp 半導体素子保管用トレイおよびその製造方法
JP2784122B2 (ja) * 1992-10-29 1998-08-06 ローム株式会社 半導体装置の製法
JPH0766208A (ja) * 1993-08-27 1995-03-10 Toshiba Corp 半導体装置およびその製造方法
JPH07183327A (ja) * 1993-11-15 1995-07-21 World Metal:Kk 半導体チップ、半導体チップの端子の形成方法及び半導体チップの接合方法
JPH08204322A (ja) * 1995-01-26 1996-08-09 Ibiden Co Ltd バンプの形成方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS60116157A (ja) * 1983-11-29 1985-06-22 Matsushita Electric Ind Co Ltd 半導体装置
JPH0395636A (ja) * 1989-09-08 1991-04-22 Nissan Motor Co Ltd フェイルセーフ回路の診断方式
JPH03145732A (ja) * 1989-10-31 1991-06-20 Hitachi Ltd 半導体集積回路装置の製造方法
JPH04258131A (ja) * 1991-02-13 1992-09-14 Fujitsu Ltd 半田バンプ形成方法及び半田ボール
JPH05136146A (ja) * 1991-11-15 1993-06-01 Matsushita Electric Ind Co Ltd 半導体装置の電極と検査方法
JPH05191019A (ja) * 1991-11-15 1993-07-30 Showa Denko Kk はんだパターン形成方法
JPH07288255A (ja) * 1994-04-15 1995-10-31 Sony Corp はんだバンプの形成方法
JPH08139097A (ja) * 1994-11-10 1996-05-31 World Metal:Kk フリップチップ用接続ボール及び半導体チップの接合方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6180265B1 (en) * 1997-06-27 2001-01-30 Delco Electronics Corporation Flip chip solder bump pad
SG99331A1 (en) * 2000-01-13 2003-10-27 Hitachi Ltd Method of producing electronic part with bumps and method of producing elctronic part
JP2021197387A (ja) * 2020-06-10 2021-12-27 千住金属工業株式会社 バンプ電極基板の形成方法
US11478869B2 (en) 2020-06-10 2022-10-25 Senju Metal Industry Co., Ltd. Method for forming bump electrode substrate

Also Published As

Publication number Publication date
TW328146B (en) 1998-03-11
CN1168195A (zh) 1997-12-17
US6066551A (en) 2000-05-23
CN1110072C (zh) 2003-05-28
JPH09199506A (ja) 1997-07-31
KR100418059B1 (ko) 2004-04-28
KR980700682A (ko) 1998-03-30

Similar Documents

Publication Publication Date Title
WO1997018584A1 (fr) Procede de formation de bosse de contact sur un dispositif a semi-conducteurs
KR940001149B1 (ko) 반도체 장치의 칩 본딩 방법
US20030151140A1 (en) Semiconductor element and a producing method for the same, and a semiconductor device and a producing method for the same
EP0382080A2 (en) Bump structure for reflow bonding of IC devices
JP2000100851A (ja) 半導体部品及びその製造方法、半導体部品の実装構造及びその実装方法
US5842626A (en) Method for coupling surface mounted capacitors to semiconductor packages
JPH0273648A (ja) 電子回路及びその製造方法
JP3451987B2 (ja) 機能素子及び機能素子搭載用基板並びにそれらの接続方法
US6281105B1 (en) Electrode modification using an unzippable polymer paste
JPH08335605A (ja) フラックスレス・フリップ・チップ・ボンディングおよびその製造方法
KR100592121B1 (ko) 플립 칩 조립을 위한 무세정 플럭스
JPH0266953A (ja) 半導体素子の実装構造およびその製造方法
JPH09148333A (ja) 半導体装置とその製造方法
US6375060B1 (en) Fluxless solder attachment of a microelectronic chip to a substrate
JPH11145174A (ja) 半導体装置およびその製造方法
GB2364172A (en) Flip Chip Bonding Arrangement
JP2000012605A (ja) 半導体チップの電極部の形成方法
JP2002083841A (ja) 実装構造及びその製造方法
JP2006313929A (ja) フリップチップ型icの製造方法、および、フリップチップ型ic実装回路基板の製造方法
JPH09293961A (ja) 電子部品の実装方法
JPH03241756A (ja) 半導体集積回路の実装装置および実装方法
JPS6086840A (ja) 半導体装置の製造方法
JPH11135533A (ja) 電極構造、該電極を備えたシリコン半導体素子、その製造方法及び該素子を実装した回路基板並びにその製造方法
EP0696055A2 (en) Electronic assemblies and methods of treatment
JPS61225839A (ja) バンプ電極の形成方法

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 96191465.3

Country of ref document: CN

AK Designated states

Kind code of ref document: A1

Designated state(s): CN KR US

WWE Wipo information: entry into national phase

Ref document number: 1019970704145

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 08860857

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1019970704145

Country of ref document: KR

WWG Wipo information: grant in national office

Ref document number: 1019970704145

Country of ref document: KR