TWI833291B - 電壓調整電路 - Google Patents
電壓調整電路 Download PDFInfo
- Publication number
- TWI833291B TWI833291B TW111127230A TW111127230A TWI833291B TW I833291 B TWI833291 B TW I833291B TW 111127230 A TW111127230 A TW 111127230A TW 111127230 A TW111127230 A TW 111127230A TW I833291 B TWI833291 B TW I833291B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- apr
- feedback terminal
- adjustment circuit
- terminal
- Prior art date
Links
- 230000001105 regulatory effect Effects 0.000 title abstract 2
- 238000001514 detection method Methods 0.000 claims abstract description 89
- 238000010586 diagram Methods 0.000 description 13
- 230000007423 decrease Effects 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 230000005856 abnormality Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is DC as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/468—Regulating voltage or current wherein the variable actually regulated by the final control device is DC characterised by reference voltage circuitry, e.g. soft start, remote shutdown
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/56—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices
- G05F1/575—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in series with the load as final control devices characterised by the feedback circuit
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
Abstract
一種電壓調整電路,包含有一低壓差穩壓器,用來提供一驅動電壓以驅動一負載電路並且自一第一回饋端接收一第一偵測電壓;以及一參考電壓產生電路,耦接於該低壓差穩壓器,用來接收來自一第二回饋端之一第二偵測電壓;其中,該第一回饋端與該第二回饋端之間之一電壓差是由該第一偵測電壓與該第二偵測電壓所箝制。
Description
本發明係指一種電壓調整電路,尤指一種藉由保持足夠的電壓餘量,以維持一負載之一操作電壓區間的電壓調整電路。
隨著行動裝置的資料傳輸量的成長,對於耗電量的需求也隨之增加。此外,具有較高容量的電池無法應用於輕薄短小的行動裝置的高階製程。然而,隨著製程的演進,IC晶片的數位邏輯電路的核心電壓降低。當數位邏輯電路的操作區間受到IC晶片的路徑阻抗的影響而產生電壓降,造成操作區間的核心電壓變小而導致電路的邏輯異常。
第1圖為具有一參考電路102以及一低壓差穩壓器104包含於現有的電壓調整電路10並提供電源給負載電路LC使用。在第1圖中,現有的電壓調整電路10以及負載電路LC之間具有一電源路徑阻抗RAPR_PWR以及一接地路徑阻抗RAPR_GND。理想上,數位邏輯電路DLC的電流IAPR流經電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND,電流IAPR等於電流IPWR與電流IGND,(假使電阻RAPR_PWR以及電阻RAPR_GND足夠小,電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND可被忽略)
然而,實際上,現有的電壓調整電路10與負載電路LC之間的電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND不可被忽略。因此,數位邏輯電路DLC的兩端的電壓差將受到電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND的壓降影響,並且壓降正比於其路徑阻抗,而造成負載電路LC的電壓操作區間變小。
因此,現有技術有改進的必要。
有鑑於此,本發明實施例提供一種電壓調整電路,以補償電壓調整電路與負載電路之間的接地路徑阻抗與電源路徑阻抗所產生一壓升與一壓降的分量,以保持足夠的餘量來驅動負載。
本發明實施例揭露一種電壓調整電路,包含有一低壓差穩壓器,用來提供一驅動電壓以驅動一負載電路並且自一第一回饋端接收一第一偵測電壓;以及一參考電壓產生電路,耦接於該低壓差穩壓器,用來接收來自一第二回饋端之一第二偵測電壓;其中,該第一回饋端與該第二回饋端之間之一電壓差是由該第一偵測電壓與該第二偵測電壓所箝制。
10:電壓調整電路
102:參考電路
104:低壓差穩壓器
20:電壓調整電路
202:低壓差穩壓器
204:參考電壓產生電路
30:電壓調整電路
302:低壓差穩壓器
304:參考電壓產生電路
1100:電壓調整電路
1102:低壓差穩壓器
1104:參考電壓產生電路
1200:電壓調整電路
1202:低壓差穩壓器
1204:參考電壓產生電路
CM:電流鏡
DLC:數位邏輯電路
IAPR:電流
IDET_PWR:電流
IDET_GND:電流
IGND:電流
IPWR:電流
LC:負載電路
MUX:多工器
R1,R2,R3,R4:電阻
-RM:第一電阻模組
RM_1:第一電阻模組
RM_2:第二電阻模組
RAPR_PWR:電源路徑阻抗
RAPR_GND:接地路徑阻抗
RDET_PWR:電源回饋路徑阻抗
RDET_GND:接地偵測路徑阻抗
S1,S2,S3,S4:開關
T0,T1:區間
Time:時間
VAPR:電壓
VDDAPR:第一回饋端
VDDDET:第一偵測電壓
VDDDIFF_MAX:電壓差
VDDREG:驅動電壓
VFB:電源偵測端
VN:輸入電壓
VSSAPR:第二回饋端
VSSDET:第二偵測電壓
VSSREG:第二電壓
VREF:第一輸入電壓
VREF_VDD:參考電壓
VSEN:接地偵測端
△V1:壓升
△V2:壓降
第1圖為包含一參考電路以及一低壓差穩壓器之一現有電壓調整電路以用於一負載電路之示意圖。
第2圖為本發明實施例之一電壓調整電路之示意圖。
第3圖、第5圖、第7圖、第9圖為本發明實施例之一電壓調整電路之示意圖。
第4圖、第6圖、第8圖、第10圖為本發明實施例之第3圖、第5圖、第7圖以及第9圖之電壓調整電路以及一數位邏輯電路之波形示意圖。
第11圖、第12圖為本發明實施例之一電壓調整電路之示意圖。
請參考第2圖,第2圖為本發明實施例之一電壓調整電路20之示意圖。電壓調整電路20包含一低壓差穩壓器202以及一參考電壓產生電路204,其中電壓調整電路20用來提供一穩定輸出至一負載電路LC。低壓差穩壓器202用來提供一驅動電壓VDDREG,以經由一電源路徑阻抗RAPR_PWR驅動負載電路LC,並且接收來自一第一回饋端VDDAPR之一第一偵測電壓VDDDET。參考電壓產生電路204用來接收來自負載電路LC之一第二回饋端VSSAPR之一第二偵測電壓VSSDET。參考電壓產生電路204耦接至低壓差穩壓器202,其中第一回饋端VDDAPR與第二回饋端VSSAPR間之一電壓差是由驅動電壓VDDREG所箝制,並且驅動電壓VDDREG是根據第一偵測電壓VDDDET與第二偵測電壓VSSDET所決定。低壓差穩壓器202之一電源偵測端VFB接收第一偵測電壓VDDDET,參考電壓產生電路204之一接地偵測端VSEN接收第二偵測電壓VSSDET。
詳細而言,請參考第3圖以及第4圖。第3圖為本發明實施例之一電壓調整電路30之示意圖。第4圖為本發明實施例之第3圖之電壓調整電路30以及負載電路LC之波形示意圖。
電壓調整電路30包含一低壓差穩壓器302以及一參考電壓產生電路304。電壓調整電路30用來提供一穩定輸出至一負載電路LC。低壓差穩壓器302用來決定一驅動電壓VDDREG,以經由一電源路徑阻抗RAPR_PWR驅動一負載電路
LC,並且接收來自一第一回饋端VDDAPR之一第一偵測電壓VDDDET。驅動電壓VDDREG是根據一電源偵測端VFB之一接收電壓以及一參考電壓VREF_VDD所決定,其中接收電壓為第一偵測電壓VDDDET。參考電壓產生電路304包含一第一電阻模組RM_1、一第二電阻模組RM_2、一電流鏡CM以及一多工器MUX。電流鏡CM用來根據一第一輸入電壓VREF,鏡射第一電阻模組RM_1之電流至第二電阻模組RM_2,其中第一電阻模組RM_1以及第二電阻模組RM_2可分別為百萬歐姆的串聯電阻,並且其電流為微安培(microampere)。多工器MUX用來根據接收來自第二回饋端VSSAPR之電壓,產生參考電壓VREF_VDD至低壓差穩壓器302。
電壓調整電路30進一步包含多個開關S1-S4,分別被導通以操作電壓調整電路30為下列配置:
a)開關S1、S2被導通以開啟或關閉負載電路LC之一數位邏輯電路DLC之第一回饋端VDDAPR之一回饋功能;當開關S1被導通,並且開關S2被關閉時,第一回饋端VDDAPR之電壓回饋被啟動;當開關S1被關閉,並且開關S2被導通時,驅動電壓VDDREG被回饋至低壓差穩壓器302。
b)開關S3、S4被導通以開啟或關閉負載電路LC之一數位邏輯電路DLC之第二回饋端VSSAPR之偵測功能;當開關S3被導通,並且開關S4被關閉時,第二回饋端VSSAPR之偵測功能被啟動;當開關S3被關閉,並且開關S4被導通時,參考電壓產生電路304偵測低壓差穩壓器302之一第二電壓VSSREG。
如第3圖所繪示,由於低壓差穩壓器302與負載電路LC之間之一電源
路徑阻抗RAPR_PWR與一接地路徑阻抗RAPR_GND不可被忽略,因此於數位邏輯電路DLC產生一壓降。在一實施例中,電流IAPR大約為數百毫安培(milliampere,mA),而一電源回饋路徑阻抗RDET_PWR與一接地偵測路徑阻抗RDET_GND之電流大約為數十微安培(microampere,μA)。相較於電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND之負載,電源回饋路徑阻抗RDET_PWR與接地偵測路徑阻抗RDET_GND之電流負載通常可以被忽略。
在此情形下,一電源回饋路徑透過開關S1被導通,一接地偵測路徑透過開關S3被導通,以補償數位邏輯電路DLC之壓降。參考電壓產生電路304用來根據第一輸入電壓VREF以及一單一增益緩衝器,產生一第一輸入電壓VREF於第一電阻模組RM_1。電流鏡CM根據第一輸入電壓VREF,將第一電阻模組RM_1之電流鏡射至第二電阻模組RM_2,接著根據多工器MUX建立參考電壓VREF_VDD。
此外,由於開關S3被導通,開關S4被關閉,第二電阻模組RM_2之一接地偵測端VSEN連接至第二回饋端VSSAPR。假設IGND IAPR,接地路徑阻抗RAPR_GND產生一壓升△V1=IGND* RAPR_GND IAPR * RAPR_GND。在此情形下,壓升△V1可於接地偵測端VSEN被感測到,並且補償於參考電壓產生電路304之參考電壓VREF_VDD,壓升△V1被提供至低壓差穩壓器302以補償數位邏輯電路DLC之被抬升的地電壓。
除此之外,由於開關S1被導通,開關S2被關閉,電源偵測端VFB連接至第一回饋端VDDAPR以確保數位邏輯電路DLC之第一回饋端VDDAPR可受限於參考電壓VREF_VDD,而不會隨著數位邏輯電路DLC以及電源路徑阻抗RAPR_PWR而改變,以補償一壓降△V2=IPWR * RAPR_PWR IAPR * RAPR_PWR(IPWR IAPR),其中壓降
△V2是於電流IAPR流經電源路徑阻抗RAPR_PWR所產生。
藉由偵測數位邏輯電路DLC之第一回饋端VDDAPR以及第二回饋端VSSAPR,通過電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND之壓降△V2以及壓升△V1可被補償,以維持第一回饋端VDDAPR與第二回饋端VSSAPR之間之一電壓差VDDDIFF_MAX。如此一來,數位邏輯電路DLC於輕載或重載時,皆可於足夠的電壓餘量(margin)進行操作。
如第4圖所示,在一區間T0,當數位邏輯電路DLC被操作於無負載時,電流IAPR大約為0mA,並且第一回饋端VDDAPR與第二回饋端VSSAPR之間之電壓差VDDDIFF_MAX在不具有電源路徑阻抗以及接地路徑阻抗的干擾下被箝制。
在一區間T1,當數位邏輯電路DLC開始自電壓調整電路30抽取電流時,接地路徑阻抗RAPR_GND產生壓升△V1=IGND*RAPR_GND IAPR* RAPR_GND(IGND IAPR)。接地偵測端VSEN感測到壓升△V1,並且將壓升△V1用於補償參考電壓產生電路304之參考電壓VREF_VDD。接著,壓升△V1被提供至低壓差穩壓器302以補償數位邏輯電路DLC之壓升△V1。同時,第一回饋端VDDAPR之電壓被回饋至電源偵測端VFB,使得低壓差穩壓器302可維持第一回饋端VDDAPR與第二回饋端VSSAPR之間之電壓差VDDDIFF_MAX,以補償一壓降△V2=IPWR * RAPR_PWR IAPR * RAPR_PWR(IPWR IAPR),其中壓降△V2是於電流IAPR流經電源路徑阻抗RAPR_PWR時產生的。如此一來,數位邏輯電路DLC於輕載或重載時,皆可以足夠的餘量進行操作。
在另一實施利中,當電源路徑阻抗RAPR_PWR可被忽略,而低壓差穩壓
器302與補償參考電壓產生電路304之間之接地路徑阻抗RAPR_GND無法被忽略時,則僅需要考慮接地路徑阻抗RAPR_GND以用於壓升△V1 IAPR* RAPR_GND之補償,並且電源路徑阻抗RAPR_PWR在此例中也可被忽略。
為了補償接地路徑阻抗RAPR_GND的壓降,第二回饋端VSSAPR之偵測功能被啟動,開關S3被導通而開關S4被關閉,如第5圖及第6圖所示。
在第5圖中,開關S1被關閉,而開關S2被導通。也就是說,第一回饋端VDDAPR之回饋功能沒有被啟動。此外,開關S3被導通而開關S4被關閉以啟動來自第二回饋端VSSAPR之第二偵測電壓VSSDET之偵測功能。參考電壓產生電路304用來根據第一輸入電壓VREF以及一單一增益緩衝器,產生第一輸入電壓VREF於第一電阻模組RM_1。電流鏡CM根據第一輸入電壓VREF,將第一電阻模組RM_1之電流鏡射至第二電阻模組RM_2,接著根據多工器MUX建立參考電壓VREF_VDD。由於開關S3被導通,而開關S4被關閉,第二電阻模組RM_2之接地偵測端VSEN連接至第二回饋端VSSAPR以偵測第二偵測電壓VSSDET。壓升△V1=IGND* RAPR_GND IAPR* RAPR_GND由接地路徑阻抗RAPR_GND產生。在此情形下,接地偵測端VSEN感測壓升△V1,並且被補償於參考電壓產生電路304之參考電壓VREF_VDD。壓升△V1被提供至低壓差穩壓器302以補償數位邏輯電路DLC之被抬升的地電壓。
由於開關S1被關閉,並且開關S2被導通,電源偵測端VFB連接至驅動電壓VDDREG以跟隨參考電壓VREF_VDD的變化。此外,由於電源路徑阻抗RAPR_PWR可以被忽略,即△V2=IPWR * RAPR_PWR IAPR* RAPR_PWR 0,低壓差穩壓器302之驅動電壓VDDREG可接近第一回饋端VDDAPR,以確保數位邏輯電路DLC之第一回饋
端VDDAPR不會被電流IAPR影響。
因此,藉由偵測數位邏輯電路DLC之第二回饋端VSSAPR,於電流IAPR流經接地路徑阻抗RAPR_GND所產生的壓升△V1可被用來進行補償,以於數位邏輯電路DLC為輕載或重載時,確保第一回饋端VDDAPR與第二回饋端VSSAPR之間的箝制電壓被固定。
第6圖為本發明實施例之第5圖之電壓調整電路30以及數位邏輯電路DLC之波形示意圖。在區間T0,當數位邏輯電路DLC操作於無負載時,電流IAPR大約0mA,而數位邏輯電路DLC之第一回饋端VDDAPR與第二回饋端VSSAPR之間的電壓差可在沒有電源路徑阻抗以及接地路徑阻抗之下被箝制,使得數位邏輯電路DLC可操作於電壓差VDDDIFF_MAX之內。
在第6圖之區間T1,當數位邏輯電路DLC開始自電壓調整電路30抽取電流IAPR時,壓升△V1 IAPR* RAPR_GND於電流IAPR流經接地路徑阻抗RAPR_GND時產生。接地偵測端VSEN感測壓升△V1,並且參考電壓產生電路304之參考電壓VREF_VDD被抬升了壓升△V1,壓升△V1被提供至低壓差穩壓器302。驅動電壓VDDREG被回饋至一電源偵測端VFB,使得驅動電壓VDDREG可追隨參考電壓VREF_VDD的變化。
由於電源路徑阻抗RAPR_PWR可被忽略(即△V2 IAPR* RAPR_PWR 0),電流IAPR流經電源路徑阻抗RAPR_PWR所產生的壓降可以被忽略,即第一回饋端VDDAPR之一電壓接近驅動電壓VDDREG。如此一來,藉由偵測來自數位邏輯電路DLC之第二回饋端VSSAPR之第二偵測電壓VSSDET,當電流IAPR流經接地路徑阻抗
RAPR_GND所產生的壓升△V1可被用來進行補償,以於數位邏輯電路DLC為輕載或重載時,確保第一回饋端VDDAPR與第二回饋端VSSAPR之間的箝制電壓被固定。
在另一實施利中,當電源路徑阻抗RAPR_PWR不可被忽略,而接地路徑阻抗RAPR_GND可以被忽略時,則僅考慮電源路徑阻抗RAPR_PWR以用於補償壓降,接地路徑阻抗RAPR_GND在此例中可以被忽略。
為了補償電源路徑阻抗RAPR_PWR之壓降,由第一回饋端VDDAPR回饋至參考電壓VREF_VDD之回饋功能被啟動,因此開關S1被導通、開關S2被關閉;開關S3被關閉、開關S4被導通,如第7圖及第8圖所示。
參考電壓產生電路304用來根據第一輸入電壓VREF以及一單一增益緩衝器,產生第一輸入電壓VREF於第一電阻模組RM_1。電流鏡CM根據第一輸入電壓VREF,將第一電阻模組RM_1之電流鏡射至第二電阻模組RM_2,接著根據多工器MUX建立參考電壓VREF_VDD。由於開關S3被關閉、開關S4被導通,第二電阻模組RM_2之接地偵測端VSEN連接至第二電壓VSSREG,並且接地路徑阻抗RAPR_GND可以被忽略。
除此之外,由於開關S1被導通、開關S2被關閉,低壓差穩壓器302之電源偵測端VFB連接至第一回饋端VDDAPR以確保數位邏輯電路DLC之第一回饋端VDDAPR可被鎖定於參考電壓VREF_VDD,而不隨數位邏輯電路DLC以及電源路徑阻抗RAPR_PWR而改變,以補償一壓降△V2=IPWR * RAPR_PWR IAPR * RAPR_PWR(IPWR IAPR),其中壓降△V2是於電流IAPR流經電源路徑阻抗RAPR_PWR所產生。
如第8圖所示,在區間T0內,當數位邏輯電路DLC操作於無負載時,電流IAPR大約為0mA,並且第一回饋端VDDAPR與第二回饋端VSSAPR之間的電壓差VDDDIFF_MAX在不具有電源路徑阻抗與接地路徑阻抗的干擾下被箝制。
在區間T1內,當數位邏輯電路DLC開始自電壓調整電路30抽取電流IAPR時,由於接地路徑阻抗RAPR_GND可以被忽略,電流IAPR流經接地路徑阻抗RAPR_GND所產生的壓升△V1可以被忽略。
由於第二電阻模組RM_2之接地偵測端VSEN偵測第二電壓VSSREG幾乎等於第二回饋端VSSAPR之電壓,接地路徑阻抗RAPR_GND可以被忽略,並且參考電壓VREF_VDD上的壓升△V1也可以被忽略。
低壓差穩壓器302可藉由偵測電源偵測端VFB之第一偵測電壓VDDDET以調整第一回饋端VDDAPR,進而補償電流IAPR流經電源路徑阻抗RAPR_PWR所產生之壓降△V2,以維持第一回饋端VDDAPR與第二回饋端VSSAPR之間之一電壓差VDDDIFF_MAX。
在另一實施利中,當電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND皆可被忽略時,驅動電壓VDDREG被回饋至電源偵測端VFB,並且第二電壓VSSREG被偵測以確保數位邏輯電路DLC之箝制電壓,即電壓差VDDDIFF_MAX可以被維持。
如第9圖所示,開關S1被關閉、開關S2被導通,電源偵測端VFB連接至驅動電壓VDDREG以跟隨參考電壓VREF_VDD之變化。開關S3被關閉,而開關S4
被導通以關閉第二回饋端VSSAPR之偵測功能。
電流鏡CM根據第一輸入電壓VREF,將第一電阻模組RM_1之電流鏡射至第二電阻模組RM_2,接著根據多工器MUX建立參考電壓VREF_VDD。由於開關S3被關閉,而開關S4被導通,第二電阻模組RM_2之接地偵測端VSEN連接至第二電壓VSSREG,而接地路徑阻抗RAPR_GND可被忽略,當電流IAPR流經接地路徑阻抗RAPR_GND產生壓升△V1=IGND* RAPR_GND IAPR * RAPR_GND 0,其中IGND IAPR。
由於開關S1被關閉,而開關S2被導通,電源偵測端VFB接收驅動電壓VDDREG以跟隨參考電壓VREF_VDD之變化。此外,電源路徑阻抗RAPR_PWR可以被忽略,即△V2=IPWR * RAPR_PWR IAPR * RAPR_PWR 0,其中IPWR IAPR,低壓差穩壓器302之驅動電壓VDDREG接近第一回饋端VDDAPR之電壓,以確保數位邏輯電路DLC之第一回饋端VDDAPR不會受到電流IAPR的影響。
如第10圖所示,在區間T0中,當數位邏輯電路DLC操作於無負載時,電流IAPR大約為0mA,第一回饋端VDDAPR與第二回饋端VSSAPR之間之電壓差VDDDIFF_MAX在不具有電源路徑阻抗以及接地路徑阻抗的干擾下被箝制。
在區間T1中,當數位邏輯電路DLC開始自電壓調整電路30抽取電流IAPR時,由於接地路徑阻抗RAPR_GND可被忽略,電流IAPR流經接地路徑阻抗RAPR_GND所產生的壓升△V1可被忽略,並且第二回饋端VSSAPR隨著第二電壓VSSREG變動。
由於第二電阻模組RM_2之接地偵測端VSEN偵測到第二電壓VSSREG
接近第二回饋端VSSAPR之電壓,接著參考電壓VREF_VDD被輸出至低壓差穩壓器302。驅動電壓VDDREG被回饋至電源偵測端VFB以確保驅動電壓VDDREG隨著參考電壓VREF_VDD變化。
此外,由於電源路徑阻抗RAPR_PWR可被忽略,電流IAPR流經電源路徑阻抗RAPR_PWR所產生的壓降△V可被忽略,並且第一回饋端VDDAPR之電壓可隨著驅動電壓VDDREG變動。
當電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND皆可被忽略時,藉由偵測驅動電壓VDDREG以及第二電壓VSSREG,於數位邏輯電路DLC為輕載或重載時,確保第一回饋端VDDAPR與第二回饋端VSSAPR之間的電壓差VDDDIFF_MAX被箝制。
請參考第11圖,第11圖為本發明實施例之一電壓調整電路1100之示意圖。電壓調整電路1100包含一低壓差穩壓器1102以及一參考電壓產生電路1104。由於第11圖為第3圖的一種實施例,因此沿用相同的元件符號。與第3圖不同的地方在於,參考電壓產生電路1104包含一第一電阻模組RM以及一多工器MUX。多工器MUX用來產生一參考電壓VREF_VDD至低壓差穩壓器1102。
當一電源路徑阻抗RAPR_PWR以及一接地路徑阻抗RAPR_GND不可被忽略時,則一壓降產生於一數位邏輯電路DLC。為了補償電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND所造成的壓降,第一回饋端VDDAPR之回饋功能以及第二回饋端VSSAPR之偵測功能被啟動。
如第11圖所示,當開關S1被導通,而開關S2被關閉時,參考電壓VREF_VDD回饋至第一回饋端VDDAPR之回饋功能被啟動;當開關S3被導通,而開關S4被關閉時,第二回饋端VSSAPR之偵測功能被啟動。
電壓調整電路1100用來根據多工器MUX之一選擇,決定參考電壓VREF_VDD。由於開關S3被導通,而開關S4被關閉,一接地端VREF_VSS連接至第二回饋端VSSAPR以接收一第二偵測電壓VSSDET,一壓升△V1=IGND* RAPR_GND IAPR * RAPR_GND(其中IGND IAPR)於一電流IAPR流經接地路徑阻抗RAPR_GND產生,並且壓升△V1被提供至低壓差穩壓器1102以補償數位邏輯電路DLC之被抬升的地電壓。
低壓差穩壓器1102之一輸出電壓VDDREG為[VREF_VDD*(R2/(R1+R2))+VREF_VSS*(R1/(R1+R2))]*(1+R4/R3)=VREF_VDD+△V1,其中R1=R2=R3=R4=R、VREF_VSS=△V1,可用來作為接地路徑阻抗RAPR_GND之壓降之補償。
此外,由於開關S1被導通,而開關S2被關閉,電源偵測端VFB連接至第一回饋端VDDAPR以接收來自第一回饋端VDDAPR之第一偵測電壓VDDDET,一壓降△V2=IPWR * RAPR_PWR IAPR * RAPR_PWR(wherein IPWR IAPR)於電流IAPR流經電源路徑阻抗RAPR_PWR產生。
藉由偵測來自第一回饋端VDDAPR之第一偵測電壓VDDDET以及來自第二回饋端VSSAPR之第二偵測電壓VSSDET,於電流IAPR流經電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND所產生的壓升△V1以及壓降△V2可被補償,以
確保於數位邏輯電路DLC為輕載或重載時,皆可於足夠的餘量進行操作。
關於電壓調整電路1100以及數位邏輯電路DLC的波形,請參考第4圖中,電源路徑阻抗RAPR_PWR與接地路徑阻抗RAPR_GND不可被忽略時的實施例。此外,其他關於電壓調整電路1100的實施例以及對應的波形圖可參考第3圖的實施例。
請參考第12圖,第12圖為本發明實施例之一電壓調整電路1200之示意圖。電壓調整電路1200包含一低壓差穩壓器1202以及一參考電壓產生電路1204。由於第12圖為第3圖的一種實施例,因此沿用相同的元件符號。與第3圖不同的地方在於,參考電壓產生電路1204包含一第一電阻模組RM,其中第一電阻模組RM包含串聯的一電阻R1以及一電阻R2,參考電壓產生電路1204用來根據一參考電壓VREF以及一接地偵測端VSEN,產生一輸入電壓VN用於低壓差穩壓器1202。
當一電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND不可被忽略時,則一壓降產生於一數位邏輯電路DLC。為了補償電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND所造成的壓降,第一回饋端VDDAPR之回饋功能以及第二回饋端VSSAPR之偵測功能被啟動。
如第12圖所示,當開關S1被導通,而開關S2被關閉時,參考電壓VREF_VDD回饋至第一回饋端VDDAPR之回饋功能被啟動;當開關S3被導通,而開關S4被關閉時,第二回饋端VSSAPR之偵測功能被啟動。
電壓調整電路1200用來根據一單一增益緩衝器,產生參考電壓VREF_VDD,參考電壓VREF_VDD連接至第一電阻模組RM之電阻R1之一端點,而電阻R1之另一端點經由電阻R2連接至一接地端VREF_VSS。輸入電壓VN是根據電阻R1、R2之電壓分壓所產生,接著傳送至低壓差穩壓器1202。
當開關S3被導通,而開關S4被關閉時,接地端VREF_VSS連接至第二回饋端VSSAPR以接收一第二偵測電壓VSSDET。當一電流IAPR流經接地路徑阻抗RAPR_GND時,產生一壓升△V1=IGND* RAPR_GND IAPR * RAPR_GND(IGND IAPR)。第二回饋端VSSAPR連接至第一電阻模組RM之一接地端VREF_VSS。因此,輸入電壓VN=VREF_VDD*(R2/(R1+R2))+VREF_VSS*(R1/(R1+R2))]被提供至低壓差穩壓器1202以補償被抬升的電壓。低壓差穩壓器1202之一有效輸出電壓為VDDREG=[VREF_VDD*(R2/(R1+R2))+VREF_VSS*(R1/(R1+R2))]*(1+R4/R3)=VREF_VD+△V1,其中R1=R2=R3=R4=R、VREF_VSS=△V1。
由於開關S1被導通,而開關S2被關閉,低壓差穩壓器1202之電源偵測端VFB連接至第一回饋端VDDAPR以接收來自第一回饋端VDDAPR之第一偵測電壓VDDDET,因此一壓降△V2於電流IAPR流經電源路徑阻抗RAPR_PWR時產生。
藉由偵測來自第一回饋端VDDAPR之第一偵測電壓VDDDET,以及來自第二回饋端VSSAPR之第二偵測電壓VSSDET,當電流IAPR流經電源路徑阻抗RAPR_PWR以及接地路徑阻抗RAPR_GND所產生的壓升△V1以及壓降△V2可被補償,以確保於數位邏輯電路DLC為輕載或重載時,皆可於足夠的餘量進行操作。
關於電壓調整電路1200以及數位邏輯電路DLC的波形,請參考第4圖
中,電源路徑阻抗RAPR_PWR與接地路徑阻抗RAPR_GND不可被忽略時的實施例。此外,其他關於電壓調整電路1200的實施例以及對應的波形圖可參考第3圖的實施例。
綜上所述,本發明實施例提供一種電壓調整電路,以補償電壓調整電路與一負載電路之間的路徑阻抗所產生的一壓升以及一壓降,並且於操作負載時維持足夠的餘量。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
20:電壓調整電路
202:低壓差穩壓器
204:參考電壓產生電路
DLC:數位邏輯電路
IAPR:電流
IDET_PWR:電流
IDET_GND:電流
IGND:電流
IPWR:電流
LC:負載電路
RAPR_PWR:電源路徑阻抗
RAPR_GND:接地路徑阻抗
RDET_PWR:電源回饋路徑阻抗
RDET_GND:接地偵測路徑阻抗
VAPR:電壓
VDDAPR:第一回饋端
VDDDET:第一偵測電壓
VDDREG:驅動電壓
VFB:電源偵測端
VSSAPR:第二回饋端
VSSDET:第二偵測電壓
VSSREG:第二電壓
VREF_VDD:參考電壓
VSEN:接地偵測端
Claims (18)
- 一種電壓調整電路,包含有:一低壓差穩壓器,用來提供一驅動電壓以驅動一負載電路並且自一第一回饋端接收一第一偵測電壓;以及一參考電壓產生電路,耦接於該低壓差穩壓器,用來接收來自一第二回饋端之一第二偵測電壓;其中,該第一回饋端與該第二回饋端之間之一電壓差是由該驅動電壓所箝制,並且該驅動電壓是根據一電源偵測端之一接收電壓以及由該參考電壓產生電路所產生之一參考電壓所決定。
- 如請求項1所述之電壓調整電路,其中該參考電壓產生電路包含:一第一電阻模組以及一第二電阻模組;一電流鏡,耦接於該第一電阻模組以及該第二電阻模組,用來根據一第一輸入電壓,鏡射該第一電阻模組之一電流至該第二電阻模組;以及一多工器,耦接於該第二電阻模組,用來根據該第二偵測電壓,產生該參考電壓至該低壓差穩壓器。
- 如請求項2所述之電壓調整電路,其中該低壓差穩壓器用來根據該電源偵測端以及該參考電壓,決定該驅動電壓以驅動該負載電路。
- 如請求項1所述之電壓調整電路,其中該電源偵測端之一電壓是根據該低壓差穩壓器與該第一回饋端之間之一電源路徑阻抗所決定。
- 如請求項4所述之電壓調整電路,其中一電源回饋路徑被導通以 補償該低壓差穩壓器與該第一回饋端之間之該電源路徑阻抗之一壓降。
- 如請求項1所述之電壓調整電路,其中一接地偵測端之一電壓是根據該參考電壓產生電路與該第二回饋端之間之一接地路徑阻抗所決定。
- 如請求項6所述之電壓調整電路,其中一接地偵測路徑被導通以補償該參考電壓產生電路與該第二回饋端之間之該接地路徑阻抗之一壓升。
- 如請求項1所述之電壓調整電路,其中該參考電壓產生電路包含:一第一電阻模組;以及一多工器,耦接於該第一電阻模組,用來產生該參考電壓至該低壓差穩壓器。
- 如請求項8所述之電壓調整電路,其中該低壓差穩壓器用來決定該驅動電壓以驅動該負載電路,並且根據該電源偵測端以及一第二輸入電壓接收來自該第一回饋端之該第一偵測電壓,該第二輸入電壓是根據該參考電壓之一輸出以及該低壓差穩壓器之一接地偵測端所決定。
- 如請求項9所述之電壓調整電路,其中該第二輸入電壓是根據該參考電壓之一輸出以及該接地偵測端之一電壓所決定。
- 如請求項9所述之電壓調整電路,其中該低壓差穩壓器與該第一回饋端之間之一電源回饋路徑被導通以補償該低壓差穩壓器與該第一回饋端之間之一電源路徑阻抗之一壓降。
- 如請求項9所述之電壓調整電路,其中該接地偵測端是根據該參考電壓產生電路與該第二回饋端之間之一接地路徑阻抗所決定。
- 如請求項12所述之電壓調整電路,其中一接地偵測路徑被導通以補償該參考電壓產生電路與該第二回饋端之間之該接地路徑阻抗之一壓升。
- 如請求項1所述之電壓調整電路,其中該參考電壓產生電路包含:一第一電阻模組,耦接於該第二回饋端,用來根據該參考電壓以及一接地偵測端之一電壓,產生一輸入電壓至該低壓差穩壓器。
- 如請求項14所述之電壓調整電路,其中該低壓差穩壓器用來決定該驅動電壓以驅動該負載電路,並且根據該電源偵測端以及該輸入電壓,接收來自該第一回饋端之該第一偵測電壓。
- 如請求項14所述之電壓調整電路,其中該低壓差穩壓器與該第一回饋端之一電源回饋路徑被導通,以補償該低壓差穩壓器與該第一回饋端之間之一電源路徑阻抗之一壓降。
- 如請求項14所述之電壓調整電路,其中該接地偵測端是根據該參考電壓產生電路與該第二回饋端之間之一接地路徑阻抗所決定。
- 如請求項17所述之電壓調整電路,其中一接地偵測路徑被導通以補償該參考電壓產生電路與該第二回饋端之間之該接地路徑阻抗之一壓 升。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US17/829,282 | 2022-05-31 | ||
| US17/829,282 US12147254B2 (en) | 2022-05-31 | 2022-05-31 | Voltage regulating circuit for keeping voltage headroom |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202349160A TW202349160A (zh) | 2023-12-16 |
| TWI833291B true TWI833291B (zh) | 2024-02-21 |
Family
ID=88877239
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111127230A TWI833291B (zh) | 2022-05-31 | 2022-07-20 | 電壓調整電路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US12147254B2 (zh) |
| CN (1) | CN117193445A (zh) |
| TW (1) | TWI833291B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12438530B2 (en) * | 2023-12-18 | 2025-10-07 | International Business Machines Corporation | Ir drop compensation |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI479292B (zh) * | 2013-10-09 | 2015-04-01 | Holtek Semiconductor Inc | 電壓穩壓電路及其方法 |
| US20190235545A1 (en) * | 2018-01-31 | 2019-08-01 | Georgia Tech Research Corporation | System and method for enhancing bandwidth of low-dropout regulators using power transmission lines for high speed input output driver |
| TWI740663B (zh) * | 2020-09-24 | 2021-09-21 | 宏碁股份有限公司 | 具穩定補償電流設計之電源供應器 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102004031216A1 (de) * | 2004-06-28 | 2006-01-19 | Siemens Ag | Vorrichtung und Verfahren zum Ladungsausgleich in Reihe geschalteter Energiespeicher |
| TW201013355A (en) | 2008-09-25 | 2010-04-01 | Advanced Analog Technology Inc | Low drop out regulator with fast current limit |
| KR101746198B1 (ko) * | 2009-09-04 | 2017-06-12 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시장치 및 전자기기 |
| JP6257084B2 (ja) * | 2014-04-17 | 2018-01-10 | サンケン電気株式会社 | 電圧調整装置 |
| US10635124B2 (en) * | 2017-04-11 | 2020-04-28 | Intel Corporation | Adaptive digital controller including linear and non-linear control mechanism |
| US10185338B1 (en) * | 2017-12-20 | 2019-01-22 | Stmicroelectronics International N.V. | Digital low drop-out (LDO) voltage regulator with analog-assisted dynamic reference correction |
| CA3089540A1 (en) * | 2018-02-07 | 2019-08-15 | Hua Cao | A novel low dropout regulator (ldo) |
| CN111414040A (zh) * | 2020-04-10 | 2020-07-14 | 上海兆芯集成电路有限公司 | 低压差线性稳压器 |
| US12235666B2 (en) * | 2021-06-10 | 2025-02-25 | Texas Instruments Incorporated | Fast soft-start reference current controlled by supply ramp |
| KR20240101200A (ko) * | 2022-12-23 | 2024-07-02 | 삼성전자주식회사 | 병렬 구성이 가능한 레귤레이터 회로 및 이를 포함하는 사용자 장치 |
-
2022
- 2022-05-31 US US17/829,282 patent/US12147254B2/en active Active
- 2022-07-20 TW TW111127230A patent/TWI833291B/zh active
- 2022-07-29 CN CN202210908980.XA patent/CN117193445A/zh active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI479292B (zh) * | 2013-10-09 | 2015-04-01 | Holtek Semiconductor Inc | 電壓穩壓電路及其方法 |
| US20190235545A1 (en) * | 2018-01-31 | 2019-08-01 | Georgia Tech Research Corporation | System and method for enhancing bandwidth of low-dropout regulators using power transmission lines for high speed input output driver |
| TWI740663B (zh) * | 2020-09-24 | 2021-09-21 | 宏碁股份有限公司 | 具穩定補償電流設計之電源供應器 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202349160A (zh) | 2023-12-16 |
| CN117193445A (zh) | 2023-12-08 |
| US20230384809A1 (en) | 2023-11-30 |
| US12147254B2 (en) | 2024-11-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4779037A (en) | Dual input low dropout voltage regulator | |
| US7772817B2 (en) | Constant voltage circuit capable of quickly responding to a sudden change of load current | |
| US7893671B2 (en) | Regulator with improved load regulation | |
| US6300820B1 (en) | Voltage regulated charge pump | |
| US20060043945A1 (en) | Power regulator having over-current protection circuit and method of providing over-current protection thereof | |
| US7589563B2 (en) | Device and method for voltage regulator with stable and fast response and low standby current | |
| EP4281840B1 (en) | Low-power voltage regulator with fast transient response | |
| US20060170402A1 (en) | Voltage regulator having improved IR drop | |
| US6359427B1 (en) | Linear regulators with low dropout and high line regulation | |
| US8390265B2 (en) | Circuit for generating reference voltage of semiconductor memory apparatus | |
| EP1508078A2 (en) | Voltage regulator with dynamically boosted bias current | |
| US20230229182A1 (en) | Low-dropout regulator for low voltage applications | |
| US6384672B2 (en) | Dual internal voltage generating apparatus | |
| JP4628176B2 (ja) | 電源装置および電子機器 | |
| TWI833291B (zh) | 電壓調整電路 | |
| US9152157B2 (en) | Fast response current source | |
| CN112558680B (zh) | 线性调整器及其控制电路 | |
| CN111596715B (zh) | 电压调整装置、芯片、电源及电子设备 | |
| TW201643588A (zh) | 電壓調節器 | |
| US7282902B2 (en) | Voltage regulator apparatus | |
| CN100394686C (zh) | 精密容限电路 | |
| US11726511B2 (en) | Constant voltage circuit that causes different operation currents depending on operation modes | |
| US6545539B1 (en) | Amplifier for use in a mobile phone | |
| CN119171394A (zh) | 电源管理控制电路和终端 | |
| JP2864758B2 (ja) | 加入者回路の給電定電流値設定回路 |