TWI788795B - 電源管理電路及其系統 - Google Patents
電源管理電路及其系統 Download PDFInfo
- Publication number
- TWI788795B TWI788795B TW110107009A TW110107009A TWI788795B TW I788795 B TWI788795 B TW I788795B TW 110107009 A TW110107009 A TW 110107009A TW 110107009 A TW110107009 A TW 110107009A TW I788795 B TWI788795 B TW I788795B
- Authority
- TW
- Taiwan
- Prior art keywords
- computing units
- row
- computing
- power
- units
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J7/00—Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries
- H02J7/0063—Circuit arrangements for charging or depolarising batteries or for supplying loads from batteries with circuits adapted for supplying loads from the battery
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/16—Constructional details or arrangements
- G06F1/18—Packaging or power distribution
- G06F1/189—Power distribution
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/263—Arrangements for using multiple switchable power supplies, e.g. battery and AC
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3206—Monitoring of events, devices or parameters that trigger a change in power modality
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/16—Combinations of two or more digital computers each having at least an arithmetic unit, a program unit and a register, e.g. for a simultaneous processing of several programs
- G06F15/163—Interprocessor communication
- G06F15/173—Interprocessor communication using an interconnection network, e.g. matrix, shuffle, pyramid, star, snowflake
- G06F15/17356—Indirect interconnection networks
- G06F15/17368—Indirect interconnection networks non hierarchical topologies
- G06F15/17381—Two dimensional, e.g. mesh, torus
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7807—System on chip, i.e. computer system on a single chip; System in package, i.e. computer system on one or more chips in a single package
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F15/00—Digital computers in general; Data processing equipment in general
- G06F15/76—Architectures of general purpose stored program computers
- G06F15/78—Architectures of general purpose stored program computers comprising a single central processing unit
- G06F15/7839—Architectures of general purpose stored program computers comprising a single central processing unit with memory
- G06F15/7842—Architectures of general purpose stored program computers comprising a single central processing unit with memory on one IC chip (single chip microcontrollers)
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/42—Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
- H01M10/425—Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/42—Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
- H01M10/425—Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
- H01M10/4257—Smart batteries, e.g. electronic circuits inside the housing of the cells or batteries
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01M—PROCESSES OR MEANS, e.g. BATTERIES, FOR THE DIRECT CONVERSION OF CHEMICAL ENERGY INTO ELECTRICAL ENERGY
- H01M10/00—Secondary cells; Manufacture thereof
- H01M10/42—Methods or arrangements for servicing or maintenance of secondary cells or secondary half-cells
- H01M10/425—Structural combination with electronic components, e.g. electronic circuits integrated to the outside of the casing
- H01M2010/4271—Battery management systems including electronic circuits, e.g. control of current or voltage to keep battery in healthy state, cell balancing
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computing Systems (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Chemical & Material Sciences (AREA)
- Electrochemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Manufacturing & Machinery (AREA)
- Human Computer Interaction (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- Power Sources (AREA)
- Radar Systems Or Details Thereof (AREA)
- Direct Current Feeding And Distribution (AREA)
Abstract
本發明提供一種電源管理電路及其系統,該電源管理電路包括M×N個運算單元、第一供電單元、第二供電單元以及N-1個連接介面,M及N皆為大於1的自然數,第一供電單元係供電至M×N個運算單元中的第N列運算單元,第N列運算單元分別供電至第N-1列運算單元,並依此類推至第2列運算單元分別供電至第1列運算單元。第二供電單元係供應電流至該M×N個運算單元,而N-1個連接介面則分別耦接至該M×N個運算單元中的第1行之對應運算單元。
Description
本發明係有關一種電源管理技術,尤指一種適用於二維加速晶片(包含複數運算單元)的電源管理電路及其系統。
近年來,為了使運算晶片的運算效率提升,大量的加速晶片已被應用於運算晶片中。但是,目前習知技術的大功率電源供應單元之電流並無法提供大數量的加速晶片之電源所需。
另外,現有習知技術的加速晶片皆為一維架構,各運算單元之間的電源傳輸及資料傳輸皆為同一方向,也就是說,當其中一運算單元燒毀或不工作時,將使得整體架構的電源及資料無法正常傳輸,造成傳輸完全失效。
再者,在習知技術的整體架構中,除了各列中的運算單元之間需要連接介面才可進行電源傳輸及資料傳輸,不同列中的運算單元之間也需要連接介面來進行電源傳輸及資料傳輸。由此可知,習知技術的整體架構需要使用極多的連接介面之數量,導致設計上較為複雜且成本較高。
此外,由於半導體製程技術的快速發展,使得積體電路晶片的工
作電源電壓越來越低,所以積體電路晶片的電源管理及使用效率業已成為在進行積體電路晶片設計時亟需注意的重要因素之一。
鑒於上述,如何提供一種高效率的電源管理電路及其系統,從而有效地供應電源至二維加速晶片,並且大幅地減少與二維運算單元相連接的連接介面之數量,從而縮小整體的晶片尺寸、提高電源及資料傳輸效能以及降低晶片成本已成為相當重要的課題。
本發明提供一種電源管理電路及其系統,適用於二維加速晶片(包含複數運算單元)的電源管理及供應,除了能有效地提供電源至所有二維運算單元,同時可大幅地減少與二維運算單元相連接的連接介面之數量,進而縮小整體的晶片尺寸以及提高電源及資料傳輸效能。
本發明之電源管理電路,包括:M×N個運算單元,其中,M及N皆為大於1的自然數;第一供電單元,係耦接且供電至該M×N個運算單元中的第N列運算單元,其中,該第N列運算單元分別耦接及供電至該第N-1列運算單元;第二供電單元,係耦接且供電至該M×N個運算單元;以及N-1個連接介面,係分別耦接至該M×N個運算單元中的第1行之對應運算單元。
在一實施例中,該第一供電單元包括單一電源,以透過該單一電源耦接且供電至該第N列運算單元的第1行運算單元至第M行運算單元。
在另一實施例中,該第一供電單元包括小於或等於M個電
源,以透過該小於或等於M個電源分別耦接且供電至該第N列運算單元的第1行運算單元至第M行運算單元。
在一實施例中,該第二供電單元包括小於或等於N個直流-直流轉換器(DC-to-DC converter)或小於或等於N個低壓差穩壓器(low-dropout regulator,LDO regulator),以透過該小於或等於N個直流-直流轉換器或該小於或等於N個低壓差穩壓器分別耦接且供電至該第N列運算單元至第1列運算單元中的各該第M行的運算單元及同列的其他運算單元。
在一實施例中,各該N-1個連接介面包括傳輸至該對應運算單元之單向電路以及從該對應運算單元傳輸之單向電路。
在另一實施例中,各該N-1個連接介面包括傳輸至該對應運算單元與從該對應運算單元傳輸的雙向電路。
在一實施例中,該對應運算單元包括第1行運算單元中的第N列運算單元至第2列運算單元。
在一實施例中,第1列運算單元中的各運算單元之一端耦接至接地。
在一實施例中,當該M×N個運算單元之任一者需要進行輸入/輸出傳輸時,該第二供電單元僅供電該任一者。
本發明之電源管理系統,包括:M×N個運算單元,其中,M及N皆為大於1的自然數;第一供電單元,係耦接且供電至該M×N個運算單元中的第N列運算單元,其中,該第N列運算單元分別耦接及供電至該第N-1列運算單元;第二供電單元,係耦接且供電至該M×N個運算單元;N-1個
連接介面,係分別耦接至該M×N個運算單元中的第1行之對應運算單元;以及,處理器,係耦接至該N-1個連接介面。
在一實施例中,該處理器係透過複數輸入/輸出端之N-1個輸入/輸出端分別耦接至該N-1個連接介面,而該處理器係透過複數輸入/輸出端之另一輸入/輸出端直接耦接至第1行第1列之運算單元。
在另一實施例中,該處理器係透過單一輸入/輸出端耦接至該N-1個連接介面及第1行第1列之運算單元。
在一實施例中,各該N-1個連接介面包括從該處理器傳輸至該對應運算單元之單向電路以及從該對應運算單元傳輸至該處理器之單向電路。
在另一實施例中,各該N-1個連接介面包括在該處理器與該對應運算單元之間傳輸的雙向電路。
為讓本發明之上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明。在以下描述內容中將部分闡述本發明之額外特徵及優點,且此等特徵及優點將部分自所述描述內容顯而易見,或可藉由對本發明之實踐習得。應理解,前文一般描述與以下詳細描述兩者均僅為例示性及解釋性的,且不欲約束本發明所主張之範圍。
10、20:M×N個運算單元
12、22:主供電單元
14、24:輸入/輸出供電單元
142、242:直流-直流轉換器、低壓差穩壓器
144、244:電源
16、26:連接介面
162、262:從處理器傳輸至運算單元之單向電路
164、264:從運算單元傳輸至處理器之單向電路
166、266:雙向電路
18、28:處理器
圖1係依據本發明的實施例,顯示本發明之電源管理電路及其系統的示意圖。
圖2係依據本發明的另一實施例,顯示本發明之電源管理電路及其系統的示意圖。
圖3係依據本發明的實施例,顯示本發明之電源管理電路及其系統的連接介面之電路示意圖。
圖4係依據本發明的另一實施例,顯示本發明之電源管理電路及其系統的連接介面之電路示意圖。
圖5A係依據本發明的實施例,顯示本發明之具有單一電源的主供電單元之示意圖。
圖5B係依據本發明的另一實施例,顯示本發明之具有M個電源的主供電單元之示意圖。
圖6顯示本發明之電源管理電路及其系統的輸入/輸出供電單元之示意圖。
以下藉由特定之具體實施例加以說明本發明之實施方式,而熟悉此技術之人士可由本說明書所揭示之內容輕易地瞭解本發明之其他優點和功效,亦可藉由其他不同的具體實施例加以施行或應用。
本發明提出一種電源管理電路及其系統,該電源管理電路及其系統適用於二維加速晶片(包含複數運算單元)的電源管理及供應,主要是能有效地供應電源至二維運算單元,並且大幅地減少與二維運算單元相連接的連接介面之數量,從而提高電源及資料傳輸效能。
依據本發明的實施例,圖1顯示本發明之電源管理電路及其
系統的示意圖。如圖1所示,本發明之電源管理電路及其系統係至少包括M×N個運算單元10、主供電單元12(亦稱為第一供電單元)、輸入/輸出供電單元14(亦稱為第二供電單元)、N-1個連接介面16以及處理器18。
依據本發明的實施例,如圖1所示,M×N個運算單元10包括M行運算單元及N列運算單元,M行運算單元及N列運算單元的排列方式並非限制本發明,其中,M及N皆為大於1的自然數,主供電單元12係耦接且供電至M×N個運算單元10中的第N列運算單元(即(1,N)至(M,N)運算單元),第N列運算單元分別耦接及供電至第N-1列運算單元(即(1,N-1)至(M,N-1)運算單元),並依此類推,第2列運算單元(即(1,2)至(M,2)運算單元)分別耦接及供電至第1列運算單元(即(1,1)至(M,1)運算單元)。輸入/輸出供電單元14係耦接且供應電流至M×N個運算單元10,而N-1個連接介面16則分別耦接至該M×N個運算單元中的第1行之對應運算單元。此外,處理器18耦接至N-1個連接介面16,其中,該對應運算單元為第1行運算單元中的第N列運算單元至第2列運算單元(即(1,N)至(1,2)運算單元)。
如圖1所示,依據本發明的實施例,處理器係透過複數輸入/輸出端(I/O)之N-1個輸入/輸出端分別耦接至N-1個連接介面16,而處理器18係透過複數輸入/輸出端之另一輸入/輸出端直接耦接至第1行第1列之運算單元(即(1,1)運算單元)。
此外,依據本發明的實施例,當M×N個運算單元10中的任一運算單元需要進行輸入/輸出傳輸時,輸入/輸出供電單元14僅供應電流(約50mA或小於50mA)至該任一運算單元。
再者,依據本發明的另一實施例,第1列運算單元(即(1,1)至(M,1)運算單元)中的各運算單元之一端則耦接至接地。
圖2為本發明另一實施例之電源管理電路及其系統的示意圖,其中,該實施例類似於上述實施例。如圖2所示,依據本發明的另一實施例,本發明之電源管理系統電路及其係至少包括M×N個運算單元20、主供電單元22(亦稱為第一供電單元)、輸入/輸出供電單元24(亦稱為第二供電單元)、N-1個連接介面26以及處理器28。
依據本發明的另一實施例,如圖2所示,M×N個運算單元20包括M行運算單元及N列運算單元,M行運算單元及N列運算單元的排列方式並非限制本發明,其中,M及N皆為大於1的自然數,主供電單元22係耦接且供電( )至M×N個運算單元20中的第N列運算單元(即(1,N)至(M,N)運算單元),第N列運算單元分別耦接及供電至該第N-1列運算單元(即(1,N-1)至(M,N-1)運算單元),並依此類推,第2列運算單元(即(1,2)至(M,2)運算單元)分別耦接及供電至第1列運算單元(即(1,1)至(M,1)運算單元)。輸入/輸出供電單元24係耦接且供電至M×N個運算單元20,而N-1個連接介面26則分別耦接至該M×N個運算單元中的第1行之對應運算單元。此外,處理器28則耦接至N-1個連接介面26。其中,該對應運算單元包括第1行運算單元中的第N列運算單元至第2列運算單元(即(1,N)至(1,2)運算單元)。
如圖2所示,本實施例與上述實施例不同的是,處理器28係透過單一輸入/輸出端耦接至該N-1個連接介面26及第1行第1列之運算單元(即(1,1)運算單元)。
此外,依據本發明的另一實施例,當M×N個運算單元20中的任一運算單元需要進行輸入/輸出傳輸時,輸入/輸出供電單元24僅供應電流(約50mA或小於50mA)至該任一運算單元。
再者,依據本發明的另一實施例,第1列運算單元(即(1,1)至(M,1)運算單元)中的各運算單元之一端則耦接至接地。
圖3顯示本發明的實施例之各連接介面之電路示意圖。各連接介面16、26係包括二單向電路(unidirectional circuit),分別為從處理器傳輸至運算單元之單向電路162、262以及從運算單元傳輸至處理器之單向電路164、264。在一實施例中,圖3中之Vref係根據輸入電壓範圍而取一中間值當參考輸入電壓。在另一實施例中,圖3中的Vx及Vy在不同列會有不同的電壓位準。在又一實施例中,圖3中的GND是指系統接地。
圖4顯示本發明的另一實施例之各連接介面之電路示意圖。各連接介面16、26係包括在處理器與運算單元之間傳輸的雙向電路166、266。在一實施例中,圖4中之Vref係根據輸入電壓範圍而取一中間值當參考輸入電壓。在另一實施例中,圖4中的Vx、Vy及Vz在不同列會有不同的電壓位準。在又一實施例中,圖4中的GND是指系統接地,而圖4中的GNDy是指列接地,亦即不同列會有不同的接地位準。
如圖5A所示,依據本發明的實施例,主供電單元12、22係包括單一電源,主供電單元12、22透過該單一電源耦接且供電至第N列運算單元的第1行運算單元至第M行運算單元(即(1,N)至(M,N)運算單元)。
如圖5B所示,依據本發明的另一實施例,主供電單元12、
22係包括M個電源,主供電單元12、22透過該M個電源分別耦接且供電至第N列運算單元的第1行運算單元至第M行運算單元(即(1,N)至(M,N)運算單元)。
圖6顯示本發明之電源管理電路及其系統的輸入/輸出供電單元14、24(亦稱為第二供電單元)之示意圖。輸入/輸出供電單元14、24係由N個直流-直流轉換器(DC-to-DC converter)142、242或N個低壓差穩壓器(low-dropout regulator,LDO regulator)142、242組成,輸入/輸出供電單元14、24可透過N個直流-直流轉換器142、242或N個低壓差穩壓器142、242分別耦接且供應電流至該第N列運算單元至第1列運算單元中的各該第M行的運算單元及同列的其他運算單元。另外,輸入/輸出供電單元還可包括一電源144、244,該電源144、244連接至N個直流-直流轉換器或N個低壓差穩壓器142、242。
依據本發明的上述實施例,可知本發明的電源管理電路及其系統能有效地解決以下問題:1.習知技術的大功率電源供應單元之電流並無法提供複數加速晶片的電源所需;2.習知技術的加速晶片為一維架構,各運算單元的電源傳輸及資料傳輸皆為同一方向,當其中一運算單元燒毀或不工作時將造成整體架構的電源及資料傳輸失效;以及3.習知技術的整體架構需要極大數量的連接介面,導致設計上較為複雜且成本較高。
因此,本發明的電源管理電路及其系統具有以下優點:1.M行運算單元所需的電流總和小於輸入/輸出供電單元的輸出電流;2.N列運算單元所需的電壓總和小於主供電單元的輸出電壓;3.各列中的運算單元之間無需任何的連接介面即可進行資料傳輸;4.不同列中的運算單元之間
也無需任何的連接介面即可進行電源傳輸;5.本電源管理系統僅需N-1個連接介面(亦即各列運算單元僅需一連接介面);以及6.由於電源傳輸係以垂直方向進行傳輸,而資料傳輸係以水平方向進行傳輸,所以任一運算單元燒毀或不工作時,也不會影響整體晶片的傳輸效能。
此外,本發明的電源管理電路及其系統係適用10奈米或更小的半導體技術之加速晶片應用。
上述實施形態僅為例示性說明本發明之技術原理、特點及其功效,並非用以限制本發明之可實施範疇,任何熟習此技術之人士均可在不違背本發明之精神與範疇下,對上述實施形態進行修飾與改變。然任何運用本發明所教示內容而完成之等效修飾及改變,均仍應為下述之申請專利範圍所涵蓋。而本發明之權利保護範圍,應如下述之申請專利範圍所列。
10:M×N個運算單元
12:主供電單元
14:輸入/輸出供電單元
16:連接介面
18:處理器
Claims (10)
- 一種電源管理電路,係包括:M×N個運算單元,其中,M及N皆為大於1的自然數;第一供電單元,係供電至該M×N個運算單元中的第N列運算單元,其中,該第N列運算單元分別供電至第N-1列運算單元;第二供電單元,係供電至該M×N個運算單元;以及N-1個連接介面,係分別耦接至該M×N個運算單元中的第1行之對應運算單元。
- 如請求項1所述之電源管理電路,其中,該第一供電單元包括單一電源,以透過該單一電源供電至該第N列運算單元的第1行運算單元至第M行運算單元,或者,該第一供電單元包括小於或等於M個電源,以透過該小於或等於M個電源分別供電至該第N列運算單元的第1行運算單元至第M行運算單元。
- 如請求項1所述之電源管理電路,其中,該第二供電單元包括小於或等於N個直流-直流轉換器或小於或等於N個低壓差穩壓器,以透過該小於或等於N個直流-直流轉換器或該小於或等於N個低壓差穩壓器分別供電至該第N列運算單元至第1列運算單元中的各該第M行運算單元及同列的其他運算單元。
- 如請求項1所述之電源管理電路,其中,各該N-1個連接介面包括傳輸至該對應運算單元之單向電路以及從該對應運算單元傳輸之單 向電路,或者,各該N-1個連接介面包括傳輸至該對應運算單元與從該對應運算單元傳輸的雙向電路。
- 如請求項1所述之電源管理電路,其中,該對應運算單元包括第1行運算單元中的第N列運算單元至第2列運算單元。
- 如請求項1所述之電源管理電路,其中,當該M×N個運算單元之任一者需要進行輸入/輸出傳輸時,該第二供電單元僅供電該任一者。
- 如請求項1所述之電源管理電路,其中,第1列運算單元中的各運算單元之一端耦接至接地。
- 一種電源管理系統,係包括:M×N個運算單元,其中,M及N皆為大於1的自然數;第一供電單元,係供電至該M×N個運算單元中的第N列運算單元,其中,該第N列運算單元分別供電至第N-1列運算單元;第二供電單元,係供電至該M×N個運算單元;N-1個連接介面,係分別耦接至該M×N個運算單元中的第1行之對應運算單元;以及處理器,係耦接至該N-1個連接介面。
- 如請求項8所述之電源管理系統,其中,該處理器係透過複數輸入/輸出端之N-1個輸入/輸出端分別耦接至該N-1個連接介面而該複數輸入/輸出端之另一輸入/輸出端直接耦接至第1行第1列之運算單元,或者,該處理器係透過單一輸入/輸出端耦接至該N-1個連接介面及第1行第1列之運算單元。
- 如請求項8所述之電源管理系統,其中,各該N-1個連接介面包括從該處理器傳輸至該對應運算單元之單向電路以及從該對應運算單元傳輸至該處理器之單向電路,或者,各該N-1個連接介面包括在該處理器與該對應運算單元之間傳輸的雙向電路。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW110107009A TWI788795B (zh) | 2021-02-26 | 2021-02-26 | 電源管理電路及其系統 |
| CN202110538428.1A CN114977353A (zh) | 2021-02-26 | 2021-05-18 | 电源管理电路及其系统 |
| US17/359,699 US12242320B2 (en) | 2021-02-26 | 2021-06-28 | Power management circuit and system thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW110107009A TWI788795B (zh) | 2021-02-26 | 2021-02-26 | 電源管理電路及其系統 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202234206A TW202234206A (zh) | 2022-09-01 |
| TWI788795B true TWI788795B (zh) | 2023-01-01 |
Family
ID=82972908
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110107009A TWI788795B (zh) | 2021-02-26 | 2021-02-26 | 電源管理電路及其系統 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US12242320B2 (zh) |
| CN (1) | CN114977353A (zh) |
| TW (1) | TWI788795B (zh) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20140103192A1 (en) * | 2012-10-12 | 2014-04-17 | Samsung Electronics Co., Ltd. | Binary cmos image sensors, methods of operating same, and image processing systems including same |
| US20180224393A1 (en) * | 2010-06-30 | 2018-08-09 | Life Technologies Corporation | Chemical detection device having multiple flow channels |
| TWI696067B (zh) * | 2015-06-04 | 2020-06-11 | 美商英特爾股份有限公司 | 繪圖處理器電源管理情境及順序控制迴路 |
| TWI705444B (zh) * | 2017-09-29 | 2020-09-21 | 美商橫杆股份有限公司 | 運算記憶體之架構 |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8738860B1 (en) * | 2010-10-25 | 2014-05-27 | Tilera Corporation | Computing in parallel processing environments |
| JP6387913B2 (ja) * | 2015-07-08 | 2018-09-12 | 株式会社デンソー | 演算処理装置 |
| KR102290531B1 (ko) * | 2017-11-29 | 2021-08-18 | 한국전자통신연구원 | 재조직 가능한 뉴럴 네트워크 컴퓨팅 장치 |
| CN207976832U (zh) * | 2018-02-13 | 2018-10-16 | 深圳比特微电子科技有限公司 | 带电平转换单元的供电电路、电路板及虚拟数字币挖矿机 |
| CN108415320B (zh) * | 2018-02-13 | 2021-06-29 | 深圳比特微电子科技有限公司 | 供电电路、电路板以及虚拟数字币挖矿机 |
| CN209151000U (zh) * | 2018-06-11 | 2019-07-23 | 北京比特大陆科技有限公司 | 一种低功耗串联电路 |
| CN110989751A (zh) * | 2019-12-31 | 2020-04-10 | 深圳杰微芯片科技有限公司 | 串联供电电路、装置、矿机设备及计算机服务器 |
-
2021
- 2021-02-26 TW TW110107009A patent/TWI788795B/zh active
- 2021-05-18 CN CN202110538428.1A patent/CN114977353A/zh active Pending
- 2021-06-28 US US17/359,699 patent/US12242320B2/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20180224393A1 (en) * | 2010-06-30 | 2018-08-09 | Life Technologies Corporation | Chemical detection device having multiple flow channels |
| US20140103192A1 (en) * | 2012-10-12 | 2014-04-17 | Samsung Electronics Co., Ltd. | Binary cmos image sensors, methods of operating same, and image processing systems including same |
| TWI696067B (zh) * | 2015-06-04 | 2020-06-11 | 美商英特爾股份有限公司 | 繪圖處理器電源管理情境及順序控制迴路 |
| TWI705444B (zh) * | 2017-09-29 | 2020-09-21 | 美商橫杆股份有限公司 | 運算記憶體之架構 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20220276689A1 (en) | 2022-09-01 |
| CN114977353A (zh) | 2022-08-30 |
| TW202234206A (zh) | 2022-09-01 |
| US12242320B2 (en) | 2025-03-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10429913B2 (en) | Controlling power delivery to a processor via a bypass | |
| CN101842912B (zh) | 太阳能板系统中连接太阳能电池或切片的系统和方法 | |
| KR20060121987A (ko) | 프로세서에 공급 전압들을 제공하는 방법 및 장치 | |
| US11188131B2 (en) | Calculation board power stage circuit, and calculation board | |
| CN108415320B (zh) | 供电电路、电路板以及虚拟数字币挖矿机 | |
| US12181950B2 (en) | System on chip and electronic device including the same | |
| TWI788795B (zh) | 電源管理電路及其系統 | |
| CN217213527U (zh) | 一种解决阵列式芯片ir drop的电源结构 | |
| CN112256115B (zh) | 供电电路、芯片及电子设备 | |
| CN116032920B (zh) | 一种互联装置及n路服务器系统 | |
| EP4287186A2 (en) | Semiconductor die having on-die power switch for selecting target operation voltage from operation voltages provided by different power sources | |
| US7200700B2 (en) | Shared-IRQ user defined interrupt signal handling method and system | |
| US7643366B2 (en) | Semiconductor integrated circuit | |
| CN114546089B (zh) | 芯片供电电路与电子设备 | |
| US20050024029A1 (en) | Voltage regulator circuit of integrated circuit chip | |
| WO2024108398A1 (en) | Controlling a hybrid coupled inductor-based voltage regulator with odd phase count | |
| KR20030052953A (ko) | 전원 전압을 동작 전압으로 변환하는 강압 회로를 갖는반도체 장치 | |
| RU2815408C1 (ru) | Схема питания микросхемы и электронное устройство | |
| CN205375074U (zh) | 集成化电源及显示设备 | |
| TWM673179U (zh) | 電子器件 | |
| CN212009419U (zh) | 一种应用于不同负载电压的控制电路及机器人 | |
| US20230100409A1 (en) | Uniform distribution of peripheral power in asic platforms | |
| US10663997B2 (en) | Electronic device circuit board | |
| CN1299554C (zh) | 用于嵌入式低压降稳压器的集成电路和减小电路板尺寸需求的方法 | |
| KR970006140Y1 (ko) | 시피유(cpu) 어댑터 보드 |