TWI740757B - 半導體裝置 - Google Patents
半導體裝置 Download PDFInfo
- Publication number
- TWI740757B TWI740757B TW109146184A TW109146184A TWI740757B TW I740757 B TWI740757 B TW I740757B TW 109146184 A TW109146184 A TW 109146184A TW 109146184 A TW109146184 A TW 109146184A TW I740757 B TWI740757 B TW I740757B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- voltage
- semiconductor device
- signal
- dpd
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/143—Detection of memory cassette insertion or removal; Continuity checks of supply or ground lines; Detection of supply variations, interruptions or levels ; Switching between alternative supplies
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0016—Arrangements for reducing power consumption by using a control or a clock signal, e.g. in order to apply power supply
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0659—Command handling arrangements, e.g. command buffers, queues, command scheduling
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4072—Circuits for initialization, powering up or down, clearing memory or presetting
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4074—Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/30—Power supply circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/145—Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/148—Details of power up or power down circuits, standby circuits or recovery circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0008—Arrangements for reducing power consumption
- H03K19/0013—Arrangements for reducing power consumption in field effect transistor circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/32—Timing circuits
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Mathematical Physics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Semiconductor Integrated Circuits (AREA)
- Memory System (AREA)
- Power Sources (AREA)
- Read Only Memory (AREA)
- Noodles (AREA)
- Bipolar Transistors (AREA)
- Mechanical Treatment Of Semiconductor (AREA)
- Dram (AREA)
Abstract
本發明提供一種半導體裝置,能夠從待機模式自動轉變至深度省電模式的。半導體裝置包括支援DPD的DPD控制器、多個內部電路。DPD控制器對從進入待機模式的時間點開始的時間進行測量,回應測量時間的經過而生成用於使待機模式的消耗電力進一步降低的多個省電致能信號,使多個內部電路的運行階段性地停止。
Description
本發明涉及一種快閃記憶體(flash memory)等半導體裝置,尤其涉及待機(standby)模式或深度省電(deep power down)模式下的運行。
反及(NAND)型快閃記憶體能以頁面(page)為單位來進行讀出或編程,而且能以塊(block)為單位來進行抹除。專利文獻(日本專利特開2006-252748號公報)所示的快閃記憶體公開了下述技術:在待機模式與常規(normal)運行模式下,對頁面緩衝器(page buffer)/感測電路供給不同的電源電壓,由此來減少待機模式的消耗電力。
快閃記憶體中,有回應來自用戶的命令來進行讀出、編程、抹除等的主動(active)模式與可受理來自使用者的命令的待機模式。在待機模式下,內部電路的運行受到限制,以使消耗電力達到一定以下,但在從用戶輸入有命令時,必須立即回應此命令。因此,雖說是待機模式,但在邏輯(logic)電路或暫存器(register)等揮發性電路中仍會產生截止洩漏(off leak)電流,截止洩漏電流會隨著元件尺寸的收縮(shrink)而增加,另外,在使用內部電源電壓的情況下,必須使內部電源電壓檢測電路運行,從而會消耗一定程度的電力。即,難以削減待機模式下的消耗電流。
為了進一步削減待機模式下的消耗電力,有時根據快閃記憶體不同,搭載有深度省電模式(以下稱作DPD模式)。在DPD模式下,關停(cut off)對用於待機模式的一部分內部電路的內部供給電源,以削減截止洩漏電流。DPD模式例如是通過DPD開始命令來進入所述模式,並通過DPD解除命令來從所述模式恢復。DPD模式為了使關停的電路正常運行而需要一定的時間,但取代於此,具有能夠大幅降低消耗電力的優點(merit)。
圖1表示搭載有串列外設介面(Serial Peripheral Interface,SPI)功能的NAND型快閃記憶體向DPD模式轉變時的運行波形的一例。在待機模式時,通過將晶片選擇(chip select)信號/CS設為低準位(low level)來選擇快閃記憶體,在此期間,與時脈(clock)信號同步地從資料登錄端子DI輸入DPDDPD命令(89h)。快閃記憶體在從DPD命令的輸入開始經過了一定期間tDP的時刻TDPD,轉變至DPD模式,而阻斷對特定的內部電路的內部供給電壓。在時刻TDPD之前的期間,消耗待機模式的電流,在時刻TDPD之後的期間,消耗DPD模式的電流。
圖2表示現有的快閃記憶體的支援DPD模式的待機用內部電壓生成電路的一例。內部電壓生成電路10包含串聯連接在外部電源電壓VCC(例如3.3 V)與GND電位之間的P溝道金屬氧化物半導體(P-channel Metal Oxide Semiconductor,PMOS)電晶體P1及PMOS電晶體P2、電阻梯(ladder)LAD、以及對電阻梯LAD的經電阻分割的電壓Va與基準電壓VREF進行比較的比較器CMP,對於電晶體P1的閘極,施加有DPD致能(enable)信號DPDEN,對於電晶體P2的閘極施加比較器CMP的比較結果,在電晶體P2與電阻梯之間連接有電壓供給節點INTVDD。
待機模式時,DPD致能信號DPDEN為L準位,電晶體P1、電晶體P2導通。為了降低由電阻梯LAD所消耗的電流,電阻梯LAD被設定為高電阻。另外,在電壓供給節點INTVDD輸出目標電壓時,選擇電壓Va的分接(tap)位置,以使Va=VREF。另外,在非待機模式時運行的通常的內部電壓生成電路的電阻比圖2的電阻梯LAD低,在電壓供給節點INTVDD,例如生成2.4 V的電壓。
當用戶依據圖1所示的序列來輸入DPD命令時,快閃記憶體的控制器在從命令的輸入計起的tDP時間以內,使DPD致能信號DPDEN由L準位變為H準位,使電晶體P1斷開,阻斷外部電源電壓VCC。由此,不對連接於電壓供給節點INTVDD的電路供給電力,較待機模式進一步節省消耗電力。
這樣,在現有的快閃記憶體中存在下述問題:為了從待機模式轉變至DPD模式,使用者必須輸入DPD命令,若是不支持DPD命令的快閃記憶體,便無法進行向DPD模式的轉變。此種問題並不限於快閃記憶體,在其它半導體裝置中也同樣。
本發明的半導體裝置包括:半導體積體電路,能夠回應來自外部的輸入信號而運行;測量部件,對從半導體裝置進入待機模式的時間點開始的時間進行測量;以及生成部件,回應由所述測量部件所測量的測量時間的經過,生成用於使所述待機模式的消耗電力進一步降低的多個省電致能信號。
根據本發明,能夠不進行用於向省電模式轉變的命令等的輸入,而從待機模式自動轉變至省電模式。因此,即使是不支援用於向省電模式轉變的命令等的半導體裝置,也能轉變至省電模式。進而,通過生成多個省電致能信號,能夠根據從待機模式開始的經過時間而階段性地阻斷對內部電路的電力供給。例如,能夠從優先順位低的內部電路依序停止運行,由此,能夠縮短向主動模式的恢復時間。
本發明的半導體裝置並無特別限定,例如在NAND型或者反或(NOR)型快閃記憶體、動態隨機存取記憶體(Dynamic Random Access Memory,DRAM)、靜態隨機存取記憶體(Static Random Access Memory,SRAM)、邏輯(logic)、專用積體電路(Application Specific Integrated Circuit,ASIC)、數位訊號處理器(Digital Signal Processor,DSP)等中實施。
接下來,參照附圖來詳細說明本發明的實施例。圖3是表示本發明的實施例的半導體裝置100的構成的圖。半導體裝置100是包含與DPD模式對應的DPD控制器110及內部電路120(內部電路1、內部電路2、…、內部電路x)而構成。這些電路是集成在半導體基板上的積體電路。
對於半導體裝置100,供給外部電源電壓VCC(例如3.3 V),對於內部電路120被供給外部電源電壓VCC或者由外部電源電壓VCC而生成的內部供給電壓VDD。一實施方式中,半導體裝置100可包含多個電力消耗模式。主動模式下,內部電路120能夠全規格(full specification)運行而無消耗電力的限制。待機模式下,能夠依據所決定的要求來降低內部電路120的消耗電力,並能回應命令等輸入信號。待機模式例如是在內部電路120結束了所決定的運行時、或者回應來自外部的命令或控制信號而決定,此種待機模式是在半導體裝置100中預先定義。待機模式下,例如停止升壓電路(電荷泵(charge pump)電路),或者停止時脈振盪器,或者間歇地進行內部供給電壓VDD的生成,或者將互補金屬氧化物半導體(Complementary Metal Oxide Semiconductor,CMOS)逆變器(inverter)設為三態(tristate)狀態。DPD模式下,能夠阻斷特定的內部電路的電力供給,以進一步降低待機模式的消耗電力。
現有的半導體裝置中,為了從待機模式向DPD模式轉變,需要來自外部的命令的輸入。與此相對,本實施例的半導體裝置100不需要用於從待機模式向DPD模式轉變的命令或控制信號的輸入,而能夠自動進入DPD模式。DPD模式的解除例如是通過來自外部的任意命令或控制信號的輸入而實施。
如圖3的(A)所示,半導體裝置100包含DPD控制器110,DPD控制器110在半導體裝置100進入待機模式時,控制從待機模式向DPD模式的轉變。圖例中,DPD控制器110生成多個DPD致能信號DPDEN1、DPDEN2、DPDENx,通過這些致能信號來階段性地阻斷對內部電路1、內部電路2、內部電路x的電力供給。因而,本實施例的DPD模式下,消耗電力階段性地降低。
內部電路120為任意電路,並無特別限定。但是,由於對內部電路1、內部電路2、內部電路x的電力供給是被階段性地阻斷,因此理想的是對想要在待機模式中更長地運行的優先順位高的內部電路、與相反地也可立即停止的優先順位低的內部電路進行區分,供給與它們對應的DPD致能信號。
對於內部電路1的電壓供給節點INTVDD1、內部電路2的電壓供給節點INTVDD2及內部電路x的電壓供給節點INTVDDx,供給由外部電源電壓VCC而生成的內部電壓VDD1、內部電壓VDD2、內部電壓VDDx。在外部電源電壓VCC與電壓供給節點INTVDD1、電壓供給節點INTVDD2、電壓供給節點INTVDDx之間,分別連接有PMOS電晶體P1、PMOS電晶體P2、PMOS電晶體Px,對於PMOS電晶體P1、PMOS電晶體P2、PMOS電晶體Px的各閘極,施加有DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx。
DPD控制器110在為了從待機模式進一步降低消耗電力而向DPD模式轉變時,DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx階段性地從L準位遷移至H準位。一實施方式中,DPD控制器110在從進入待機模式的時刻Ts經過了Ta時間時,使DPD致能信號DPDENx從L準位遷移至H準位,將電晶體Px設為非導通。由此,對內部電路x的電力供給被阻斷,內部電路x的消耗電力Wx得以節省。接下來,在從時刻Ts經過了Tb時間(Tb>Ta)時,使DPD致能信號DPDEN2從L準位遷移至H準位,將電晶體P2設為非導通。由此,對內部電路2的電力供給被阻斷,內部電路2的消耗電力W2得以節省。接下來,在從時刻Ts經過了Tc時間(Tc>Tb)時,使DPD致能信號DPDEN1從L準位遷移至H準位,將電晶體P1設為非導通。由此,對內部電路1的電力供給被阻斷,內部電路1的消耗電力W1得以節省。這樣,DPD控制器110在從待機模式向DPD模式轉變時,根據待機模式的經過時間來階段性地生成多個DPD致能信號,使DPD模式時的消耗電力階段性地降低,且使必要的內部電路的運行繼續。
另外,圖3的(A)中雖未圖示,但半導體裝置100能夠進一步包含控制器或輸入/輸出電路等。一實施方式中,控制器能夠經由輸入/輸出電路而從外部接收命令、控制信號、資料、位址等輸入信號,並基於所接收的命令或控制信號等輸入信號來控制內部電路120的運行。另外,能夠將經內部電路120處理的資料經由輸入/輸出電路而輸出至外部。控制器是使用硬體和/或軟體而構成,例如可為微控制器(micro controller)、可編程邏輯(programmable logic)、狀態機(state machine)等。
接下來,對DPD控制器110的詳細進行說明。DPD控制器110具備判定從待機模式向DPD模式的轉變的功能,當判定要向DPD模式轉變時,根據待機模式的持續時間來生成用於阻斷對特定的內部電路的電力供給的多個DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx。
圖3的(B)是表示DPD控制器110中所含的DPD判定部的功能構成的圖。DPD判定部160包含測量部162、轉變時間檢測部164及DPD信號生成部166。DPD判定部160是使用硬體和/或軟體來實施。
測量部162對從進入待機模式的時間點開始的時間進行測量。若DPD控制器110是在待機模式時啟動,則進入待機模式的時間點可為DPD控制器110開始運行的時刻,或者,若DPD控制器110從其它控制器被通知待機模式,則進入待機模式的時間點可為由表示所述待機模式的信號所確定的時刻。測量部162並不特別限定此構成,例如可包含對時脈信號進行計數的計數器。
轉變時間檢測部164對由測量部162所測量的時間進行監測,對向DPD模式轉變的時間進行檢測。具體而言,當測量時間與預定的時間Ta一致時,判定為向第一DPD模式轉變,當測量時間與預定的時間Tb一致時,判定為向第二DPD模式轉變,當測量時間與預定的時間Tc一致時,判定為向第三DPD模式轉變。
DPD信號生成部166回應轉變時間檢測部164的檢測結果而生成多個DPD致能信號DPDEN1、DPDEN2、DPDENx。若以所述示例來說,則當檢測到向第一DPD模式的轉變時間時,生成遷移至H準位的DPD致能信號DPDENx,當檢測到向第二DPD模式的轉變時間時,生成遷移至H準位的DPD致能信號DPDEN2,當檢測到向第三DPD模式的轉變時間時,生成遷移至H準位的DPD致能信號DPDEN1。這樣,根據從進入待機模式開始的經過時間,來階段性地生成DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx,由此,階段性地阻斷對內部電路x、內部電路2、內部電路1的電力供給。
另外,所述說明中,例示了對三個內部電路1、2、x供給的三個DPD致能信號DPDEN1、DPDEN2、DPDENx,但這只是一例,DPD致能信號的數量或通過DPD致能信號來阻斷電力供給的內部電路的數量能夠自由設定。
接下來,對本實施例的半導體裝置的具體構成進行說明。圖4是表示在待機模式下運行的支援DPD的內部電壓生成電路的構成的圖。若以與圖3的(A)的對應關係來說,則本圖所示的內部電壓生成電路200-1是對內部電路1供給內部電壓VDD1的電路,且是具備DPD控制器110的DPD判定功能的電路。因而,需要具備用於圖3的(A)的其它內部電路2、內部電路x的同樣功能的內部電壓生成電路200-2、內部電壓生成電路200-x,但這些電路200-2、電路200-x具有與圖4所示的內部電壓生成電路200-1同樣的構成,因此,此處予以省略。
如圖4所示,支援DPD的內部電壓生成電路200-1是由外部電源電壓VCC(例如3.3 V)來生成內部電壓VDD1(例如2.4 V)的電路,如此圖所示,包含兩個比較器CMP1、CMP2、邏輯210、PMOS電晶體Q、電阻梯LAD、計數器220及邏輯230而構成。此處未圖示的其它內部電壓生成電路200-2、內部電壓生成電路200-x也同樣地構成。
在外部電源電壓VCC與GND之間的電流路徑,串聯連接有PMOS電晶體P1與包含多個串聯電阻的電阻梯LAD。對於電晶體P1的閘極,施加從邏輯210輸出的切換控制信號VDDEN,當切換控制信號VDDEN為L準位時,電晶體P1導通,從外部電源電壓VCC供給電力。在電晶體P1與電阻梯LAD之間,連接有電壓供給節點INTVDD1,從電壓供給節點INTVDD1供給內部電壓VDD1。在電壓供給節點INTVDD1,連接有一個或多個負載電路。在其它內部電壓生成電路200-2、內部電壓生成電路200-x中,從電壓供給節點INTVDD2、電壓供給節點INTVDDx供給內部電壓VDD2、內部電壓VDDx,在電壓供給節點INTVDD2、電壓供給節點INTVDDx連接有一個或多個負載電路。
電阻梯LAD連接於電壓供給節點INTVDD1與GND之間。在電阻梯LAD的經電阻分割的、第一選擇的分接位置生成第一電壓DIVA,在第二選擇的分接位置生成第二電壓DIVB。第一電壓DIVA大於第二電壓DIVB(DIVA>DIVB)。
比較器CMP1在非反相輸入端子(-)輸入基準電壓VREF,在反相輸入端子(+)輸入第一電壓DIVA,並將表示比較結果的H或L準位的輸出提供給邏輯210。另一個比較器CMP2在非反相輸入端子(-)輸入基準電壓VREF,在反相輸入端子(+)輸入第二電壓DIVB,並將表示比較結果的H或L準位的輸出提供給邏輯210。
邏輯210基於比較器CMP1及比較器CMP2的比較結果來生成切換控制信號VDDEN。一實施方式中,邏輯210在進入待機模式的時間點,使切換控制信號VDDEN遷移至H準位,將電晶體P1設為非導通。通過停止外部電源電壓VCC的供給,從而電壓供給節點INTVDD1的電壓經由電阻梯LAD而放電至GND。此時的電壓供給節點INTVDD的電壓隨著電阻梯LAD的電阻與連接於電壓供給節點INTVDD1的負載電容的RC時間常數而變化。由於存在第一電壓DIVA>第二電壓DIVB的關係,因此在比較器CMP1的比較結果由H準位遷移至L準位後,比較器CMP2的比較結果由H準位遷移至L準位。
當比較器CMP1、比較器CMP2的比較結果均變為L準位時,邏輯210將切換控制信號VDDEN由H準位遷移至L準位,使電晶體P1導通。由此,從外部電源電壓VCC供給電力,第一電壓DIVA及第二電壓DIVB上升,比較器CMP1、比較器CMP2的比較結果均變為H準位,邏輯210響應於此而將切換控制信號VDDEN由L準位遷移至H準位,將電晶體P1設為非導通。
直至第一電壓DIVA及第二電壓DIVB變得小於基準電壓VREF為止的時間,即,直至比較器CMP1、比較器CMP2的比較結果均變為L準位為止的時間是根據RC時間常數而決定。
邏輯210進而基於比較器CMP1、比較器CMP2的比較結果來生成時脈信號DPDCLK,並將其提供給計數器220。具體而言,當檢測到第一電壓DIVA及第二電壓DIVB均變得小於基準電壓VREF時,回應于此而生成具備一定的脈寬的時脈信號DPDCLK。例如,時脈信號DPDCLK可為與切換控制信號VDDEN同步的時脈信號。
計數器220對時脈信號DPDCLK的時脈進行計數,並將其計數結果提供給邏輯230。計數器220在DPD模式被解除時,通過重置(reset)信號而重置。
邏輯230接收計數器220的計數值,檢測計數值是否已到達預定的次數N1,當已到達時,生成用於阻斷電力供給的DPD致能信號DPDEN1(例如,H準位表示致能狀態,L準位表示禁能狀態)。此處應留意的是,其它內部電壓生成電路200-2、內部電壓生成電路200-x生成DPD致能信號DPDEN2、DPD致能信號DPDENx的時間與DPD致能信號DPDEN1不同。內部電壓生成電路200-2的邏輯230檢測計數值是否已到達預定的次數N2(N2<N1),內部電壓生成電路200-x的邏輯230檢測計數值是否已到達預定的次數N3(N3<N2),當檢測到次數N2、次數N3時,生成DPD致能信號DPDEN2、DPD致能信號DPDENx。
由邏輯230所生成的DPD致能信號DPDEN1被回饋給邏輯210,邏輯210在收到H準位的DPD致能信號DPDEN1時,強制性地將電晶體P1設為非導通,阻斷來自外部電源電壓VCC的電力。由此,內部電路1的運行停止。關於其它內部電壓生成電路200-2、內部電壓生成電路200-x也同樣。另外,邏輯230能夠響應重置信號而將DPD致能信號DPDEN1設為禁能。
接下來,參照圖5的運行波形來說明半導體裝置100的運行。假定在時刻t1,半導體裝置100由主動模式轉變為待機模式。邏輯210響應待機模式而與比較器CMP1、比較器CMP2的比較結果無關地使切換控制信號VDDEN遷移至H準位,而將電晶體P1設為非導通。由此,外部電源電壓VCC的電力供給被阻斷,電壓供給節點INTVDD1的電壓逐漸變小。其它內部電壓生成電路200-2、內部電壓生成電路200-x也同樣地運行,電壓供給節點INTVDD2、電壓供給節點INTVDDx的電壓逐漸變小。
在時刻t2,當第一電壓DIVA及第二電壓DIVB變得小於基準電壓VREF時,邏輯210使切換控制信號VDDEN遷移至L準位,使電晶體P1導通。由此,從外部電源電壓VCC供給電力,電壓供給節點INTVDD1的電壓上升。當第一電壓DIVA及第二電壓DIVB變得大於基準電壓VREF時,邏輯210將切換控制信號VDDEN遷移至H準位,將電晶體P1設為非導通。邏輯210生成使切換控制信號VDDEN反相的時脈信號DPDCLK,此時脈由計數器220進行計數。
以後,反復同樣的運行,當由邏輯230檢測到計數器220對時脈信號DPDCLK的時脈的計數數量與預定的次數N1一致時,生成用於阻斷電力供給的DPD致能信號DPDEN1,電壓供給節點INTVDD1的電壓下降,內部電路1的運行停止。此處,存在N1>N2>Nx的關係,因此最先生成DPD致能信號DPDENx,接下來生成DPD致能信號DPDEN2,最後生成DPD致能信號DPDEN1。
這樣,根據本實施例,能夠不從外部輸入用於向DPD模式轉變的命令,而從待機模式自動轉變為DPD模式。因此,即使是不支援用於向DPD模式轉變的命令的半導體裝置,也能夠利用DPD模式,而且,使用者便利性提高。進而,根據待機模式的持續時間來生成多個DPD致能信號,因此能夠在DPD模式下使內部電路的運行階段性地停止。由此,既能維持待機模式下的優先順位高的電路的運行,又能有效地削減待機模式或DPD模式的消耗電力。
所述實施例中,表示了內部電壓生成電路200-1、內部電壓生成電路200-2、內部電壓生成電路200-x分別生成DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx的示例,但並不限於此,也可由一個內部電壓生成電路200-1生成DPD致能信號DPDEN1、DPD致能信號DPDEN2、DPD致能信號DPDENx。此時,如圖6所示,構成為,內部電壓生成電路200-1的電壓供給節點INTVDD1經由電晶體P2、電晶體Px而連接於內部電路2、內部電路x,對於內部電路1、內部電路2、內部電路x,分別供給內部電壓VDD1。
邏輯230在計數器220的計數值到達次數Nx時,最先將遷移至H準位的DPD致能信號DPDENx供給至電晶體Px,阻斷內部電壓VDD1向內部電路x的供給,接下來,當計數值到達N2時,將遷移至H準位的DPD致能信號DPDEN2供給至電晶體P2,阻斷內部電壓VDD2向內部電路2的供給,接下來,當計數值到達N1時,在電晶體P1生成遷移至H準位的DPD致能信號DPDEN1,阻斷從外部電源電壓VCC向電壓供給節點INTVDD1的電力供給。
接下來,對本發明的第二實施例進行說明。圖7是表示本發明的第二實施例的半導體裝置100A的構成的圖,對於與圖3的(A)相同的構成標注相同的參照編號。第二實施例中,具備待機電路130,所述待機電路130能夠響應來自DPD控制器110的待機信號STBY而在待機模式下運行。待機電路130以待機模式所要求的消耗電力來運行,但與其它內部電路1、內部電路2、內部電路x不同,不轉變至DPD模式。即,對於待機電路130的外部電源電壓VCC不會被阻斷。待機電路130例如包含對主動模式時所需的電路參數或使用者資訊等進行保持的揮發性暫存器等,防止在DPD模式時資料消失,能夠從DPD模式迅速恢復為主動模式。
所述實施例中,表示了內部電壓生成電路由外部電源電壓VCC生成內部電壓VDD的示例,但這只是一例,並不限定於此種形態。即,本實施例的內部電壓生成電路也可由第一內部電壓VDD1來生成第二內部電壓VDD2。
接下來,將搭載本實施例的自動DPD模式的NAND型快閃記憶體的一例示於圖8。快閃記憶體300是包含下述部分而構成,即:儲存胞元陣列310,由多個儲存胞元呈矩陣狀地排列而成;輸入/輸出緩衝器320,連接於外部輸入/輸出端子I/O;位址暫存器330,從輸入/輸出緩衝器320接收位址資料;控制器340,從輸入/輸出緩衝器320接收命令資料等,對各部進行控制;字元線(word line)選擇電路350,從位址暫存器330接收列位址資訊Ax,對列位址資訊Ax進行解碼,並基於解碼結果來進行塊的選擇及字元線的選擇等;頁面緩衝器/感測電路360,保持從由字元線選擇電路350所選擇的頁面讀出的資料,或者保持應編程至所選擇的頁面的輸入資料;行選擇電路370,從位址暫存器330接收行位址資訊Ay,對行位址資訊Ay進行解碼,並基於所述解碼結果來選擇頁面緩衝器/感測電路360內的行位址的資料;以及內部電壓產生電路380,生成資料的讀出、編程及抹除等所需的各種電壓(寫入電壓Vpgm、通過電壓Vpass、讀出通過電壓Vread、抹除電壓Vers等)。
一實施方式中,快閃記憶體300能夠從外部端子輸出用於告知內部的運行狀態(編程、抹除、讀出等)的忙碌信號/就緒信號。控制器340回應忙碌信號/就緒信號的輸出而變為待機模式,如利用所述實施例所說明的那樣,對從進入待機模式的時間點開始的時間進行測量,當測量時間到達一定時間時,生成DPD致能信號DPDEN,並將其供給至內部的周邊電路。收到DPD致能信號DPDEN的周邊電路阻斷電力供給。
另外,另一實施方式中,內部電壓產生電路380包含圖4或圖6所示的內部電壓生成電路200-1,回應忙碌信號/就緒信號,對從進入待機模式的時間點開始的時間進行測量,當測量時間到達一定時間時,生成DPD致能信號DPDEN,並將其供給至內部的周邊電路。
對本發明的優選實施方式進行了詳述,但本發明並不限定於特定的實施方式,能夠在權利要求書所記載的發明主旨的範圍內進行各種變形、變更。
120、130、140:內部電路
10、200-1:內部電壓生成電路
100:半導體裝置
110:DPD控制器
150:控制器
160:DPD判定部
162:測量部
164:轉變時間檢測部
166:DPD信號生成部
210、230:邏輯
220:計數器
300:快閃記憶體
310:儲存胞元陣列
320:輸入/輸出緩衝器
3:位址暫存器
340:控制器
350:字元線選擇電路
360:頁面緩衝器/感測電路
370:行選擇電路
380:內部電壓產生電路
Ax:列位址資訊
Ay:行位址資訊
/CS:晶片選擇信號
CMP、CMP1、CMP2:比較器
DI:資料登錄端子
DIVA:第一電壓
DIVB:第二電壓
DPDCLK:時脈信號
DPDEN、DPDEN1、DPDEN2、DPDENx:DPD致能信號
INTVDD、INTVDD1、INTVDD2、INTVDDx:電壓供給節點
LAD:電阻梯
P1、P2、Px:PMOS電晶體
STBY:待機信號
t1、t2、TDPD:時刻
tDP:一定期間
Va:電壓
VCC:外部電源電壓
VDDEN:切換控制信號
Vers:抹除電壓
Vpass:通過電壓
Vpgm:寫入電壓
Vread:讀出通過電壓
VREF:基準電壓
圖1是表示現有的快閃記憶體向DPD模式轉變時的運行波形的一例的圖。
圖2是表示現有的快閃記憶體的支援DPD模式的待機模式用內部電壓生成電路的一例的圖。
圖3的(A)是表示本發明的實施例的半導體裝置的概略構成的圖,圖3的(B)是表示支援DPD的內部電路的DPD判定部的功能構成的圖。
圖4是表示本發明的實施例的支援DPD模式的待機模式用內部電壓生成電路的構成的圖。
圖5是表示圖4所示的內部電壓生成電路的各部的運行波形的圖。
圖6是表示本發明的實施例的內部電壓生成電路的另一構成例的圖。
圖7是表示本發明的第二實施例的半導體裝置的構成的圖。
圖8是表示適用本發明的實施例的NAND型快閃記憶體的構成的圖。
100:半導體裝置
110:DPD控制器
120:內部電路
160:DPD判定部
162:測量部
164:轉變時間檢測部
166:DPD信號生成部
DPDEN1、DPDEN2、DPDENx:DPD致能信號
INTVDD1、INTVDD2、INTVDDx:電壓供給節點
P1、P2、Px:PMOS電晶體
VCC:外部電源電壓
Claims (13)
- 一種半導體裝置,包括:半導體積體電路,能夠回應來自外部的輸入信號而運行;測量部件,對從所述半導體裝置進入待機模式的時間點開始的時間進行測量;以及生成部件,耦接所述半導體積體電路及所述測量部件,回應由所述測量部件所測量的測量時間的經過,生成用於使所述待機模式的消耗電力進一步降低的多個省電致能信號,其中所述半導體積體電路包含基於第一供給電壓而生成第二供給電壓的電壓生成電路,所述電壓生成電路包含所述測量部件及所述生成部件,所述電壓生成電路生成所述多個省電致能信號。
- 如請求項1所述的半導體裝置,其中所述生成部件生成至少第一省電致能信號及第二省電致能信號,所述第一省電致能信號是在所述測量時間到達第一決定時間時生成,所述第二省電致能信號是在所述測量時間到達比第一決定時間長的第二決定時間時生成。
- 如請求項2所述的半導體裝置,其中所述第一省電致能信號被提供給所述半導體積體電路的第一內部電路,所述第二省電致能信號被提供給所述半導體積體電路 的第二內部電路,對於所述第一內部電路及所述第二內部電路的電力供給響應所述第一省電致能信號及所述第二省電致能信號而被阻斷。
- 如請求項1所述的半導體裝置,其中所述電壓生成電路包含多個電壓生成電路,所述多個電壓生成電路生成所述多個省電致能信號。
- 如請求項1所述的半導體裝置,其中所述半導體積體電路包括:內部電路,響應所述多個省電致能信號而阻斷電力供給;以及待機用內部電路,在待機模式時運行,不根據所述多個省電致能信號來阻斷電力供給。
- 如請求項5所述的半導體裝置,其中所述待機用內部電路包含揮發性儲存電路。
- 如請求項1所述的半導體裝置,其中所述電壓生成電路包括:第一節點,供給第一供給電壓;第二節點,將第二供給電壓供給至負載;連接電路,連接於所述第一節點與所述第二節點之間,回應控制信號而進行所述第一節點與所述第二節點的連接或非連接;電阻梯,連接於所述第二節點與接地電位之間;脈衝生成電路,當所述第一節點與所述第二節點為非連接時,基於在所述第二節點與所述接地電位之間生成的電阻電容時間常數來生成脈衝信號; 邏輯電路,基於所述脈衝信號來生成所述控制信號;計數器,對基於所述脈衝信號而生成的時脈進行計數;以及生成電路,基於所述計數器的計數值來生成所述多個省電致能信號。
- 如請求項7所述的半導體裝置,其中所述生成電路基於所述計數器的計數值來生成所述多個省電致能信號。
- 如請求項7所述的半導體裝置,其中所述脈衝生成電路包含第一比較器與第二比較器,並基於所述第一比較器及所述第二比較器的比較結果來生成所述脈衝信號,所述第一比較器對由所述電阻梯所生成的第一電壓與基準電壓進行比較,所述第二比較器對比由所述電阻梯所生成的所述第一電壓小的第二電壓與所述基準電壓進行比較。
- 如請求項7所述的半導體裝置,其中所述連接電路包含閘極被施加所述控制信號的P溝道金屬氧化物半導體電晶體,所述邏輯電路在經過了以所述電阻電容時間常數所規定的時間時,使所述控制信號遷移至低準位。
- 如請求項7所述的半導體裝置,其中所述邏輯電路回饋輸入由所述生成電路所生成的所述多個省電致能信號,並回應所述多個省電致能信號而將所述連接電路設為非連接。
- 如請求項1所述的半導體裝置,其中所述半導體積體電路包含與快閃記憶體相關的電路,所述待機模式響應快閃記憶體的忙碌信號或就緒信號而轉變。
- 一種半導體裝置,包括:半導體積體電路,能夠回應來自外部的輸入信號而運行;測量部件,對從所述半導體裝置進入待機模式的時間點開始的時間進行測量;以及生成部件,耦接所述半導體積體電路及所述測量部件,回應由所述測量部件所測量的測量時間的經過,階段性地生成用於使所述待機模式的消耗電力進一步降低的多個省電致能信號,以分別階段性地阻斷所述半導體積體電路中對應的多個內部電路的電力供給。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2020-024854 | 2020-02-18 | ||
| JP2020024854A JP7165151B2 (ja) | 2020-02-18 | 2020-02-18 | 半導体装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202133167A TW202133167A (zh) | 2021-09-01 |
| TWI740757B true TWI740757B (zh) | 2021-09-21 |
Family
ID=77271990
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109146184A TWI740757B (zh) | 2020-02-18 | 2020-12-25 | 半導體裝置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US11496118B2 (zh) |
| JP (1) | JP7165151B2 (zh) |
| KR (1) | KR102444405B1 (zh) |
| CN (1) | CN113345483B (zh) |
| TW (1) | TWI740757B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6970769B2 (ja) * | 2020-02-18 | 2021-11-24 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5822246A (en) * | 1996-09-30 | 1998-10-13 | Intel Corporation | Method and apparatus for detecting the voltage on the VCC pin |
| US20080114923A1 (en) * | 2006-11-14 | 2008-05-15 | Samsung Electronics Co., Ltd. | Apparatus and method for controlling operation processing in nonvolatile memory |
| TWI299825B (zh) * | 2005-11-15 | 2008-08-11 | Mitac Int Corp | |
| TW201250458A (en) * | 2011-06-15 | 2012-12-16 | Acer Inc | Electronic device and sleep method thereof |
| CN103389963A (zh) * | 2012-05-09 | 2013-11-13 | 北京兆易创新科技股份有限公司 | 一种嵌入式系统控制器 |
Family Cites Families (37)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH065088A (ja) * | 1992-06-19 | 1994-01-14 | Hitachi Ltd | 半導体集積回路 |
| JP2838967B2 (ja) * | 1993-12-17 | 1998-12-16 | 日本電気株式会社 | 同期型半導体装置用パワーカット回路 |
| JPH0850643A (ja) * | 1994-08-03 | 1996-02-20 | Hitachi Ltd | 記憶装置 |
| US5615162A (en) * | 1995-01-04 | 1997-03-25 | Texas Instruments Incorporated | Selective power to memory |
| KR100269313B1 (ko) * | 1997-11-07 | 2000-12-01 | 윤종용 | 대기시전류소모가적은반도체메모리장치 |
| JPH11191289A (ja) * | 1997-12-26 | 1999-07-13 | Canon Inc | メモリコントローラ |
| JP3862405B2 (ja) * | 1998-03-17 | 2006-12-27 | 株式会社ルネサステクノロジ | データ処理システム |
| US6510096B2 (en) * | 2001-04-27 | 2003-01-21 | Samsung Electronics Co., Ltd. | Power down voltage control method and apparatus |
| US6560158B2 (en) * | 2001-04-27 | 2003-05-06 | Samsung Electronics Co., Ltd. | Power down voltage control method and apparatus |
| KR100426443B1 (ko) * | 2002-06-29 | 2004-04-13 | 주식회사 하이닉스반도체 | 딥 파워다운 제어 회로 |
| JP2005135484A (ja) * | 2003-10-29 | 2005-05-26 | Renesas Technology Corp | 半導体装置 |
| US7031219B2 (en) * | 2004-06-04 | 2006-04-18 | Etron Technology, Inc. | Internal power management scheme for a memory chip in deep power down mode |
| EP1819048B1 (en) * | 2004-12-01 | 2012-02-08 | Fujitsu Ltd. | Semiconductor device employing dynamic circuit |
| JP2006228361A (ja) * | 2005-02-21 | 2006-08-31 | Kawasaki Microelectronics Kk | 半導体装置 |
| KR100672122B1 (ko) | 2005-03-10 | 2007-01-19 | 주식회사 하이닉스반도체 | 소비 전력이 감소된 플래시 메모리 장치의 페이지 버퍼 회로 |
| KR100571646B1 (ko) * | 2005-03-31 | 2006-04-17 | 주식회사 하이닉스반도체 | 파워 다운 모드 반도체 소자 |
| KR100753048B1 (ko) * | 2005-09-05 | 2007-08-30 | 주식회사 하이닉스반도체 | 반도체 메모리 장치의 주변영역 전압 발생 장치 |
| JP2008108379A (ja) * | 2006-10-26 | 2008-05-08 | Toshiba Corp | 半導体集積回路装置 |
| KR100826649B1 (ko) * | 2006-11-24 | 2008-05-06 | 주식회사 하이닉스반도체 | 딥 파워다운 모드 제어 회로 |
| JP2010055419A (ja) * | 2008-08-28 | 2010-03-11 | Nec Corp | メモリ制御回路およびそのメモリ制御回路を搭載した電子機器 |
| US20110185208A1 (en) | 2010-01-28 | 2011-07-28 | Apple Inc. | Memory power reduction in a sleep state |
| KR101869752B1 (ko) * | 2011-11-29 | 2018-06-22 | 에스케이하이닉스 주식회사 | 반도체 장치 |
| JP2013186920A (ja) | 2012-03-08 | 2013-09-19 | Toshiba Corp | 不揮発性半導体記憶装置及びメモリシステム |
| US9037890B2 (en) * | 2012-07-26 | 2015-05-19 | Artemis Acquisition Llc | Ultra-deep power-down mode for memory devices |
| JP6495698B2 (ja) * | 2014-03-20 | 2019-04-03 | 株式会社半導体エネルギー研究所 | 半導体装置、電子部品、及び電子機器 |
| US9443564B2 (en) * | 2015-01-26 | 2016-09-13 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device, electronic component, and electronic device |
| WO2016204851A1 (en) * | 2015-06-19 | 2016-12-22 | Adesto Technologies Corporation | Ultra-deep power down mode control in a memory device |
| US9922684B2 (en) * | 2016-02-11 | 2018-03-20 | Adesto Technologies Corporation | Memory device ultra-deep power-down mode exit control |
| US10539989B1 (en) * | 2016-03-15 | 2020-01-21 | Adesto Technologies Corporation | Memory device alert of completion of internally self-timed power-up and reset operations |
| JP6842271B2 (ja) * | 2016-10-07 | 2021-03-17 | ラピスセミコンダクタ株式会社 | 電源回路及び半導体記憶装置 |
| KR20180127776A (ko) * | 2017-05-22 | 2018-11-30 | 에스케이하이닉스 주식회사 | 전원 게이팅 회로를 포함하는 반도체 장치 및 이의 리페어 방법 |
| KR20190061853A (ko) * | 2017-11-28 | 2019-06-05 | 에스케이하이닉스 주식회사 | 반도체 장치 및 그의 동작 방법 |
| TWI672704B (zh) | 2018-08-14 | 2019-09-21 | 華邦電子股份有限公司 | 記憶體裝置以及記憶體控制方法 |
| US10770119B2 (en) * | 2018-12-06 | 2020-09-08 | Macronix International Co., Ltd. | Memory circuit |
| CN109901694A (zh) | 2019-02-27 | 2019-06-18 | 苏州浪潮智能科技有限公司 | 硬盘自动进入省电状态的方法、系统、设备及存储介质 |
| US11500446B2 (en) * | 2019-09-28 | 2022-11-15 | Intel Corporation | Reducing power consumption in nonvolatile memory due to standby leakage current |
| JP6970769B2 (ja) * | 2020-02-18 | 2021-11-24 | ウィンボンド エレクトロニクス コーポレーション | 半導体装置 |
-
2020
- 2020-02-18 JP JP2020024854A patent/JP7165151B2/ja active Active
- 2020-12-25 TW TW109146184A patent/TWI740757B/zh active
-
2021
- 2021-01-13 CN CN202110043229.3A patent/CN113345483B/zh active Active
- 2021-01-14 US US17/148,587 patent/US11496118B2/en active Active
- 2021-01-22 KR KR1020210009415A patent/KR102444405B1/ko active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5822246A (en) * | 1996-09-30 | 1998-10-13 | Intel Corporation | Method and apparatus for detecting the voltage on the VCC pin |
| TWI299825B (zh) * | 2005-11-15 | 2008-08-11 | Mitac Int Corp | |
| US20080114923A1 (en) * | 2006-11-14 | 2008-05-15 | Samsung Electronics Co., Ltd. | Apparatus and method for controlling operation processing in nonvolatile memory |
| TW201250458A (en) * | 2011-06-15 | 2012-12-16 | Acer Inc | Electronic device and sleep method thereof |
| CN103389963A (zh) * | 2012-05-09 | 2013-11-13 | 北京兆易创新科技股份有限公司 | 一种嵌入式系统控制器 |
| CN103389963B (zh) | 2012-05-09 | 2016-08-31 | 北京兆易创新科技股份有限公司 | 一种嵌入式系统控制器 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113345483B (zh) | 2024-03-26 |
| KR102444405B1 (ko) | 2022-09-19 |
| CN113345483A (zh) | 2021-09-03 |
| JP7165151B2 (ja) | 2022-11-02 |
| US20210257997A1 (en) | 2021-08-19 |
| KR20210105809A (ko) | 2021-08-27 |
| JP2021131916A (ja) | 2021-09-09 |
| TW202133167A (zh) | 2021-09-01 |
| US11496118B2 (en) | 2022-11-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6642757B2 (en) | Semiconductor memory device having a power-on reset circuit | |
| US6882570B2 (en) | Power detecting circuit and method for stable power-on reading of flash memory device using the same | |
| US8111575B2 (en) | Semiconductor device | |
| US7872511B2 (en) | Circuit and method for initializing an internal logic unit in a semiconductor memory device | |
| TWI747688B (zh) | 半導體裝置 | |
| KR100636933B1 (ko) | 파워 온 리셋 회로 | |
| US8335112B2 (en) | Nonvolatile semiconductor memory device | |
| JP3297124B2 (ja) | ダイナミック型半導体記憶装置 | |
| TW201417102A (zh) | 電阻式記憶體裝置 | |
| JP2009118605A (ja) | 電圧発生回路 | |
| US20150348641A1 (en) | Semiconductor memory device with power interruption detection and reset circuit | |
| JP5195915B2 (ja) | 半導体集積回路装置及び電子機器 | |
| TWI740757B (zh) | 半導體裝置 | |
| JP5337108B2 (ja) | メモリ回路及びこれを備える電圧検出回路 | |
| TWI779641B (zh) | 斷電檢測電路及半導體儲存裝置 | |
| US20250006257A1 (en) | Memory device and data latching method | |
| KR100665905B1 (ko) | 데이터 입력/출력 라인을 충전 또는 방전하는 래치를구비하는 메모리 장치 | |
| KR100596864B1 (ko) | 전원공급 제어장치 | |
| JP2005085422A (ja) | 半導体装置 | |
| KR20090019357A (ko) | 리프레시 신호 생성회로 |