[go: up one dir, main page]

TWI493959B - 影像處理系統及影像處理方法 - Google Patents

影像處理系統及影像處理方法 Download PDF

Info

Publication number
TWI493959B
TWI493959B TW099110115A TW99110115A TWI493959B TW I493959 B TWI493959 B TW I493959B TW 099110115 A TW099110115 A TW 099110115A TW 99110115 A TW99110115 A TW 99110115A TW I493959 B TWI493959 B TW I493959B
Authority
TW
Taiwan
Prior art keywords
data
image processing
image
image data
memory
Prior art date
Application number
TW099110115A
Other languages
English (en)
Other versions
TW201041372A (en
Inventor
Jiunn Kuang Chen
Hung Yi Lin
yuan ming Liu
Original Assignee
Mstar Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mstar Semiconductor Inc filed Critical Mstar Semiconductor Inc
Publication of TW201041372A publication Critical patent/TW201041372A/zh
Application granted granted Critical
Publication of TWI493959B publication Critical patent/TWI493959B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/001Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background
    • G09G3/003Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes using specific devices not provided for in groups G09G3/02 - G09G3/36, e.g. using an intermediate record carrier such as a film slide; Projection systems; Display of non-alphanumerical information, solely or in combination with alphanumerical information, e.g. digital display on projected diapositive as background to produce spatial visual effects
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/395Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0252Improving the response speed
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/16Determination of a pixel data signal depending on the signal applied in the previous frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/18Use of a frame buffer in a display terminal, inclusive of the display panel

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

影像處理系統及影像處理方法
本發明係與影像顯示技術相關,並且特別與影像顯示系統中的記憶體存取方式相關。
許多影像處理系統係藉由控制對記憶體存取影像資料的時間來調整視訊框的呈現方式。舉例來說,先將對應於多個視訊框的影像資料暫存於一記憶體中,再令影像處理電路以相對較快的操作頻率自該記憶體將影像資料讀取出來,即可達到提升視訊框之播放頻率的效果。在立體影像系統中,上述做法也可被用來增加影像的垂直遮沒期間(vertical blanking interval,VBI)。
現有的立體影像顯示技術主流之一係交替播放左眼和右眼的影像。在播放左眼影像的時候,觀看者所佩戴的立體眼鏡會遮蔽觀看者的右眼。相對地,在播放右眼影像的時候,觀看者所佩戴的立體眼鏡則會遮蔽觀看者的左眼。觀看者本身的視覺系統會將其左眼和右眼分別接收到的影像組合起來,成為立體影像。由於視覺暫留效應的關係,只要左眼影像和右眼影像更替的頻率夠快,觀看者並不會察覺眼前的景象在某些時間被立體眼鏡遮蔽。
圖一係繪示立體影像顯示系統呈現影像資料之一時序範例。T1這段時間係用以將呈現在畫面上的資料更新為右眼影像,T3這段時間則是用以將呈現在畫面上的資料更新為左眼影像。以液晶顯示器為例,在T1和T3這兩段時間之內,顯示器的驅動電路可藉由提供不同的控制電壓來調整各液晶分子的旋轉角度,進而改變顯示器所呈現的圖像。大部份的顯示器並非同時更新畫面中所有畫素的資料,而是採用逐列更新的方式。因此,在T1這段時間完全結束之前,顯示器所呈現的畫面中除了已經過更新的右眼影像,還會包含尚未被更新的部份,亦即先前的左眼影像的一部份。同樣地,在T3這段時間完全結束之前,除了已更新的左眼影像,顯示器所呈現的畫面中還會包含部份先前的右眼影像。
為了避免觀看者的視覺系統受到混淆干擾,立體眼鏡係設計為在T1這段時間內將觀看者的兩眼皆遮蔽,直到T1期間結束之後,立體眼鏡才會開啟右眼所對應的快門,允許觀看者的右眼接收更新完畢的右眼影像。易言之,於圖一所示的範例中,在T2期間,右眼所對應的快門被開啟而左眼所對應的快門被關閉。接著,在T3這段時間內,立體眼鏡同樣會將觀看者的兩眼皆遮蔽,直到T3期間結束之後,左眼所對應的快門才會被開啟,允許觀看者的左眼接收更新完畢的左眼影像。在T4期間,左眼所對應的快門被開啟而右眼所對應的快門被關閉。圖一中標示為T2和T4的期間即為所謂的垂直遮沒期間。接續在T4之後的T5期間則係用以將呈現在畫面上的資料更新為新的右眼影像。
由以上說明可知,使用者透過立體眼鏡觀看立體影像時,僅能於垂直遮沒期間看到影像。若垂直遮沒期間過短,進入使用者眼睛的光線不足,可能會讓使用者感覺畫面的亮度太低,甚至造成畫面無法在大腦形成視覺暫留的結果。圖二(A)及圖二(B)所繪示的時序圖係用以說明如何藉由提高自暫存記憶體讀取影像資料的頻率來增加垂直遮沒期間。
圖二(A)呈現影像資料輸入顯示系統時的原始時序,也就是將影像資料存入顯示系統之暫存記憶體中的時序。圖二(A)中的T1期間為將一右眼影像之圖框資料存入暫存記憶體的時間,其中包含多個長度各自為t1的小週期。每一個週期t1係對應於右眼影像中一橫列的畫素。舉例而言,在T1期間內的第一個t1週期中,右眼影像中的第一列資料被存入暫存記憶體中;在T1期間內的第二個t1週期中,右眼影像中的第二列資料被存入暫存記憶體中;依此類推。圖二(A)中的T2期間即為原始的垂直遮沒期間。
圖二(B)所呈現的是將影像資料自記憶體中讀取出來的時序,也就是影像資料被傳送至顯示面板進行播放的時序。圖二(B)中的T1”期間為將一右眼影像之圖框資料自暫存記憶體中讀取出來的時間,其中包含多個長度各為t1”的小週期。每一個週期t1”亦對應於右眼影像中一橫列的畫素。舉例而言,在T1”期間內的第一個t1”週期中,右眼影像中的第一列資料自暫存記憶體中被讀取出來。由於影像資料每一圖框的總畫素資料不變,而t1”週期短於t1週期,故影像處理系統係以相對較快的操作頻率自暫存記憶體將右眼影像資料讀取出來,以縮短T1”期間的整體長度。藉此,在T1”加上T2”等於T1加上T2的情況下,調整後的垂直遮沒期間T2”即可長於原始的垂直遮沒期間T2。按照相同的方式,原始的垂直遮沒期間T4也可被增長為圖二(B)所示之垂直遮沒期間T4”。
就液晶顯示器而言,自暫存記憶體中被讀取出來的影像資料可能會先經過加速驅動(overdrive)程序的處理,才被傳送至顯示面板的驅動電路。加速驅動技術係藉由提供液晶分子一個高或低於目標電壓的電壓值,來縮短液晶分子達到某個特定旋轉效果所需要的反應時間,進而提升畫面間的切換速度及平滑度。
請參閱圖三,圖三為一個兼具增長垂直遮沒期間功能及加速驅動功能的液晶顯示系統之方塊圖。液晶顯示系統10包含記憶體介面單元11、記憶體12、影像處理單元13、加速驅動單元14以及液晶顯示單元15。記憶體介面單元11為其他電路與記憶體12溝通的媒介。首先,原始影像資料係透過記憶體介面單元11被暫存至記憶體12;此儲存步驟以圖三中的箭號A表示。該等原始影像資料係對應於一連串依時序輸入液晶顯示系統10的原始畫面。
影像處理單元13負責對該等原始畫面進行例如白平衡校正或色彩校正等調整。接下來將要被調整的畫面會透過記憶體介面單元11自記憶體12中被讀取出來,並傳送至影像處理單元13;此讀取步驟以圖三中的箭號B表示。為了延長垂直遮沒期間,記憶體介面單元11進行箭號B代表的讀取程序之頻率可被設計為高於進行箭號A代表的儲存程序之頻率。
接著,經過影像處理單元13處理的畫面資料會被傳送到加速驅動單元14。加速驅動單元14通常係根據前後兩張畫面的灰階差異查表,以得出適當的加速驅動電壓。因此,前一張畫面的資料也會被預先儲存在記憶體12中,並將透過記憶體介面單元11自記憶體12中被讀取出來,傳送至加速驅動單元14;此讀取步驟以圖三中的箭號D表示。經過加速驅動程序處理之後的畫面資料接著就會由加速驅動單元14傳送至液晶顯示單元15播放。
相對於下一張畫面,目前這張畫面即為其前一張畫面。加速驅動單元14要對下一張畫面進行加速驅動程序時,也會需要目前這張畫面的資料做為查表依據。因此,加速驅動單元14會將目前這張畫面的資料透過記憶體介面單元11再存回記憶體12中;此儲存步驟以圖三中的箭號C表示。需說明的是,經由箭號C這個步驟儲存至記憶體12的資料,可能是僅經過影像處理單元13之影像處理後的目前畫面資料,也可能是經過影像處理單元13和加速驅動單元14兩者處理後的目前畫面資料。由此可知,經由箭號C儲存至記憶體12的資料,將是加速驅動單元14處理下一張畫面時經由箭號D自記憶體12中被讀取出來的資料。
以上各個讀取和儲存的步驟雖然以不同的箭號表示,但實際上可能是在不同時間點透過同一條傳輸線進行的。對於高解析度的立體影像系統來說,由於每一張畫面的資料量都很大,上述以箭號A~D表示的記憶體存取步驟必須佔用大量的頻寬。因此,液晶顯示系統10所採用的記憶體存取方式對於記憶體的頻寬要求相當高,並不是理想的設計。
為解決上述問題,本發明提出了一種新的記憶體存取方案,藉由適當地分割並儲存影像資料,可有效降低影像處理系統中對記憶體的頻寬需求。根據本發明的系統及方法不只可應用在兼具增長垂直遮沒期間功能及加速驅動功能的立體影像處理系統中,亦適用於多種需要根據前後兩張影像進行影像處理的影像處理裝置。
根據本發明之一具體實施例為一影像處理系統,其中包含一記憶體、一資料分割單元和一影像處理裝置。該資料分割單元係用以將目前影像資料及鄰近影像資料均分割為一第一部份及一第二部份,並將該第一部份及該第二部份分別存入該記憶體。該影像處理裝置係用以由該記憶體讀取該目前影像資料之該第一部份和該第二部份資料,以及該鄰近影像資料之該第一部份,並據以進行一影像處理。
根據本發明之另一具體實施例為用以處理目前影像資料及鄰近影像資料的影像處理方法。該方法首先執行將該等影像資料分割為一第一部份及一第二部份的步驟。該第一部份及該第二部份分別被存入一記憶體。接著,該方法所執行的步驟為由該記憶體讀取該目前影像資料之該第一部份和該第二部份,以及該鄰近影像資料之該第一部份,並據以進行一影像處理。
關於本發明之優點與精神可以藉由以下的發明詳述及所附圖式得到進一步的瞭解。
根據本發明之一具體實施例為一影像處理系統。如圖四所示,此影像處理系統40包含一記憶體41、一資料分割單元42、一液晶加速驅動裝置43、一影像預先處理裝置44、一記憶體介面單元45和一液晶顯示單元46。如圖四所示,資料分割單元42及液晶加速驅動裝置43係透過記憶體介面單元45連接至記憶體41。
影像預先處理裝置44係用以接收一原始影像資料,並針對該影像資料進行一預先影像處理,比方說白平衡校正、亮度調整、色彩校正或銳化程序。於此實施例中,該原始影像資料係對應於一連串依時序輸入影像處理系統40的原始畫面,例如一影片中的多張連續畫面。實務上,影像預先處理裝置44可被設計為每次僅針對一張畫面進行預先影像處理。
資料分割單元42由影像預先處理裝置44接收經過初步處理的影像資料後,會將該影像資料分割為一第一部份資料及一第二部份資料。假設資料分割單元42目前接收的影像資料係對應於一視訊串流中的一張影像,且該影像包含三百萬個畫素,每一個畫素又各自以24位元的二進位資料表示。資料分割單元42可將各畫素的12個較高位元(more significant bit,MSB)視為第一部份資料,將各畫素的12個較低位元(less significant bit,LSB)視為第二部份資料。也就是說,目前影像的第一部份資料會包含這三百萬個畫素中各個畫素的較高位元資料,目前影像的第二部份資料則包含這三百萬個畫素中各個畫素的較低位元資料。
實務上,資料分割單元42可被設計為具有先進先出(first in first out,FIFO)的架構。資料分割單元42係透過記憶體介面單元45將上述分割後的第一部份資料及第二部份資料分別存入記憶體41中;此儲存步驟以圖四中的箭號E表示。舉例來說,記憶體41可包含兩個不同的區塊,分別用以儲存第一部份資料及第二部份資料。於此實施例中,除了目前影像的MSB資料和LSB資料,記憶體41還儲存有一鄰近影像的MSB資料。更明確地說,記憶體41中也儲存了該鄰近影像的三百萬個畫素中各個畫素的MSB資料。該鄰近影像可以是該目前影像在視訊串流中的前一張影像或後一張影像。
液晶加速驅動裝置43係用以根據上述目前影像及其鄰近影像的資料產生加速驅動信號,並以該等信號控制液晶顯示單元46上呈現的畫面。為此,液晶加速驅動裝置43會透過記憶體介面單元45自記憶體41讀取目前影像的MSB資料和LSB資料;此讀取步驟以圖四中的箭號F表示。
於此實施例中,為了節省時間並降低根據查找表決定加速驅動信號的複雜度,液晶加速驅動裝置43僅採用鄰近畫面中的MSB資料做為查表依據。因此,除了上述目前影像的MSB資料和LSB資料,液晶加速驅動裝置43還會透過記憶體介面單元45自記憶體41讀取鄰近影像之MSB資料;此讀取步驟以圖四中的箭號G表示。由於記憶體41中鄰近影像之MSB資料及LSB資料已被分開儲存,因此可藉由簡單的定址方式即單獨地自記憶體41中將鄰近影像之MSB資料讀出,而不讀取鄰近影像之LSB資料。
如圖四所示,液晶加速驅動裝置43中可包含一資料組合單元43A,用以將目前影像之MSB資料及LSB資料組合為一還原資料,亦即目前影像的完整資料。液晶加速驅動裝置43可根據該還原資料及鄰近影像之MSB資料進行加速驅動處理。
由以上說明及圖四可看出,在上面這個實施例中,記憶體介面單元45只需要對記憶體41進行一次儲存步驟(E)和兩次讀取步驟(F和G)。圖三所繪示的先前技術則需要兩次儲存步驟(A和C)和兩次讀取步驟(B和D)。相較之下,根據本發明的影像處理系統40顯然可降低對記憶體的頻寬需求,且仍能達到進行加速驅動處理的效果。
此外,由於在儲存步驟E中各張影像的資料已經被分割為兩個部份,讀取步驟G可以很方便地由記憶體41中取出鄰近影像的MSB部份,不需受限於定址方式讀出對應於鄰近影像的所有資料再由其中擷取出MSB部份。圖五係繪示記憶體41內部之一區塊劃分範例。於此範例中,記憶體41中包含X、Y、Z三個區塊。交替存取記憶體區塊X、Y、Z可有效運用記憶體空間。舉例來說,在第N次的儲存步驟E中,第N張畫面的MSB資料被存入區塊X,第N張畫面的LSB資料被存入區塊Y;此時區塊Z中儲存的是第(N-1)畫面的MSB資料。在第(N+1)次的儲存步驟E中,第(N+1)張畫面的MSB資料可以被存入區塊Y,亦即將第N張畫面的LSB資料覆蓋;第(N+1)張畫面的LSB資料可以被存入區塊Z,亦即將第(N-1)畫面的MSB資料覆蓋。原本儲存在區塊X中的第N張畫面之MSB資料則被保留,等待接受第(N+1)次讀取步驟G的讀取。
於實際應用中,上述鄰近影像可以是目前影像在視訊串流中的前一張影像或後一張影像。除了這兩種可能性之外,液晶加速驅動裝置43也可以採用多張鄰近影像的資料做為產生加速驅動信號的參考依據。相對應地,記憶體41中也必須增加容納這些參考資料的儲存空間。不過,即使是採用多張鄰近影像的情況,根據本發明的記憶體介面單元45只需要增加對記憶體41的讀取步驟次數,同樣不需要圖三所示之儲存步驟C。
於實際應用中,若影像處理系統40為一立體影像系統,且亦提供增長垂直遮沒期間的功能,則儲存步驟E和讀取步驟F的操作頻率可以被設計為不同。更明確地說,如果資料分割單元42係以第一頻率將目前影像之第一部份資料及第二部份資料存入記憶體41,則液晶加速驅動裝置43可採用不同於第一頻率的第二頻率由記憶體41讀取該第一部份資料及第二部份資料,藉此調整目前影像的垂直遮沒期間。
如圖六所示,根據本發明之另一具體實施例為包含一記憶體61、一資料分割單元62和一影像處理裝置63的影像處理系統。資料分割單元62與前述資料分割單元42相似,用以將影像資料分割為第一部份資料及第二部份資料,並將該第一部份資料及該第二部份資料分別存入記憶體61。影像處理裝置63係用以由記憶體61讀取一目前影像的第一部份資料和第二部份資料,以及一鄰近影像的第一部份資料,並據以進行一影像處理。圖六所示之影像處理系統可廣泛應用在各種根據兩張影像進行影像處理,且只需要鄰近影像中某部份資料的影像處理裝置。根據本發明的影像處理系統也可以僅包含資料分割單元62和影像處理裝置63,另與位於系統外部的記憶體配合。
根據本發明之另一具體實施例為用以處理一影像資料的影像處理方法。圖七為此方法的流程圖。該方法首先執行步驟S71,將連續畫面之影像資料分割為一第一部份資料及一第二部份資料。接著,在步驟S72中,該第一部份資料及該第二部份資料分別被存入一記憶體。接著,該方法所執行的步驟S73為由該記憶體讀取目前影像之該第一部份資料和該第二部份資料,以及鄰近影像之該第一部份資料,並據以進行一影像處理。根據本發明的影像處理方法亦可進一步包含將該目前影像之第一部份資料及第二部份資料組合為一還原資料的步驟,或是針對影像資料進行一預先影像處理的步驟。
如上所述,根據本發明的影像處理系統和影像處理方法係藉由適當地分割並儲存影像資料有效降低影像處理系統中對記憶體的頻寬需求。此外,經過化簡後的存取方式還可以節省功率消耗、縮減對記憶體數量的需求,進而降低產品的成本。根據本發明的方案不只可以應用在兼具增長垂直遮沒期間功能及加速驅動功能的立體影像處理系統中,亦適用於多種需要根據前後兩張影像進行影像處理的影像處理裝置。
藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
T1~T5、T1”~T4”...影像處理期間
10...液晶顯示系統
11...記憶體介面單元
12...記憶體
13...影像處理單元
14...加速驅動單元
15...液晶顯示單元
40‧‧‧影像處理系統
41‧‧‧記憶體
42‧‧‧資料分割單元
43‧‧‧影像處理裝置
43A‧‧‧資料組合單元
44‧‧‧影像預先處理裝置
45‧‧‧記憶體介面單元
46‧‧‧液晶顯示單元
A、C、E‧‧‧儲存步驟
B、D、F、G‧‧‧讀取步驟
X、Y、Z‧‧‧記憶體區塊
61‧‧‧記憶體
62‧‧‧資料分割單元
63‧‧‧影像處理裝置
S71~S73‧‧‧流程步驟
圖一為立體影像顯示系統呈現影像資料之一時序範例。
圖二(A)呈現影像資料輸入影像處理系統時的原始時序;圖二(B)呈現影像資料被傳送至顯示器播放的調整後時序。
圖三為一個兼具增長垂直遮沒期間功能及加速驅動功能的液晶顯示系統之方塊圖。
圖四係繪示根據本發明之一具體實施例中的影像處理系統之功能方塊圖。
圖五係繪示根據本發明之一記憶體區塊範例。
圖六係繪示根據本發明之另一具體實施例中的影像處理系統之功能方塊圖。
圖七係繪示根據本發明之一具體實施例中的影像處理方法之流程圖。
40...影像處理系統
41...記憶體
42...資料分割單元
43...影像處理裝置
43A...資料組合單元
44...影像預先處理裝置
45...記憶體介面單元
46...液晶顯示單元
E、F、G...存取程序

Claims (17)

  1. 一種影像處理系統,用以處理一目前畫面之目前影像資料及一鄰近畫面之鄰近影像資料,其包含:一記憶體;一資料分割單元,用以將該等影像資料之每一者均分割為一第一部份及一第二部份,並將該第一部份及該第二部份存入該記憶體,其中該等影像資料包含複數個畫素之資料,該第一部份包含該等畫素各自之至少一較高位元(more significant bit,MSB)資料,該第二部份則包含該等畫素各自之至少一較低位元(less significant bit,LSB)資料;以及一影像處理裝置,用以由該記憶體讀取該目前影像資料之該第一部份和該第二部份,以及僅讀取該鄰近影像資料之該第一部份,並據以對該目前影像資料進行一影像處理。
  2. 如申請專利範圍第1項所述之影像處理系統,其中該影像處理裝置為一液晶加速驅動裝置。
  3. 如申請專利範圍第1項所述之影像處理系統,其中該影像處理裝置包含:一資料組合單元,用以將該目前影像資料之該第一部份及該第二部份組合為一還原資料,該影像處理裝置係根據該還原資料及該鄰近影像資料之該第一部份進行該影像處理。
  4. 如申請專利範圍第1項所述之影像處理系統,其中該資料分 割單元係以一第一頻率將該目前影像資料之該第一部份及該第二部份存入該記憶體,該影像處理裝置則係以不同於該第一頻率之一第二頻率由該記憶體讀取該目前影像資料之該第一部份及該第二部份,藉此調整該目前影像資料之一垂直遮沒期間(vertical blanking interval)。
  5. 如申請專利範圍第1項所述之影像處理系統,進一步包含:一記憶體介面單元,其中該資料分割單元及該影像處理裝置係透過該記憶體介面單元連接至該記憶體。
  6. 如申請專利範圍第1項所述之影像處理系統,進一步包含:一影像預先處理裝置,用以於該等影像資料被輸入該資料分割單元前,針對該等影像資料進行一預先影像處理。
  7. 如申請專利範圍第6項所述之影像處理系統,其中該預先影像處理為一白平衡校正、一亮度調整、一色彩校正或一銳化程序。
  8. 如申請專利範圍第1項所述之影像處理系統,其中該資料分割單元具有一先進先出(first in first out,FIFO)架構。
  9. 一種影像處理方法,用以處理一目前畫面之目前影像資料及一鄰近畫面之鄰近影像資料,其包含下列步驟:(a)將該等影像資料之每一者均分割為一第一部份及一第二部份,其中該等影像資料包含複數個畫素之資料,該第一部份包含該等畫素各自之至少一較高位元資料,該第二部份則包含該等畫素各自之至少一較低位 元資料;(b)將該第一部份及該第二部份存入一記憶體;以及(c)由該記憶體讀取該目前影像資料之該第一部份和該第二部份,以及僅讀取該鄰近影像資料之該第一部份,並據以對該目前影像資料進行一影像處理。
  10. 如申請專利範圍第9項所述之影像處理方法,其中該影像處理為一液晶加速驅動程序。
  11. 如申請專利範圍第9項所述之影像處理方法,其中步驟(c)包含:將該目前影像資料之該第一部份及該第二部份組合為一還原資料;以及根據該還原資料及該鄰近影像資料之該第一部份進行該影像處理。
  12. 如申請專利範圍第9項所述之影像處理方法,其中於步驟(b)中,該目前影像資料之該第一部份及該第二部份係以一第一頻率被存入該記憶體,並且於步驟(c)中,該目前影像資料之該第一部份及該第二部份係以不同於該第一頻率之一第二頻率由該記憶體被讀取,藉此調整該目前影像資料之一垂直遮沒期間。
  13. 如申請專利範圍第9項所述之影像處理方法,於步驟(a)之前進一步包含下列步驟:針對該等影像資料進行一預先影像處理。
  14. 如申請專利範圍第13項所述之影像處理方法,其中該預先影 像處理為一白平衡校正、一亮度調整、一色彩校正或一銳化程序。
  15. 如申請專利範圍第9項所述之影像處理方法,其中於步驟(a)中,該等影像資料係以一先進先出模式被分割。
  16. 一種影像處理系統,用以處理一目前畫面之目前影像資料及一鄰近畫面之鄰近影像資料,其包含:一資料分割單元,用以將該等影像資料之每一者均分割為一第一部份及一第二部份,並將該第一部份及該第二部份存入一記憶體,其中該等影像資料包含複數個畫素之資料,該第一部份包含該等畫素各自之至少一較高位元資料,該第二部份則包含該等畫素各自之至少一較低位元資料;以及一影像處理裝置,用以由該記憶體讀取該目前影像資料之該第一部份和該第二部份,以及僅讀取該鄰近影像資料之該第一部份,並據以對該目前影像資料進行一影像處理。
  17. 如申請專利範圍第16項所述之影像處理系統,其中該資料分割單元係以一第一頻率將該目前影像資料之該第一部份及該第二部份存入該記憶體,該影像處理裝置則係以不同於該第一頻率之一第二頻率由該記憶體讀取對應於該目前影像資料之該第一部份及該第二部份,藉此調整該目前影像資料之一垂直遮沒期間。
TW099110115A 2009-05-07 2010-04-01 影像處理系統及影像處理方法 TWI493959B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US17647609P 2009-05-07 2009-05-07

Publications (2)

Publication Number Publication Date
TW201041372A TW201041372A (en) 2010-11-16
TWI493959B true TWI493959B (zh) 2015-07-21

Family

ID=43054426

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099110115A TWI493959B (zh) 2009-05-07 2010-04-01 影像處理系統及影像處理方法

Country Status (3)

Country Link
US (1) US8803899B2 (zh)
CN (1) CN101882428B (zh)
TW (1) TWI493959B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI389087B (zh) * 2007-03-21 2013-03-11 Mstar Semiconductor Inc 加速驅動裝置及加速驅動方法
CN102789765B (zh) * 2011-05-17 2014-09-03 宏碁股份有限公司 图像显示方法与图像显示系统
TWI508522B (zh) * 2011-12-19 2015-11-11 Chicony Electronic Co Ltd Means for calibrating the clock and a method thereof
US10419781B2 (en) 2016-09-20 2019-09-17 Qualcomm Incorporated Storing and retrieving high bit depth image data
KR20190021869A (ko) * 2017-08-24 2019-03-06 에스케이하이닉스 주식회사 메모리 시스템 및 이의 동작 방법
CN109215586B (zh) * 2018-10-29 2021-04-20 明基智能科技(上海)有限公司 降低双重影像效果的显示方法及其显示系统
TWI707339B (zh) * 2019-08-27 2020-10-11 瑞昱半導體股份有限公司 影像處理電路以及影像處理方法
CN113132768A (zh) * 2019-12-31 2021-07-16 致茂电子(苏州)有限公司 影像显示系统与方法
CN112365832A (zh) * 2020-12-08 2021-02-12 深圳市华星光电半导体显示技术有限公司 伽玛电压校正方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6061083A (en) * 1996-04-22 2000-05-09 Fujitsu Limited Stereoscopic image display method, multi-viewpoint image capturing method, multi-viewpoint image processing method, stereoscopic image display device, multi-viewpoint image capturing device and multi-viewpoint image processing device
US20020000994A1 (en) * 2000-04-14 2002-01-03 Neil Bergstrom System and method for superframe dithering in a liquid crystal display
US6980210B1 (en) * 1997-11-24 2005-12-27 3-D Image Processing Gmbh 3D stereo real-time sensor system, method and computer program therefor
CN1825413A (zh) * 2004-12-15 2006-08-30 日本电气株式会社 液晶显示装置、其驱动方法及其驱动电路
US20090002481A1 (en) * 2007-06-26 2009-01-01 Samsung Electronics Co., Ltd. Method and apparatus for generating stereoscopic image bitstream using block interleaved method

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6040852A (en) * 1993-12-29 2000-03-21 Leica Microsystems Ag Method and device for the recording and reproduction of stereoscopic video images
US5499062A (en) * 1994-06-23 1996-03-12 Texas Instruments Incorporated Multiplexed memory timing with block reset and secondary memory
JP2001195230A (ja) * 2000-01-14 2001-07-19 Mitsubishi Electric Corp 描画処理システム、及び描画演算を行う半導体集積回路
US7184002B2 (en) * 2001-03-29 2007-02-27 Stereographics Corporation Above-and-below stereoscopic format with signifier
JP3594589B2 (ja) * 2003-03-27 2004-12-02 三菱電機株式会社 液晶駆動用画像処理回路、液晶表示装置、および液晶駆動用画像処理方法
US7539340B2 (en) * 2003-04-25 2009-05-26 Topcon Corporation Apparatus and method for three-dimensional coordinate measurement
US20050052386A1 (en) * 2003-08-28 2005-03-10 Su-Hyun Kwon Method of processing image signals for improved image quality
TWI389087B (zh) * 2007-03-21 2013-03-11 Mstar Semiconductor Inc 加速驅動裝置及加速驅動方法
US20080252649A1 (en) * 2007-04-13 2008-10-16 Barinder Singh Rai Self-Automating Bandwidth Priority Memory Controller
KR20090058822A (ko) * 2007-12-05 2009-06-10 삼성전자주식회사 삼차원 영상에 대한 디스플레이 장치 및 디스플레이 방법
US8300086B2 (en) * 2007-12-20 2012-10-30 Nokia Corporation Image processing for supporting a stereoscopic presentation
CN102239506B (zh) * 2008-10-02 2014-07-09 弗兰霍菲尔运输应用研究公司 中间视合成和多视点数据信号的提取
US20100164966A1 (en) * 2008-12-31 2010-07-01 Apple Inc. Timing controller for graphics system

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6061083A (en) * 1996-04-22 2000-05-09 Fujitsu Limited Stereoscopic image display method, multi-viewpoint image capturing method, multi-viewpoint image processing method, stereoscopic image display device, multi-viewpoint image capturing device and multi-viewpoint image processing device
US6980210B1 (en) * 1997-11-24 2005-12-27 3-D Image Processing Gmbh 3D stereo real-time sensor system, method and computer program therefor
US20020000994A1 (en) * 2000-04-14 2002-01-03 Neil Bergstrom System and method for superframe dithering in a liquid crystal display
CN1825413A (zh) * 2004-12-15 2006-08-30 日本电气株式会社 液晶显示装置、其驱动方法及其驱动电路
US20090002481A1 (en) * 2007-06-26 2009-01-01 Samsung Electronics Co., Ltd. Method and apparatus for generating stereoscopic image bitstream using block interleaved method

Also Published As

Publication number Publication date
CN101882428B (zh) 2014-10-08
CN101882428A (zh) 2010-11-10
TW201041372A (en) 2010-11-16
US8803899B2 (en) 2014-08-12
US20100283792A1 (en) 2010-11-11

Similar Documents

Publication Publication Date Title
TWI493959B (zh) 影像處理系統及影像處理方法
US8310528B2 (en) Image display apparatus and method
US10621934B2 (en) Display and display method
CN111316204B (zh) 显示器系统
US20080151040A1 (en) Three-dimensional image display apparatus and method and system for processing three-dimensional image signal
US20100208043A1 (en) Method and system for creating a 3d effect on a display device
JP2009512896A (ja) 表示装置、表示制御装置及び表示方法
JP2008072699A (ja) ステレオコンテンツの表示の際にクロストークを補償するためのシステム、方法、及びコンピュータプログラム製品
KR100834567B1 (ko) 동화상 표시 장치 및 동화상 표시 방법
US8384825B2 (en) Video image transfer device and display system including the device
US8248535B2 (en) System and method for a versatile display pipeline architecture for an LCD display panel
JP2006524457A (ja) コントラスト向上のための電子ペーパに基づいたスクリーンの使用
US7495647B2 (en) LCD blur reduction through frame rate control
JP6368727B2 (ja) 表示装置および表示方法
US8531372B2 (en) Method, device and system of response time compensation utilizing an overdrive signal
US20120019515A1 (en) Display method
US8508672B2 (en) System and method for improving video image sharpness
JP2001136412A (ja) 複数映像表示装置のガンマ補正回路
CN103650026B (zh) 视频信号控制装置、视频信号控制方法以及显示装置
JPH0267895A (ja) 立体映像再生方法および装置
US8878837B2 (en) Image processing apparatus having on-screen display function and method thereof
JPH08234169A (ja) 表示制御装置、及び表示制御方法
CA2229654A1 (en) Full resolution, non-artifact presentation of interlaced high resolutionvideo imagery on a progressive-scan display

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees