[go: up one dir, main page]

TWI475368B - 電源控制系統及其方法 - Google Patents

電源控制系統及其方法 Download PDF

Info

Publication number
TWI475368B
TWI475368B TW101143362A TW101143362A TWI475368B TW I475368 B TWI475368 B TW I475368B TW 101143362 A TW101143362 A TW 101143362A TW 101143362 A TW101143362 A TW 101143362A TW I475368 B TWI475368 B TW I475368B
Authority
TW
Taiwan
Prior art keywords
signal
embedded controller
power
power supply
control system
Prior art date
Application number
TW101143362A
Other languages
English (en)
Other versions
TW201421223A (zh
Inventor
Mou Ming Ma
Chun Kun Lan
Yih Neng Lin
Original Assignee
Giga Byte Tech Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Giga Byte Tech Co Ltd filed Critical Giga Byte Tech Co Ltd
Priority to TW101143362A priority Critical patent/TWI475368B/zh
Priority to CN201310070666.XA priority patent/CN103838349B/zh
Priority to EP13170951.1A priority patent/EP2735936A3/en
Priority to US14/080,310 priority patent/US9411402B2/en
Publication of TW201421223A publication Critical patent/TW201421223A/zh
Application granted granted Critical
Publication of TWI475368B publication Critical patent/TWI475368B/zh

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/266Arrangements to supply power to external peripherals either directly from the computer or under computer control, e.g. supply of power through the communication port, computer controlled power-strips
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3293Power saving characterised by the action undertaken by switching to a less power-consuming processor, e.g. sub-CPU
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3206Monitoring of events, devices or parameters that trigger a change in power modality
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation
    • G06F11/1402Saving, restoring, recovering or retrying
    • G06F11/1415Saving, restoring, recovering or retrying at system level
    • G06F11/1417Boot up procedures
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Power Sources (AREA)
  • Direct Current Feeding And Distribution (AREA)

Description

電源控制系統及其方法
本發明係關於一種電源控制系統及其方法,特別是一種控制電腦裝置之嵌入式控制器之電源開關的電源控制系統及其方法。
隨著環保意識的抬頭,已經有越來越多全球性與地區性的設備規章,訂定了電子設備運作功耗與待機/關機功耗的相關標準。各家電子設備大廠亦針對這些標準進行設計與研發,而製造出功能更強大但是功耗卻更少的產品,來同時滿足消費者需求與環保訴求。而就可攜式產品而言,例如筆記型電腦或是行動電話,功耗更少也意味著更長的操作與待機時間,成為產品的亮點之一。
例如根據2011年版「進階配置與電源介面」(advanced configuration and power interface,ACPI)之規格說明,為了取得能源運用效率與電腦裝置操作效能之間的平衡,電腦裝置的運行以電源管理的角度定義,可分為下列幾種模式:S0模式,即正常運行狀態。此時電腦之所有部件均正常供電以及運作。
S1模式,即第一待機狀態。此時電腦之中央處理器(central processing unit,CPU)停止工作,但所有部件正常供電。
S2模式,即第二待機狀態。此時電腦之中央處理器關閉,但其他部件正常供電。
S3模式,即休眠狀態。此時除記憶體正常運行之外,其他的部件皆停止工作。
S4模式,即睡眠狀態。此時將記憶體資訊寫入硬碟或其他非揮發性記憶體後,所有的部件皆停止工作。
S5模式,即關機狀態。執行關機程序之後,所有的部件皆停止工作。
由以上敘述可知,當電腦裝置處於不運作狀態時,其有可能處於休眠狀態、睡眠狀態或是關機狀態。
而根據歐盟規定之「能源使用產品生態化設計指令」(Directive of Eco-design Requirements of Energy-using Product,EuP),西元2013年1月7日以後在歐盟上市之電子產品,於關機狀態下之功耗不得超過0.5瓦。以一個電腦裝置而言,由於在關機狀態下,在主機板以及外接電源例如電源適配器,仍會有功耗的產生,因此就主機板的部份,在設計規格上至少要小於0.25瓦的功耗,以配合外接電源的使用。
在目前的電腦裝置設計中,當處於關機狀態之下,嵌入式控制器(embedded controller)雖然並不執行功能,但並未切斷其電源供應,因此仍然有功耗產生。嵌入式控制器主要係利用於電腦裝置之開關機程序,其控制主要的周邊輸入/輸出設備,例如鍵盤、滑鼠、觸控板、光碟機、通用序列匯流排(universal serial bus,USB)等等。嵌入式控制器在工作時有一定的功耗產生,因此其電源供應的部份一般係利用切換式電源供應電路來實現,其特徵在於當供應電流夠大時,功率轉換效率可高達90%以上。如此不僅可以減少電池的供電需求,也可以降低系統散熱設計的複雜度。然而當供應電流減少時,例如只需供應毫安培級的電流時, 切換式電源供應電路的功率轉換效率並不理想,甚至不見得比一般的線性穩壓器來得好,因此使得嵌入式控制器在電腦處於關機狀態時,其功耗占整體系統的比例相當明顯。
鑒於以上的問題,本發明係提供一種電源控制系統及其方法,能在電腦裝置處於關機狀態時,關閉嵌入式控制器的電源供應,以減少電腦裝置處於關機狀態之功耗。
本發明提出一種電源控制系統,適用於一電腦裝置,其中電腦裝置包含相互耦接的一嵌入式控制器以及一電源供應系統,電源供應系統提供一電源至嵌入式控制器。本發明之電源控制系統包含一裝置開關輸入端以及一邏輯輸出端,其中裝置開關輸入端係接收一觸發訊號,此一觸發訊號係來自電腦裝置之外部元件或內部元件,用以指示電腦裝置改變其狀態。邏輯輸出端耦接於電源供應系統,並控制電源供應系統之開啟與關閉。其中,當裝置開關輸入端接收到觸發訊號,邏輯輸出端控制電源供應系統開啟或關閉,以提供或切斷嵌入式控制器之電源。
本發明更提出一種電源控制系統,適用於一電腦裝置,其中電腦裝置包含一嵌入式控制器以及一電源供應系統,電源供應系統係提供一電源至嵌入式控制器,而嵌入式控制器包含一第一輸入端、一第一輸出端以及一第二輸出端。本發明之電源控制系統包含一裝置開關輸入端、一第一閂鎖器以及一致能邏輯閘,裝置開關輸入端用以接收一觸發訊號,而觸發訊號係來自電腦裝置之外部元件或內部元件,用以指示電腦裝置改變其狀態。第一閂鎖 器包含一第一致能輸入端、一第一閂鎖器輸出端以及一第一重置端。第一致能輸入端耦接於裝置開關輸入端,第一閂鎖器輸出端耦接於第一輸入端,且第一重置端耦接於第二輸出端。當第一致能輸入端接收到觸發訊號,第一閂鎖器輸出端輸出反相訊號,而當第一重置端接收一重置訊號,第一閂鎖器輸出端輸出正相訊號。致能邏輯閘包含一第一邏輯輸入端、一第二邏輯輸入端以及一邏輯輸出端。第一邏輯輸入端耦接於第一閂鎖器輸出端,第二邏輯輸入端耦接於第一輸出端。邏輯輸出端耦接於電源供應系統,並控制電源供應系統之開啟與關閉。當致能邏輯閘之任一輸入為反相訊號,致能邏輯閘輸出一致能訊號予邏輯輸出端,以開啟電源供應系統。當致能邏輯閘之所有輸入皆為正相訊號,致能邏輯閘不輸出致能訊號,以關閉電源供應系統。
其中,當嵌入式控制器啟動並完成初始化設定,第一輸出端輸出反相訊號,且第二輸出端發出重置訊號。若裝置開關輸入端再次接收到觸發訊號使第一閂鎖器輸出端輸出反相訊號,嵌入式控制器令第一輸出端輸出正相訊號,且第二輸出端發出重置訊號。
本發明更提出一種電源控制方法,用以控制一電腦裝置之電源。本發明之電源控制方法之步驟如下:當電腦裝置處於休眠狀態、睡眠狀態或是關機狀態,以一電源控制系統偵測一觸發訊號,再由電源控制系統發出一致能訊號以開啟電腦裝置之一電源供應系統。電源供應系統提供電源予電腦裝置之一嵌入式控制器。電源控制系統並輸出對應於觸發訊號之一第一輸入訊號予嵌入式控制器;以嵌入式控制器執行一初始 化設定,完成後嵌入式控制器輸出一訊號通知電源控制系統保持輸出致能訊號;以嵌入式控制器偵測第一輸入訊號,並執行一電腦裝置開機程序,重置第一輸入訊號;以電源控制系統偵測觸發訊號,再由電源控制系統輸出第一輸入訊號以通知嵌入式控制器執行一電腦裝置關機程序。完成後嵌入式控制器輸出一訊號通知電源控制系統取消輸出致能訊號,以關閉電源供應系統,切斷嵌入式控制器之電源。
有關本發明的特徵、實作與功效,茲配合圖式作最佳實施例詳細說明如下。
在說明書及後續的申請專利範圍當中,「耦接」一詞在此係包含任何直接及間接的電氣連接手段。因此,若文中描述一第一裝置耦接於一第二裝置,則代表第一裝置可直接電氣連接於第二裝置,或透過其他裝置或連接手段間接地電氣連接至第二裝置。另外,「正相訊號」係為一數位邏輯訊號之狀態,或可理解為一般之數位邏輯訊號狀態「1」,而「反相訊號」係為另一數位邏輯訊號之狀態,或可理解為一般之數位邏輯訊號狀態「0」。
請參考第1圖。第1圖為包含本發明第一實施例之電源控制系統110之電腦裝置100之方塊示意圖。本發明所揭露之電腦裝置100可以是桌上型電腦、筆記型電腦、平板電腦、或其他能執行邏輯運算、算術運算並具有儲存功能、輸入/輸出功能之電子、磁性、光學、電子化學之高速數據處理裝置,但並不以此為限。本實施例之電腦裝置100包含電源控制系統110、電源供應系統 120、嵌入式控制器130、中央處理器140以及南橋晶片組150。
如第1圖所示,電源供應系統120耦接於嵌入式控制器130,並提供一電源至嵌入式控制器130以供其操作之所需。本發明第一實施例之電源控制系統110包含裝置開關輸入端115以及邏輯輸出端116,其中裝置開關輸入端115負責接收一觸發訊號,且此一觸發訊號係來自電腦裝置100之外部元件或內部元件,例如可以是外部的按鈕開關元件或指撥開關元件,或是內部的計時器部件,但並不以此為限。本實施例所述之觸發訊號係用以指示電腦裝置100改變其狀態,例如由正常運行狀態改變至休眠狀態、睡眠狀態或是關機狀態等等。此一觸發訊號的型態可以是具有特定時間寬度的脈波訊號,或是數位邏輯訊號,但並不以此為限。
邏輯輸出端116耦接於電源供應系統120,用以控制電源供應系統120之開啟與關閉。亦即,當電源供應系統120接收到邏輯輸出端116上之一致能訊號時,電源供應系統120開啟,並提供嵌入式控制器130所需之電源,嵌入式控制器130即開始進行初始化設定。完成後嵌入式控制器130進行其他既定程序,例如通知負責電腦裝置100電源管理之南橋晶片組150,以提供中央處理器140所需之電源,並開始其程序。而當邏輯輸出端116上並未輸出致能訊號時,電源供應系統120關閉,以進一步切斷嵌入式控制器130所需之電源,節省不必要之電流消耗。
綜上所述,亦即當裝置開關輸入端115接收到觸發訊號時,邏輯輸出端116即據以控制電源供應系統120開啟或關閉,以提供或切斷嵌入式控制器130之電源,進而最佳化電腦裝置100的 功耗。
請參考第2圖及第3圖,第2圖為包含本發明第二實施例之電源控制系統110之電腦裝置100之方塊示意圖。第3圖為本發明第二實施例之電源控制方法之步驟流程圖。
本實施例的電源控制系統110包含第一閂鎖器111、致能邏輯閘113、裝置開關輸入端115以及邏輯輸出端116,且嵌入式控制器130包含第一輸入端171、第一輸出端161以及第二輸出端162。裝置開關輸入端115負責接收一觸發訊號,且此一觸發訊號係來自電腦裝置100之裝置開關部件200。裝置開關部件200可為電腦裝置100之外部元件或內部元件,例如可以是外部的按鈕開關元件或指撥開關元件,或是內部的計時器部件,但並不以此為限。此一觸發訊號係用以指示電腦裝置100改變其狀態,例如由正常運行狀態改變至休眠狀態、睡眠狀態或是關機狀態等等。此觸發訊號的型態可以是具有特定時間寬度的脈波訊號,或是數位邏輯訊號,但並不以此為限。
第一閂鎖器111包含第一致能輸入端311、第一閂鎖器輸出端312以及第一重置端313。其中第一致能輸入端311耦接於裝置開關輸入端115,第一閂鎖器輸出端312耦接於第一輸入端171,且第一重置端313耦接於第二輸出端162。當第一致能輸入端311接收觸發訊號後,第一閂鎖器輸出端312輸出反相訊號,而當第一重置端313接收一重置訊號後,閂鎖器輸出端312則輸出正相訊號。
致能邏輯閘113包含第一邏輯輸入端331、第二邏輯輸入端 332以及邏輯輸出端116。第一邏輯輸入端331耦接於第一閂鎖器輸出端312,第二邏輯輸入端332耦接於第一輸出端161,邏輯輸出端116耦接於電源供應系統120,並控制電源供應系統120之開啟與關閉。當致能邏輯閘113之任一輸入為反相訊號,致能邏輯閘113輸出一致能訊號予邏輯輸出端116,以開啟電源供應系統120,當致能邏輯閘113之所有輸入皆為正相訊號,致能邏輯閘113不輸出致能訊號,以關閉電源供應系統120。致能邏輯閘113之電路實施方式可以是一般的NOR邏輯閘,但並不以此為限。
如第2圖及第3圖所示,電源控制系統110與嵌入式控制器130配合之操作如下。當電腦裝置100處於休眠狀態、睡眠狀態或關機狀態時,電源供應系統120為關閉,且並未提供電源予嵌入式控制器130(如第3圖所示的步驟401)。此時,以電源控制系統110之裝置開關輸入端115偵測一觸發訊號,而此一觸發訊號可能來自外部元件之電子訊號,或是電腦裝置100內部之一定時器部件,但並不以此為限,其中定時器部件係執行一裝置定時開機之程序(如第3圖所示的步驟402)。若裝置開關輸入端115接收到觸發訊號,第一閂鎖器111發出反相訊號予致能邏輯閘113,並於第一輸入端171形成一第一輸入訊號,致能邏輯閘113即反應而輸出一致能訊號以開啟電源供應系統120,並提供一電源至嵌入式控制器130(如第3圖所示的步驟403)。隨後嵌入式控制器130則開始啟動並完成初始化設定(如第3圖所示的步驟404)。然後嵌入式控制器130於第一輸出端161輸出反相訊號以維持致能邏輯閘113之致能訊號輸出,並於第一輸入端171偵測 到第一輸入訊號(如第3圖所示的步驟405)。嵌入式控制器130即於第二輸出端162輸出重置訊號,以重置第一閂鎖器111之輸出為正相訊號,亦即重置第一輸入訊號。同時嵌入式控制器130執行電腦裝置開機程序,並發出訊號通知電腦裝置100之南橋晶片組150以提供電源予中央處理器140,使電腦裝置100進入正常操作狀態(如第3圖所示的步驟406)。
而當電腦裝置100處於正常操作狀態,此時,以裝置開關輸入端115偵測來自外部元件之電子訊號或是電腦裝置100內部之定時器部件的觸發訊號時,其中定時器部件係執行一裝置定時關機之程序(如第3圖所示的步驟407)。若裝置開關輸入端115接收到觸發訊號,閂鎖器111發出一反相訊號予第一輸入端171,嵌入式控制器130即據以開始執行既定程序,且依電腦裝置100之設定進入休眠狀態、睡眠狀態或關機狀態(如第3圖所示的步驟408)。完成後嵌入式控制器130於第二輸出端162輸出重置訊號,以重置第一閂鎖器111之輸出為正相訊號,並於第一輸出端161輸出正相訊號,使致能邏輯閘113反應以取消致能訊號之輸出,關閉電源供應器120,而切斷嵌入式控制器130所需之電源,以節省不必要之電流消耗(如第3圖所示的步驟409)。
請參考第4圖。第4圖為包含本發明第三實施例之電源控制系統110之電腦裝置100之方塊示意圖。第5圖為本發明第三實施例之電源控制方法之步驟流程圖。
本實施例中除了與第二實施例具有相同的元件、連接關係與功能之外,本實施例之電源控制系統110更包含第三邏輯輸入端 333、外接電源偵測電路112以及第二閂鎖器114,其中第三邏輯輸入端333係為致能邏輯閘113之第三輸入端。
另外,外接電源偵測電路112具有外接電源偵測輸出端181,當外接電源偵測電路112偵測到一外接電源,例如偵測到外接電源電性插設於電源裝置100的動作時,外接電源偵測電路112發出一指示訊號於外接電源偵測輸出端181。本實施例所述的外接電源可以是一電源適配器或是一行動充電裝置,但並不以此為限,且指示訊號的型態可以是具有特定時間寬度的脈波訊號,或是數位邏輯訊號,但並不以此為限。
第二閂鎖器114包含第二致能輸入端341、第二閂鎖器輸出端342以及第二重置端343,其中第二致能輸入端341耦接於外接電源偵測輸出端181,第二重置端343耦接於第二輸出端162,第二閂鎖器輸出端342耦接於第二輸入端172以及第三邏輯輸入端333。當第二致能輸入端341接收指示訊號,第二閂鎖器輸出端342輸出反相訊號。當第二重置端343接收重置訊號,第二閂鎖器輸出端342輸出正相訊號。
要注意的是,第二閂鎖器114可以與外接電源偵測電路112合併而以單一元件視之。然而在此實施例中,為了強調第二閂鎖器114能保持指示訊號的功能,故將其獨立以作詳細說明。
本實施例中,致能邏輯閘113為一三端輸入之元件,且其功能與第二實施例中所述者一致。亦即當致能邏輯閘113之任一輸入為反相訊號,致能邏輯閘113輸出一致能訊號予邏輯輸出端116,以開啟電源供應系統120,當致能邏輯閘113之所有輸入皆 為正相訊號,致能邏輯閘113不輸出致能訊號,以關閉電源供應系統120。
如第4圖所示,電源控制系統110與嵌入式控制器130配合之操作,除了在第二實施例中所揭露的動作(第3圖所示的步驟流程圖)之外,本實施例提供進一步的動作與功能如下。當電腦裝置100處於休眠狀態、睡眠狀態或關機狀態時,電源供應系統120為關閉,且並未提供電源予嵌入式控制器130(如第5圖所示的步驟501)。此時以外接電源偵測電路112偵測一外接電源(如第5圖所示的步驟502)。若外接電源偵測電路112偵測到外接電源,例如將外接電源電性插設於電腦裝置100的動作時,外接電源偵測電路112即於外接電源偵測輸出端181輸出一指示訊號,第二閂鎖器114即接收到此一指示訊號,進而發出一反相訊號予第三邏輯輸入端333,並於第二輸入端172形成一第二輸入訊號。致能邏輯閘113即反應而輸出一致能訊號以開啟電源供應系統120,並供應嵌入式控制器130所需之電源(如第5圖所示的步驟503)。隨後嵌入式控制器130則開始啟動並完成初始化設定(如第5圖所示的步驟504)。然後於第一輸出端161輸出反相訊號以維持致能邏輯閘113之致能訊號輸出,並於第二輸入端172偵測到第二輸入訊號(如第5圖所示的步驟505)。嵌入式控制器130即於第二輸出端162輸出重置訊號,以重置第二閂鎖器114之輸出為正相訊號,亦即重置第二輸入訊號(如第5圖所示的步驟506)。隨後開始一設定之程序,例如判斷是否進行將內接電池充電至100%的程序(如第5圖所示的步驟507)。如判斷為進行, 則利用外接電源對內接電池進行充電至100%的動作(如第5圖所示的步驟508)。如判斷為不進行,或內接電池已被充電至100%,則嵌入式控制器130於第一輸出端161輸出正相訊號,使致能邏輯閘113反應取消致能訊號之輸出,關閉電源供應器120,而切斷嵌入式控制器130所需之電源,以節省不必要之電流消耗(如第5圖所示的步驟509)。
請參考第6圖。第6圖為本發明之電源控制系統中,嵌入式控制器實施例之步驟流程圖。此一步驟流程圖係為嵌入式控制器對應於本發明第三實施例中的電源控制方法,可用於編寫嵌入式控制器之韌體程式(firmware)。本實施例之步驟流程圖包含如下步驟:如步驟601所示,嵌入式控制器開始執行初始化設定並完成。此步驟係電源控制系統發出一致能訊號開啟電源供應系統,並提供電源予嵌入式控制器之後的對應動作。
如步驟602所示,嵌入式控制器輸出一訊號通知電源控制系統保持輸出致能訊號。
如步驟603所示,以嵌入式控制器偵測是否存在第一輸入訊號或是第二輸入訊號。此步驟即判斷開啟電腦裝置之訊號為何者,並據以執行其後相對應的動作。
如步驟604所示,若嵌入式控制器偵測到第一輸入訊號,則執行如第3圖中步驟406之動作。
如步驟605所示,以嵌入式控制器持續偵測第一輸入訊號。若未偵測到裝置開關輸入訊號,則回到步驟604。
步驟606即第3圖中步驟408之動作。
步驟607即第3圖中步驟409之動作。
如步驟608所示,若嵌入式控制器偵測到第二輸入訊號,則執行如第5圖中步驟506之動作。
步驟609即第5圖中步驟507之動作。
步驟610即第5圖中步驟508之動作。
步驟611即第5圖中步驟509之動作。
本發明的功效在於,藉由一電源控制電路進行電源供應系統的控制,使電腦裝置中的嵌入式控制器在不需要工作時能執行自我斷電的功能,並在電腦裝置需開機進行正常運行,或是需要執行一特定程序,例如利用外接電源對電池進行充電時,能開啟嵌入式控制器的電源,以進行正確的操作。透過嵌入式控制器的自我斷電功能,能夠讓電腦裝置在處於休眠狀態、睡眠狀態或是關機狀態時,有效降低電腦裝置的所需功耗,以利於電腦裝置符合世界各地因應環保節能所訂定的能源標準,也能使電腦裝置的待機時間延長,加強電子產品的特色。
雖然本發明之實施例揭露如上所述,然並非用以限定本發明,任何熟習相關技藝者,在不脫離本發明之精神和範圍內,舉凡依本發明申請範圍所述之形狀、構造、特徵及數量當可做些許之變更,因此本發明之專利保護範圍須視本說明書所附之申請專利範圍所界定者為準。
100‧‧‧電腦裝置
110‧‧‧電源控制系統
111‧‧‧第一閂鎖器
112‧‧‧外接電源偵測電路
113‧‧‧致能邏輯閘
114‧‧‧第二閂鎖器
115‧‧‧裝置開關輸入端
116‧‧‧邏輯輸出端
120‧‧‧電源供應系統
130‧‧‧嵌入式控制器
140‧‧‧中央處理器
150‧‧‧南橋晶片組
161‧‧‧第一輸出端
162‧‧‧第二輸出端
171‧‧‧第一輸入端
172‧‧‧第二輸入端
181‧‧‧外接電源偵測輸出端
200‧‧‧裝置開關部件
311‧‧‧第一致能輸入端
312‧‧‧第一閂鎖器輸出端
313‧‧‧第一重置端
331‧‧‧第一邏輯輸入端
332‧‧‧第二邏輯輸入端
333‧‧‧第三邏輯輸入端
341‧‧‧第二致能輸入端
342‧‧‧第二閂鎖器輸出端
343‧‧‧第二重置端
第1圖為包含本發明第一實施例之電源控制系統之電腦裝置之方 塊示意圖。
第2圖為包含本發明第二實施例之電源控制系統之電腦裝置之方塊示意圖。
第3圖為本發明第二實施例之電源控制方法之步驟流程圖。
第4圖為包含本發明第三實施例之電源控制系統之電腦裝置之方塊示意圖。
第5圖為本發明第三實施例之電源控制方法之步驟流程圖。
第6圖為本發明之電源控制系統之嵌入式控制器之步驟流程圖。
100‧‧‧電腦裝置
110‧‧‧電源控制系統
115‧‧‧裝置開關輸入端
116‧‧‧邏輯輸出端
120‧‧‧電源供應系統
130‧‧‧嵌入式控制器
140‧‧‧中央處理器
150‧‧‧南橋晶片組

Claims (10)

  1. 一種電源控制系統,適用於一電腦裝置,該電腦裝置更包含相互耦接的一嵌入式控制器以及一電源供應系統,該電源供應系統提供一電源至該嵌入式控制器,該電源控制系統包含:一裝置開關輸入端,係接收一觸發訊號,該觸發訊號係來自該電腦裝置之外部元件或內部元件,用以指示該電腦裝置改變其狀態;以及一邏輯輸出端,耦接於該電源供應系統,並控制該電源供應系統之開啟與關閉;其中,當該裝置開關輸入端接收到該觸發訊號時,該邏輯輸出端根據該觸發訊號以決定是否輸出一致能訊號,當該電源供應系統收到該致能訊號時,該致能訊號控制該電源供應系統開啟,以提供該嵌入式控制器之該電源,當該電源供應系統未收到該致能訊號時,該電源供應系統關閉,切斷該嵌入式控制器之該電源。
  2. 一種電源控制系統,適用於一電腦裝置,該電腦裝置更包含一嵌入式控制器以及一電源供應系統,該電源供應系統係提供一電源至該嵌入式控制器,該嵌入式控制器包含一第一輸入端、一第一輸出端以及一第二輸出端,且該電源控制系統包含:一裝置開關輸入端,用以接收一觸發訊號,該觸發訊號係來自該電腦裝置之外部元件或內部元件,用以指示該電腦裝置改變其狀態;一第一閂鎖器,包含一第一致能輸入端、一第一閂鎖器輸 出端以及一第一重置端,該第一致能輸入端耦接於該裝置開關輸入端,該第一閂鎖器輸出端耦接於該第一輸入端,且該第一重置端耦接於該第二輸出端,當該第一致能輸入端接收到該觸發訊號,該第一閂鎖器輸出端輸出反相訊號,而當該第一重置端接收一重置訊號,該第一閂鎖器輸出端輸出正相訊號;以及一致能邏輯閘,包含一第一邏輯輸入端、一第二邏輯輸入端以及一邏輯輸出端,該第一邏輯輸入端耦接於該第一閂鎖器輸出端,該第二邏輯輸入端耦接於該第一輸出端,該邏輯輸出端耦接於該電源供應系統,並控制該電源供應系統之開啟與關閉,當該致能邏輯閘之任一輸入為反相訊號,該致能邏輯閘輸出一致能訊號予該邏輯輸出端,以開啟該電源供應系統而提供該嵌入式控制器之該電源,當該致能邏輯閘之所有輸入皆為正相訊號,該致能邏輯閘不輸出該致能訊號,以關閉該電源供應系統而切斷該嵌入式控制器之該電源;其中,當該嵌入式控制器啟動並完成初始化設定,該第一輸出端輸出反相訊號,且該第二輸出端發出該重置訊號;若該裝置開關輸入端再次接收到該觸發訊號使該第一閂鎖器輸出端輸出反相訊號,該嵌入式控制器令該第一輸出端輸出正相訊號,且該第二輸出端發出該重置訊號。
  3. 如請求項第2項所述之電源控制系統,其中更包含一裝置開關部件,係耦接於該裝置開關輸入端,該裝置開關部件選擇性的發出該觸發訊號予該電源控制系統,以改變該電腦裝置之狀態,其中該電腦裝置之狀態包含正常運行狀態、休眠狀態、睡 眠狀態以及關機狀態。
  4. 如請求項第3項所述之電源控制系統,其中該裝置開關部件包含一按鈕開關元件或一指撥開關元件。
  5. 如請求項第2項所述之電源控制系統,其中更包含一計時器,係耦接於該裝置開關輸入端,該計時器係選擇性的發出該觸發訊號予該電源控制系統,以改變該電腦裝置之狀態,其中該電腦裝置之狀態包含正常運行狀態、休眠狀態、睡眠狀態以及關機狀態。
  6. 如請求項第2項所述之電源控制系統,其中該嵌入式控制器更包含一第二輸入端,且該電源控制系統更包含:一第三邏輯輸入端,係為該致能邏輯閘之第三輸入端;一外接電源偵測電路,具有一外接電源偵測輸出端,當該外接電源偵測電路偵測到一外接電源,該外接電源偵測電路發出一指示訊號於該外接電源偵測輸出端;以及一第二閂鎖器,包含一第二致能輸入端、一第二閂鎖器輸出端以及一第二重置端,該第二致能輸入端耦接於該外接電源偵測輸出端,該第二重置端耦接於該第二輸出端,該第二閂鎖器輸出端耦接於該第二輸入端以及該第三邏輯輸入端,當該第二致能輸入端接收該指示訊號,該第二閂鎖器輸出端輸出反相訊號,且當該第二重置端接收該重置訊號,該第二閂鎖器輸出端輸出正相訊號;其中,當該嵌入式控制器啟動並完成初始化設定,該嵌入式控制器根據該第一輸入端以及該第二輸入端之訊號決定其執 行之程序。
  7. 如請求項第6項所述之電源控制系統,其中該外接電源係為一電源適配器或是一行動充電裝置。
  8. 一種電源控制方法,用以控制一電腦裝置之電源,該電源控制方法之步驟包含:當該電腦裝置處於休眠狀態、睡眠狀態或是關機狀態,以一電源控制系統偵測一觸發訊號,再由該電源控制系統發出一致能訊號以開啟該電腦裝置之一電源供應系統,該電源供應系統提供該電源予該電腦裝置之一嵌入式控制器,該電源控制系統並輸出對應於該觸發訊號之一第一輸入訊號予該嵌入式控制器;以該嵌入式控制器執行一初始化設定,完成後該嵌入式控制器輸出一訊號通知該電源控制系統保持輸出該致能訊號;以該嵌入式控制器偵測該第一輸入訊號,並執行一電腦裝置開機程序,該嵌入式控制器輸出一重置訊號至該電源控制系統以重置該第一輸入訊號;以及以該電源控制系統偵測另一觸發訊號,再由該電源控制系統輸出該第一輸入訊號以通知該嵌入式控制器執行一電腦裝置關機程序,完成後該嵌入式控制器輸出一訊號通知該電源控制系統取消輸出該致能訊號,以關閉該電源供應系統,切斷該嵌入式控制器之該電源。
  9. 如請求項第8項所述之電源控制方法,更包含以下步驟:當該電腦裝置處於休眠狀態、睡眠狀態或是關機狀態,以 該電源控制系統之一外接電源偵測電路偵測一外接電源並發出一指示訊號,令該電源控制系統發出一致能訊號以開啟該電源供應系統,以提供該電源予該嵌入式控制器,該電源控制系統輸出對應於該指示訊號之一第二輸入訊號予該嵌入式控制器;以該嵌入式控制器執行該初始化設定,完成後該嵌入式控制器輸出訊號通知該電源控制系統以保持輸出該致能訊號;以該嵌入式控制器偵測該第二輸入訊號,並重置該第二輸入訊號且執行一程序;以及完成該程序執行,令該嵌入式控制器輸出該訊號通知該電源控制系統取消輸出該致能訊號,以關閉該電源供應系統,切斷該嵌入式控制器之該電源。
  10. 如請求項第9項所述之電源控制方法,其中該程序為判斷是否進行將該電腦裝置之內接電池充電至百分之百的程序,若判斷該程序為進行,利用該外接電源對電腦裝置之一電池進行充電。
TW101143362A 2012-11-21 2012-11-21 電源控制系統及其方法 TWI475368B (zh)

Priority Applications (4)

Application Number Priority Date Filing Date Title
TW101143362A TWI475368B (zh) 2012-11-21 2012-11-21 電源控制系統及其方法
CN201310070666.XA CN103838349B (zh) 2012-11-21 2013-03-06 电源控制系统及其方法
EP13170951.1A EP2735936A3 (en) 2012-11-21 2013-06-06 Power control system and power control method
US14/080,310 US9411402B2 (en) 2012-11-21 2013-11-14 Power control system and power control method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW101143362A TWI475368B (zh) 2012-11-21 2012-11-21 電源控制系統及其方法

Publications (2)

Publication Number Publication Date
TW201421223A TW201421223A (zh) 2014-06-01
TWI475368B true TWI475368B (zh) 2015-03-01

Family

ID=48692250

Family Applications (1)

Application Number Title Priority Date Filing Date
TW101143362A TWI475368B (zh) 2012-11-21 2012-11-21 電源控制系統及其方法

Country Status (4)

Country Link
US (1) US9411402B2 (zh)
EP (1) EP2735936A3 (zh)
CN (1) CN103838349B (zh)
TW (1) TWI475368B (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI546655B (zh) * 2014-01-10 2016-08-21 瑞昱半導體股份有限公司 電子裝置、功能單元及其關機方法
JP2015176214A (ja) * 2014-03-13 2015-10-05 株式会社東芝 通信装置
CN104092451B (zh) * 2014-06-18 2017-01-25 无锡芯响电子科技有限公司 一种功耗切换控制电路
US9690955B2 (en) * 2014-06-18 2017-06-27 Texas Instruments Incorporated Tunneling messages over an USB to control power delivery
CN105652995A (zh) * 2014-11-13 2016-06-08 鸿富锦精密工业(武汉)有限公司 主板供电电路
TWI547796B (zh) * 2014-11-13 2016-09-01 鴻海精密工業股份有限公司 主機板供電電路
US9946600B2 (en) * 2016-02-03 2018-04-17 Mitac Computing Technology Corporation Method of detecting power reset of a server, a baseboard management controller, and a server
CN108258757B (zh) * 2018-01-02 2023-05-02 联想(北京)有限公司 一种控制方法及设备
CN108196481B (zh) * 2018-01-02 2021-08-17 联想(北京)有限公司 一种供电调节方法和电子设备
CN108073422A (zh) * 2018-01-03 2018-05-25 苏州三星电子电脑有限公司 计算机状态控制方法与计算机状态控制装置
TWI672704B (zh) * 2018-08-14 2019-09-21 華邦電子股份有限公司 記憶體裝置以及記憶體控制方法
KR102627943B1 (ko) * 2018-12-13 2024-01-22 삼성전자주식회사 반도체 회로 및 반도체 회로의 레이아웃 시스템
EP4239451A4 (en) * 2020-12-16 2023-11-29 Huawei Technologies Co., Ltd. Network device energy-saving method and network device
CN115061562A (zh) * 2022-06-27 2022-09-16 南昌华勤电子科技有限公司 一种ec功耗分级控制装置及方法、电子设备、存储介质

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201128375A (en) * 2010-02-10 2011-08-16 Pegatron Corp Method for managing power and portable electronic device using the same
TW201203271A (en) * 2010-01-28 2012-01-16 Apple Inc Memory power reduction in a sleep state
CN102360301A (zh) * 2005-09-15 2012-02-22 英特尔公司 用于快速恢复的方法和装置
TW201239602A (en) * 2011-03-17 2012-10-01 Pegatron Corp Electronic device

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69826172T2 (de) * 1997-04-30 2005-02-03 Fidelix Y.K., Kiyose Stromversorgungsgerät
TWI224255B (en) * 2002-10-24 2004-11-21 Behavior Tech Computer Corp Power-saving method and power-saving circuit for changing electronic apparatus with non-power-saving processor into power saving
US7602222B2 (en) * 2005-09-30 2009-10-13 Mosaid Technologies Incorporated Power up circuit with low power sleep mode operation
TWI325533B (en) * 2006-12-13 2010-06-01 Compal Electronics Inc Power control ststem and method
CN101582645B (zh) * 2008-05-16 2012-03-14 群康科技(深圳)有限公司 电源电路及电源电路控制方法
EP2384461B1 (en) * 2009-01-30 2020-05-06 Hewlett-Packard Development Company, L.P. Computer system powered-off state auxiliary power rail control
TWI461897B (zh) * 2011-11-16 2014-11-21 Wistron Corp 電源控制裝置及電子裝置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102360301A (zh) * 2005-09-15 2012-02-22 英特尔公司 用于快速恢复的方法和装置
TW201203271A (en) * 2010-01-28 2012-01-16 Apple Inc Memory power reduction in a sleep state
TW201128375A (en) * 2010-02-10 2011-08-16 Pegatron Corp Method for managing power and portable electronic device using the same
TW201239602A (en) * 2011-03-17 2012-10-01 Pegatron Corp Electronic device

Also Published As

Publication number Publication date
US20140143574A1 (en) 2014-05-22
CN103838349B (zh) 2016-09-07
TW201421223A (zh) 2014-06-01
CN103838349A (zh) 2014-06-04
EP2735936A2 (en) 2014-05-28
US9411402B2 (en) 2016-08-09
EP2735936A3 (en) 2016-07-06

Similar Documents

Publication Publication Date Title
TWI475368B (zh) 電源控制系統及其方法
JP4515093B2 (ja) Cpuのパワーダウン方法及びそのための装置
TWI653558B (zh) 用於在省電模式下接受觸控手勢以切換為正常模式的電子系統、觸控處理裝置與其方法
TWI567541B (zh) 於運算裝置執行電力關閉狀態之技術
EP2843502B1 (en) Information processing device, information processing method, and program
CN103294161B (zh) 电子装置
JP3974510B2 (ja) コンピュータ装置、電力管理方法、およびプログラム
CN104182243B (zh) 休眠状态控制系统、计算机系统及其休眠状态检测的方法
CN103970248A (zh) 电源管理电路与方法以及计算机系统
US20160320828A1 (en) Power supplying method, power supplying system, and electronic device
TW201411334A (zh) 資訊處理裝置及電腦程式產品
CN115826728A (zh) 一种芯片电源管理的方法及装置
JP5279762B2 (ja) パワー・オフ状態での消費電力の低減が可能な電子機器および消費電力の低減方法
JP5281625B2 (ja) コンピュータのリセット方法およびコンピュータ
US9207742B2 (en) Power saving operating method for an electronic device by disabling a connection port to a touch device before the touch device enters power-saving mode
CN101872233B (zh) 自动开关机排程控制方法及其系统
CN101408792A (zh) 电源管理装置与其管理方法
JP6245056B2 (ja) 情報処理装置、電源制御プログラム及びusb機器
TW201518919A (zh) 電源管理裝置和方法
TWI386816B (zh) System with automatic switch machine scheduling and automatic switching machine scheduling control method
KR101085405B1 (ko) 자동 온/오프 프로세서를 구비한 시스템 및 그 시스템의 자동 온/오프 프로세서 제어 방법
KR20130004051U (ko) 전력 공급 제어 시스템
Song et al. The Research on the Technology of Sleep Wake-up Mode based on S3C6410 and Windows CE6. 0
POWER 2.1. 2.4 POWER DOWN state (PDWN)