TWI373838B - Component with semiconductor junction and its production method - Google Patents
Component with semiconductor junction and its production method Download PDFInfo
- Publication number
- TWI373838B TWI373838B TW094143782A TW94143782A TWI373838B TW I373838 B TWI373838 B TW I373838B TW 094143782 A TW094143782 A TW 094143782A TW 94143782 A TW94143782 A TW 94143782A TW I373838 B TWI373838 B TW I373838B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- semiconductor
- trench
- hlk
- doped
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims description 126
- 238000004519 manufacturing process Methods 0.000 title claims description 17
- 239000000758 substrate Substances 0.000 claims description 39
- 229910052751 metal Inorganic materials 0.000 claims description 33
- 239000002184 metal Substances 0.000 claims description 33
- 239000004020 conductor Substances 0.000 claims description 22
- 238000000034 method Methods 0.000 claims description 22
- 125000006850 spacer group Chemical group 0.000 claims description 16
- 238000002955 isolation Methods 0.000 claims description 14
- 239000008186 active pharmaceutical agent Substances 0.000 claims description 13
- 238000005530 etching Methods 0.000 claims description 13
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims description 12
- 229920005591 polysilicon Polymers 0.000 claims description 11
- 238000001020 plasma etching Methods 0.000 claims description 4
- 229910052770 Uranium Inorganic materials 0.000 claims 1
- JFALSRSLKYAFGM-UHFFFAOYSA-N uranium(0) Chemical compound [U] JFALSRSLKYAFGM-UHFFFAOYSA-N 0.000 claims 1
- 235000012431 wafers Nutrition 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 239000013078 crystal Substances 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- 229910052732 germanium Inorganic materials 0.000 description 3
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 3
- 230000003287 optical effect Effects 0.000 description 3
- 238000007796 conventional method Methods 0.000 description 2
- 229920002120 photoresistant polymer Polymers 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000002800 charge carrier Substances 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000005137 deposition process Methods 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 230000003628 erosive effect Effects 0.000 description 1
- 238000002513 implantation Methods 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 210000004508 polar body Anatomy 0.000 description 1
- 229920001296 polysiloxane Polymers 0.000 description 1
- 238000004886 process control Methods 0.000 description 1
- 239000004576 sand Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/18—Complementary metal-oxide-semiconductor [CMOS] image sensors; Photodiode array image sensors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/011—Manufacture or treatment of image sensors covered by group H10F39/12
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10F—INORGANIC SEMICONDUCTOR DEVICES SENSITIVE TO INFRARED RADIATION, LIGHT, ELECTROMAGNETIC RADIATION OF SHORTER WAVELENGTH OR CORPUSCULAR RADIATION
- H10F39/00—Integrated devices, or assemblies of multiple devices, comprising at least one element covered by group H10F30/00, e.g. radiation detectors comprising photodiode arrays
- H10F39/10—Integrated devices
- H10F39/12—Image sensors
- H10F39/199—Back-illuminated image sensors
Landscapes
- Element Separation (AREA)
- Semiconductor Integrated Circuits (AREA)
- Solid State Image Pick-Up Elements (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Description
1373838 九、發明說明: 【發明所屬之技術領域】 本發明涉及一種具有半導體接面之組件及其製造方法〃 【先前技術】 具有SOI (silicon on isolator)半導體層之基板已爲人所 知,其中一單晶半導體層配置在介電質層上。介電質層通 常是載體基板之覆蓋層。此種基板中可製成CMOS電路或 MEMS (micro electro mechanical system)組件。 具有SOI-層之習知的基板例如是一種半導體晶圓,其在 氧化物層上具有一種較薄的單晶層。具有較薄之SOI-層(例 如,100A厚)之基板可使結構化進行至介電質層爲止且例如 可產生足夠深的STI (shallow trench isolation)隔離區,藉此 可使相鄰的組件可靠而完全地互相隔離。因此,具有SOI-層之基板上寄生性的副效應可大大地減少,此乃因全部之 整體效應(bulk effect)可藉由已埋入的介電質層而最小化或 中止。這些組件在低的電流消耗量時可具有高的操作速 率。通常,藉由具有SOI-層之基板,則可在機械穩定的載 體基板上實.現任意的”薄層組件”。MEMS組件需要層厚度較 大的基板。 藉由表面的結構化且特別是藉由在表面中製造多個摻雜 區以便在SOI層中製成半導體組件,此已爲人所知。 爲了製成一種具有SOI-層之基板,則已爲人所知者是藉 由標準晶圓鍵結方法使二個晶圓互相連接,此二個晶圓中 至少一個在其表面上具有一種氧化物層。亦可.藉由氧植入 1373838 , 至所期望的深度(最大是1微米)以產生介電質層。在晶圓已 鍵結的基板中,通常需要在晶圓鍵結之後使半導體層(其應 成爲SOI-層)薄化至所期望的層厚度。 半導體組件之型式例如可爲二極體且特別是光二極體’ 其對半導體而言需要較高的層厚度,使半導體內部中的空 • 間電荷區不受干擾。光二極體配置成陣列已爲人所知,其 • 可進行一種圖像辨認。陣列中控制各別二極體用的電性導 線通常配置在半導體的表面上。此外,此處亦需另外的積 B 體半導體電路,以便處理由光二極體陣列所提供的信號且 情況需要時進行計算。多個半導體電路因此可在相同的基 板中產生於該陣列之旁且須經由一種連接線而與陣列之各 別的二極體相連接。由一特定的陣列大小開始,該連接線 之耗費會大大地上升,使其不能有利地製成。 亦可在一分離的基板上製成積體半導體電路且在外部與 光二極體陣列相連接。此處亦會形成一種昂貴的連接上的 B 耗費。此外,在分離式組件上以及在基板上的積體式實施 形式中所可達成的各別二極體的密度會受到可使用的半導 體表面所限制。以分離方式所製成的各組件另外需要一種 較高的封裝費用。 【發明內容】 本發明的目的是提供一種具有至少二種不同組件型式之 積體半導體組件,其可防止上述的缺點。 本發明中上述目的以申請專利範圍第1項特徵部份所述 之具有半導體接面的組件來達成。本發明有利的形式以及 1373838 該組件的製造方法描述在申請專利範圍其它各項 本發明的設計方式是:在晶體式半導體中設有 的二種不同摻雜的部份(part)層,此二層之間形拭 體接面或可在適當的連接中形成一種用作光二極 大的空間電荷區。半導體接面和空間電荷區由一 半導體中的二極體所使用。反之,半導體的表面 上側)上製成一種半導體電路,其在電性上與二 接。二極體和半導體電路在半導體之層結構中直 配置著。 本發明的組件使用半導體電路之基面或使用 下方之半導體體積,以便在該處圍繞該位於深 接面而形成二極體。這樣可在一共同的半導體內 述二種組件型式達成一種目前未爲人所知的垂 其所具有的其它優點是:爲了使各別的二極體 上方的半導體電路互相連接,則只需短的電性 可使二極體和電路之串聯電阻下降且可使該組 高》 該組件較佳是形成在一種具有SOI-層之基板 體式半導體層配置在介電質層上方。具有SOI-優點是:其在製造時以層的方式而.構成。此製 乎是任意之層厚度進行設定,使得以此方式亦 層厚度來製成不同的部份層。二極體之適當的 如介於1至500微米的範圍中。光二極體中空間 度是與所期望的波長範圍及所需要的反應速率 中〇 •厚度足夠 i 一種半導 :體時足夠 種形成在 (特別是其 極體相連 接重疊地 I導體電路 .的半導體 部中使上 式整合, 配置於其 接線,其 的速率升 1,其中晶 ί之基板之 :中可對幾 :以適當的 1層厚度例 i荷區的厚 _關且此厚 1373838 度可在小於1微米和數百微米之間。此厚度亦應顯示出多 個半導體層。一般方式是使二極體功能所需·且特別是構成 空間電荷區所需的半導體層之層厚度選擇成儘可能薄且不 會使整個組件之機械上的穩定性受到防礙。 ib外,soi-構造所具有的優點是:籍此使介電質層支配 一種蝕刻停止層,其可使上側被結構化直至該介電質層爲 止,此時不需昂貴的製程控制程序。 在本發明的一種形式中,二極體是一種光二極體,半導 體的下側或該處所配置的介電質層可用作二極體的光入射 側》於此,介電質層是透明的、以一種適當的光學性質而 形成且較薄。在光二極體和半導體電路的上述組合中,此 組件之目前爲止的下側在此組件稍後藉由安裝在一電路板 上所形成的連接之後即成爲上側,此上側在電路環境中不 應針對光束而被遮蔽。本發明的組件以覆晶(Flip-Chip)技術 所形成的安裝可提供上述之面朝下的配置,其中可焊接的 接觸面設在該組件的(原來的)上側上。最後,藉由各接觸面 可使該組件安裝在電路板上或安裝在其它任意之載體基板 上。此種安裝技術之優點是:配置在此組件原來之上側上 的各結構埋置在半導體本體和電路板(或載體基板)之間且 因此在機械上受到保護。藉助於此種覆晶配置以製成各種 成本有利的外殼和包封,其可確保一種對機械上和化學上 之環境影響能達成可靠-且簡單的保護作用。覆晶配置的其. 它優點是:幾乎是所有任何大小的二極體陣列在不需較大 的耗費下即可在一步驟中達成接觸作用,此時半導體表面 1373838 上昂貴的各別一極體用的終端不必由陣列中突出。 在一種有利的形式中,此組件具有一種多層構造 在較薄的介電質層上方配置著一種同樣是薄的高摻 層。此終端層可以同時是半導體接面所需的二個部 一或另一層。二極體的電性終端是由溝渠所製成, 半導體的上側延伸至該終端層且然後以導電材料塡/ 上述構造所具有的優點是:藉由高摻雜的終端層 一種足夠的平面導電性,使此終端層的接觸作用可 方式來達成。各溝渠可以簡單的方式由半導體本體 而產生,其中介電質層可用作蝕刻停止層。但亦可 只延伸至終端層且即時地使蝕刻過程停止。此組件 (即,介電質層)在製程期間完好地保持在此配置中。 層可以較高的品質製成且不變地以此種品質保持在 上》 整個接觸區可延伸至半導體本體的上側且在該處 形成覆晶的焊接接觸區而繼續達成連接作用。高摻 端層是二極體的下部電極,上部電極以習知的方式 的金屬接觸區所形成,此金屬接觸區配置在半導體 上側上。經由此金屬接觸區亦可使二極體與半導體 連接。 在本發明的另一形式中,半導體本體中製成大數 極體及其所屬之與其相連接的半導體電路’使此組 一種具有積體電路的光二極體-陣列。就習知的構造 光二極體-陣列而言,目前只需各別地製造光二極體 ,其中 雜終端 份層之 溝渠由 可達成 以點的 的上側 將溝渠 的背面 介電質 此組件 經由可 雜的終 由適當 本體的 電路相 量的二 件形成 方式之 及其所 1373838 , 屬的半導體電路,現在則第一次即可將大面積的陣列在未 損害光入射面的情況下與半導體電路相組合且甚至將此大 面積之陣列積體化於半導體基板中。因此,一方面可保持 著此光二極體-陣列的最大之光入射面且另一方面就此半導 體電路而言除了光二極體-陣列之外不需額外的面積。 • 二極體-陣列中可藉由溝渠使各別的二極體適當地分 • 離,各溝渠配置成一種圖樣,使此組件中各別的二極體元 件形成一種棋盤式的劃分。各溝渠在內側上是電性相絕緣 ® 的且至少在半導體本體之第二部份層之區域中達成一種電 性上的隔離作用。高摻雜的終端層(其形成半導體本體的最 下方之部份層)可作爲光二極體-陣列之全部之各別二極體 用的共同電極。 只使溝渠內壁相隔離的一種可能方式是藉由一種間隔層 (spacer)技術來達成。於此,以表面保形(conform)之方式來 沈積一種介電質層且隨後以異向性(anisotropic)方式來進行 回蝕刻。此種蝕刻進行至一種等於該介電質層厚度之深度 爲止。溝渠之內側上相對於該異向性蝕刻而成爲更厚的表 面保形層在此蝕刻過程中保持著而成爲間隔層。 在產生該介電質層時,亦可在溝渠中設定一種層覆蓋 區,使得對該介電質層而言在溝渠之底部上所保持的層厚 度較上方開口處的層厚度小很多。在一種非百分之百之異 向性之蝕刻步驟中,以上述方式可在溝渠之下部區中在間 隔層·蝕刻時使介電質層去除且在該處與終端層相接觸。以 此種方式使導電材料在溝渠中只針對上方之第二部份層而 -10- 1373838 , 被隔離,但未針對終端層而被隔離且亦可選擇式地未針對 , 第一部份層之一些部份而隔離。以上述方式,則不需進行 該蝕刻過程以形成溝渠,使蝕刻過程可在終端層之前停止 或停止於終端層中。反之,在此種情況下亦可使用終端層 下方的介電質層以作爲蝕刻停止層。 ' 各溝渠中以導電材料塡入且特別是以摻雜的多晶矽來塡 • 入。多晶矽之導電型式對應於終端層-或第一部份層之導電 型式,使得在溝渠和終端層之間不會產生一具有截止作用 B 的接面。但亦可在溝渠中塡入一種金屬。於此,特別是塡 入鎢,就此而言孔洞-和溝渠內部中特殊之沈積過程已爲人 所知。 —種以金屬塡入的溝渠在每一情況下都與第二部份層在 電性上相隔離。一種以多晶矽塡入的溝渠未必需要一種隔 離層,而是亦能以一種在截止方向中形成偏壓(反向偏壓) 的半導體接面來對第二部份層形成隔離作用。 這在下述情況時可達成:當多晶矽之摻雜區與第一部份 層之摻雜區具有相同的導電型式,使第一部份層和已摻雜 的多晶矽之間在溝渠內部中未形成一種具有截止作用的半 導體接面時。在全部的情況下,導電材料通常與半導體本 體之上邊緣相齊平。 在此組件的上側上設有金屬接觸區,其一方面形成二極 體的電極且另一方面形成半導體電路的終端。利用金屬接 觸區,則亦可在半導體電路和二極體之間形成一種連接。 在本發明的一種實施形式中,形成半導體電路(其具有積 1373838 , 體式光二極體)用的金屬接觸區以作爲可焊接的接觸區,其 可使此組件達成一種覆晶-接觸作用。 本發明以下將依據各實施例和所屬的4個圖式來詳述。 各圖式用來說明本發明且此處只以槪要圖來顯示且未依比 例繪出。相同或作用相同的部份以相同的參考符號來表示。 【實施方式】 • 第〗圖顯示本發明的組件之橫切面。此組件具有一種介 電質層DS以作爲最下層,其例如由氧化物所構成,但亦可 B由其它電性絕緣-但光學透明的相·料所構成。此介電質層DS 上方配置一種由結晶之半導體材料(特別是結晶矽)所構成 的半導體本體HLK。此半導體本體劃分成一終端層AS(特別 是高摻雜的半導體層)’第一部份層TS1 (其具有較輕的摻雜 度)以及第二部份層TS2(其同樣具有較輕的摻雜度,但對第 一部份層而言具有相反的導電型式)。在半導體本體的表面 上形成至少一種半導體電路IC,其例如包含CMOS型式的 電晶體。 在第一和第二部份層TS1,TS2之間形成一種半導體接面 HU’其周圍藉由電荷載體的擴散而形成—種截止層或空間 電荷區。一種可選擇的方式是亦可省略第_部份層,使半 導體接面形成在終端層和第二部份層之間。空間電荷區形 成二極體的基底’二極體形成在半導體本體中。二極體的 第一終端經由終端層A S而獲得保障’終端層a S導電性地 與導電材料LM相接觸,導電材料塡入半導體本體HLK中 的溝渠中。半導體本體的表面上該導電材料是與金屬接觸 1373838 ^ 區MK相接觸,此金屬接觸區亦形成一種至半導體電路之連 接。二極體之第二終端是由一種圖中未顯示的金屬層所形 成,此金屬層設定在第二部份層TS2之上側上。此電極至 少一部份相對於金屬接觸區ΜΚ而被隔離,以防止二極體發 生短路。 第2圖是本發明的組件的俯視圖。此形式中須形成溝渠, • 使整個組件(其可包含多個二極體)藉由溝渠而形成一種棋 盤式的劃分。因此,各溝渠沿著成直角相交的直線而配置 ® 著。金屬接觸區ΜΚ是與溝渠GR內部中之導電材料LM相 接觸且與半導體電路1C之相對應的終端相接觸。組件區 ΒΒ(其中配置著積體電路)中各金屬接觸區ΜΚ藉由一隔離 層IS而與半導體本體之表面相隔離。 ’ 組件區BB之外部形成二極體的上電極(圖中未顯示),此 上電極相對於溝渠GR中的導電材料而被隔離。 以下將依據一種舉例用的實施例來說明此組件的製程。 第3a圖顯示一種半導體基板之橫切面,此半導體基板用 _ 作此組件之原始材料。半導體基板包含一種載體基板TSU, 其亦可爲一種半導體基板或其它任意之機械上穩定的材 料。載體基板TSU上形成一種介電質層DS,在半導體基板 時此介電質層DS是一種氧化物的形式,其上施加半導體本 體 HLK,其具有 SOI (Silicone on Isolator)-層或以 SOI-層製 成。於此,在具有介電質層之載體基板上首先施加第一S 01-層,本情況中此終端層AS以習知的方法藉由晶圓-鍵結或 其它用來製造SOI-層之習知方法和技術施加而成。此終端 1373838 ... 層施加時已被摻雜或事後仍可進行高摻雜。 現在,終端層AS上方施加第一部份層TS1,其例如藉由 生長一已摻雜的嘉晶層來達成。第一及/或第一部份層之厚 度較終端層之厚度還大。第一部份層之摻雜度小於終端層 的摻雜度但具有相同的導電性。半導體本體HLK之最上層 是第二部份層TS2,其同樣藉由磊晶摻雜而施加在第一部份 • 層TS1上方。亦可使一種適當摻雜的晶圓接合在第一部份 層TS1之表面上且例如可藉由硏磨而使層厚度下降至所期 ® 望的大小。在此二種情況下,在第一和第二部份層之間的 界面上可形成一種半導體接面HU。第3a圖顯示此階段的配 置。 在未顯示的另一種形式中,在高摻雜的終端層AS和一種 只相反地輕微摻雜的第一(且唯一)部份層之間形成半導體 接面HU即已足夠。 然後,在第二部份層TS2之表面上產生一光罩,這例如 藉由整面上施加一種氧化物層0S來達成,其隨後藉助於光 B 阻層RS而被結構化。第3b圖顯示此配置,其具有以上述 方式所產生的光罩口 M0。然後,藉助於此光罩,藉由反應 性離子蝕刻而在半導體本體中產生溝渠。於此,事先使光 阻層RS剝離。第3c圖顯示各溝渠GR被蝕刻之後的配置》 須進行此蝕刻,使此蝕刻終止於終端層AS之區域中,較佳 是終止於第一部份層TS1和第二部份層TS2之間的界面 上。另一方式是此蝕刻亦可藉由只由光阻構成的光罩來進 行0 -14- 1373838 下一步驟中,內側上的各溝渠GR在電性上相隔離。於 此,使用一種間隔層(spacer)技術,其中輔助層在整面上以 邊緣覆蓋的方式施加而成且隨後進行異向性的回蝕刻,其 .中相對於異向性的侵蝕而言在溝渠的內側上仍保留著一種 層厚度較大的間隔層-結構SP。因此,可選擇性地對溝渠內 側(不包括底部)塗佈一種間隔層SP形式的介電質層(特別是 氧化物層)。第3d圖顯示各溝渠,其中配置著間隔層SP。 第3e圖:下一步驟中以導電材料塡入溝渠中》於此,在 整面上以邊緣覆蓋的方式沈積一種多晶矽層PS,其隨後藉 由硏磨及/或蝕刻以經由半導體本體之表面而去除,使溝渠 的塡料與已摻雜的多晶矽相齊平(即,與導電材料LM相齊 平)。第3f圖顯示此階段上的配置。 第3g圖:然後,在第二部份層TS2中藉助於CMOS-技術 而產生半導體電路1C且全部以隔離層IS來覆蓋。然後,在 溝渠GR上或在溝渠中的導電材料LM上且經由半導體電路 1C之相對應的終端而使隔離層IS形成開口且在其上方形成 金屬接觸區MK。第3g圖顯示此階段的配置。 最後,在第3g圖所示的階段之後仍須使載體基板TSU去 除。這可藉由回(back)硏磨或蝕刻來達成。藉由硏磨使載體 基板之層厚度之大部份被去除且對此載體基板TSU之其餘 部份進行蝕刻時是有利的,其中可使介電質層DS之下側特 別受保護地裸露出來。 與第3圖所示的方法不同的是,在另一種未顯示的方式 中,可對各溝渠GR進行蝕刻直至介電質層DS之表面爲止。 -15- 1373838 介電質層因此可用作蝕刻停止層。此方式中不需製造各間 隔層-結構,此乃因導電材料(特別是摻雜的多晶矽)可經由 一種偏壓成反方向之具有截止作用的半導體接面以相對於 第二部份層TS2而被隔離。溝渠中的導電材料LM以及該終 端層AS是以相同導電型式的摻雜物質來摻雜,以便在導電 材料和此終端層AS之間確保可形成一良好的歐姆連接,藉 此使二極體形成下部終端。 在另一同樣未顯示的方式中,同樣亦產生多個溝渠直至 介電質層D S之表面爲止,但未完全使溝渠之內側隔離。反 之,各間隔層-結構SP只產生於溝渠開口之上部區域中,此 時輔助層隨著較薄的層厚度之逐漸增加之深度而沈積在溝 渠中,使得在間.隔層-蝕刻時下部的內部溝渠壁可裸露出來。 在目前爲止所述的各種方法中,首先須產生多個溝渠且 在半導體電路1C產生之前以塡料塡入溝渠中。因此,在製 造-或沈積多晶矽層時且因此在以導電材料塡入至溝渠GR 中時可確保半導體電路不會受到製程中各種條件所影響。 但亦可在其它任意的階段中以多晶矽塡入溝渠中,其例如 在施加各金屬層之前的短暫時間中就所需的熱需求而言仍 是適當的。 在另一種方式中,亦可另外改變以上的順序且選取一種 受保護的方法以對溝渠進行塡入。第4a圖顯示各製造在半 導體本體之表面上-或配置在第二部份層TS2中的半導體電 路1C,其配置在一隔離層IS下方且是由一基板開始進行製 造,就像第3 a圖所示一樣。然後,藉由反應性離子蝕刻以 -16- 1373838 產生相對應的溝渠GR,此時可使用一種厚的光罩或硬光 罩。第4b圖顯示一種具有敞開之溝渠GR時的配置》 在下一步驟中,在溝渠之內部中產生間隔層SP,以便使 溝渠壁相對於溝渠內部而被隔離。在製成此間隔層SP之 後,整面上產生~金屬層MS,其可使金屬塡入溝渠中。例 如,沈積一種鎢層,其很適合用來塡入溝渠中和孔洞中。 第4c圖顯不一種具有金屬層.MS之配置。 然後,將金屬層之突出的剩餘部份去除,使與隔離層IS 之表面相齊平之各溝渠(其中以導電材料塡入)仍保留著,如 第4d圖所示。然後,在隔離層IS中產生多個接觸口 K0且 各金屬接觸區MK設有一種傳統式標準金屬層(其例如由鋁 所構成),以便製成各金屬接觸區MK使與半導體電路1C相 連接且與溝渠中的導電材料LM相連接(因此亦與終端層AS 相連接)。第4a圖顯示此階段的配置。 在隨後的步驟中,將載體基板TSU去除。於此,較佳是 藉由硏磨使載體基板TSU之層厚度的大部份被去除。載體 基板TSU之仍保留著的較薄之層厚度藉由蝕刻步驟而去 除。因此,可使介電質層DS之表面(或下側)在未受損的情 況下裸露出來,此時介電質層DS用作蝕刻停止層。 第4f圖顯示已製成的組件,其具有已裸露的介電質層 DS,此爲此組件的光入射側。然後,此組件經由其可焊接 的金屬接觸區MK而焊接在電路板上或積體化於另一電路 周圍中。 雖然各實施例中只顯示一個二極體,但明顯的是本方法 -17- 1373838 可在一大面積之載體基板TSU上進行或以大面積的半導體 本體HLK來進行,其中所示的多個組件可相鄰地配置著。 在此種情況下,各金屬接觸區MK亦可用來連接各別的單一 二極體或積體半導體電路1C。但亦可製成各種不同之二極 體的半導體電路1C且因此亦可使不同的二極體在電性上互 相隔離,以及只須以覆晶技術藉由在電路板上進行焊接即 可使各二極體相連接。 本發明不限於圖中所示的各實施例。本發明的組件仍可 作多種變化。例如,可使各別的二極體完全互相隔離,這 例如可藉由以隔離材料塡入的溝渠來達成。所示的接觸該 終端層用的溝渠以點線來表示,使多個溝渠或較佳是多個 接觸孔配屬於每一個二極體。接觸用的溝渠的數目同樣是 任意的。各個部份層之摻雜亦可改變,其中此終端層AS較 佳是具有n +之摻雜,第一部份層具有n-之摻雜且第二部份 層具有Ρ-摻雜。但亦可使第一和第二部份層之導電型式互 換,終端層AS之導.電型式因此亦不同。亦能以一種插接(Pin) 二極體(其具有一種中央本質層)來形成該二極體,中央本質 層例如可爲第一部份層TS1。亦可由與矽不同的半導體材料 來製成半導體本體,例如,由矽-鍺或化合物半導體(例如, 砷化鎵)來製成半導體本體。同樣,半導體層之層厚度亦可 改變’特別是二個部份層TS1和TS2之層厚度可改變。本 發明的組件較佳是一種適當大小(但幾乎不限於S 01基板尺 寸內)之光二極體-陣列且可用來作圖像辨認。 【圖式簡單說明】 -18- 1373838 第1圖 本發明的組件之橫切面圖。 第2圖 此組件的俯視圖。 第3圖 此組件之第一種製造方法之不同的各階段。 第4圖 此組件之第二種製造方法之不同的各階段。 【主要元件符號說明】
DS 介電質層 AS 終端層 GR 溝渠 LM 導電材料 MK 金屬接觸區 1C 半導體電路 TS 部份層 SP 間隔層 BB 組件區 IS 隔離層 TSU 載體基板 HU 半導體接面 MO 光罩口 PS 多晶砂層 MS .金屬層 KO 接觸口 HLK 半導體本體 -19-
Claims (1)
1373838 修正本 第94143782號「具有半導體接面之組件及其製造方法」專利案 (2012年5月7日修正) 十、申請專利範® : 1. 一種具有半導體接面之組件,其特徵爲包括:1—'-J --結晶半導體本體(HLK),其層結構具有第一部份層 (TS1) ’與第一部份層之摻雜不相同的第二部份層(TS2) 以及形成於此二個部份層之間的半導體接面(HU), -一個二極體,其空間電荷區形成在半導體接面之區域中 介 與 ’ 中 上造 側構 下層 之之 體體 本本 體體 導導 半半 在在 置其 配, 其 C I , /VV S)路 (D電 層體 質導 電半 介種 E*-31 一 接相 直體 中極 層 一 I 份與 部上 之性 方電 上在 於且 位方 的上 雜體 摻極 已二 的 於 對成 面形 相中 層造 質構 。 電層接 2.如申請專利範圍第1項之組件,其中半導體本體(HLK)包 含一SOI層。 • 3 .如申請專利範圍第1項之組件,其中二極體是光二極體, ‘其光入射側是半導體本體(HLK)之下側。 • 4.如申請專利範圍第1至3項中任一項之組件,其中 -此組件之下側上設有一較薄的介電質層(DS) -一種同樣是高摻雜的薄終端層(AS)直接配置在介電質層 上方, -二極體之電性終端藉由一種以導電材料(LM)塡入-且由 上側延伸至終端層之溝渠(GR)以及半導體本體(HLK)之 1373838 修正本 上側上的金屬接觸區(MK)所形成。 5. 如申請專利範圍第1至3項中任一項之組件,其中半導體 本體(HLK)具有多個二極體以及與二極體相連接的半導體 電路(1C),其形成二極體陣列。 6. 如申請專利範圍第5項之組件,其中各別的二極體藉由配 ; 置成棋盤式圖樣的溝渠(GR)而互相隔離。 .7.如申請專利範圍第6項之組件,其中溝渠(GR)在內壁上至 少在第二部份層(TS 2)之區域中以間隔層(SP)而對此半導 • 體本體(HLK)形成隔離。 8. 如申請專利範圍第7項之組件,其中溝渠(GR)中以金屬塡 入。 9. 如申請專利範圍第7項之組件,其中溝渠(GR)中以摻雜的 多晶矽(PS)塡入。 10.如申請專利範圍第1至3項中任一項之組件,其中在半導 體本體(HLK)之上側上設有可焊接的金屬接觸區(ΜΚ),其 用來與半導體電路(1C)形成電性上的連接。 ® 11·一種如申請專利範圍第1項所述之組件之製造方法,其特 • 徵爲: ' -設置一種多層構造,其包括:載體基板(TS),其上的介 電質層(DS)以及介電質層上之結晶半導體本體(HLK), -半導體本體包含高摻雜的終端層(AS),第一(TSi)和第二 不同摻雜的部份層(TS 2),此二個部份層之間形成半導體 接面(HU), -藉由鈾刻而產生多個溝渠(GR),其由半導體本體的上側 1373838 修正本 延伸至高摻雜的終端層(AS),溝渠(GR)中以導電材料 (LM)塡入, -在半導體本體(HLK)之第二部份層(TS 2)中產生半導體電 路(1C), -在半導體本體之上側上產生金屬接觸區(MK),其與半導 體電路和溝渠中的導電材料都導電性地相連接。 12. 如申請專利範圍第11項之製造方法,其中 -溝渠(GR)藉助於蝕刻光罩(〇S,RS)且藉由反應性離子蝕 刻而產生,溝中以摻雜的多晶矽(PS)塡入, -在半導體本體(HLK)的上側上進行一種CMOS製程,以 製成至少一種半導體電路(1C), -在該上側上連續地產生一隔離層(IS), -在隔離層中產生多個接觸口(K0), -在接觸口的區域中產生金屬接觸區(MK)。 13. 如申請專利範圍第11項之製造方法,其中 -在半導體本體(HLK)的上側上進行一種CMOS製程,以製 成至少一種半導體電路(1C),且表面以隔離層(IS)覆蓋, -溝渠(GR)藉助於蝕刻光罩(OS,RS)且藉由反應性離子蝕 刻而產生, -在溝渠之內壁上產生間隔層(SP), -溝渠中以第一金屬塡入, -隔離層(IS)中產生多個接觸口(K0), -接觸口(K0)之區域中產生多個由第二金屬所構成的金屬 接觸區(MK) 1373838 修正本 14. 如申請專利範圍第11至13項中任一項之製造方法,其中 最後使載體基板(TSU)整個去除或廣泛地去除直至一較小 的層厚度時爲止。 15. 如申請專利範圍第14項之製造方法,其中藉由硏磨以去除 載體基板(TSU)直至較小的層厚度時爲止, 仍保留著的層厚度藉由蝕刻而去除,其中介電質層(DS) 未受損地保留著。 16. 如申請專利範圍第11至13項中任一項之製造方法,其中 -高摻雜的終端層(AS)較薄且以n +摻雜的方式而形成, -已摻雜的第一部份層(TS1)較厚且以n_摻雜的方式而形 成, -已摻雜的第二部份層(TS2)較厚且以p_摻雜的方式而形 成, -在已摻雜的第二部份層(TS 2)之內部中產生半導體電路 (1C)且形成一種n-摻雜的井以隔離該半導體電路(1C)。 17_如申請專利範圍第11至13項中任一項之製造方法,其中 在半導體本體(HLK)的上側上產生可焊接的接觸區(ΜΚ)且 此組件經由各接觸區藉由覆晶技術而接合至電路板上。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE102004060365A DE102004060365B4 (de) | 2004-12-15 | 2004-12-15 | Bauelement mit Halbleiterübergang und Verfahren zur Herstellung |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200625601A TW200625601A (en) | 2006-07-16 |
| TWI373838B true TWI373838B (en) | 2012-10-01 |
Family
ID=36087613
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW094143782A TWI373838B (en) | 2004-12-15 | 2005-12-12 | Component with semiconductor junction and its production method |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7898052B2 (zh) |
| DE (1) | DE102004060365B4 (zh) |
| TW (1) | TWI373838B (zh) |
| WO (1) | WO2006066690A1 (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102011009373B4 (de) * | 2011-01-25 | 2017-08-03 | Austriamicrosystems Ag | Fotodiodenbauelement |
| US10700225B2 (en) | 2013-05-22 | 2020-06-30 | W&Wsens Devices, Inc. | Microstructure enhanced absorption photosensitive devices |
| KR102472078B1 (ko) * | 2013-05-22 | 2022-11-29 | 시-위안 왕 | 마이크로구조-증강 흡수 감광성 디바이스 |
| US10468543B2 (en) | 2013-05-22 | 2019-11-05 | W&Wsens Devices, Inc. | Microstructure enhanced absorption photosensitive devices |
| US10446700B2 (en) | 2013-05-22 | 2019-10-15 | W&Wsens Devices, Inc. | Microstructure enhanced absorption photosensitive devices |
| US11121271B2 (en) | 2013-05-22 | 2021-09-14 | W&WSens, Devices, Inc. | Microstructure enhanced absorption photosensitive devices |
| EP3221895A4 (en) | 2014-11-18 | 2018-08-15 | Shih-Yuan Wang | Microstructure enhanced absorption photosensitive devices |
| US10269711B1 (en) * | 2018-03-16 | 2019-04-23 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor device and method for manufacturing the same |
| JP7116591B2 (ja) * | 2018-05-18 | 2022-08-10 | キヤノン株式会社 | 撮像装置及びその製造方法 |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5360987A (en) * | 1993-11-17 | 1994-11-01 | At&T Bell Laboratories | Semiconductor photodiode device with isolation region |
| DE19528573A1 (de) * | 1995-08-03 | 1997-02-06 | Siemens Ag | Photodiode und Verfahren zu deren Herstellung |
| US6188093B1 (en) * | 1997-09-02 | 2001-02-13 | Nikon Corporation | Photoelectric conversion devices and photoelectric conversion apparatus employing the same |
| US5886374A (en) * | 1998-01-05 | 1999-03-23 | Motorola, Inc. | Optically sensitive device and method |
| US5877521A (en) * | 1998-01-08 | 1999-03-02 | International Business Machines Corporation | SOI active pixel cell design with grounded body contact |
| DE19838430C2 (de) * | 1998-08-24 | 2002-02-28 | Fraunhofer Ges Forschung | Verfahren zur Herstellung eines Arrays von Photodetektoren |
| DE19838373C2 (de) | 1998-08-24 | 2002-01-31 | Fraunhofer Ges Forschung | Verfahren zur Herstellung eines Arrays von Dünnfilmphotodioden |
| JP3325538B2 (ja) * | 1999-04-06 | 2002-09-17 | セイコーインスツルメンツ株式会社 | 半導体集積回路装置の製造方法 |
| US6465846B1 (en) * | 2000-03-22 | 2002-10-15 | Seiko Instruments Inc. | Semiconductor integrated circuit device having trench-type photodiode |
| US20020020846A1 (en) * | 2000-04-20 | 2002-02-21 | Bo Pi | Backside illuminated photodiode array |
| US6538299B1 (en) * | 2000-10-03 | 2003-03-25 | International Business Machines Corporation | Silicon-on-insulator (SOI) trench photodiode |
| JP2002151702A (ja) * | 2000-11-15 | 2002-05-24 | Seiko Epson Corp | 半導体装置及びその製造方法並びに電子機器 |
| US6930336B1 (en) * | 2001-06-18 | 2005-08-16 | Foveon, Inc. | Vertical-color-filter detector group with trench isolation |
| FR2838565B1 (fr) * | 2002-04-12 | 2004-06-25 | Commissariat Energie Atomique | Matrice de photodetecteurs, a pixels isoles et grille de stockage, hybridee sur un circuit de lecture |
| GB0216075D0 (en) * | 2002-07-11 | 2002-08-21 | Qinetiq Ltd | Photodetector circuits |
| CN100446261C (zh) * | 2002-11-18 | 2008-12-24 | 浜松光子学株式会社 | 背面入射型光电二极管阵列、其制造方法以及半导体装置 |
| EP1570528B1 (en) | 2002-12-09 | 2019-05-29 | Quantum Semiconductor, LLC | Cmos image sensor |
| FR2849273B1 (fr) * | 2002-12-19 | 2005-10-14 | Commissariat Energie Atomique | Matrice de detecteurs multispectraux |
| DE10306295A1 (de) * | 2003-02-14 | 2004-09-02 | Infineon Technologies Ag | Photosensor-Anordnung und Verfahren zum Herstellen einer Photosensor-Anordnung |
-
2004
- 2004-12-15 DE DE102004060365A patent/DE102004060365B4/de not_active Expired - Fee Related
-
2005
- 2005-11-28 WO PCT/EP2005/012698 patent/WO2006066690A1/de not_active Ceased
- 2005-11-28 US US11/793,361 patent/US7898052B2/en not_active Expired - Lifetime
- 2005-12-12 TW TW094143782A patent/TWI373838B/zh not_active IP Right Cessation
Also Published As
| Publication number | Publication date |
|---|---|
| TW200625601A (en) | 2006-07-16 |
| US20080211051A1 (en) | 2008-09-04 |
| DE102004060365A1 (de) | 2006-06-29 |
| WO2006066690A1 (de) | 2006-06-29 |
| US7898052B2 (en) | 2011-03-01 |
| DE102004060365B4 (de) | 2009-03-19 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP2005467B1 (en) | Methods for making a starting substrate wafer for semiconductor engineering having wafer through connections | |
| CN102388450B (zh) | 直通衬底通孔 | |
| JP5048230B2 (ja) | 半導体装置およびその製造方法 | |
| TWI411059B (zh) | 雙面絕緣層上半導體結構及其製造方法 | |
| KR100882703B1 (ko) | 반도체 장치 및 그 제조 방법, 회로 기판 및 그 제조 방법 | |
| US5753529A (en) | Surface mount and flip chip technology for total integrated circuit isolation | |
| CN1156891C (zh) | 用浅沟隔离工艺在绝缘体上硅晶片上集成衬底接触的方法 | |
| KR20130088850A (ko) | 비아 퍼스트 또는 비아 미들 구조물과 접속된 후면 컨택을 갖는 마이크로전자 요소 | |
| JP5383657B2 (ja) | 裏面接続するためのトレンチ構造を有するマイクロマシンコンポーネントの製造方法 | |
| JP5154000B2 (ja) | 半導体装置 | |
| TWI373838B (en) | Component with semiconductor junction and its production method | |
| US7105910B2 (en) | Semiconductor device having SOI construction | |
| US9257337B2 (en) | Semiconductor structure and manufacturing method thereof | |
| JP2007518253A (ja) | 薄膜化シリコンからなる電子チップの製造方法 | |
| US7800234B2 (en) | Process for manufacturing deep through vias in a semiconductor device, and semiconductor device made thereby | |
| JP4837939B2 (ja) | 半導体装置、及び半導体装置の製造方法 | |
| US9048247B2 (en) | Method for producing a metal structure in a semiconductor substrate | |
| JP2009054828A (ja) | 半導体装置およびその製造方法 | |
| US7485926B2 (en) | SOI contact structures | |
| JP5272176B2 (ja) | トレンチ絶縁コンタクト端子を有する画像センサの作製方法 | |
| TWI857265B (zh) | 半導體裝置及其製程 | |
| US7224035B1 (en) | Apparatus and fabrication methods for incorporating sub-millimeter, high-resistivity mechanical components with low-resistivity conductors while maintaining electrical isolation therebetween | |
| US20080197443A1 (en) | Semiconductor Substrate Comprising a Pn-Junction and Method For Producing Said Substrate | |
| CN115621193A (zh) | 半导体结构及其制造方法 | |
| KR20040098591A (ko) | 단일 반도체 소자 및 그의 제조 방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |