[go: up one dir, main page]

TW425665B - Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly - Google Patents

Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly Download PDF

Info

Publication number
TW425665B
TW425665B TW088109574A TW88109574A TW425665B TW 425665 B TW425665 B TW 425665B TW 088109574 A TW088109574 A TW 088109574A TW 88109574 A TW88109574 A TW 88109574A TW 425665 B TW425665 B TW 425665B
Authority
TW
Taiwan
Prior art keywords
metallized surface
cathode
anode
electrode assembly
relative motion
Prior art date
Application number
TW088109574A
Other languages
English (en)
Inventor
John A Adams
Gerald A Krulik
Everett D Smith
Original Assignee
Speedfam Ipec Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Speedfam Ipec Corp filed Critical Speedfam Ipec Corp
Application granted granted Critical
Publication of TW425665B publication Critical patent/TW425665B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23HWORKING OF METAL BY THE ACTION OF A HIGH CONCENTRATION OF ELECTRIC CURRENT ON A WORKPIECE USING AN ELECTRODE WHICH TAKES THE PLACE OF A TOOL; SUCH WORKING COMBINED WITH OTHER FORMS OF WORKING OF METAL
    • B23H5/00Combined machining
    • B23H5/06Electrochemical machining combined with mechanical working, e.g. grinding or honing
    • B23H5/08Electrolytic grinding
    • CCHEMISTRY; METALLURGY
    • C25ELECTROLYTIC OR ELECTROPHORETIC PROCESSES; APPARATUS THEREFOR
    • C25FPROCESSES FOR THE ELECTROLYTIC REMOVAL OF MATERIALS FROM OBJECTS; APPARATUS THEREFOR
    • C25F3/00Electrolytic etching or polishing
    • C25F3/16Polishing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/32115Planarisation
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10STECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10S438/00Semiconductor device manufacturing: process
    • Y10S438/977Thinning or removal of substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Electrochemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Manufacturing & Machinery (AREA)
  • Materials Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Mechanical Engineering (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Weting (AREA)

Description

4256 6 5 i、發明說明(/ ) 本發明之背景 本發明係有關於金屬化的積體電路晶圓之電化學平坦 化以形成多層的積體電路結構。 今曰的半導體產業正開始採用一種稱作爲“金屬鑲嵌 (damascene)”的製程,用於形成提供積體電路的“連線,,之多 層的金屬結構用的內連線與通孔(via)。該金屬鑲嵌技術需 要在一平面的介電(絕緣)層中蝕刻出一個溝渠(trench),並 且利用例如是IS、銅或是鎢之金屬塡入該溝渠。一種稱作 爲“雙重金屬鑲嵌”的技術係增加蝕刻後的通孔用以在該金 屬鑲嵌結構被塡補時提供到較下層的接觸。有數種不同的 方式來在介電層中製造該金屬鑲嵌結構,如同在此技術中 所實施的' 以及在此被納入作爲參考之1997年8月半導體 國際會議之“前進到雙重金屬鑲嵌之製程’’中所述的。當銅 被用作爲塡補材料時,通常一層其它的材料係先被沉積以 將溝渠以及通孔加上襯裡,以避免銅遷移到該介電層中。 此種遷移阻障(barrier)可以藉由化學氣相沉積(CVD)、物理 氣相沉積(PVD)、或是無電極沉積來加以沉積。除了遷移阻 障之外,有時電鍍金屬及/或其它的金屬之晶種(seed)層係 被應用來作爲無電極或是電解電鍍用之良好的位置。 該塡補過程可以藉由電漿沉積、濺鍍、或是無電極或 是電解的沉積到一晶種層之上來加以達成。爲了獲得典型 爲微米或是次微米寬的溝渠以及通孔之良好的塡補,在此 +過程中額外的金屬係被沉積,此種金屬係覆蓋該晶圓在該 等溝渠以及通孔之上以及外部的區域·>在塡補之後,於一 3 度適用t國國家標準(CNSM4規格(210 X 297公髮) -------------- 11 (請先閱讀背面之注意事項再填寫本頁) I - ;線_ 經濟部智慧財產局負工消费合作社印髮 經濟部智慧財產局員工消费合作社印製 • 425665 A7 ___B7 _ 五、發明說明(>0 種稱作“平坦化”的過程中,該額外的金屬必須被向下移除 到該介電層,而留下被塡補後的溝渠以及通孔。標準的化 學機械平坦化(CMP)可以被用來提供平坦化後的表面以及 金屬的移除。 作爲是CMP的另一種選擇,電化學蝕刻(ECE)、電化 學拋光(ECP)、電拋光或是電化學平坦化(ECP)已經被利用 。爲了本案之目的,該些詞“電化學拋光”、“電拋光”、“平 坦化”、以及“電化學平坦化”將被可替換地加以利用,因爲 它們在文意上、最終目標係爲擁有非常平坦且平滑的表面 ,該些詞之間的小差異係爲拋光所要的是擁有非常平滑的 表面,而平坦化所要的是變平的拓樸並且產生一個平坦、 平滑的表面。然而1 “電化學蝕刻”具有不同的目的,亦即 是一般爲均勻地移除材料,而不關表面的平坦度。 美國專利第5,096,550號案、Mayer等人所發明、名爲 “用於空間地均勻電拋光以及電解蝕刻之方法與裝置”,其 係描述習知的具有附加非導電室或杯之電拋光,其中一個 孔介於陽極與陰極之間,該工件電氣地附接到該陽極,而 陰極在該杯之外且在該孔層之上。此種方式據稱可將流向 陽極的工件表面之氫氣泡減至最少。對於本身是大塊的非 導體之半導髖晶圓,將電極(陽極)直接附接到晶圓的金屬 化表面是必要的’因而係限制了可以用於主動元件的晶圓 表面區域。 美國專利第5,256,565號案、Bernhardt等人所發明、名 爲“電化學平坦化”係揭示一種多步驟的製程,其教示個別 4 H 1^ ^^1 11 I n ^^1 1 n ϋ n I Λ 1^1 n n .^ip n I n ttt n* n I *^^^1 (請先閱讀背面之注意事頊air填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公爱) 425665 A7 B7 經濟部智慧財產局員工消费合作社印製 五、發明說明(>) 的裝置用於各個步驟,首先在一半導體基板上的介電層中 形成溝渠或是通孔、選擇性地接著是一或多層的金屬晶種 層(並未揭示如何形成它們)、接著是利用習知的電鍍或是 無電極電鍍之金屬沉積、接著是電化學的拋光以形成大致 平坦的金屬鑲嵌之結構、選擇性地在金屬化的表面變成部 分地被腐蝕去之前停止、並且接著以離子束硏磨(milling)來 除去其餘的金屬上表面、留下在溝渠或是通孔中的金屬。 美國專利第5,567,300號案、Datta等人所發明、名爲“ 用於表面平坦化之電化學的金屬除去技術”,其係描述用於 在薄膜模組中多層的銅內連線之平坦化的一種電化學電池 以及一種平坦化方法。該電化學電池以及該方法係被描述 成提供第一電極表面(晶圓)的平坦化、其係利用一個掃描 的並列第二電極以及結合有一種電阻性的鹽混合物之電解 溶液,其中該溶液係透過內建的噴嘴而經由該掃描的電極 噴出,且配合著適當的電壓源之下。同樣地,對於本身是 大塊的非導體之半導體晶圓,將電極(陽極)直接附接到晶 圓的金屬化前表面是必要的,因而係限制了可以用於主動 元件的晶圓表面區域。 美國專利第5,344,539號案、Shinogi等人所發明、名 爲“電化學精細的處理裝置”,其係描述一種用以電化學地 進行溶液中像是金屬或是聚合物的物質之添加處理或是移 除處理,以便於產生具有高的深寬(aspect)比之結構。該裝 置具有一個電解溶液用的容器、介於添加電極以及被電鍍 的支撐件(support)之間的第一電位、介於移去電極以及被 5 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 425665 經濟部智慧財產局貝工消費合作社印製 Λ7 B7 五、發明說明(十) 電鍍的支撐件之間的第二電位,該第二電位係相反於該第 —電位’以及一個電位機構。Shln0gl等人揭示同時施加兩 個個別、但爲相反的電位、或是藉由先施加該添加電位在 亥添加電極以及被電鍍的支撐件之間,接著切換到移除電 位在該移除電極以及被電鍍的支撐件之間。Shmogi等人的 發明是有限制的,其在於需要兩個同時存在的具有相反極 性之電位、或是一種添加電極接著移除電位之階梯式 (stepwise)的製程。Shmogi等人的發明係比先前所述的美國 專利第5,096,550、5,256,565、5,567,300號案有利,其在於 同時的添加與移除材料在兩個個別施加的電位下是可能的 。然而’若Shin〇gi等人的裝置是用於本身是大塊的非導體 之半導體晶圓時,將一個共用電極直接附接到晶圓的金屬 化表面是必要的’因而係限制了可以用於主動元件的晶圓 表面區域。 美國專利第5,531,874號案,Br〇phy等人所發明,名爲 “利用通道化的電解液流之局部化的施加之電蝕刻工具”、 美國專利第5,536,388號案,Dinan等人所發明,名爲“垂直 式電蝕刻工具噴嘴與方法”、美國專利第5,543,032號案’ Datta等人所發明,名爲“電蝕刻方法與裝置,’、美國專利第 5,486,282號案,Dana等人所發明,名爲“用於晶圓之電化 學製造中之晶種層移除的電蝕刻製程”均利用一種將電化學 反應局部化之線性掃描方法,而分別在触刻工件的兩側、 垂直掃描、結合有電解液之含鹽溶液、用以在基板上形成 c4突起(bump)之製程等等不同的方面上有些微的改善。當 6 本紙張尺度適用中國國家標準(CNS〉A4規烙(210 x 297公釐) -------------裝·-------訂·--------線 (請先閱讀背面之>i意事Jr.填寫本頁) 經濟部智慧財產局員工消費合作社印製 425665 A7 ____B7____ 五、發明說明(C ) ✓ 該工件是半導體晶圓時,所有的這些方法都需要電極附接 到金屬化的晶種層或是金屬化的表面,此限制了可以用於 主動元件的晶圓表面區域。 美國專利第5,695,810號案、Dubin等人所發明、名爲“ 利用鈷鎢磷化物作爲用於銅金屬化的阻障材料”,其係描述 一種用以將CoWP阻障材料無電極地沉積到銅之上,並且 將銅無電極地沉積到CoWP阻障材料之上,以避免當形成 層及/或結構於半導體晶圓之上時銅的擴散。此專利教示藉 由一種無電極的沉積以及化學機械硏磨之組合來形成一種 金屬鑲嵌結構於半導體晶圓之上。同時,此專利也教示利 用無電極的沉積來形成通孔。此專利也揭示分割的共同申 請之專利申請案,名爲“用於ULSI應用之藉由銅接點的位 移之無電極的銅沉積於阻障層之上”,序號08/587,262, 1996年1月16日申請;“用於ULSI應用之選擇性的無電極 的銅沉積後的內連線插塞(plug)”,序號08/587,264,1996 年1月16日申請;以及“無電極的銅內連線用之觸媒層的 保護之包覆”。由Dubm等人所教示之無電極的沉積具有一 些優點在於形成一種金屬鑲嵌結構於半導體晶圓之上,但 它也具有某些缺點,例如阻障層到被電鍍的材料之附著力 的品質、以及由被用來啓始阻障金屬的沉積之金屬觸媒所 引起之可能發生的不想見到之半導體的污染。在Dubin等 人的製程中最大的問題係爲相較於電鍍製程之下、在控制 任何的無電極的沉積製程的一致性上之固有的困難性,特 別是對於半導體製造中存在的精細特點上。 7 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ---------------------訂--------線 (請先閱讀背面之注意事3?再填寫本頁) 425665 A7 B7 五、發明說明(L) 所需的是一種不需要物理的電連接至半導體晶圓的前 端金屬化的表面之用於半導體晶圓的電化學平坦化之方法 與裝置。 本發明之槪要 本發明係藉由在一雙極電極與一半導體晶圓的單一金 屬化側之間提供相對運動以使得在半導體晶圓中金屬內連 線之平坦化成爲可能,該雙極電極擁有陽極與陰極且免除 了直接電連接至該晶圓之需求。 明確地說,本發明係提供一種平坦化一具有一金屬化 表面之半導體晶圓的方法,其係藉由執行步驟有:將一雙 極電極組件置放在該半導體晶圓的金屬化表面之對面,該 雙極電極組件具有相鄰該晶圓的金屬化表面、沿著一條平 行於該金屬化表面之軸分開之陽極與陰極,而將介於該陽 極與陰極以及該半導體晶圓的金屬化表面之間的區域浸入 一種電解溶液中。當電壓被施加到該陽極與陰極之間時, 該電極組件在該陽極位於陰極之前的情形下係沿著該軸加 以掃描,以便於透過流在該陽極與陰極之間的電流之動作 來將該半導體晶圓的金屬化表面平坦化。 因而本發明之一目的係爲提供一種電化學地平坦化一 金屬表面以形成多層的積體電路結構之裝置與方法,而不 必依賴機械電氣的接觸到晶圓的金屬表面。藉由免除將電 極附接到金屬化的晶圓表面之需求,故其製程的速度相較 於標準的化學機械硏磨(CMP)之下係大爲增進,且不會·招 致電極連接件的缺點。
S 本紙張尺度適用中囵國家槔準(CNS)A4規格(210 χ 297公萤) -- (請先閱讀背面之注意事穿冉填寫本頁) 士5 Γ 經濟部智慧財產局員Η消费合作社印製 經濟部智慧財產局負工消f合作社印製 425665 A7 _____B7____ 五、發明說明(/| ) 本發明之另一目的係爲提供一種採用雙極電極組件之 平坦化的系統a藉由移動該雙極電極組件在該晶圓表面之 上,因此瞬間的電化學製程被限制在該晶圓表面之一個小 區域內,此係提供更均勻的溶液阻力、更均勻的沉積、更 佳的平坦化、電流的局部化、以及更佳的溫度控制。 該電解溶液可以透過一熱交換器而再循環且橫過靠近 該陽極與陰極之晶圓。 因而本發明之另一目的係爲確保晶圓表面的每一部份 以及每個晶圓都受到相當固定的一組熱與化學條件。 第一與第二電解液傳輸通道可以被用來個別地供應電 解液到該陽極與陰極。再者,一個電解液除去通道可以被 設置在該第一與第二電極之間,用以將電解液從晶圓處移 開。 因而本發明之另一目的係爲使得電解液到該陽極與陰 極之不同的環境最佳化成爲可能的。 本發明之前與其它的目的與優點將出現在以下的說明 中。在此說明中,構成說明的一部份之附圖係被參照,且 其中藉由實例來揭示本發明之較佳實施例。然而,此種實 施例並不一定代表本發明之全部範疇,而是必須參照申請 專利範圍來解釋本發明之範疇。 圖式之簡要說明 圖1(a)係爲半導體晶圓的片段側面之剖面圖,其顯示 主動元件層以及第一內介電層已經被平坦化以及接著形成 圖案、蝕刻且塡補通孔; 9 本紙張尺度適用中國國家標i(CNS)A4規格(210x297公爱) ' n I n n n n .^1 n 1— —4 n I · n ϋ t I It n n 一eJ n I (請先閱讀背面之注意事項兵填寫本頁) 425665 A7 B7 五、發明說明( 圖1(b)係類似於圖i(a)之圖,其亦顯示一介電層以及 一層光阻; 圖Uc)係類似於圖1(b)之圖 、且移去光阻之後; 圖1⑷係類似於圖1(c)之圖 被沉積之後; 圖1(e)係類似於圖1(d)之圖 在形成圖案、蝕刻溝渠 在阻障金屬以及晶種層 在金屬薄膜被沉積之後 圖Uf)係類似於圖l(e)之圖,在金屬層被平坦化之後 經濟部智慧財產局員工消费合作社印製 圖2係爲習知技術的電鍍電池之側面的槪要剖面圖, 其顯示陽極與陰極(電鍍發生在陰極上): 圖3係爲習知技術的雙極電極電平坦化之電池之側面 的槪要剖面圖,其顯示陽極、陰極以及欲平坦化之工件; 圖4係爲本發明的雙極電極電鍍電池之側面的槪要剖 面圖,其提供平坦化在工件之單一導電側; 圖5係類似於圖4之圖,其顯示本發明的雙極電極運 作在具有溝渠之金屬化的晶圓之上,爲了淸楚起見兩者均 被放大; 圖6係爲本發明的雙極電極之立體圖,其顯示一掃描 組件'電解液容器以及各條電源與流體管線; 圖7係爲電極組件之側面的剖面圖,其顯示陽極與陰 極、流體管線以及絕緣器:並且 圖8係爲本發明的裝置之主要部件的方塊圖。 to 1 I--------— I- , 1 — ! I--訂· —------- (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) • 425665 A7 B7 經濟部智慧財產局員工消費合作社印製 五、發明說明() 本發明之詳細說明 金屬鑲嵌之製程 圖l(a至f)係顯示一組說明一種習知的製造金屬鑲嵌 f之結構的方法之剖面。Kaana等人之“雙重金屬鑲嵌:ULSI 連線技術”、Ryan等人之“內連線技術在IBM之發展”、 Petei. Singer編者之“AMD發展電鑛銅的金屬錶肷之製程”' ‘‘模擬之無電極的銅沉積”以及“前進到雙重金屬鑲嵌之製 程”均提供金屬鑲嵌之製程進一步的細節’因而在此被納入 作爲參考。 圖1 (a)係顯示主動元件層1〇,以及一內層介電質 (ILD)20與鎢插塞(塡補後的通孔)30。 接著如圖1(b)中所示,金屬鑲嵌之製程開始介電材料 40以及光阻50的沉積。該光阻被形成圖案 '顯影、並且 蝕刻,接著藉由介電層的蝕刻來形成圖1(c)中所示的金屬 鑲嵌之溝渠60。 如圖1(d)中所示,一阻障與黏合層70係藉由CVD、 PVD或是無電極來沉積,接著薄的晶種層80係藉由類似的 方法沉積。如DeSiWa與Shacham-Diamand之“新穎的晶種 層方式以保護無電極的沉積之觸媒表面”中所述,該晶種層 80可以被一犧牲金屬薄膜所覆蓋以提供進一步的保護,直 到下一個製程步驟開始爲止。 圖1(e)係顯示溝渠的金屬塡補90。該金屬可以由CVD 、PVD、無電極或是電解電鍍來塡補。爲了平坦化該金屬 塡補90,數種方法可被利用:CMP、雷射調平(levying)、 (請先閱讀背面之注专?事項再填寫本頁) . -線· 本紙張尺度適用中國國豕標準(CNS)A4規格(21〇 X 297公爱)
經濟部智慧財產局員工消費合作社印製 五、發明說明(/ 0 ) 蝕刻、或是電化學平坦化(電拋光)。 圖1(f)係顯示平坦化後的表面100〇 瞭解到構成金屬鑲嵌之製程的每一種沉積金屬到溝渠 與通孔中的方法以及每一種平坦化該金屬的方法均具有其 本身廣爲人知的特性與特點是重要的。例如,某一種方法 可以較佳地塡補窄的溝渠,而另一種方法可以較佳地進行 塡補溝渠,若該溝渠壁在頂端是較寬的彎角時。習知的金 屬表面平坦化之方法也隨著所使用的方法而有所變化。金 屬的純化學蝕刻會產生較差的結果,因爲其易於蝕刻所有 露出的表面,且與較平坦的金屬表面一樣快地蝕刻由塡補 製程所產生之凹陷。此種蝕刻一般將導致金屬導體之凹曲 (dishing) ° 若使用正確的硏漿(slurry)以及製程參數,CMP對於平 坦化而言易於進行地非常良好。表面的輪廓越高,則CMP 製程越快地將它移除。電化學平坦化是吸引人的,因爲它 不需要硏漿來運作,因而不會像是CMP—樣地可能刮傷表 面。熟於CMP以及電化學技術者可以選擇最適當的塡補與 平坦化金屬表面的方法。電化學平坦化更多的細節係在 Bernhardt等人之“用於微電路的多層金屬化之電化學平坦化 ”以及Contolim等人之“甩於多層金屬化之電化學平坦化”中 被敘述。 習知技術之平坦化 圖2係顯示在標準的電鍍中之習知技術。欲電鍍的金 屬之導電的陽極200係被連接件160連接到一條電導體150 12 本紙張尺度適用中國國家標準(CNS)A4規格(210x297公釐) -------丨丨丨—丨-------—丨訂-- - -----r (請先閱讀背面之注意事項再填寫本頁) 137 137 經濟部智慧財產局員工消費合作社印製 425665 五、發明說明(ί丨) 。該電導體150也連接至電壓源220的正端。欲被電鍍金 屬的物件、工件210係在連接件120處被連接到一條電導 體丨丨〇。該電導體110也連接至電壓源220的負端,以形成 一個電化學電池的陰極。該陽極與陰極被懸吊在一個內含 電鍍(工作)溶液的槽中(未顯示),其中金屬離子將電鍍到該 工件210之上,因爲工件210是電池中的陰極。熟習電鍍 者係體認到大多數的金屬電鍍將會發生在面向陽極的工件 表面130之上。同樣地’從陽極200被除去電鍍(deplate)之 大多數的金屬係來自於面向工件210的陽極表面170。此 種動作係由箭頭151所代表的電場所決定,而電場係藉由 電壓源220施加電壓橫跨該電化學電池所造成的。由於陽 極200與陰極210被懸吊在一個導電或是電解溶液中,故 電流將以相同於電場的方向從陽極200流向陰極210。 如圖3中所示,若加上一個額外的電極用於陰極180 ’而且不是用圖2中的連接件120之下,在連接處221將 電導體110連接到該新的陰極180,則一種雙極電鍍電池 將被形成。從陽極200到陰極180的電場係由圖3中的箭 頭151所代表。由於陽極200、工件210以及陰極180都是 導電的,且在操作期間都被浸在電解溶液中,故藉由所施 加的電壓源220的動作之下,電流從陽極200經由電解液( 未顯示)流到工件210的表面130、且經由工件210流到工 件表面140、以及經由電解溶液(未顯示)流到陰極180。事 實上,該工件變爲雙極性的,其中一個表面130係相對於 陽極200而帶負電,而另一個表面140係相對於陰極180 13 本紙張尺度適用中囵國家標準(CNSM4規格(210 X 297公釐) -------------裝--------訂---------線 (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 425665 A7 ___B7_;_
五、發明說明“U 而帶正電。由於工件210的表面130相對於陽極200而帶 負電,故金屬的電鍍係發生在表面130。然而,表面140 係相對於陰極180而帶正電,金屬的除去電鍍可發生在表 面丨40。此種雙極的效應容許導電的物件電鍍之進行,而 不需要具有個別的導體附接到該工件。若只有工件210的 表面130是導電的,而表面140大致爲不導電的,則在表 面130上之金屬的電鍍仍將發生,但將會是相當不均勻的 ,因爲流經電池與工件的電流必須繞過該不導電的表面 140而進入導電的表面130之邊緣。具有金屬晶種層的半 導體晶圓通常只有在晶種層的側面上是導電的,而在晶圓 的背面爲不導電的。因此,在雙極電池中之半導體晶圓工 件的金屬晶種層之無接點的電鍍將不會進行地非常好。目 前,在半導體晶圓工件上被電鍍的金屬晶種層需要電極連 接件至該晶種層,並且如圖2中所示地加以電鍍。然而, 金屬晶種層之無電極的電鍍並不需要電極連接件。 對於電拋光或是電平坦化而言,圖2與圖3中所示的 電位係被反向,且很多時候係利用不同的電解液。 對於習知技術的半導體金屬表面之電平坦化而言,在 金屬表面上係需要電極接點》習知的雙極平坦化因爲相同 於雙極電鍍作用不佳的理由而在半導體金屬表面上之作用 也將不令人滿意,當該半導體的背面是非導體(一般爲氧化 薄膜)時,其只在金屬化的表面上被金屬化。相對於無電極 電鍍的是化學蝕刻。金屬化的表面之化學蝕刻將不會產生 令人滿意的表面平坦化。 14 -------------裝.-------訂---------線 (靖先間讀背面之江意事項弄填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 425665 經濟部智慧財產局員工消f合作社印製 五、發明說明π飞) 因此,若所要的平坦化製程是電拋光時’電極連接件 必須被做到金屬層之上。這些連接件出現在最終的平坦化 表面時係爲瑕疵。CMP則沒有該些瑕疵。 若金屬鑲嵌結構的平坦化不需要連到晶圓表面的電極 接點時,則將產生更精細且更高品質的產品。此外,若如 同Shinogi等人之美國專利5,344,539號所實施的兩個個別 的電位之需求被降低到單一電位時,則將產生更簡單且更 可靠之系統。本發明係達成所有的該些目標。 單邊雙極平坦化 參照圖4,本發明之單邊雙極電極431係供給在晶圓 430之單一導電側面上同時的電鍍與除去電鍍。此雙極電 極431係包含被配置而位於工件的相同之金屬化的側面 250之上的陽極200與陰極180、以及一個置放在其間的絕 緣塊230。當被置放來使用時,該陽極200與陰極180大致 垂直於該晶圓430的金屬化表面地延伸,並且沿著被描繪 而大致平行於該晶圓430的金屬化表面之掃描方向300上 而被間隔開來。該陽極200、陰極180以及絕緣塊230可以 具有一段沿著該晶圓430的金屬化表面、垂直於掃描方向 300而衡量的長度,以橫跨該晶圓430的最寬的部分,使 得一部份的陽極200與陰極180可以沿著該橫跨的距離與 晶圓的金屬化表面之整個區域相鄰。該陽極200與陰極 180被置放成緊鄰該晶圓430的金屬化表面,但並不直接 接觸到該表面。 在圖4中,從電壓源220透過電導體150施加正電位 •--------------- (請先閱讀背面之>£意事項再填寫本頁) 言
T % 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 4 256 6 5
Ai B7 五、發明說明([十) 、並且在連接件160處連接到陽極200,而透過電導體n0 以及連接221來施加負電位到陰極180,此將導致電鍍發 生在陽極200的正下方之區域252,以及除去電鍍或是電 拋光發生在陰極180的正下方之區域254,此係由於標準 的雙極電化學效應之緣故。此種單側的處理方式係被用於 本發明。 圖5係爲描繪金屬化的晶圓之電平坦化的側面剖面圖 。介於陽極與陰極之間的距離已爲了說明起見而加以縮短 。陽極510、陰極570以及陰極絕緣的分隔塊550係被像是 馬達驅動的導螺桿(lead screw)或類似者之掃描機構所引動 在該掃描方向300上、相對於金屬化的晶圓430移動。電 解溶液161在箭頭所指的方向上、流在陽極510與一部份 的晶圓表面之間。電解的平坦化溶液222在箭頭所指的方 向上、流在陰極570與一相異部份的晶圓表面之間。該陽 極510與陰極570運作在晶圓的相同側,而非如同習知的 雙極電鍍中地在相反側上。該陽極與陰極可以個別具有不 同的尺寸、形狀、相對晶圓表面之距離、或是面積,以分 別增進或是降低在電極之下的電流密度、因而增進或是降 低平坦化與電鍍的速率。電源線480與485分別連接到該 陽極與陰極,且從電源單元660供應操作電壓與電流。透 過電解液的電接觸是由金屬340所達成,該金屬340係在 陽極510於該掃描方向300上移動在晶圓430的金屬化側 面250之上時先被沉積到該晶圓430之上。 一個塡補後的溝渠111係被顯示在該陽極接近其位置 16 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) — wc-- (請先閱讀背面之注意事項再填寫本頁) 言
T 經濟部智慧財產局貝工消费合作社印製 425665 經濟部智慧財產局員工消費合作社印黎 五、發明說明(丨ζ ) 之際。在平坦化中需要被除去之金屬的厚度3丨〇係大約爲 最寬的溝渠320之寬度的三倍,以確保在平坦化之前該些 溝渠完全被塡補。用來作爲接觸的電解溶液16丨係如箭頭 所繪地從晶圓表面抽回。該陽極/陰極絕緣的分隔塊550強 迫電流流進金屬化的晶圓表面,而不只是流在陽極與陰極 之間=> 金屬330係被電拋光或是平坦化’因而當陰極移動 在晶圓之上時,將金屬從晶圓430的表面除去。一個溝渠 181被顯示在陰極已經過其位置之後被完全地平坦化。在 此製程中,原來的厚度310之金屬在陰極570掃描時被除 去,但先前沉積在溝渠中的金屬係如溝渠181中所描繪地 繼續存在。事實上,封閉的溝渠181表面係提供電氣路徑 ,其大致相同於由鄰近的金屬化晶圓表面所提供的路徑, 藉此保護了塡補後的溝渠金屬。 使用過的電解平坦化溶液222係如箭頭所繪地從晶圓 表面抽回。該製程係以一種方式爲大致上所有的原來金屬 晶種層80係被除去、而留下如圖1中所示的平坦化後的表 面100來加以進行。如熟習此項技術者可從本說明中瞭解 地*此製程是否除去如圖1中所示原來的阻障與黏合層70 、而留下大致被塡補的溝渠,此係依據該層上確實的化合 物、塡補的金屬、化學作用、所施加的電位、電流、以及 一種表面覆蓋(passification)化合物是否被加上以保護塡補 後的溝渠而定。較佳的製程係向下平坦化至阻障金屬、且 接著淸洗並施加一種覆蓋的淸洗化合物以大致地覆蓋塡補 後的溝渠表面。當電沉積的金屬塡補物是銅時,一種結合 -------------裝'-------訂--------線 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) 經濟部智慧財產局負工消费合作社印製 ‘,· 4256 6 5 a? ____B7_____ 五、發明說明((t ) 淸洗的去離子水之稀釋的0.005莫耳溶液之苯並三唑(BTA) 係被利用以構成該保護。 如圖1中所示剩餘而露出的阻障與黏合層70可以籍由 標準的蝕刻製程來加以除去,例如濕蝕刻、氣相蝕刻、噴 灑蝕刻、電漿 '或甚至是CMP,因爲晶圓的表面先前已經 以本發明來加以大致地平坦化。蝕刻方法與化學作用的選 擇係依據阻障金屬的化學性質而定。典型的阻障金屬可以 是鎢(W)、鈦(Τι)、氮化鈦(TiN) '钽(Ta)、氮化鉬(TaN)、各 種的合金以及其它耐火的氮化物。 雙極電極係容許使用兩種個別的電解溶液,一種是用 在電極組件的陽極側、對於傳導電流且無電鍍爲最佳的, 而一種是對於在陰極側、對於電鍍後的結構之拋光/平坦化 爲最佳的。有某些的情形爲單一的電解液可被用於電極組 件的兩側、或是可以利用一種進行導電但無電鍍之個別的 電解液於陽極側之上以及一種在陰極側對於電拋光爲最隹 的電解液。對於吾人的較佳實施例而言,吾人將使用單一 的電解液,其先流進電極組件的陽極側,接著再流進陰極 側。此單一的電解液最好是以一次通過模式來使用,或晏 在將其回流到工件之前、以一種程序將電解液中大多數的 銅離子除去。 對於製程上的調整可以藉由變化陽極與陰極離晶圓表 面之個別的距離 '電極之間的距離、電極的有效表面積、 電極的形狀、所施加的電位 '掃描速度、掃描方向、以及 電流來加以達成。此製程可以隨著所選的化學作用來變化 18 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) -------------裝'-------訂---------線 (琦先閱讀背面之注意事才再填寫本 425665 Λ7 B7 經濟部智慧財產局貝工消費合作社印製 五、發明說明(q ) 該些參數而最佳化。 參照圖6,電化學電池400的立體圖係顯示一個將被 處理的晶圓430、藉由將處理側朝上地載入一個晶圓支承 組件435之中,因而容許處理到晶圓表面上的金屬化層。 該晶圓支承組件435的內部係加以凹陷,以容許該晶圓表 面與支承組件的其餘部分之表面大致爲平坦的。該晶圓係 以一個小型的真空夾盤(chuck,未顯示)、或是單單以重力而 被保持在定位。本發明之此種做法係爲一種系統來處理直 徑300毫米的或更小的半導體晶圓。但實際上並沒有限制 性的特點將妨礙到該利用本發明的系統之設計用於400與 500毫米或更大的晶圓、或者是矩形的物件,例如平面的 '面板顯示器。該支承電極殼體440的掃描組件425係藉由 驅動馬達470在掃描方向300上、被引動在該晶圓430以 及被安裝到底板410的掃描平台460之上。電解導電的化 合物係透過流體輸入管線490而被饋送至該掃描組件425 。使用過的電解的化合物係透過流體抽出管線495而從該 掃描組件425抽出。一種電解的平坦化之化合物係透過該 流體輸入管線490而被饋送至該掃描組件425。使用過的 電解的化合物係透過該流體抽出管線495而從該掃描組件 425抽出。電源線480與485係提供電壓給該掃描組件425 。液體的圍阻(c〇ntanunent)420係避免了不想要的液體污染 ,且如有需要的話,透過液體管線450而容許淸洗水、電 解液、或是表面覆蓋的液體之排出。典型地,該晶圓係以 一或多次該掃描組件425的掃描來加以處理。 19 opt (請先閉讀背面之注意事項再填寫本頁) Γ ί 本紙張又度適用申國國家標準(CNS)A4規格(210 X 297公釐) 425665 A7 一 一 B7 經濟部智慧財產局員工消费合作社印製 五、發明說明(/^) 圖7係爲在電極殻體440中之雙極電極組件500的側 剖面圖,其顯示了陽極510與陰極570。當電解的導電與 平坦化溶液被流入以提供介於雙極的陽極/陰極組件與晶圓 表面之間的接觸時,正是此種線性的雙極之陽極陰極組件 被掃描在晶圓表面之上。該陽極510與陰極570係運作在 晶圓的相同側,而非如習知的雙極電鍍一樣地在相反側上 。該陽極與陰極最好是由惰性電導體所製成,例如石墨、 碳、白金、或是其它對於電化學作用爲惰性的金屬。該陰 極若有需要時也可用從該晶圓表面上除去的金屬製成。 圖6中所示的電源線480與485係分別連接到該陽極 與陰極,並且提供操作電壓與電流。 到晶圓表面的電解導電溶液是經由陽極側的流體輸入 管線520、分配歧管525、以及刷子595來加以提供。該刷 子典型爲非導電的、纖維的或是開放孔之多孔的、且爲撓 性的。該刷子可以是絕緣材料。刷子595延伸於該雙極電 極組件500的長度與寬度上且在該絕緣的分隔塊550下方 爲較薄的。該陽極與陰極可以具有不同尺寸、形狀、或是 面積以分別增進或是降低在電極下方的電流密度,因而增 進或是降低平坦化以及電鍍的速率。該陽極與陰極的有效 面積之比率可以被用來使得電鍍最小化、而增進平坦化的 速率,因爲該些面積直接影響在各個電極下方的電流密度 ,並且該陽極與陰極可以有差別地凹入該電極組件以進一 步控制相對的電流密度,因而對於電鍍以及平坦化的相對 速率提供控制。 20 ----------------- (請先閱讀背面之注咅?事Jr再填寫本頁) -1-0
I ϋ張尺度適用尹國國家標準(CNS)A4規袼<210 X 297公釐) 425665 Aj B7 經濟部智慧財產局貝工消費合作社印製 五、發明說明(/ ) 該刷子595可以類似於習知的刷鍍(brush-plating)或是 刷電拋光(bi_ush-eletrop〇Ushing)之方式加以操作,其中它可 以實際地摩擦被平坦化的表面、或是該刷子可以稍微離開 該晶圓表面地運作。 使用過的電解導電溶液係透過該陽極側的抽出歧管 545以及流體抽出管線540而從該晶圓表面抽出。外部的 陽極絕緣塊530有助於安裝該陽極510以及組件的陽極側 之各種其它的部件。該陽極/陰極分隔塊550係供做該陽極 與陰極以及流體管線的安裝架’並且強迫電流流入金屬化 的晶圓表面而不只是在陽極與陰極之間°電平坦化或是電 拋光溶液係經由陰極側的流體輸入管線560、分配歧管565 、以及刷子595而流在晶圓表面與陰極之間。使用過的電 平坦化或是電拋光溶液係透過抽出歧管585以及陰極側的 流體抽出管線580而從該晶圓表面抽出。外部的陰極絕緣 塊590有助於安裝該陰極以及組件的陰極側之各種其它的 部件。當相同的化學溶液同時被用來在該組件的陽極側上 導電並且在陰極側上平坦化時,該陽極/陰極流體耦合管線 555係被利用。 參照圖6與7,如所提及的,該雙極電極組件500容 許使用兩種個別的電解溶液,一種是用在該組件的陽極側 、對於導電且無電鍍爲最佳的,而一種是對於在陰極側中 之金屬化晶圓的平坦化爲最佳的。當兩種電解溶液、一種 是用在陽極側上對於導電且無電鍍爲最佳的、而—種是對 於在陰極上的電拋光爲最佳的電解溶液被利用時,該導電 (請先閱讀背面之注意事項再填寫本頁) 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐〉 ^" 4 2 5 6 F ^ A? B7 五、發明說明(〆) 的電解液透過圖6中所示的流體輸入管線490而流入該電 極殼體440之內’且透過該流體抽出管線495而被抽出。 該流體輸入管線490連接至該陽極側的流體輸入管線520 ,而該流體抽出管線495連接至該陽極側的流體抽出管線 540。平坦化的電解液係透過另外的一條流體輸入管線(未 顯示)而流入該電極殼體440之內,而透過流體抽出管線( 同樣未顯示)而被抽出。 參照圖8,由流體泵組件600、前述的電化學電池400 '電化學電源單元660、控制電腦610、以及掃描馬達控制 器640所構成之完整的裝置之主要部件係加以顯示。爲了 淸楚起見,該流體泵組件600只有顯示用於導電的電解液 部分。電平坦化的電解液亦需要同樣的流體泵組件(未顯示 )。在該流體泵組件600中,一種電解的化合物係藉由輸送 泵740、透過饋送管線770而從饋送/返回槽710中抽出, 該輸送泵740接著透過熱交換器720、過濾器730、三向閥 735以及流體輸入管線490而饋送電解的化合物至該電極 殻體440。用過之電解的化合物係藉由抽出泵690、經由流 體抽出管線495與三向閥685而從該電極殻體440抽出, 並且透過管線780被輸送到該饋送/返回槽710。化合物-B 輸入管線675係被用來初始地導引電解的化合物進入此系 統、在正常運作期間頂端與系統隔離、或是以去離子水沖 洗該系統。化合物-A輸入管線755係被用來導引另一種化 合物進入該系統用於另外的處理,例如在該電鍍與平坦化 製程之後加入一種覆蓋劑(passivator)、或是如該項技術所 22 本紙張尺度適用t ®國家標準(CNS)A4規格(210 X 297公釐) (請先閒讀背面之注音?事項再填寫本頁) 兮° 丁 經濟部智慧財產局員工消费合作社印製 經濟部智慧財產局員工消费合作社印製 -42566 5 A7 _____B7___ 五、發明說明(y\) 知地以去離子水淸洗該晶圓。通常,該另一種化合物係被 允許流動來排出。該等製程的化合物可以被利用成通過一 次的系統、或是可以被循環在有或無補充或是淨化之下。 如該項技術所知地,該補充或是淨化的過程可包含該等製 程的化合物之加熱、冷卻、過濾或是化合物的變更。該控 制電腦610係分別透過控制與電源線760, 695與745而與 泵馬達控制器670以及閥685與735通信(命令與接收資料) 。該泵馬達控制器670係分別透過控制與電源線680與750 來控制泵690與740。_ 若導電的化合物不同於電拋光的化合物時.,該管線將 必須加以修改、將需要兩個流體泵組件(每個均類似於組件 600)、並且加上額外的流體管線。額外的泵組件之控制將 也用類似於圖8中所示的單一單元之方式來加以裝配。 額外的化合物管線以及化合物可以被加到該電極組件 以P供介於電鍍與電拋光之間的化學處理、在電鍍之前來 調整用於電鍍的表面之狀況、或是在電拋光之後加上一覆 蓋層。這些額外的步驟可以透過在該電極組件內、陽極與 陰極交錯之下的多個電極之使用而被加入此製程之中,因 而製程可以在組件通過一次之下被完成。每個具有特定製 程之個別的組件也可使其通過晶圓之上以達成同樣的結果 〇 該電極組件已經被描述爲在該晶圓固定之下移動。本 發明容許在該晶圓移動之下,該電極組件爲固定的、或是 兩者相對於彼此地移動。 23 本紙張尺度適用中國國家標規格297公釐) --------I----裝--------訂,-------- (請先間讀背面之注咅?事項再填寫本頁) 經濟部智慧財產局貝工消費合作社印製 425665 A7 B7 五、發明說明("yl) 此外,雖然該組件的朝向被顯示爲該工件的作用側相 對於重力之下爲朝上的,但本發明在相對於重力之任何方 向上都是可行的。本發明已經以線性電極以及介於電極組 件與工件之間的相對線性運動來加以說明,熟習此項技術 者可以理解到改變電極的形狀且改變相對運動的類型也可 以藉由本發明來加以實現。因此,圓周或是軌道的相對運 動、相對運動的組合、相對運動與各種電極形狀的組合均 可藉由本發明來加以實現。如同在此所利用的軌道運動係 指稱一個物體在一軌道中運動'而無任何繞著一個中心之 角旋轉。如同在此所利用的圓周運動係指稱一個物體繞著 一個中心之角旋轉。複合的運動可以藉由將晶圓以一1種運 動來移動而以另一種運動來移動該些電極、或是藉由將晶 圓或電極以多種輪替或同時的運動來移動而達成。一種典 型的複合運動可以是在晶圓以像是唱片或CD的圓周運動 移動時,該些電極線性地切線掃過晶圓。在相反於掃描方 肉的介於電極與晶圓之間的倒退運動期間,橫跨陽極與陰 極之間的電壓可以被關閉或是在極性上予以反向。本發曰月 也已經以單一的陽極與陰極之角度加以說明,然而本發明 可以用多個交替的陽極與陰極電極、每個電極具有相同$ 不同的面積及/或形狀在單一的電極組件中來加以實現’或 是可用多個電極組件來加以實現、其中每個組件如同熟習 此項技術者可以理解地被配置來提供所要的結果》 吾人之本發明的較佳實施例係利用一種電解液用於在 組件的陽極側之上導電且用於在陰極側之上平坦化。此一 24 本紙張尺度適用中國國家標準(CNS)A4規格(21〇 X 297公釐) --II - I ] I I 1(1— * — — — —1.--^ »1111111♦ (請先閱讀背面之注急事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 4256 6 b a7 _B7_ 五、發明說明(l) 種電解液先流入電極組件的陽極側,再接著流入陰極側。 此一種電解液最佳地被用於通過一次的模式、或是在將此 電解液返回工件之前先在一個程序中將電解液之主要的銅 離子除去D 表1係列出該電解液的組成。 低 高 較佳 三聚磷酸銨 700 g/L 1200 g/L 1000 g/L 硼酸 25 g/L 50 g/L 35 g/L pH 6.5 8 7.5 (以硼酸或是氫氧化氨調整pH) 電流密度 10 A/m2 30 A/m2 15 A/m2 同時用於在陰極側導電與銅金屬鑲嵌的晶圓之電平坦 化的第二種類型之單一電解液係列於表2中。 表2 低 高 較佳 磷酸銨 50 g/L 150 g/L 100 g/L 檸檬酸 5〇s/L 150 g/L 100 g/L pH 7.5 9 8 (以磷酸或是氫氧化 氨來調整pH) 電流密度 5 A/m2 15 A/m2 10 A/m2 表3係列出一種當個別的導電與電平坦化之化學作用 爲所需要時,可以與上述的溶液(表1與2)之任一種一起使 25 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐) ---------------------訂.-------- (請先閱讀背面之>£意事項再填寫本頁) -4256 6 5 五、發明說明(1) 用的電解液。
導電的電解液 磷酸 +藉由改變濃度且藉由使用氫氧化氨來 β整pH以符合電鍍液體的pH —J 經濟部智慧財產局員工消費合作社印製 當平坦化晶圓時,此系統係運作在一種受控制的電位( 電壓)以及受規劃的電流模式下,該電流直接正比於晶圓在 電極組件下方的面積以及爲了高度平坦化所選擇的電位而 定。該電腦控制系統係依照該掃描組件在晶圓上的位置來 控制流到掃描電極的電流。依據將被塡補之最寬的溝渠之 寬度有效的電拋光電流密度是介於2到50安培每平方尺 (ASF) ’並且較佳的掃描速是介於每分鐘4到8吋。熟習於 電拋光者可容易地藉由選擇其它替換的化合物、且變化電 壓、電流以及掃描速度而進一步將本發明之動作最佳化。 吾人之本發明的此實施例係爲一種系統用以處理直徑 300毫米或更小的半導體晶圓。但實際上並沒有限制性的 特點將妨礙到該利用本發明的系統之設計用於400與500 毫米或更大的晶圓、或者是矩形的物件,例如平面的面板 顯示器。此外,吾人之本發明可以輕易地利用相同的製程 在任何具有導電的晶種層以及以溝渠與通孔爲特色之材料 上、例如點綴的金屬鑲嵌之鑲嵌物、用於印刷線路之電路 板的金屬鑲嵌結構、或是在形成稍後被加至半導體元件或 印刷電路之線路板個別的內連線結構。該金屬化層可以是 以下的金屬:銅、銅/鋁 '鎳、金、鉅' 氮化鉅、鈦、氮化 26 本紙張尺度適用中國國家標準(CNS)A4規格(210x 297公釐) (請先閱讀背面之注意事項再填寫本頁) t ·*φ 丁 42566 5 A7 _B7 五、發明說明(/) 鈦、鎢、磷化鈷鎢、磷化鎳、磷化鈷中的任一種或是任一 組合。 以上的說明係爲本發明之一較佳實施例。對於實施此 項技術者均將體認到許多種修改均可以被做成而不脫離本 發明之精神與範疇。爲了週知眾人各種可能落入本發明之 範疇的實施例,因而做成以下的申請專利範圍。 -------------裂--------訂---------線 {請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 27 本紙張尺度適用中國國家標準(CNS)A4規格(210 X 297公釐)

Claims (1)

  1. 經濟部智慧財產局員工消費合作社印製 A8 B8 C8 D8 _ __ 六、申請專利範圍 1. 一種雙極平坦化一半導體晶圓的一金屬化表面之方 法,此方法係包含步驟有: (a) 將一雙極電極組件置放在緊鄰該金屬化表面之處’ 該雙極電極組件具有沿著一條平行於該金屬化表面之軸而 分開的陽極與陰極; (b) 將介於該陽極與陰極以及該金屬化表面之間域 浸入一種電解溶液中; (c) 提供相對運動於該雙極電極組件與該金屬化表面之 間,該相對運動係平行於該金屬化表面;並且 (d) 施加一電壓橫跨該陽極與陰極,以便於將電流透過 該電解溶液傳導到該金屬化表面的一第一區域中;該第一 區域係相鄰該陽極;並且同時地從該金屬化表面的一第二 區域平坦化該金屬;該第二區域係相鄰該陰極;此係藉由 將電流從該陽極經由該電解溶液流向該金屬化表面的該第 一區域、將該電流經由該金屬化表面流向該第二區域、以 及將該電流經由該電解溶液流向該陰極之動作。 2. 如申請專利範圍第1項之方法,其中該相對運動係 藉由保持該金屬化表面不動、而移動該雙極電極組件來加 以提供。 3. 如申請專利範圍第_ 1項之方法,其中該相對運動係 藉由保持該雙極電極組件不動、而移動該金屬化表面來加 以提供。 4. 如申請專利範圍第1項之方法,其中該相對運動係 藉由同時移動該金屬化表面以及雙極電極組件來加以提供 (碕先閱讀背面之注意事項再填寫本頁) 本紙張尺度逋用t酹國家標準(CNS ) A4规格(2丨0X297公釐) -425665 B8 C8 D8 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 0 5. 如申請專利範圍第丨項之方法,其中該相對運動係 選自一個由線性運動、軌道運動、圓周蓮動以及線性與圓 周運動的組合所構成的群組。 6. 如申請專利範圍第1項之方法,其中將介於該陽極 與陰極以及該金屬化表面之間的區域浸入一種電解溶液中 之步驟係透過個別靠近該陽極與陰極、提供不同的電解溶 液之供應管線來加以進行的。 7·如申請專利範圍第1項之方法,其包含將一刷子定 位在該雙極電極組件與該金屬化表面之間、該刷子的一個 表面相鄰該金屬化表面的步驟。 8. 如申請專利範圍第1項之方法,其中該橫跨該陽極 與陰極的電壓係依據該相對運動的方向來加以控制。 9. 如申請專利範圍第1項之方法,其中該流動的電流 係依據該相對運動的方向來加以控制。 10. 如申請專利範圍第1項之方法,其包含從該金屬化 表面的相反側來支撐該金屬化表面的步驟。 11. 如申請專利範圍第1項之方法,其中該金屬化表面 係具有一種選自一個由銅、銅/鋁、鎳、金 '钽、氮化鉅、 鈦、氮化鈦、鎢、磷化鈷鎢、磷化鎳、磷化鈷所構成的群 組之材料。 12. 如申請專利範圍第1項之方法,其包含利用循環機 構以及調整機構來再利用該電解溶液的步驟° 13. 如申請專利範圍第12項之方法,其中該調整機構 2 本紙張Λ度逋用中國困家搮隼(CNS ) A4規潘(2i0x297公4 ) (請先閱讀背面之注意事項再填寫本頁) 經濟部智慧財產局貝工消費合作社印製 425666 六、申請專利範圍 係選自一個由加熱機構、冷卻機構、化合物變更機構、以 及用於該電解溶液的過濾機構所構成之群組。 14.一種雙極平坦化一金屬化表面之方法,此方法係包 含步驟有: (a) 將一雙極電極組件置放在緊鄰該金屬化表面之處, 該雙極電極組件具有沿著一條平行於該金屬化表面之軸而 分開的陽極與陰極; (b) 將介於該陽極與陰極以及該金屬化表面之間的區域 浸入一種電解溶液中: (c) 提供相對運動於該雙極電極組件與該金屬化表面之 間’該相對運動係平行於該金屬化表面;並且 (d) 施加一電壓橫跨該陽極與陰極,以便於將電流透過 該電解溶液傳導到該金屬化表面的一第一區域中;該第一 區域係相鄰該陽極;並且同時地從該金屬化表面的一第二 區域平坦化該金屬;該第二區域係相鄰該陰極;此係藉由 將電流從該陽極經由該電解溶液流向該金屬化表面的該第 一區域、將該電流經由該金屬化表面流向該第二區域、以 及將該電流經由該電解溶液流向該陰極之動作。 15·如申請專利範圍第14項之方法,其中該相對運動 係藉由保持該金屬化表面不動、而移動該雙極電極組件來 加以提供。 16.如申請專利範圍第14項之方法,其中該相對運動 係藉由保持該雙極電極組件不動、而移動該金屬化表面來 加以提供。 _3__ 本紙張尺度適用中國國家標準(CNS ) Α4現格(210Χ297公釐)~~ I I 裝 ^ I— II 線 (請先閱讀背面之注意事項再填寫本頁) Δ25665 ABC0 經濟部智慧財產局員工消費合作社印製 六、申請專利範圍 Π.如申請專利範圍第14項之方法’其中該相對運動 係藉由同時移動該金屬化表面以及雙極電極組件來加以提 供。 18. 如申請專利範圍第14項之方法,其中該相對運動 係選自一個由線性運動、軌道運動、圓周運動以及線性與 圓周運動的組合所構成的群組。 19. 如申請專利範圍第丨4項之方法’其中將介於該陽 極與陰極以及該金屬化表面之間的區域浸入一種電解溶液 中之步驟係透過個別靠近該陽極與陰極、提供不同的電解 溶液之供應管線來加以進行的。 20. 如申請專利範圍第14項之方法,其包含將一刷子 定位在該雙極電極組件與該金屬化表面之間、該刷子的一 個表面相鄰該金屬化表面的步驟。 21. 如申請專利範圍第14項之方法,其中該橫跨該陽 極與陰極的電壓係依據該相對運動的方向來加以控制。 22. 如申請專利範圍第14項之方法,其中該流動的電 流係依據該相對運動的方向來加以控制。 23. 如申請專利範圍第14項之方法,其包含從該金屬 化表面的相反側來支撐該金屬化表面的步驟。 24. 如申請專利範圍第14項之方法,其包含利用循環 機構以及調整機構來再利用該電解溶液的步驟。 25. 如申請專利範圍第24項之方法,其中該調整機構 係選自一個由加熱機構、冷卻機構、化合物變更機構、以 及用於該電解溶液的過濾機構所構成之群組。 4 ——__ (請先閣讀背面之注意事項再填寫本頁) 本紙張尺度逋用中國國家標準(CNS ) A4規格(210X297公釐) r-425B β 5 A8 B8 C8 D8 、申請專利範圍 26.如申請專利範園第14項之方法,其中該金屬化表 面係具有一種選自一個由銅、銅/鋁、鎳、金、钽、氮化錯 、欽、氣化駄、鑛、隣化銘鶴、憐化鏡、銘所構成的群組 之材料。 ---------装------II-------I (請先閒讀背由之注意事項再填寫本頁) 經濟部智慧財產局員工消費合作社印製 本紙張尺度適用中國國家梯準(CNS ) A4说格(210X297公釐)
TW088109574A 1998-06-11 1999-06-07 Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly TW425665B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US09/096,309 US6121152A (en) 1998-06-11 1998-06-11 Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly

Publications (1)

Publication Number Publication Date
TW425665B true TW425665B (en) 2001-03-11

Family

ID=22256776

Family Applications (1)

Application Number Title Priority Date Filing Date
TW088109574A TW425665B (en) 1998-06-11 1999-06-07 Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly

Country Status (3)

Country Link
US (1) US6121152A (zh)
TW (1) TW425665B (zh)
WO (1) WO1999065072A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111621840A (zh) * 2020-05-26 2020-09-04 大连理工大学 一种钛合金表面铁污染的双极电化学清除方法
CN112475491A (zh) * 2020-11-20 2021-03-12 大连工业大学 一种适用于绝缘硬脆性材料的双极性电极电火花加工装置及方法

Families Citing this family (72)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7449098B1 (en) 1999-10-05 2008-11-11 Novellus Systems, Inc. Method for planar electroplating
US7531079B1 (en) 1998-10-26 2009-05-12 Novellus Systems, Inc. Method and apparatus for uniform electropolishing of damascene IC structures by selective agitation
JP3328250B2 (ja) * 1998-12-09 2002-09-24 岸本産業株式会社 レジスト残渣除去剤
US6299741B1 (en) 1999-11-29 2001-10-09 Applied Materials, Inc. Advanced electrolytic polish (AEP) assisted metal wafer planarization method and apparatus
US7303462B2 (en) 2000-02-17 2007-12-04 Applied Materials, Inc. Edge bead removal by an electro polishing process
US6979248B2 (en) 2002-05-07 2005-12-27 Applied Materials, Inc. Conductive polishing article for electrochemical mechanical polishing
US7059948B2 (en) 2000-12-22 2006-06-13 Applied Materials Articles for polishing semiconductor substrates
US6991528B2 (en) 2000-02-17 2006-01-31 Applied Materials, Inc. Conductive polishing article for electrochemical mechanical polishing
US7077721B2 (en) 2000-02-17 2006-07-18 Applied Materials, Inc. Pad assembly for electrochemical mechanical processing
US7029365B2 (en) 2000-02-17 2006-04-18 Applied Materials Inc. Pad assembly for electrochemical mechanical processing
US6962524B2 (en) 2000-02-17 2005-11-08 Applied Materials, Inc. Conductive polishing article for electrochemical mechanical polishing
US7374644B2 (en) 2000-02-17 2008-05-20 Applied Materials, Inc. Conductive polishing article for electrochemical mechanical polishing
US7303662B2 (en) 2000-02-17 2007-12-04 Applied Materials, Inc. Contacts for electrochemical processing
US7066800B2 (en) 2000-02-17 2006-06-27 Applied Materials Inc. Conductive polishing article for electrochemical mechanical polishing
US7125477B2 (en) 2000-02-17 2006-10-24 Applied Materials, Inc. Contacts for electrochemical processing
US20060118425A1 (en) * 2000-04-19 2006-06-08 Basol Bulent M Process to minimize and/or eliminate conductive material coating over the top surface of a patterned substrate
US6455370B1 (en) * 2000-08-16 2002-09-24 Micron Technology, Inc. Method of patterning noble metals for semiconductor devices by electropolishing
US7160176B2 (en) 2000-08-30 2007-01-09 Micron Technology, Inc. Methods and apparatus for electrically and/or chemically-mechanically removing conductive material from a microelectronic substrate
US7078308B2 (en) * 2002-08-29 2006-07-18 Micron Technology, Inc. Method and apparatus for removing adjacent conductive and nonconductive materials of a microelectronic substrate
US7220166B2 (en) * 2000-08-30 2007-05-22 Micron Technology, Inc. Methods and apparatus for electromechanically and/or electrochemically-mechanically removing conductive material from a microelectronic substrate
US7094131B2 (en) 2000-08-30 2006-08-22 Micron Technology, Inc. Microelectronic substrate having conductive material with blunt cornered apertures, and associated methods for removing conductive material
US7112121B2 (en) 2000-08-30 2006-09-26 Micron Technology, Inc. Methods and apparatus for electrical, mechanical and/or chemical removal of conductive material from a microelectronic substrate
US7153195B2 (en) * 2000-08-30 2006-12-26 Micron Technology, Inc. Methods and apparatus for selectively removing conductive material from a microelectronic substrate
US7192335B2 (en) 2002-08-29 2007-03-20 Micron Technology, Inc. Method and apparatus for chemically, mechanically, and/or electrolytically removing material from microelectronic substrates
US7129160B2 (en) * 2002-08-29 2006-10-31 Micron Technology, Inc. Method for simultaneously removing multiple conductive materials from microelectronic substrates
US7153410B2 (en) 2000-08-30 2006-12-26 Micron Technology, Inc. Methods and apparatus for electrochemical-mechanical processing of microelectronic workpieces
US7134934B2 (en) 2000-08-30 2006-11-14 Micron Technology, Inc. Methods and apparatus for electrically detecting characteristics of a microelectronic substrate and/or polishing medium
US7074113B1 (en) * 2000-08-30 2006-07-11 Micron Technology, Inc. Methods and apparatus for removing conductive material from a microelectronic substrate
US6867448B1 (en) 2000-08-31 2005-03-15 Micron Technology, Inc. Electro-mechanically polished structure
WO2002023613A2 (en) * 2000-09-15 2002-03-21 Rodel Holdings, Inc. Metal cmp process with reduced dishing
US20020104764A1 (en) * 2000-11-20 2002-08-08 Gautam Banerjee Electropolishing and chemical mechanical planarization
US6896776B2 (en) 2000-12-18 2005-05-24 Applied Materials Inc. Method and apparatus for electro-chemical processing
US6387807B1 (en) 2001-01-30 2002-05-14 Speedfam-Ipec Corporation Method for selective removal of copper
US6899804B2 (en) * 2001-04-10 2005-05-31 Applied Materials, Inc. Electrolyte composition and treatment for electrolytic chemical mechanical polishing
US6811680B2 (en) * 2001-03-14 2004-11-02 Applied Materials Inc. Planarization of substrates using electrochemical mechanical polishing
US7128825B2 (en) 2001-03-14 2006-10-31 Applied Materials, Inc. Method and composition for polishing a substrate
US7232514B2 (en) 2001-03-14 2007-06-19 Applied Materials, Inc. Method and composition for polishing a substrate
US7582564B2 (en) 2001-03-14 2009-09-01 Applied Materials, Inc. Process and composition for conductive material removal by electrochemical mechanical polishing
US7160432B2 (en) 2001-03-14 2007-01-09 Applied Materials, Inc. Method and composition for polishing a substrate
US7323416B2 (en) 2001-03-14 2008-01-29 Applied Materials, Inc. Method and composition for polishing a substrate
US6572755B2 (en) 2001-04-11 2003-06-03 Speedfam-Ipec Corporation Method and apparatus for electrochemically depositing a material onto a workpiece surface
US7137879B2 (en) 2001-04-24 2006-11-21 Applied Materials, Inc. Conductive polishing article for electrochemical mechanical polishing
US7344432B2 (en) 2001-04-24 2008-03-18 Applied Materials, Inc. Conductive pad with ion exchange membrane for electrochemical mechanical polishing
US7101465B2 (en) * 2001-06-18 2006-09-05 Ebara Corporation Electrolytic processing device and substrate processing apparatus
JP4043234B2 (ja) * 2001-06-18 2008-02-06 株式会社荏原製作所 電解加工装置及び基板処理装置
WO2003001581A2 (en) * 2001-06-21 2003-01-03 Micron Technology, Inc. Methods and apparatus for electrical, mechanical and/or chemical removal of conductive material from a microelectronic substrate
WO2003017330A2 (en) * 2001-08-17 2003-02-27 Acm Research, Inc. Forming a semiconductor structure using a combination of planarizing methods and electropolishing
US20040253809A1 (en) * 2001-08-18 2004-12-16 Yao Xiang Yu Forming a semiconductor structure using a combination of planarizing methods and electropolishing
TWI224531B (en) * 2001-09-11 2004-12-01 Ebara Corp Substrate processing apparatus and method
WO2003054255A1 (en) * 2001-12-13 2003-07-03 Ebara Corporation Electrolytic processing apparatus and method
ATE355397T1 (de) * 2002-05-01 2006-03-15 Danfoss As Verfahren zur modifizierung einer metalloberfläche
US6649513B1 (en) 2002-05-15 2003-11-18 Taiwan Semiconductor Manufacturing Company Copper back-end-of-line by electropolish
US7799200B1 (en) 2002-07-29 2010-09-21 Novellus Systems, Inc. Selective electrochemical accelerator removal
US6875322B1 (en) 2003-01-15 2005-04-05 Lam Research Corporation Electrochemical assisted CMP
US7390429B2 (en) 2003-06-06 2008-06-24 Applied Materials, Inc. Method and composition for electrochemical mechanical polishing processing
US7223685B2 (en) * 2003-06-23 2007-05-29 Intel Corporation Damascene fabrication with electrochemical layer removal
US7112122B2 (en) 2003-09-17 2006-09-26 Micron Technology, Inc. Methods and apparatus for removing conductive material from a microelectronic substrate
US8158532B2 (en) * 2003-10-20 2012-04-17 Novellus Systems, Inc. Topography reduction and control by selective accelerator removal
US8530359B2 (en) 2003-10-20 2013-09-10 Novellus Systems, Inc. Modulated metal removal using localized wet etching
US7527723B2 (en) * 2004-01-16 2009-05-05 Ebara Corporation Electrolytic processing apparatus and electrolytic processing method
US7390744B2 (en) 2004-01-29 2008-06-24 Applied Materials, Inc. Method and composition for polishing a substrate
US7153777B2 (en) 2004-02-20 2006-12-26 Micron Technology, Inc. Methods and apparatuses for electrochemical-mechanical polishing
US20060009038A1 (en) 2004-07-12 2006-01-12 International Business Machines Corporation Processing for overcoming extreme topography
US7566391B2 (en) * 2004-09-01 2009-07-28 Micron Technology, Inc. Methods and systems for removing materials from microfeature workpieces with organic and/or non-aqueous electrolytic media
US7435324B2 (en) * 2004-09-02 2008-10-14 Micron Technology, Inc. Noncontact localized electrochemical deposition of metal thin films
US7084064B2 (en) 2004-09-14 2006-08-01 Applied Materials, Inc. Full sequence metal and barrier layer electrochemical mechanical processing
US7520968B2 (en) 2004-10-05 2009-04-21 Applied Materials, Inc. Conductive pad design modification for better wafer-pad contact
US7427340B2 (en) 2005-04-08 2008-09-23 Applied Materials, Inc. Conductive pad
US20070181441A1 (en) * 2005-10-14 2007-08-09 Applied Materials, Inc. Method and apparatus for electropolishing
US20070151866A1 (en) * 2006-01-05 2007-07-05 Applied Materials, Inc. Substrate polishing with surface pretreatment
US8168540B1 (en) 2009-12-29 2012-05-01 Novellus Systems, Inc. Methods and apparatus for depositing copper on tungsten
CN116377557A (zh) * 2021-12-22 2023-07-04 上海微创心脉医疗科技(集团)股份有限公司 抛光槽及抛光设备

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4153531A (en) * 1976-08-21 1979-05-08 Kernforschungsanlage Julich Gesellschaft Mit Beschrankter Haftung Apparatus for electrochemically processing metallic surfaces
US5256565A (en) * 1989-05-08 1993-10-26 The United States Of America As Represented By The United States Department Of Energy Electrochemical planarization
US5096550A (en) * 1990-10-15 1992-03-17 The United States Of America As Represented By The United States Department Of Energy Method and apparatus for spatially uniform electropolishing and electrolytic etching
JP2952539B2 (ja) * 1992-03-30 1999-09-27 セイコーインスツルメンツ株式会社 微細加工装置
JPH06297245A (ja) * 1993-04-13 1994-10-25 Chuo Seisakusho Ltd 長尺材の電解バリ取り方法
KR100281887B1 (ko) * 1994-01-18 2001-03-02 윤종용 반도체장치의 제조방법
JP3377849B2 (ja) * 1994-02-02 2003-02-17 日本エレクトロプレイテイング・エンジニヤース株式会社 ウエーハ用メッキ装置
DE4418278C1 (de) * 1994-05-26 1995-04-20 Atotech Deutschland Gmbh Elektrolytisches Verfahren zur Leiterplattenbehandlung in horizontalen Durchlaufanlagen
US5531874A (en) * 1994-06-17 1996-07-02 International Business Machines Corporation Electroetching tool using localized application of channelized flow of electrolyte
US5567300A (en) * 1994-09-02 1996-10-22 Ibm Corporation Electrochemical metal removal technique for planarization of surfaces
US5486282A (en) * 1994-11-30 1996-01-23 Ibm Corporation Electroetching process for seed layer removal in electrochemical fabrication of wafers
US5567304A (en) * 1995-01-03 1996-10-22 Ibm Corporation Elimination of island formation and contact resistance problems during electroetching of blanket or patterned thin metallic layers on insulating substrate
US5536388A (en) * 1995-06-02 1996-07-16 International Business Machines Corporation Vertical electroetch tool nozzle and method
US5575706A (en) * 1996-01-11 1996-11-19 Taiwan Semiconductor Manufacturing Company Ltd. Chemical/mechanical planarization (CMP) apparatus and polish method
US5695810A (en) * 1996-11-20 1997-12-09 Cornell Research Foundation, Inc. Use of cobalt tungsten phosphide as a barrier material for copper metallization

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111621840A (zh) * 2020-05-26 2020-09-04 大连理工大学 一种钛合金表面铁污染的双极电化学清除方法
CN112475491A (zh) * 2020-11-20 2021-03-12 大连工业大学 一种适用于绝缘硬脆性材料的双极性电极电火花加工装置及方法

Also Published As

Publication number Publication date
WO1999065072A1 (en) 1999-12-16
US6121152A (en) 2000-09-19

Similar Documents

Publication Publication Date Title
TW425665B (en) Method and apparatus for planarization of metallized semiconductor wafers using a bipolar electrode assembly
TW412799B (en) Method and apparatus for non-contact metal plating of semiconductor wafers using a bipolar electrode assembly
US6143155A (en) Method for simultaneous non-contact electrochemical plating and planarizing of semiconductor wafers using a bipiolar electrode assembly
US7008871B2 (en) Selective capping of copper wiring
US8268135B2 (en) Method and apparatus for electrochemical planarization of a workpiece
US8470191B2 (en) Topography reduction and control by selective accelerator removal
US6884724B2 (en) Method for dishing reduction and feature passivation in polishing processes
US7115510B2 (en) Method for electrochemically processing a workpiece
US6943112B2 (en) Defect-free thin and planar film processing
CN101265606B (zh) 化学电镀沉积装置及形成导电层结构的方法
US20050199489A1 (en) Electroless deposition apparatus
US8703615B1 (en) Copper electroplating process for uniform across wafer deposition and void free filling on ruthenium coated wafers
US20040007478A1 (en) Electroetching system and process
KR20010092442A (ko) 전기화학적 기계식 증착 방법 및 장치
US6319834B1 (en) Method and apparatus for improved planarity metallization by electroplating and CMP
EP1560949A1 (en) Integrated plating and planarization process and apparatus therefor
US20070045120A1 (en) Methods and apparatus for filling features in microfeature workpieces
US7361582B2 (en) Method of forming a damascene structure with integrated planar dielectric layers
WO2011126914A1 (en) Seed layer deposition in microscale features
US20070034502A1 (en) Electrolytic processing apparatus
US20070034525A1 (en) Electrolytic processing method
US20070181441A1 (en) Method and apparatus for electropolishing
CN108330518A (zh) 用于填充互连结构的方法及设备
JP2005229121A (ja) 配線形成装置及びその方法

Legal Events

Date Code Title Description
GD4A Issue of patent certificate for granted invention patent
MM4A Annulment or lapse of patent due to non-payment of fees