TW202203007A - 分時的記憶體內計算位元單元 - Google Patents
分時的記憶體內計算位元單元 Download PDFInfo
- Publication number
- TW202203007A TW202203007A TW110108017A TW110108017A TW202203007A TW 202203007 A TW202203007 A TW 202203007A TW 110108017 A TW110108017 A TW 110108017A TW 110108017 A TW110108017 A TW 110108017A TW 202203007 A TW202203007 A TW 202203007A
- Authority
- TW
- Taiwan
- Prior art keywords
- bit
- memory computing
- memory
- shared capacitor
- plate
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/57—Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1006—Data managing, e.g. manipulating data before writing or reading out, data bus switches or control circuits therefor
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06G—ANALOGUE COMPUTERS
- G06G7/00—Devices in which the computing operation is performed by varying electric or magnetic quantities
- G06G7/12—Arrangements for performing computing operations, e.g. operational amplifiers
- G06G7/16—Arrangements for performing computing operations, e.g. operational amplifiers for multiplication or division
- G06G7/163—Arrangements for performing computing operations, e.g. operational amplifiers for multiplication or division using a variable impedance controlled by one of the input signals, variable amplification or transfer function
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/412—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger using field-effect transistors only
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/54—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using elements simulating biological cells, e.g. neuron
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
- H10B10/12—Static random access memory [SRAM] devices comprising a MOSFET load element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06N—COMPUTING ARRANGEMENTS BASED ON SPECIFIC COMPUTATIONAL MODELS
- G06N20/00—Machine learning
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Mathematical Physics (AREA)
- Software Systems (AREA)
- General Engineering & Computer Science (AREA)
- Computing Systems (AREA)
- Neurology (AREA)
- General Health & Medical Sciences (AREA)
- Molecular Biology (AREA)
- Biomedical Technology (AREA)
- Life Sciences & Earth Sciences (AREA)
- Power Engineering (AREA)
- Health & Medical Sciences (AREA)
- Computational Mathematics (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Data Mining & Analysis (AREA)
- Medical Informatics (AREA)
- Evolutionary Computation (AREA)
- Artificial Intelligence (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
提供了一種記憶體內計算陣列,其包括一組記憶體內計算位元單元,其對被連接在所述組記憶體內計算位元單元與讀取位元線之間的共享電容器進行分時。
Description
本專利申請要求享有於2020年3月6日遞交的、名稱為“TIME-SHARED COMPUTE-IN-MEMORY BITCELL”的非臨時申請No. 16/811,480的優先權,所述申請被轉讓給本申請的受讓人並且據此透過引用的方式被明確地併入本文中。
本申請涉及記憶體內計算(compute-in-memory),並且更具體地,涉及分時的記憶體內計算位元單元(bitcell)。
對資料的計算機處理通常使用馮·諾依曼架構(Von Neumann architecture),在所述架構中,將資料從記憶體中取回以在算術和邏輯單元中處理。在諸如機器學習之類的計算密集型應用中,來自和去往記憶體的資料流變成對於處理速度的瓶頸。為了解決所述資料移動瓶頸,已經開發了記憶體內計算架構,在其中資料處理硬體跨位元單元分佈。
根據本公開內容的第一方面,提供了一種記憶體內計算位元單元陣列,其包括:讀取位元線;共享電容器,其具有連接到所述讀取位元線的第一極板;第一記憶體內計算位元單元,其包括具有用於第一儲存位元的第一輸出節點的第一對交叉耦合反相器,並且包括連接在所述第一輸出節點和所述共享電容器的第二極板之間的第一傳輸閘,所述第一傳輸閘被配置為響應於第一輸入位元為真而閉合以及響應於所述第一輸入位元為假而斷開;以及第二記憶體內計算位元單元,其包括具有用於第二儲存位元的第二輸出節點的第二對交叉耦合反相器,並且包括連接在所述第二輸出節點和所述共享電容器的所述第二極板之間的第二傳輸閘,所述第二傳輸閘被配置為響應於第二輸入位元為真而閉合以及響應於所述第二輸入位元為假而斷開。
根據本公開內容的第二方面,提供了一種記憶體內計算方法,包括:在第一位元單元中,控制第一對傳輸閘,以利用響應於第一輸入位元與第一儲存位元的第一乘法的第一乘法信號來驅動共享電容器的第二極板,所述共享電容器具有連接到讀取位元線的第一極板;在所述第一乘法之後,對所述讀取位元線的第一電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第一經採樣電荷;在第二位元單元中,控制第二對傳輸閘,以利用響應於第二輸入位元與第二儲存位元的第二乘法的第二乘法信號來驅動所述共享電容器的所述第二極板;以及在所述第二乘法之後,對所述讀取位元線的第二電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第二經採樣電荷。
根據本公開內容的第三方面,提供了一種記憶體內計算電路,其包括:讀取位元線;第一共享電容器,其具有連接到所述讀取位元線的第一極板;第二共享電容器,其具有連接到所述讀取位元線的第一極板;第一組記憶體內計算位元單元,所述第一組中的每個記憶體內計算位元單元具有連接到所述第一共享電容器的第二極板的第一輸出節點;以及第二組記憶體內計算位元單元,所述第二組中的每個記憶體內計算位元單元具有連接到所述第二共享電容器的第二極板的第二輸出節點。
透過以下詳細描述,可以更好地明白這些和其它優勢特徵。
提供了一種記憶體內計算儲存單元(諸如記憶體內計算位元單元),其包括使用兩個交叉耦合反相器來對位元進行儲存的SRAM單元。交叉耦合反相器中的一者利用所儲存的位元來驅動真(Q)輸出節點,而剩餘的交叉耦合反相器利用所儲存的位元的補數來驅動補數(QB)輸出節點。記憶體內計算位元單元還包括共享電容器,所述共享電容器具有連接到讀取位元線(RBL)的第一極板。如本文所使用的,“連接的”指代直接電連接,但是這種直接連接可以透過諸如電阻器、電容器或電感器之類的中間元件來實現。Q輸出節點透過第一傳輸閘耦接至共享電容器的第二極板。類似地,QB輸出節點透過第二傳輸閘耦接至共享電容器的第二極板。Q輸出節點在本文中也被表示為第一輸出節點。類似地,QB輸出節點在本文中也被表示為第二輸出節點。輸入向量位元(在機器學習領域中,其典型地被表示為類似於生物神經元的啟用位元)控制是否斷開和閉合第一傳輸閘和第二傳輸閘。由啟用位元進行的這種控制是互補的,使得如果啟用位元為真,則斷開傳輸閘中的一者,而閉合傳輸閘中的剩餘一者。如果啟用位元為假,則傳輸閘的斷開和閉合狀態與真啟用位元狀態配置相反。
用於共享電容器的第二極板透過具有由讀取字元線(RWL)控制的閘極的重置電晶體(諸如n型金屬氧化物半導體(NMOS)重置電晶體)耦接至接地。在用於記憶體內計算位元單元的重置相期間,讀取位元線被充電而升高到電源電壓VDD,而讀取字元線被判定為電源電壓VDD,以在斷開第一傳輸閘和第二傳輸閘兩者時對共享電容器進行充電。在重置相之後的計算相期間,對讀取字元線進行放電以關斷重置電晶體,而讀取位元線保持被充電到電源電壓VDD。如果啟用位元和所儲存的位元兩者為真,則接通第一傳輸閘以將共享電容器的第二極板充電到電源電壓VDD。類似地,如果啟用位元和所儲存的位元兩者為假,則接通第二傳輸閘以對共享電容器的第二極板進行充電。由於共享電容器的第一極板在計算相期間保持連接到電源節點以獲得電源電壓VDD,因此將第二極板充電到電源電壓VDD使共享電容器放電。另一方面,如果輸入向量位元和所儲存的位元具有互補值,則共享電容器的第二極板保持被放電,使得電容器保持被充電到電源電壓VDD。
如果啟用位元是低位準有效信號,則記憶體內計算位元單元在計算相期間實現對啟用位元和所儲存的位元的反互斥或(XNOR)運算,因為如果啟用位元和所儲存的位元兩者具有相同的二進制值,則獲得邏輯真輸出(電容器保持被充電),而如果啟用位元和所儲存的位元不具有相同的二進制值,則獲得邏輯假輸出(電容器被放電)。如果啟用位元替代地是高位準有效信號,則記憶體內計算位元單元將實現對所儲存的位元和輸入向量位元的互斥或(XOR)運算。
由於所產生的對共享電容器的充電是全軌(full-rail)的(即,被充電到電源電壓VDD或者被放電到接地),因此所產生的記憶體內計算位元單元是非常有利的。此外,用於接通重置電晶體的讀取字元線判定不需要被升壓到高於電源電壓VDD以用於所產生的軌到軌輸出。最後,重置電晶體以及記憶體內計算位元單元中的剩餘電晶體可以均是高壓(厚氧化物)電晶體以限制漏電。現在將更詳細地討論一些示例記憶體內計算位元單元。儘管這樣的記憶體內計算SRAM位元單元架構是有利的,但是其並不像傳統的六電晶體SRAM位元單元那樣密集。具體地,應注意的是,傳統的六電晶體SRAM位元單元可以使用四多晶矽(poly)線節距而被佈局在半導體晶粒上。換句話說,傳統的六電晶體SRAM位元單元佔用跨越四個連續的多晶矽線(多晶矽線)的晶粒空間(半導體基板部分)。但是,傳統的記憶體內計算SRAM位元單元需要五個多晶矽線以用於其在半導體晶粒上的實現。另外,用於這樣的傳統的記憶體內計算SRAM位元單元的電容器是金屬層電容器,使得第一極板被形成在與半導體晶粒相鄰的一個金屬層中。類似地,用於電容器的第二極板被形成在另一金屬層中。儘管位元單元中的電晶體在尺寸上像現代工藝節點一樣減小,但是存在電容器需要滿足的某個電容量(例如,毫微微法拉(femto-Farad)的三分之一),使得電容器需要無法被減小的對應的晶粒空間量。
為了解決用於記憶體內計算SRAM位元單元架構的多晶矽節距和電容器晶粒空間約束,引入了分時方法。如由術語“分時”所隱含的,這種方法跨多個位元單元來對共享電容進行分時。這種共享可能僅在兩個位元單元之間,或者可以跨兩個以上的位元單元。隨著對共享電容器進行共享的位元單元的數量增加,用於計算相的延遲也增加。注意的是,關於這種並行架構,在深度學習應用中,常見的是在通常被表示為“濾波器”的卷積運算中將各個啟用位元和對應的儲存的權重位元相乘。因此,濾波器將包括用於對應的啟用位元(輸入位元)和所儲存的權重位元的乘法的多個記憶體內計算位元單元。本文公開的分時位元單元架構容易地被組織成並行處理的多個濾波器(例如,128個濾波器)。因此,典型機器學習應用的大規模並行架構抵消了由多個記憶體內計算位元單元對單個共享電容器的分時使用的所增加的延遲。
現在轉到圖式,在圖1A中示出了記憶體內計算SRAM位元單元的示例對(pair)100。共享電容器C由記憶體內計算SRAM位元單元105和記憶體內計算SRAM位元單元110分時。每個位元單元105和110包括儲存權重位元的一對交叉耦合的反相器120和125。位元單元105儲存第零權重位元(wt0)及其補數wt0b,而位元單元110儲存第一權重位元(wt1)及其補數wt1b。在每個位元單元中,權重位元透過第一傳輸閘T1耦接至共享電容器C的第二極板。共享電容器C的第一極板連接到讀取位元線(RBL)。p型金屬氧化物半導體(PMOS)電晶體P3與n型金屬氧化物半導體(NMOS)電晶體N3並聯地形成每個第一傳輸閘T1。類似地,每個位元單元中的補數權重位元透過第二傳輸閘T2耦接至共享電容器的第二極板。PMOS電晶體P4與NMOS電晶體N4並聯地形成每個第二傳輸閘T2。
在每個位元單元105和110中,NMOS重置電晶體N5具有連接到接地的源極和連接到共享電容器C的第二極板的汲極。讀取字元線RWL連接到每個重置電晶體N5的閘極。在計算相之前,在用於位元單元105和110的重置相中重置共享電容器C。在重置相期間,在重置線上攜帶的重置信號被判定以閉合連接在讀取位元線和用於電源電壓VDD的節點之間的重置開關S1。因此,在重置相期間,讀取位元線被充電到電源電壓VDD。當重置信號被判定時,讀取字元線也被判定為電源電壓VDD,使得每個重置電晶體N5接通,以將共享電容器C的第二極板接地。因此,共享電容器C在重置相期間被充電到電源電壓VDD。在所述重置相期間,所有傳輸閘T1和T2都被斷開。
每個位元單元105和110在重置相之後具有其自己的計算相。在每個計算相中,在計算相中用於位元單元的有效的啟用位元控制所述位元單元的傳輸閘。例如,第零啟用位元控制位元單元105中的傳輸閘T1和T2。第零啟用位元控制第零預充電字元線PCWLA<0>,其驅動位元單元105中的第一傳輸閘T1中的電晶體P3的閘極。第零啟用位元的補數控制第零預充電補數字元線PCWLAB<0>,其驅動所述同一第一傳輸閘T1中的電晶體N3的閘極。讀取字元線在計算相期間被解判定,使得共享電容器C的第二極板相對於接地浮動。在位元單元105和110的計算相期間在其中斷開或閉合哪個傳輸閘取決於對應的啟用位元是低位準有效還是高位準有效。在低位準有效的實施例中,如果第零啟用位元為真,則第零預充電字元線PCWLA<0>被放電。同時,第零預充電補數字元線PCWLAB<0>然後被充電到高位準達到電源電壓VDD。因此,位元單元105中的第一傳輸閘T1中的電晶體P3和N3兩者將被接通,使得所述第一傳輸閘T1被閉合以將第零權重位元wt0的節點連接到共享電容器C的第二極板。如果第零權重wt0為真,則共享電容器C的第二極板將因此被充電到電源電壓VDD以使共享電容器C放電。
位元單元105中的第二傳輸閘T2的控制是互補的,因為第零啟用位元還控制驅動電晶體N4的閘極的第零預充電字元線PCLWB<0>的狀態。類似地,第零啟用位元的補數控制驅動電晶體P4的閘極的第零預充電補數字元線PCWLBB<0>的狀態。如果第零權重wt0為假,同時低位準有效的第零啟用位元也為假,則用於第零補數權重位元wtb0的充電狀態流經位元單元105中的被閉合的傳輸閘T2,以對共享電容器C的第二極板進行充電以使共享電容器C放電。因此,所產生的第零權重位元wt0與第零啟用位元的乘法是XNOR運算,因為如果這兩個位元具有相同的二進制值,則共享電容器C的第二極板將被充電。如果這些位元是彼此的補數,則共享電容器C的第二極板在計算相期間保持被放電。另一方面,如果第零啟用位元是高位準有效信號,則在位元單元105中乘法將是XOR。
在重置相和計算相之前,第零權重位元wt0在寫入相中被寫入位元單元105中。在寫入相期間,讀取字元線被判定為將共享電容器的第二極板接地。根據第零權重位元wt0的值,傳輸閘T1和T2中的一者被接通(閉合),而傳輸閘中的另一者被關斷(斷開)。例如,如果第零權重位元wt0是二進制一,則接通的是傳輸閘T2。透過重置電晶體N5的接地然後流經傳輸閘T2以驅動反相器120的輸入,然後反相器120將其輸出節點判定為VDD以鎖存用於第零權重位元wt0的二進制高位準狀態。相反,如果二進制權重位元wt0是二進制零,則接通的是傳輸閘T1。透過重置電晶體N5的接地然後流經傳輸閘T1以驅動反相器125的輸入節點。因此,補數第零補數權重位元wt0b被驅動而升高到電源電壓VDD以將二進制零鎖存到位元單元105中。因此,在寫入相和計算相兩者期間,傳輸閘T1和T2是以互補方式被控制的。但是,在重置相期間,這兩個傳輸閘都被關斷,使得在共享電容器C被充電時第二電容器極板的接地不會干擾用於所儲存的權重位元的儲存狀態。
在位元單元110中,第一啟用位元以類似方式控制第一預充電字元線PCWLA<1>和第一預充電補數字元線PCWLAB<1>,以控制其傳輸閘T1。類似地,第一啟用位元控制第一預充電字元線PCWLB<1>和第一預充電補數字元線PCWLBB<1>,以控制位元單元110中的傳輸閘T2。但是,位元單元105和位元單元110中的計算相是交錯的或時間多工的,使得位元單元中的第一位元單元執行其計算相,並且然後另一位元單元執行其計算相。這些計算相中的每個計算相被其本身的累加相跟隨著。在每個累加相中,讀取字元線被判定,而重置信號被解判定。讀取位元線因此在累加相期間與電源節點隔離,因為其透過重置信號的解判定與電源節點隔離。共享電容器C的第二極板在累加相期間被接地,因為電晶體N5由於將讀取字元線判定到電源電壓VDD而接通。因此,用於位元單元105和110的重置相可以被用於位元單元中的一者的計算/累加相跟隨著,接著是用於位元單元中的剩餘一者的計算/累積相。
在圖1B中更詳細地示出了用於位元單元105和110的交叉耦合反相器120和125。每個反相器由p型金屬氧化物半導體(PMOS)電晶體與n型金屬氧化物半導體(NMOS)電晶體串聯地形成。例如,反相器120由PMOS電晶體P1與NMOS電晶體N1串聯地形成。電晶體N1的源極連接到接地,而電晶體N1的汲極連接到電晶體P1的汲極。電晶體P1的源極連接到電源節點。電晶體P1和N1的汲極形成用於反相器120的輸出節點,反相器120在所述輸出節點上驅動權重位元wt。由於圖1B中的反相器120對於位元單元105或110中的任一者是通用的,因此在圖1B中權重位元wt不被賦予第零或第一索引。反相器125是類似的,因為其由PMOS電晶體P2與NMOS電晶體N2串聯地形成。電晶體N2的源極連接到接地,而電晶體N2的汲極連接到電晶體P2的汲極。電晶體P2的源極連接到電源節點。電晶體P2和N2的汲極形成反相器125的輸出節點,反相器125在所述輸出節點上驅動補數權重位元wtb。為了完成交叉耦合,反相器120的輸出節點連接到電晶體N2和P2的閘極,而反相器125的輸出節點連接到電晶體N1和P1的閘極。
因此,每個位元單元105和110包括其自己的電晶體N1、P1、N2、P2、N3、P3、N4、P4和N5。如圖1C中所示,這些電晶體可以在5多晶矽節距內被佈局在半導體基板上。用於位元單元105的多晶矽線被編號為從1到5。類似地,用於位元單元110的多晶矽線被編號為從6到10。PMOS電晶體被形成在PMOS擴散區上,而NMOS電晶體被形成在NMOS擴散區上。多晶矽線與NMOS或PMOS擴散區的交叉點形成對應NMOS或PMOS電晶體的閘極。再次參考圖1B,反相器120中的電晶體P1的閘極可以被標記為對應於多晶矽閘極區LP1。類似地,反相器120中的電晶體N1的閘極被標記為對應於多晶矽閘極區LN1。在圖1C中使用了所述同一術語。因此,位元單元105中的電晶體P1的閘極由多晶矽線3中的多晶矽閘極區LP1形成。PMOS擴散區中的與多晶矽閘極區LP1相鄰的VDD節點形成電晶體P2的源極,而PMOS擴散區中的與多晶矽閘極區LP1相鄰的權重位元節點形成汲極。在位元單元105中,所述權重位元節點是第零權重位元節點wt0,而其是位元單元110中的第一權重位元節點wt1。用於反相器120的電晶體N1是類似的,因為其閘極由多晶矽線3中的多晶矽閘極區LN1形成(注意的是,未示出的多晶矽切口將多晶矽線3中的多晶矽閘極區LP1和LN1隔離)。
再次參考圖1B,反相器125中的電晶體P2的閘極可以被標記為對應於多晶矽閘極區LP2。類似地,反相器120中的電晶體N1的閘極被標記為對應於多晶矽閘極區LN2。在圖1C中再次使用所述同一術語。因此,電晶體P2的閘極由用於位元單元105的多晶矽線4中的多晶矽閘極區LP2形成。PMOS擴散區中的與所述多晶矽閘極區LP2相鄰的VDD節點形成所述電晶體P2的源極,而PMOS擴散區中的與多晶矽閘極區LP2相鄰的補數權重位元節點形成汲極。在位元單元105中,所述補數權重位元節點是第零補數權重位元節點wt0b,而其是位元單元110中的第一補數權重位元節點wt1b。用於反相器125的電晶體N2是類似的,因為其閘極由多晶矽線4中的多晶矽閘極區LN2形成。
再次參考圖1A,用於每個第一傳輸閘T1中的電晶體P3的閘極節點可以被表示為TP1。類似地,用於每個第一傳輸閘T1中的電晶體N3的閘極節點可以被表示為TN1。因此,在圖1C中用於位元單元105的多晶矽線2形成用於電晶體P3的對應的多晶矽閘極區TP1並且形成用於電晶體P3的對應的多晶矽閘極區TN1。如圖1A中可見,用於每個第二傳輸閘T2中的電晶體P4的閘極節點可以被表示為TP2,而用於每個第二傳輸閘極T2中的每個電晶體N4的閘極節點可以被表示為TN2。因此,在圖1C中用於位元單元105的多晶矽線4形成用於電晶體P4的對應的多晶矽閘極區TP2並且形成用於電晶體N4的對應的多晶矽閘極區TN2。
從圖1C中可以看出,位元單元110是位元單元105的鏡像。因此,位元單元110中的多晶矽線6類似於位元單元105中的多晶矽線5,位元單元110中的多晶矽線7類似於位元單元105中的多晶矽線4,依此類推。因此,位元單元105中的多晶矽線2-5形成其電晶體P1、N1、P2、N2、P3、N3、P4和N4的閘極。類似地,位元單元110中的多晶矽線6-9形成其電晶體P1、N1、P2、N2、P3、N3、P4和N4的閘極。應注意的是,類似的四多晶矽節距可以用於建構傳統的六電晶體SRAM位元單元。在位元單元105和110中,重置電晶體N5因此可以被視為相對於所述四多晶矽節距的“孤兒” (orphan),因為其無法適配多晶矽線2-9中的任何一個。在位元單元105中,形成對應的重置電晶體N5的閘極的是多晶矽線1。如圖1A中可見,用於每個重置電晶體N5的閘極節點可以被表示為MRN。因此,在圖1C中的多晶矽線1中存在用於位元單元105中的重置電晶體N5的多晶矽閘極區MRN。位元單元110中的鏡像多晶矽線10形成用於其重置電晶體N5的對應的多晶矽閘極區MRN。
由於每個重置電晶體N5需要其自己對應的多晶矽線,因此所述同一多晶矽線也將與PMOS擴散區相交。再次參考圖1A,具有連接到電源節點的源極和連接到共享電容器C的第二極板的汲極的PMOS電晶體P5因此是“自由的”(free),因為其不需要任何額外的多晶矽線,而是可以共享用於對應的重置電晶體N5的多晶矽線。電晶體P5在其它模式中對於位元單元105和110是有用的。例如,電晶體P5可以用作重置高位準操作模式,或用作逐次逼近類比數位轉換器內的電容性數位類比轉換器的一部分。用於電晶體P5的閘極節點可以被表示為MRP。用於電晶體P5的對應的多晶矽閘極區MRP在圖1C中被示出用於位元單元105而言在多晶矽線1中,以及在位元單元110中在多晶矽線10中。
由於使用了共享電容器C,所以其金屬極板可能佔用被位元單元105和位元單元110所佔用的全部(或部分)的晶粒空間。這是有利的,因為隨著使用越來越多的先進製程(advanced process)節點,用於每個位元單元的多晶矽節距(以及因此晶粒空間)可以繼續縮小,而存在用於共享電容器C的金屬極板(第一和第二極板)的足夠的晶粒空間。
對共享電容器C的分時可以由更多的位元單元來實施。儘管這因為每個位元單元都有其自己的計算相和累加相而增加延遲,但是包括兩個以上的位元單元增加密度,使得接近用於傳統的6T SRAM位元單元的理想的四多晶矽節距。例如,可以形成四位元單元組合,其包括如圖2A中所示的第一位元單元205和第二位元單元210,並且其包括如圖2B中所示的第三位元單元215和第四位元單元220。第零啟用位元控制用於第一位元單元205的一組預充電字元線。類似地,第一啟用位元、第二啟用位元和第三啟用位元分別控制用於第二位元單元210、第三位元單元215和第四位元單元220的預充電字元線。第一位元單元205如用於位元單元105所討論地被佈置。類似地,第四位元單元220如用於位元單元110所討論地被佈置。因此,第一位元單元205和第四位元單元220各自包括如圖2C的佈局視圖中所示的五個多晶矽線。但是第二位元單元210和第三位元單元215不包括重置電晶體N5,也不包括對應的電晶體P5。因此,在這些位元單元中的任一者中不需要第五多晶矽線,使得第二位元單元210和第三位元單元215各自僅包括用於實現對應的電晶體P1、N1、P2、N2、P3、N3、P4和N4的四個多晶矽線,如關於圖1C類似地討論的。因此,對於這樣的四位元單元組合,每個位元單元的多晶矽線的平均比率是十八除以四,其等於4.5。應注意的是,為了從這樣的四位元單元組合中進行概括,從第一位元單元到最後一個位元單元的介於中間的位元單元各自將僅包括四個多晶矽線。因此,在八位元單元組合(未示出)中,每個位元單元的多晶矽線的數量的平均比率為34/8,其是4.25。由此可以看出,隨著組合中的位元單元的數量增加,密度變得越來越像六電晶體傳統SRAM位元單元的密度(每個位元單元四個多晶矽線)。例如,十六位元單元組合提供了每個位元單元4.125個多晶矽線的平均比率。不管對共享電容器C進行分時的位元單元的數量N,可以表明的是,從跨位元單元的計算所得到的讀取位元線電壓與在所有位元單元都具有其自己的電容器(其具有作為共享電容器C的電容的1/N的電容)的情況下所實現的電壓相同。
在如本文所公開的被組織成列和行的位元單元陣列中,位元單元的每行可以共享讀取位元線。如果存在多個(N個)行,則將因此存在多個(N個)讀取位元線,用於每行存在一個讀取位元線。啟用位元在這樣的陣列中按列佈置。在圖3中示出了用於陣列的位元單元的示例行300(應注意的是,為了說明清楚起見,行300被示為佈置在列方向上)。在行300中,如關於圖1A所討論的,位元單元按照對100來佈置,對100各自對共享電容器C進行共享。在第一計算相中,每對100中的位元單元105執行其位元乘法。第一電容性數位類比轉換器(CDAC1)透過開關S1對在讀取位元線上產生的電荷進行採樣。在第二計算相中,每對100中的位元單元110執行其位元乘法。然後,第二CDAC(CDAC2)透過開關S2對在讀取位元線上產生的電荷進行採樣。然後,可以閉合CDAC1和CDAC2之間的平均開關(AVG)以對所採樣的電荷進行平均。CDAC1和CDAC2是逐次逼近暫存器類比數位轉換器305的一部分,所述逐次逼近暫存器類比數位轉換器305然後將經平均的電荷轉換成數位值,所述數位值表示用於行300的啟用位元與對應的儲存的權重位元的乘法的總和。
在圖4中示出了用於示例記憶體內計算方法的流程圖。所述方法包括動作(act)400:在第一位元單元中,控制第一對傳輸閘,以利用響應於第一輸入位元與第一儲存位元的第一乘法的第一乘法信號來驅動共享電容器的第二極板,共享電容器具有連接到讀取位元線的第一極板。透過第零啟用位元來控制位元單元105中的傳輸閘T1和T2使得乘法信號可以驅動共享電容器C的第二極板是動作400的示例。
所述方法還包括動作405:在第一乘法之後,對讀取位元線的第一電荷進行採樣,同時將共享電容器的第二極板接地,以提供讀取位元線的第一經採樣電荷。由CDAC1對讀取位元線電荷的採樣是動作405的示例。
此外,所述方法還包括動作410:在第二位元單元中,控制第二對傳輸閘,以利用響應於第二輸入位元與第二儲存位元的第二乘法的第二乘法信號來驅動共享電容器的第二極板。透過第一啟用位元來控制位元單元110中的傳輸閘T1和T2使得另一乘法信號可以驅動共享電容器C的第二極板是動作410的示例。
最後,所述方法包括動作415:在與第二儲存位元的第二乘法之後,對讀取位元線的第二電荷進行採樣,同時將共享電容器的第二極板接地,以提供讀取位元線的第二經採樣電荷。由CDAC2對讀取位元線電荷的採樣是動作415的示例。
如本文所公開的具有共享電容器的記憶體內計算位元單元可以有利地被合併到任何合適的行動設備或電子系統中。例如,如圖5中所示,蜂巢式電話500、膝上型計算機505和平板計算機510都可以包括根據本公開內容的具有諸如用於機器學習應用的記憶體內計算位元單元的記憶體內計算。諸如音樂播放器、視頻播放器、通信設備和個人計算機的其它示例性電子系統也可以被配置有根據本公開內容建構的記憶體內計算。
將明白的是,可以在不脫離本公開內容的範圍的情況下,在本公開內容的設備的材料、裝置、配置和使用方法方面以及對其進行許多修改、替換和變型。鑒於此,本公開內容的範圍應當不限於本文示出和描述的特定實施例的範圍(因為它們僅僅是當作其一些示例),而是應當完全相稱於下文所附的申請專利範圍以及它們的功能性等效物的範圍。
100:對
105:位元單元
110:位元單元
120:反相器
125:反相器
VDD:電源電壓
T1:第一傳輸閘
T2:第二傳輸閘
P3:PMOS電晶體
P4:PMOS電晶體
P5:PMOS電晶體
N3:NMOS電晶體
N4:NMOS電晶體
N5:NMOS電晶體
C:電容
S1:開關
RBL:讀取位元線
RWL:讀取字元線
MRP:多晶矽閘極區區
MRN:多晶矽閘極區
LP1:多晶矽閘極區
LP2:多晶矽閘極區
LN1:多晶矽閘極區
LN2:多晶矽閘極區
PCWLB<0>:第零預充電補數字元線
PCWLB<1>:第一預充電補數字元線
PCWLAB<0>:第零預充電補數字元線
PCWLA<0>:第零預充電字元線
PCWLBB<0>:第零預充電補數字元線
PCWLA<1>:第一預充電字元線
PCWLAB<1>:第一預充電補數字元線
PCWLBB<1>:第一預充電補數字元線
wt0:第零權重位元
wt0b:第零補數權重位元
wt1:第一權重位元
wt1b:第一補數權重位元
P1:PMOS電晶體
P2:PMOS電晶體
N1:NMOS電晶體
N2:NMOS電晶體
wt:權重位元
wtb:補數權重位元
TP1:多晶矽閘極區
TP2:多晶矽閘極區
VSS:接地電壓
cap:電容
TN1:多晶矽閘極區
TN2:多晶矽閘極區
1~18:編號
205:位元單元1
210:位元單元2
215:位元單元3
220:位元單元4
wt2:第二權重位元
wt2b:第二補數權重位元
wt3:第三權重位元
wt3b:第三補數權重位元
PCWLAB<2>:第二預充電補數字元線
PCWLA<2>:第二預充電字元線
PCWLB<2>:第二預充電補數字元線
PCWLBB<2>:第二預充電補數字元線
PCWLAB<3>:第三預充電補數字元線
PCWLA<3>:第三預充電字元線
PCWLB<3>:第三預充電補數字元線
PCWLBB<3>:第三預充電補數字元線
S2:開關
CDAC1:第一電容性數位類比轉換器
CDAC2:第二電容性數位類比轉換器
300:行
305:類比數位轉換器
400:動作
405:動作
410:動作
415:動作
500:蜂巢式電話
505:膝上型計算機
510:平板計算機
圖1A示出了根據本公開內容的一個方面的對共享電容器進行分時的第一對記憶體內計算位元單元。
圖1B是根據本公開內容的一個方面的用於圖1A的記憶體內計算位元單元中的任一者中的一對交叉耦合的反相器的電路圖。
圖1C示出了根據本公開內容的一個方面的用於圖1A的第一對記憶體內計算位元單元的半導體佈局。
圖2A示出了根據本公開內容的一個方面的四位元單元陣列中的對共享電容器進行分時的第一對記憶體內計算位元單元。
圖2B示出了根據本公開內容的一個方面的圖2A的四位元單元陣列中的第二記憶體內計算位元單元。
圖2C示出了根據本公開內容的一個方面的用於圖2A的第一對記憶體內計算位元單元和用於圖2B的第二對記憶體內計算位元單元的半導體佈局。
圖3示出了根據本公開內容的一個方面的分時的記憶體內計算位元單元的行和對應的類比數位轉換器。
圖4是根據本公開內容的一個方面的用於示例記憶體內計算方法的流程圖。
圖5示出了一些示例電子系統,每個示例電子系統合併了根據本公開內容的一個方面的記憶體內計算位元單元的陣列。
透過參考下面的詳細描述,最佳地理解本公開內容的實施例以及其優點。應明白的是,相似的圖式標記用於識別在各圖式中的一個或多個圖式中示出的相似的元素。
100:對
105:位元單元
110:位元單元
120:反相器
125:反相器
VDD:電源電壓
T1:第一傳輸閘
T2:第二傳輸閘
P3:PMOS電晶體
P4:PMOS電晶體
P5:PMOS電晶體
N3:NMOS電晶體
N4:NMOS電晶體
N5:NMOS電晶體
C:電容
S1:開關
RBL:讀取位元線
RWL:讀取字元線
MRP:多晶矽閘極區區
MRN:多晶矽閘極區
LP1:多晶矽閘極區
LP2:多晶矽閘極區
LN1:多晶矽閘極區
LN2:多晶矽閘極區
PCWLB<0>:第零預充電補數字元線
PCWLB<1>:第一預充電補數字元線
PCWLAB<0>:第零預充電補數字元線
PCWLA<0>:第零預充電字元線
PCWLBB<0>:第零預充電補數字元線
PCWLA<1>:第一預充電字元線
PCWLAB<1>:第一預充電補數字元線
PCWLBB<1>:第一預充電補數字元線
wt0:第零權重位元
wt0b:第零補數權重位元
wt1:第一權重位元
wt1b:第一補數權重位元
Claims (24)
- 一種記憶體內計算位元單元陣列,包括: 讀取位元線; 共享電容器,其具有連接到所述讀取位元線的第一極板; 第一記憶體內計算位元單元,其包括具有用於第一儲存位元的第一輸出節點的第一對交叉耦合反相器,並且包括連接在所述第一輸出節點與所述共享電容器的第二極板之間的第一傳輸閘,所述第一傳輸閘被配置為響應於第一輸入位元為真而閉合以及響應於所述第一輸入位元為假而斷開;以及 第二記憶體內計算位元單元,其包括具有用於第二儲存位元的第二輸出節點的第二對交叉耦合反相器,並且包括連接在所述第二輸出節點與所述共享電容器的所述第二極板之間的第二傳輸閘,所述第二傳輸閘被配置為響應於第二輸入位元為真而閉合以及響應於所述第二輸入位元為假而斷開。
- 根據請求項1所述的記憶體內計算位元單元陣列,其中,所述第一對交叉耦合反相器包括用於所述第一儲存位元的補數的第三輸出節點,並且所述第一記憶體內計算位元單元還包括連接在所述第三輸出節點與所述共享電容器的所述第二極板之間的第三傳輸閘,所述第三傳輸閘被配置為響應於所述第一輸入位元為真而斷開以及響應於所述第一輸入位元為假而閉合。
- 根據請求項2所述的記憶體內計算位元單元陣列,其中,所述第二對交叉耦合反相器包括用於所述第二儲存位元的補數的第四輸出節點,並且所述第二記憶體內計算位元單元還包括連接在所述第四輸出節點與所述共享電容器的所述第二極板之間的第四傳輸閘,所述第四傳輸閘被配置為響應於所述第二輸入位元為真而斷開以及響應於所述第二輸入位元為假而閉合。
- 根據請求項1所述的記憶體內計算位元單元陣列,其中,所述第一記憶體內計算位元單元還包括: 第一重置n型金屬氧化物半導體(NMOS)電晶體,其連接在接地與所述共享電容器的所述第二極板之間;以及 第一p型金屬氧化物半導體(PMOS)電晶體,其連接在所述共享電容器的所述第二極板與用於電源電壓的電源節點之間。
- 根據請求項4所述的記憶體內計算位元單元陣列,其中,所述第二記憶體內計算位元單元還包括: 第二重置NMOS電晶體,其連接在接地與所述共享電容器的所述第二極板之間;以及 第二PMOS電晶體,其連接在所述共享電容器的所述第二極板與所述電源節點之間。
- 根據請求項5所述的記憶體內計算位元單元陣列,其中,所述記憶體內計算位元單元陣列被整合到半導體基板上,所述第一記憶體內計算位元單元被整合到所述半導體基板的跨越第一組五個多晶矽線的第一部分上,所述第二記憶體內計算位元單元被整合到所述半導體基板的跨越第二組五個多晶矽線的第二部分上。
- 根據請求項6所述的記憶體內計算位元單元陣列,還包括: 第三記憶體內計算位元單元,其包括具有用於第三儲存位元的第三輸出節點的第三對交叉耦合反相器,並且包括連接在所述第三輸出節點與所述共享電容器的所述第二極板之間的第三傳輸閘,所述第三傳輸閘被配置為響應於第三輸入位元為真而閉合以及響應於所述第三輸入位元為假而斷開。
- 根據請求項7所述的記憶體內計算位元單元陣列,還包括: 第四記憶體內計算位元單元,其包括具有用於第四儲存位元的第四輸出節點的第四對交叉耦合反相器,並且包括連接在所述第四輸出節點與所述共享電容器的所述第二極板之間的第四傳輸閘,所述第四傳輸閘被配置為響應於第四輸入位元為真而閉合以及響應於所述第四輸入位元為假而斷開。
- 根據請求項8所述的記憶體內計算位元單元陣列,其中: 所述第三記憶體內計算位元單元被整合到所述半導體基板的跨越第一組四個多晶矽線的第三部分上,並且所述第二記憶體內計算位元單元被整合到所述半導體基板的跨越第二組四個多晶矽線的第四部分上。
- 根據請求項1所述的記憶體內計算位元單元陣列,其中,所述記憶體內計算陣列被整合到機器學習應用中。
- 根據請求項10所述的記憶體內計算位元單元陣列,其中,所述機器學習應用被整合在蜂巢式電話中。
- 根據請求項1所述的記憶體內計算位元單元陣列,還包括: 重置開關,其連接在所述讀取位元線與用於電源電壓的電源節點之間。
- 根據請求項12所述的記憶體內計算位元單元陣列,其中,所述第一記憶體內計算位元單元和所述第二記憶體內計算位元單元被佈置到所述記憶體內計算位元單元陣列的行中,並且其中,所述讀取位元線跨所述行延伸。
- 根據請求項1所述的記憶體內計算位元單元陣列,還包括: 類比數位轉換器,其被配置為:將所述讀取位元線的電壓轉換成數位字元,所述數位字元表示所述第一儲存位元與所述第一輸入位元的第一乘法和所述第二儲存位元與所述第二輸入位元的第二乘法之和。
- 根據請求項14所述的記憶體內計算陣列,其中,所述類比數位轉換器是逐次逼近暫存器類比數位轉換器。
- 一種記憶體內計算方法,包括: 在第一位元單元中,控制第一對傳輸閘,以利用響應於第一輸入位元與第一儲存位元的第一乘法的第一乘法信號來驅動共享電容器的第二極板,所述共享電容器具有連接到讀取位元線的第一極板; 在所述第一乘法之後,對所述讀取位元線的第一電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第一經採樣電荷; 在第二位元單元中,控制第二對傳輸閘,以利用響應於第二輸入位元與第二儲存位元的第二乘法的第二乘法信號來驅動所述共享電容器的所述第二極板;以及 在所述第二乘法之後,對所述讀取位元線的第二電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第二經採樣電荷。
- 根據請求項16所述的記憶體內計算方法,還包括: 將所述讀取位元線的所述第一經採樣電荷與所述讀取位元線的所述第二經採樣電荷進行平均,以提供所述讀取位元線的經平均電荷。
- 根據請求項17所述的記憶體內計算方法,還包括: 將所述讀取位元線的所述經平均電荷轉換成表示所述第一乘法與所述第二乘法之和的數位字元。
- 根據請求項16所述的記憶體內計算方法,還包括: 在第三位元單元中,控制第三對傳輸閘,以利用響應於第三輸入位元與第三儲存位元的第三乘法的第三乘法信號來驅動共享電容器的所述第二極板;以及 在所述第三乘法之後,對所述讀取位元線的第三電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第三經採樣電荷。
- 根據請求項19所述的記憶體內計算方法,還包括: 在第四位元單元中,控制第四對傳輸閘,以利用響應於第四輸入位元與第四儲存位元的第四乘法的第四乘法信號來驅動共享電容器的所述第二極板;以及 在所述第四乘法之後,對所述讀取位元線的第四電荷進行採樣,同時將所述共享電容器的所述第二極板接地,以提供所述讀取位元線的第四經採樣電荷。
- 根據請求項16所述的記憶體內計算方法,還包括: 在所述第一位元單元中使用反互斥或(XNOR)邏輯運算來執行所述第一乘法。
- 根據請求項16所述的記憶體內計算方法,還包括: 在所述第一位元單元中使用互斥或(XOR)邏輯運算來執行所述第一乘法。
- 一種記憶體內計算陣列,包括: 讀取位元線; 第一共享電容器,其具有連接到所述讀取位元線的第一極板; 第二共享電容器,其具有連接到所述讀取位元線的第一極板; 第一組記憶體內計算位元單元,所述第一組記憶體內計算位元單元中的每個記憶體內計算位元單元具有連接到所述第一共享電容器的第二極板的第一電容器節點;以及 第二組記憶體內計算位元單元,所述第二組記憶體內計算位元單元中的每個記憶體內計算位元單元具有連接到所述第二共享電容器的第二極板的第二電容器節點。
- 根據請求項23所述的記憶體內計算陣列,其中,所述第一組記憶體內計算位元單元中的每個記憶體內計算位元單元包括: 第一反相器,其與第二反相器交叉耦合; 第一傳輸閘,其連接在所述第一反相器的第一輸出節點與所述第一電容器節點之間;以及 第二傳輸閘,其連接在所述第二反相器的第二輸出節點與所述第一電容器節點之間。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/811,480 | 2020-03-06 | ||
| US16/811,480 US11372622B2 (en) | 2020-03-06 | 2020-03-06 | Time-shared compute-in-memory bitcell |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202203007A true TW202203007A (zh) | 2022-01-16 |
| TWI895370B TWI895370B (zh) | 2025-09-01 |
Family
ID=75267593
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110108017A TWI895370B (zh) | 2020-03-06 | 2021-03-05 | 分時的記憶體內計算位元單元及方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (1) | US11372622B2 (zh) |
| EP (1) | EP4115419B1 (zh) |
| KR (1) | KR20220150895A (zh) |
| CN (1) | CN115244621A (zh) |
| TW (1) | TWI895370B (zh) |
| WO (1) | WO2021178660A1 (zh) |
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI857640B (zh) * | 2023-06-07 | 2024-10-01 | 旺宏電子股份有限公司 | 記憶體內運算器 |
| TWI870777B (zh) * | 2022-04-04 | 2025-01-21 | 台灣積體電路製造股份有限公司 | 記憶體內計算裝置及在積體電路記憶體中進行相乘之方法 |
| US12277968B2 (en) | 2023-06-07 | 2025-04-15 | Macronix International Co., Ltd. | In-memory computation device |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113627601B (zh) | 2020-05-08 | 2023-12-12 | 深圳市九天睿芯科技有限公司 | 子单元、mac阵列、位宽可重构的模数混合存内计算模组 |
| CN111431536B (zh) | 2020-05-18 | 2023-05-02 | 深圳市九天睿芯科技有限公司 | 子单元、mac阵列、位宽可重构的模数混合存内计算模组 |
| US11626156B2 (en) * | 2020-12-02 | 2023-04-11 | Qualcomm Incorporated | Compute-in-memory (CIM) bit cell circuits each disposed in an orientation of a cim bit cell circuit layout including a read word line (RWL) circuit in a cim bit cell array circuit |
| CN116070685B (zh) * | 2023-03-27 | 2023-07-21 | 南京大学 | 一种存内计算单元、存算阵列及存算芯片 |
| CN116721682B (zh) * | 2023-06-13 | 2024-10-01 | 上海交通大学 | 面向边缘智能的跨层次可重构sram存内计算单元及方法 |
| KR102756231B1 (ko) * | 2024-01-15 | 2025-01-15 | 연세대학교 산학협력단 | Cim 장치 및 cim 장치의 차동 sar adc를 위한 수동 전압 증폭 회로 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN107391397B (zh) * | 2011-09-30 | 2021-07-27 | 英特尔公司 | 支持近存储器和远存储器访问的存储器通道 |
| US9959926B2 (en) * | 2015-10-21 | 2018-05-01 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Method and apparatus for selective write assist using shared boost capacitor |
| US20170176534A1 (en) * | 2015-12-18 | 2017-06-22 | Intel Corporation | Self-characterizing high-speed communication interfaces |
| US10467006B2 (en) * | 2015-12-20 | 2019-11-05 | Intel Corporation | Permutating vector data scattered in a temporary destination into elements of a destination register based on a permutation factor |
| US20170185402A1 (en) * | 2015-12-23 | 2017-06-29 | Intel Corporation | Instructions and logic for bit field address and insertion |
| US10877915B2 (en) * | 2016-03-04 | 2020-12-29 | Intel Corporation | Flattening portal bridge |
| US10381071B1 (en) | 2018-07-30 | 2019-08-13 | National Tsing Hua University | Multi-bit computing circuit for computing-in-memory applications and computing method thereof |
| US10825509B2 (en) | 2018-09-28 | 2020-11-03 | Intel Corporation | Full-rail digital read compute-in-memory circuit |
| US11322195B2 (en) * | 2019-11-27 | 2022-05-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Compute in memory system |
-
2020
- 2020-03-06 US US16/811,480 patent/US11372622B2/en active Active
-
2021
- 2021-03-04 WO PCT/US2021/020862 patent/WO2021178660A1/en not_active Ceased
- 2021-03-04 EP EP21715021.8A patent/EP4115419B1/en active Active
- 2021-03-04 KR KR1020227029750A patent/KR20220150895A/ko active Pending
- 2021-03-04 CN CN202180018678.0A patent/CN115244621A/zh active Pending
- 2021-03-05 TW TW110108017A patent/TWI895370B/zh active
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI870777B (zh) * | 2022-04-04 | 2025-01-21 | 台灣積體電路製造股份有限公司 | 記憶體內計算裝置及在積體電路記憶體中進行相乘之方法 |
| TWI857640B (zh) * | 2023-06-07 | 2024-10-01 | 旺宏電子股份有限公司 | 記憶體內運算器 |
| US12277968B2 (en) | 2023-06-07 | 2025-04-15 | Macronix International Co., Ltd. | In-memory computation device |
Also Published As
| Publication number | Publication date |
|---|---|
| EP4115419B1 (en) | 2025-04-16 |
| US11372622B2 (en) | 2022-06-28 |
| WO2021178660A1 (en) | 2021-09-10 |
| EP4115419A1 (en) | 2023-01-11 |
| EP4115419C0 (en) | 2025-04-16 |
| KR20220150895A (ko) | 2022-11-11 |
| TWI895370B (zh) | 2025-09-01 |
| US20210279039A1 (en) | 2021-09-09 |
| CN115244621A (zh) | 2022-10-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI895370B (zh) | 分時的記憶體內計算位元單元及方法 | |
| TWI896590B (zh) | 低功率記憶體內計算位元格 | |
| US11024358B1 (en) | Differential compute-in-memory bitcell | |
| EP4309176B1 (en) | Compute-in-memory with ternary activation | |
| US11574173B2 (en) | Power efficient near memory analog multiply-and-accumulate (MAC) | |
| TW202135076A (zh) | 記憶體裝置、計算裝置及計算方法 | |
| US20220108742A1 (en) | Differential charge sharing for compute-in-memory (cim) cell | |
| JP2836596B2 (ja) | 連想メモリ | |
| CN114175160A (zh) | 具有突发模式地址比较器的sram | |
| KR102709235B1 (ko) | 용량성 커플링된 기입 동작을 갖는 컴퓨트-인-메모리 비트셀 | |
| JP2001202785A (ja) | 連想メモリ | |
| CN112951290B (zh) | 一种基于非易失性随机存储器的内存计算电路及装置 | |
| TWI813244B (zh) | 記憶體陣列 | |
| JP2003123461A (ja) | レジスタ・アレイシステムのデータ・レジスタ内のデータ値を読み取る方法、およびレジスタ・アレイシステム | |
| Hashimoto | Adder merged DRAM architecture |