[go: up one dir, main page]

SU813763A1 - Pulse selector - Google Patents

Pulse selector Download PDF

Info

Publication number
SU813763A1
SU813763A1 SU782701723A SU2701723A SU813763A1 SU 813763 A1 SU813763 A1 SU 813763A1 SU 782701723 A SU782701723 A SU 782701723A SU 2701723 A SU2701723 A SU 2701723A SU 813763 A1 SU813763 A1 SU 813763A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
code
inputs
pulses
adder
Prior art date
Application number
SU782701723A
Other languages
Russian (ru)
Inventor
Орест Павлович Козевич
Вячеслав Николаевич Куприяненко
Original Assignee
Львовский Ордена Ленина Политехничес-Кий Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Львовский Ордена Ленина Политехничес-Кий Институт filed Critical Львовский Ордена Ленина Политехничес-Кий Институт
Priority to SU782701723A priority Critical patent/SU813763A1/en
Application granted granted Critical
Publication of SU813763A1 publication Critical patent/SU813763A1/en

Links

Landscapes

  • Investigating Or Analysing Biological Materials (AREA)

Description

Изобретение относитс  к вычислительной технике и может быть исполь эовано в дисплейных терминалах, ана лизаторах логических состо ний и др гой периферийной аппаратуре ЭВМ, мо жет также найти применение дл  стат ческого анализа в медицине,  дерной физике, сейсмографии и других облас т х. Известен селектор импульсов, содержащий счетчик цикла, соединенный своими выходами с компаратором, и элемент совпадени  И, один из входов которого соединен с шиной тактовых импульсов l. Недостатком этого селектора  вл етс  низка  функциональна  возможность . Цель изобретени  - расширение функциональных возможностей селектора импульсов путём выделени  импульсов , следующих во времени и до, и после управл ющего сигнала. Поставленна  цель достигаетс  тем, что в импульсный селектор, содержащий счетчик цикла, соединенный своими выходами с компаратором, и элемент И совпадени , один из входов которого подсоединен к выходу компа .faTopa, а другой соединен с шиной тактовых импульсов, дополнительно введены регистр кода управл ющего сигнала, преобразователь кода и сумматор , причем mHfia тактовых импульсов соединена со входом счетчика цикла, выходы которого соединены с установочными входами регистра кода управл ющего сигнала, второй вход которого соединен с шиной управл ющего сигнала, а выходы которого соединены с первыми входами сумматора, вы-ходы которого соединены с компаратором , а вторые входы его соединены с выходами преобразовател  кодов,входы которого соединены с шинами п-разр дного двоичного кода. На чертеже представлена функциональна  схема селектора импульсов. Импульсный селектор содержит счетчик 1 цикла, компаратор 2, регистр 3 кода управл ющего сигнала, преобразователь 4 кодов, сумматор 5 и элемент 6 совпадени . Шину тактовых импульсов последовательности соедин ют со счетчиком цикла 1 и с одним из входов элемента 6 совпадени , а выходы счетчика 1 цикла - с компаратором 2 и .регистром 3 кода управл ющих сигналов, выход которого подключают ко входу сумматора 5, второй вход которого полсоедин ют к вг.колУ преобразовател  -4 кодов. Па вход лрасбразовател  4 поступает код зна;-;а., указыдагопщй иа ггодлежащг-га выделе -;ию нм-г1ульс из серии относительно уг1рггвд юlUero ctifHana и разр д знака кода. Выход сумматора 5 соедин ют с компарат ором 2, выход которого подключают ко второму входу элемента 6, совпадени . Выходом устройства  вл етс  выХол элемента б совпадени .The invention relates to computing and can be used in display terminals, logic state analyzers and other peripheral computer equipment, and can also be used for static analysis in medicine, nuclear physics, seismography and other fields. A pulse selector is known, comprising a loop counter connected by its outputs to a comparator, and an AND matching element, one of the inputs of which is connected to a clock bus l. The disadvantage of this selector is low functionality. The purpose of the invention is to enhance the functionality of the pulse selector by extracting pulses that follow in time both before and after the control signal. The goal is achieved by the fact that the pulse selector containing a cycle counter connected by its outputs to a comparator and the AND match element, one of the inputs of which is connected to the output of the .faTopa computer, and the other is connected to the clock bus, additionally entered the control code register a signal converter, a code converter and an adder, with the clock mHfia connected to the input of a cycle counter, the outputs of which are connected to the setup inputs of the control code code register, the second input of which is connected to the bus ravl actuating signal, and which outputs are connected to first inputs of the adder, the outputs of which are connected to the comparator and its second input connected to outputs of the code converter, the inputs of which are connected with the tire n-bit binary code. The drawing shows the functional diagram of the pulse selector. The pulse selector contains a cycle counter 1, a comparator 2, a control signal code register 3, a 4 code converter, an adder 5 and a matching element 6. The sequence clock clock is connected to loop counter 1 and one of the inputs of coincidence element 6, and loop 1 counter outputs to comparator 2 and the control code register 3, the output of which is connected to the input of adder 5, the second input of which is connected to vk.kolu converter -4 codes. The input of the luster 4 is the code of the sign; -; a., The instruction of the subdivision of the section -; iu nm-h1 pulse from the series with respect to “Uero ctifHana” and the sign of the code. The output of the adder 5 is connected to the comparator 2, the output of which is connected to the second input of the element 6, a match. The output of the device is the output of the element b of the match.

Устройство работает следууОиИМ образ ом.The device works as follows.

Счетчик 1 цикла счрггает т актовые р мпульсы последовательности п генер ирует соответствующие двоичные ко-. ы, Количество paзp  J;oв счетчика определ етс  длительностью в c:-iclieMHOM времени. Компаратор 2 в мо-Мент равенства содержнмого сумматора 5: и счетчика i цикла выдает на зыхо™ ;te логический потендиал 1, который поступает на один из входов элег.гапта б совпадени  и ргхэрешает прохожд еиие иа выход устройства тактового Кмпульса последовательности,, существующего в данный момент времени. Таким образом, измен   содержимое сумНатора 5, можно выдел ть иа выхо.це л:юбой импульс цикла о Сумматор 5 сум-NWpyeT два числа. из них поступает на вход сумматора с преобразовател  4 кодов, осуществл югцего преобраэовс1ние кода, указыБало;иего тот импульс , который нужно Псвдел ть отно-сительно управл ющего сигнала в единицах системного времени (например, 5-ый импульс после управл ющего сигнала ) . Если в разр де змака кода имеем логическую 1, значит указан -ftii (i импульс нужно выделить через укаЗанное число периодов системного времени после управл ющет-о си;гнала, а КОД преобразовывать не надо,Если в разр де знака имеем логический О, то указанный KMnyjibc нужно liFji.teJTjrr-b до существовани  уира-вл кгггез/о скгкала . Поэтому в последнем cjiyriae ко7-, поступающий на преобразовате.ги. 4 кодов, необходимо преобразовать в дополнителх пый, В-:горое .ислО; пс-гступающее на сумматор из регистра. 3 кода управл ющего спгНала, представл ет собой код временного голожени  управл ющего сигнала в единицах сне:темного времени. Таким образом, посдава  lia сумматор пр мой или дополнительный код числа, указывающего импульс , который нужно выделить относительно управл ющего сигнала, CO.QTветствеино суммируют или вычитают код этого числа из кода числа, указывающего временные положени  управл ющего сигнала, или,  ругиг ли слова2МИ , выдел ют импульсы, отсто щие или предшествующие управл ющему сигналу на определенное количество тактов системЕгого времени.The counter of 1 cycle clears the action pulses of the sequence n generator and generates the corresponding binary codes. s, the number of size J; o in the counter is determined by the duration in c: -iclieMHOM time. The comparator 2 in the MO of the equality of the content adder 5: and the cycle counter i outputs to zyho ™; te logical potential 1, which is fed to one of the inputs of an elegant circuit of coincidence and passes the output of the device of the clock pulse of the sequence existing this moment in time. Thus, by changing the contents of sumNator 5, one can extract the output of the output l: any cycle impulse about Totalizer 5 sum-NWpyeT two numbers. of them are fed to the input of the adder from the 4-code converter, performing a transform of the code, orders from the Balo, and that impulse that should be considered relative to the control signal in system time units (for example, the 5th pulse after the control signal). If we have a logical 1 in the code discharge code, then -ftii is indicated (i must allocate the pulse through the specified number of system time periods after the control-si; drive, and the CODE is not necessary to convert, If we have a logical O in the digit, then The indicated KMnyjibc needs liFji.teJTjrr-b before the existence of Weir-Vlggyz / o skgkala.Therefore, in the last cjiyriae ko7-, arriving on the conversion.gi 4 codes, it is necessary to convert to additional, B-: mountain. to the adder from the register. The 3 control code of the controller is a time code of the control signal in units of sleep: dark time. Thus, by sending the adder to the direct or additional code of the number that indicates the pulse to be extracted relative to the control signal, the CO.QT code will add or subtract the code of this number from the code of the number indicating the temporal positions of the control signal, or, whether the words 2 MI, select the pulses spaced apart or preceding the control signal for a certain number of system time ticks.

Введение дополнительного регистра сода управл ющего сигнала, преобразовател  кодов и cyMj- aTopa позвол ет значительно расширить функциональные возможности селектора импульсов путем В):лделени  импульсов, следующих во времени и до, и после управл ющего cnrHci.ca, что приводит в свою очередь к существенному уменьшению времени поиска неисправности в сложной цифровой системе и сокращению сроков ее наладки (примерно в 4 раза).The introduction of an additional register of control signal soda, code converter and cyMj-aTopa allows to significantly extend the functionality of the pulse selector by B): separation of pulses following in time and before and after control cnrHci.ca, which leads in turn to significant reducing the time of troubleshooting in a complex digital system and reducing the time it takes to set up (about 4 times).

Claims (1)

Формула изобретени Invention Formula Селектор импульсов, содержащий счетчик цикла, соединенный своими выходами с компаратором, и элемент И совпад,, один из входов которого соединен с шиной тактовых импульсов , о т л и ч а ю щ и и с   тем, что, с целью расширени  функциональных возможностей сепектора импульсов путем выделени  имлульсоз, следующих во времени и до, и после управл ющег сигнала, в него дополнительно введены регистр кода управл ющего сигнала преобразователь кода и сумматор, причем шика тал-стовах импульсов соединена со входом счетчика цикла, выходы которого соединены с установочными входами регистра кода управл кедего cHiHaj:a, выходы которого соединены с перными входами сумматора, выходы которого соединены с .компаратором, :-i вторые входы его соединены с выходами гйреобразовател  кодов, входы icoTOporo с.оед;-п ены с шинам ; и -разр дного двоичного кода.Pulse selector, containing a loop counter connected by its outputs with a comparator, and the element And coincide, one of the inputs of which is connected to the bus clock pulses, so that, in order to expand the functionality of the separator pulses by extracting the pulses following in time and before and after the control signal, the control code of the control signal is additionally entered into the code converter and the adder, with the pulse of pulses connected to the input of a loop counter, the outputs of which are with the installation inputs of the control code register cHiHaj: a, the outputs of which are connected to the first inputs of the adder, the outputs of which are connected to the comparator,: -i its second inputs are connected to the outputs of the converter of the codes, the inputs of icoTOporo s.oed; ; and - bit binary code. ИсточНИКИ иН:Ьормаиии , прин тые во внимание при экспертизеSources IN: Forms taken into account in the examination 1, Авторское сви.цетельство СССР № 450339, кл, Н 03 К 5/18, 1972.1, Author's Union of the USSR No. 450339, Cl, H 03 K 5/18, 1972. Управл ющийManager у it i iu it i i ++ (-)(-) m-pm-p
SU782701723A 1978-11-28 1978-11-28 Pulse selector SU813763A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782701723A SU813763A1 (en) 1978-11-28 1978-11-28 Pulse selector

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782701723A SU813763A1 (en) 1978-11-28 1978-11-28 Pulse selector

Publications (1)

Publication Number Publication Date
SU813763A1 true SU813763A1 (en) 1981-03-15

Family

ID=20800637

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782701723A SU813763A1 (en) 1978-11-28 1978-11-28 Pulse selector

Country Status (1)

Country Link
SU (1) SU813763A1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2517295C1 (en) * 2013-02-01 2014-05-27 Общество с ограниченной ответственностью "ИВЛА-ОПТ" Pulse selector

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2517295C1 (en) * 2013-02-01 2014-05-27 Общество с ограниченной ответственностью "ИВЛА-ОПТ" Pulse selector

Similar Documents

Publication Publication Date Title
SU813763A1 (en) Pulse selector
GB1272860A (en) Improvements relating to pulse counters
SU1280624A1 (en) Device for multiplying the floating point numbers
GB991765A (en) Incremental integrator and differential analyser
SU437069A1 (en) Binary to binary converter
GB1152302A (en) Numerical Display System
SU690476A1 (en) Device for sequential discriminating of "ones" from n-digit binary code
SU888103A1 (en) Pulse-number code-to-range indicator code converter
SU534714A1 (en) Measuring unit differential magnetometer
SU1206960A1 (en) Binary code-to-binary-coded decimal code converter
SU131973A1 (en) Method for converting integers specified in binary number system into decimal numbers
SU1156124A1 (en) Indication device with digital form of presentation
SU432487A1 (en) CONVERTER BINDING-DECIMAL CODE TO UNITARY CODE
SU732853A1 (en) Binary to binary decimal and vice versa converter
SU411449A1 (en)
SU541163A1 (en) Parallel binary code converter
SU788107A1 (en) Number adding device
SU881731A1 (en) Binary coded decimal code coder
SU550633A1 (en) Device for converting binary numbers to binary
SU593211A1 (en) Digital computer
SU1322482A1 (en) Binary code-to-binary-coded decimal code converter
SU641441A1 (en) Binary-to-binary decimal code converting arrangement
SU367540A1 (en) DIGITAL FUNCTIONAL TRANSFORMER OF A SERIAL TYPE
SU785865A1 (en) Device for converting parallel code into series one
SU364089A1 (en) UNION h; ~~:; - ;: • -; '- • h / yy ^ -' ^^ tm / ^ s. ; : L: ;; - y '^; - ^ l; ^:' ^ "C ^ .h ^^ hi