SU1688437A1 - Регенератор цифрового сигнала - Google Patents
Регенератор цифрового сигнала Download PDFInfo
- Publication number
- SU1688437A1 SU1688437A1 SU884609239A SU4609239A SU1688437A1 SU 1688437 A1 SU1688437 A1 SU 1688437A1 SU 884609239 A SU884609239 A SU 884609239A SU 4609239 A SU4609239 A SU 4609239A SU 1688437 A1 SU1688437 A1 SU 1688437A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- signal
- regenerator
- inputs
- Prior art date
Links
- 230000036039 immunity Effects 0.000 claims abstract description 4
- 230000005540 biological transmission Effects 0.000 abstract description 3
- 238000001514 detection method Methods 0.000 abstract 1
- 230000007423 decrease Effects 0.000 description 3
- 239000000654 additive Substances 0.000 description 1
- 230000000996 additive effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Landscapes
- Dc Digital Transmission (AREA)
- Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
Abstract
Изобретение относитс к электросв зи и может использоватьс в цифровых системах передачи по симметричным лини м св зи . Цель изобретени - повышение помехоустойчивости Дл этого в регенератор введены детектор 7 ошибок, усреднитель 8, блок 9 определени максимума сигнала, управл емый резистор 10, регулируемый фильтр 11, двухпороговый компаратор 12 и источник 13 эталонных сигналов. В зависимости от коэффициента ошибок на выходах решающего блока 3 производитс изменение полосы пропускани фильтра 11 таким образом, что этот коэффициент минимизируетс . 1 ил
Description
Изобретение относится к электросвязи и может использоваться в цифровых системах передачи по симметричным линиям связи.
Цель изобретения - повышение поме- 5 хоустойчивости.
На чертеже приведена структурная электрическая схема регенератора цифрового сигнала.
Регенератор цифрового сигнала содер- 10 жит корректирующий усилитель 1, выделитель 2 тактовых импульсов, решающий блок 3, формирователь 4 выходного сигнала, автоматический выравниватель 5 сигнала и пиковый детектор 6, а также детектор 7 оши- 15 бок, усреднитель 8, блок 9 определения максимума сигнала, управляемый резистор 10, регулируемый фильтр 11, двухпороговый компаратор 12 и источник 13 эталонных сигналов. 20
Регенератор цифрового сигнала работает следующим образом.
Входной сигнал, искаженный в линии связи, проходит через автоматический выравниватель 5 сигнала, регулируемый фильтр 11 и 25 корректирующий усилитель 1. Далее откорректированный и усиленный сигнал поступает на решающий блок 3 и выделитель 2 тактовых импульсов. Решающий блок 3 в моменты времени, определяемые тактовыми импульсами, 30 вырабатываемыми выделителем 2 тактовых импульсов, восстанавливает амплитуду и длительность посылок цифрового сигнала, которые затем суммируются и усиливаются формирователем 4 выходного сигнала. Пико- 35 вый детектор 6, вырабатывающий напряжение. пропорциональное максимуму аддитивной смеси откорректированного сигнала и помехи, управляет работой автоматического выравнивателя 5, с помощью которого 40 искусственно выравнивается электрическая длина данного участка линии связи.
Выходной сигнал с детектора 7 ошибок, пропорциональный коэффициенту ошибок регенератора, через усреднитель 8 поступа- 45 ет на блок 9 определения максимума сигнала. Вырабатываемый этим блоком сигнал изменяет сопротивление управляемого резистора 10, а следовательно и ширину полосы пропускания регулируемого фильтра 11 50 так, что с изменением длины участка линии, или с изменением уровня переходных и других помех обеспечивается наилучшая помехоустойчивость регенератора.
В случае отсутствия сигнала на входе 55 регенератора, а следовательно и на выходе корректирующего усилителя 1, блок 9 определения максимума сигнала по сигналу с пикового детектора 6 вырабатывает сигнал, при котором ширина полосы пропускания регулируемого фильтра 11 будет соответствовать максимальной длине участка линии связи. При этом автоматический выравниватель 5 будет вносить минимальное ослабление. При поступлении сигнала на вход регенератора на выходе корректирующего усилителя 1 готовится сигнал, значительно превышающий номинальный. В этой ситуации под воздействием изменившегося сигнала с выхода пикового детектора 6 блок 9 определения максимума сигнала переходит во второй режим работы, при котором увеличивается шунтирующее действие на регулируемый фильтр 11, т.е. полоса пропускания последнего увеличивается. В результате уровень сигнала на выходе корректирующего усилителя 1 будет уменьшаться до тех пор. пока он не приблизится к номинальному.
Расширение полосы пропускания регулируемого фильтра 11 приводит к уменьшению межсимвольной помехи и увеличению переходной помехи.
При приближении напряжения на выходе корректирующего усилителя 1 к номинальному. находящемуся в пределах значений, заданных источником 13 эталонных сигналов, двухпороговый компаратор 12 переводит блок 9 определения максимума сигнала в третий режим работы, при котором вырабатываемое этим блоком напряжение определяется выходным сигналом усреднителя 8. В этом режиме ширина полосы пропускания регулируемого фильтра 11 соответствует минимальному коэффициенту ошибок регенератора, т.е.
оптимальному соотношению между межсимвольной и переходной помехами.
В случае увеличения длины участка ли нии уменьшается выходное напряжение пикового детектора 6, что вызывает ослабление действия автоматического выравнивателя 5 сигнала. В результате уровень сигнала на выходе корректирующего усилителя 1 стремится к номинальному.
Как показали расчеты, наиболее эффективно использовать предлагаемый регенера тор в системах передачи по симметричному кабелю при числе регенераторов до 10 и при коэффициенте ошибок в пределах 10'8 -10’9. При этом выигрыш в помехоустойчивости по сравнению с известным регенератором может достигать ~ 9 дБ.
Claims (1)
- Формула изобретенияРегенератор цифрового сигнала, содержащий последовательно соединенные корректирующий усилитель и выделитель тактовых импульсов, последовательно соединенные решающий блок и формирователь выходного сигнала, автоматический выравниватель сигнала и пиковый детектор, вы5 ход которого подключен к первому входу автоматического выравнивателя сигнала, второй вход которого является входом регенератора, выходом которого является выход формирователя выходного сигнала, при 5 этом выходы выделителя тактовых импульсов соединены с первыми входами решающего блока, второй вход которого и вход пикового детектора подключены к выходу корректирующего усилителя, отличающийся тем, что. с целью повышения помехоустойчивости, введены последовательно соединенные детектор ошибок и усреднитель, блок определения максимума сигнала, управляемый резистор, регулируемый фильтр, двухпороговый компаратор и источник эталонных сигналов, выходы которого подключены к первым входам двухпорогового компаратора, второй вход и выход которого соединены соответственно с выходом корректирующего усилителя и первым входом блока определения максимума сигнала. второй и третий входы которого подключены к выходу усреднителя и к первому входу автоматического выравнивателя сигнала, выход которого соединен с первым 10 входом регулируемого фильтра, второй вход которого через управляемый резистор подключен к выходу блока определения максимума сигнала, при этом выход регулируемого фильтра и входы детектора 15 ошибок соединены соответственно с входом корректирующего усилителя и выходами решающего блока.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884609239A SU1688437A1 (ru) | 1988-11-24 | 1988-11-24 | Регенератор цифрового сигнала |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884609239A SU1688437A1 (ru) | 1988-11-24 | 1988-11-24 | Регенератор цифрового сигнала |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1688437A1 true SU1688437A1 (ru) | 1991-10-30 |
Family
ID=21411067
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU884609239A SU1688437A1 (ru) | 1988-11-24 | 1988-11-24 | Регенератор цифрового сигнала |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1688437A1 (ru) |
-
1988
- 1988-11-24 SU SU884609239A patent/SU1688437A1/ru active
Non-Patent Citations (1)
| Title |
|---|
| Берри Тэк. Применение БИС в линейных регенераторах систем передачи ИКМ.- Электроника, 1980. № 19, с.46. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| EP0972347B1 (en) | Serial digital data communications receiver with automatic cable equalizer, agc system, and dc restorer | |
| US4823360A (en) | Binary data regenerator with adaptive threshold level | |
| US7254198B1 (en) | Receiver system having analog pre-filter and digital equalizer | |
| US4608542A (en) | Bandwidth controlled data amplifier | |
| US4555788A (en) | Multiple rate baseband receiver | |
| CA1261496A (en) | Line equalizer having pulse-width deviation detector for compensating long-term level variations | |
| JPH0681082B2 (ja) | 漏話および/またはエコー信号を補償するための方法および回路装置 | |
| US4488126A (en) | Equalizer arrangement for mixed-gauge cables | |
| EP0592747B1 (en) | Adaptive equalizing apparatus and method for token ring transmission systems using unshielded twisted pair cables | |
| US3962549A (en) | Threshold detector circuitry, as for PCM repeaters | |
| US4477914A (en) | Adaptive equalizer | |
| US4689805A (en) | Method of and a device for correcting signal distortion caused by a cable | |
| CA1225704A (en) | Dynamic digital equalizer | |
| US4500999A (en) | Line equalizer | |
| SU1688437A1 (ru) | Регенератор цифрового сигнала | |
| KR100535311B1 (ko) | 광 수신기의 문턱전압 제어 장치 | |
| US4121095A (en) | Optical receiver | |
| US4837780A (en) | Transmit line buildout circuits | |
| CA1185334A (en) | Equalizer arrangement for mixed-gauge cables | |
| EP1445903A2 (en) | Serial digital data communications receiver with improved automatic cable equalizer and DC restorer | |
| CA1124356A (en) | Regenerator having automatic gain control referenced to a data-pattern-dependent pulse stream | |
| SU1172030A1 (ru) | Многоуровневый регенератор бипол рных сигналов | |
| JPH0669128B2 (ja) | 自動利得制御増幅器 | |
| KR910007708B1 (ko) | 디지틀 가입자선 전송장치에 적합한 계단방식의 적응형 선로등화장치 | |
| KR940010845B1 (ko) | 자동이득 보상회로 |