SU1511851A1 - Device for synchronizing pulses - Google Patents
Device for synchronizing pulses Download PDFInfo
- Publication number
- SU1511851A1 SU1511851A1 SU864106960A SU4106960A SU1511851A1 SU 1511851 A1 SU1511851 A1 SU 1511851A1 SU 864106960 A SU864106960 A SU 864106960A SU 4106960 A SU4106960 A SU 4106960A SU 1511851 A1 SU1511851 A1 SU 1511851A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- output
- bus
- pulse
- Prior art date
Links
- 238000000034 method Methods 0.000 abstract description 2
- 230000010363 phase shift Effects 0.000 description 1
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки импульсной информации. Целью изобретени вл етс повышение точности синхронизации при одновременном обеспечении возможности выработки симметричного типа "Меандр" выходного сигнала. Устройство дл синхронизации импульсов содержит N - фазный генератор 1 импульсов, где N - число каналов синхронизации, группу элементов И 2, N - разр дный регистр 3 хранени , элемент ИЛИ 4, выходную шину 5, синхронизатор 6, входную шину 7, второй элемент ИЛИ 8, блок 9 формирователей коротких импульсов. Дл достижени цели в устройство дополнительно введены второй элемент ИЛИ, блок формирователей коротких импульсов и синхронизатор. 1 ил.The invention relates to a pulse technique and can be used in devices for processing pulse information. The aim of the invention is to improve the synchronization accuracy while ensuring the possibility of generating a symmetric "Meander" type of output signal. A device for synchronizing pulses contains N - phase pulse generator 1, where N is the number of synchronization channels, the group of elements AND 2, N is the storage bit register 3, the element OR 4, the output bus 5, the synchronizer 6, the input bus 7, the second element OR 8, a block of 9 short pulse shapers. To achieve the goal, the second OR element, a block of short pulse shapers and a synchronizer are additionally introduced into the device. 1 il.
Description
СПSP
kk
сх елc eat
Изобретение относитс к импульсной технике и может быть использовано в устройствах обработки импульсной информации.The invention relates to a pulse technique and can be used in devices for processing pulse information.
Цель изобретени - повышение точности синхронизации при одновременном обеспечении возможности выработки симметричного (типа меандр) выходного сигнала,The purpose of the invention is to improve the synchronization accuracy while ensuring the possibility of generating a symmetrical (type square) output signal,
На чертеже приведена электрическа структурна схема устройства.The drawing shows the electrical structure of the device.
Устройство дл синхронизации импульсов содержит п-фазный генератор 1 импульсов (п - число каналов син- хронизации), выходы которого соединены с первыми входами соответствующих из п элементов И 2, вторые входы которых соединены с выходами п-раз- р дного регистра 3 хранени , выхо- ды - с соответствующими входами первого элемента ИЛИ 4, выход которого соединен с выходной шиной 5, синхронизатор 6, управл ющий вход которого соединен с входной шиной 7, тактовый вход - с выходом второго элемента ИЛИ 8, выход - с тактовым входом п-разр дного регистра 3 хранени , информационные входы которого соединены с соответствующими входами вто- рого элемента ИЛИ 8 и -с соответствующими выходами 9 блока формирователей коротких импульсов, входы которого соединены с соответствующими выходами п-фазного генератора 1 импульсов . A device for synchronizing pulses contains a p-phase pulse generator 1 (n is the number of synchronization channels), the outputs of which are connected to the first inputs of the corresponding of the n And 2 elements, the second inputs of which are connected to the outputs of the n-bit storage register 3, the outputs - with the corresponding inputs of the first element OR 4, the output of which is connected to the output bus 5, the synchronizer 6, the control input of which is connected to the input bus 7, the clock input - with the output of the second element OR 8, the output - with the clock input n- bit register 3 x Anenij, whose data inputs are connected to respective inputs of second-OR element 8 and respective outputs 9 -c block formers short pulses having inputs connected to respective outputs of the n-1 phase generator pulses.
Устройство работает следующим образом .The device works as follows.
На выходах генератора 1 вырабатываютс импульсы высокого уровн , фазовый сдвиг между двум соседними (по выходам) из которых равен ZJT/n, Длительность импульсов высокого уровн на выходах блока 9 определ етс из соотношени The outputs of generator 1 produce high level pulses, the phase shift between two adjacent (at outputs) of which is equal to ZJT / n. The duration of high level pulses at the outputs of block 9 is determined from the ratio
1one
1one
где f - величина тактовой частоты, С приходом входного импульса на шину 7 на выходе синхронизатора 6 по вл етс импульс синхронно с по влением импульса на выходе элеменwhere f is the value of the clock frequency. With the arrival of the input pulse on the bus 7 at the output of the synchronizer 6, a pulse appears synchronously with the appearance of the pulse at the output of the element
та ИЛИ 8, При этом в регистре 3 ус- танавливаетс в единичное состо ние лишь тот из триггеров, на информационном входе которого присутствовал высокий уровень .с выходов блока 9, С учетом того, что импульсы на выходах блока 9 не перекрываютс во времени, запись двух единичных состо ний в регистре 3 исключена, В дальнейшем на шину 5 через элемент ИЛИ 4 и элемент И 2 проходит импульс лишь с того выхода генер атора 1, который соответствует высокому уровню на соответствующем выходе блока 9 в момент, предшествующий по влению импульса на шине 7, Импульсы на шину 5 проход т через элемент И 2 и элемент ИЛИ А, сохран длительность .that OR 8, At the same time, in register 3 only one of the flip-flops is set to one, at the information input of which there was a high level from the outputs of block 9, Considering that the pulses at the outputs of block 9 do not overlap in time, the recording of two single states in register 3 is excluded. Further on bus 5 through the element OR 4 and element II 2 passes a pulse only from the output of generator 1, which corresponds to a high level at the corresponding output of block 9 at the moment preceding the appearance of a pulse on the bus 7, Impulse The buses 5 pass through the element AND 2 and the element OR A, keeping the duration.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU864106960A SU1511851A1 (en) | 1986-06-05 | 1986-06-05 | Device for synchronizing pulses |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU864106960A SU1511851A1 (en) | 1986-06-05 | 1986-06-05 | Device for synchronizing pulses |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1511851A1 true SU1511851A1 (en) | 1989-09-30 |
Family
ID=21252577
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU864106960A SU1511851A1 (en) | 1986-06-05 | 1986-06-05 | Device for synchronizing pulses |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1511851A1 (en) |
-
1986
- 1986-06-05 SU SU864106960A patent/SU1511851A1/en active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 1285581, кл. Н 03 К 5/153, 26.08.85. ABtopcKoe свидетельство СССР № 1256176, кл. Н 03 К 5/153, 26.03,85. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SU1511851A1 (en) | Device for synchronizing pulses | |
| RU2022332C1 (en) | Orthogonal digital signal generator | |
| SU684710A1 (en) | Phase-pulse converter | |
| SU1506435A1 (en) | Digital meter of ratio of time intervals | |
| SU667966A1 (en) | Number comparing device | |
| SU1226451A1 (en) | Random number sequence generator | |
| SU1713093A1 (en) | Device for delaying pulses | |
| SU1085005A2 (en) | Cyclic synchronization device | |
| SU1525693A1 (en) | Orthogonal code generator | |
| SU1649531A1 (en) | Number searcher | |
| SU911740A1 (en) | Frequency divider with n-1/2 countdown ratio | |
| SU1674232A1 (en) | Digital magnetic recorder | |
| SU1293790A1 (en) | Synchronizer with constant advance time | |
| SU1411946A1 (en) | Device for selecting the last pulse in a series | |
| SU1247854A1 (en) | Device for generating pulses | |
| SU1723655A1 (en) | Pulse generator | |
| SU1312743A1 (en) | Device for decoding miller code | |
| SU1236384A1 (en) | Digital frequency meter | |
| SU1425825A1 (en) | Variable countrown rate frequency divider | |
| RU1791806C (en) | Generator of synchronizing signals | |
| SU1438016A1 (en) | Digital frequency manipulator | |
| SU1039030A1 (en) | Pulse ditributor | |
| SU1427370A1 (en) | Signature analyser | |
| SU1264315A1 (en) | Polyphase clocking generator | |
| SU1160360A1 (en) | Device for correcting time scale |