[go: up one dir, main page]

SU1508203A1 - Binary encoder - Google Patents

Binary encoder Download PDF

Info

Publication number
SU1508203A1
SU1508203A1 SU884366400A SU4366400A SU1508203A1 SU 1508203 A1 SU1508203 A1 SU 1508203A1 SU 884366400 A SU884366400 A SU 884366400A SU 4366400 A SU4366400 A SU 4366400A SU 1508203 A1 SU1508203 A1 SU 1508203A1
Authority
SU
USSR - Soviet Union
Prior art keywords
encoder
full
input
inputs
encoders
Prior art date
Application number
SU884366400A
Other languages
Russian (ru)
Inventor
Павел Алексеевич Ким
Камил Салихович Алсынбаев
Владимир Аркадьевич Забелин
Николай Александрович Осипов
Original Assignee
Вычислительный Центр Со Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Вычислительный Центр Со Ан Ссср filed Critical Вычислительный Центр Со Ан Ссср
Priority to SU884366400A priority Critical patent/SU1508203A1/en
Application granted granted Critical
Publication of SU1508203A1 publication Critical patent/SU1508203A1/en

Links

Landscapes

  • Multi Processors (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики. Целью изобретени   вл етс  упрощение устройства. Поставленна  цель достигаетс  тем, что в двоичный шифратор, содержащий группу 9 полных 2к-входовых шифраторов 4,5 и первый неполный шифратор 2, дополнительно введены L-1 неполный шифратор 1 и полный 2к - входовой шифратор 3. 1 п. 1 ил.The invention relates to automation and computing and can be used in information processing systems when implementing digital computers and elements of discrete automation. The aim of the invention is to simplify the device. The goal is achieved by the fact that the L-1 incomplete encoder 1 and the full 2 k are input encoder 3 in addition to the binary encoder containing a group of 9 9 full 2 k -input encoders 4,5 and the first incomplete encoder 2. 1 p. 1 il .

Description

елate

3150831508

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифре- вых вычислительных машин и элементов дискретной автоматики.The invention relates to automation and computing and can be used in information processing systems when implementing digital computers and elements of discrete automation.

Цель изобретени  - упрощение шифратора .The purpose of the invention is to simplify the encoder.

На чертеже показана функциональ- на  схема двоичного- шифратора,The drawing shows a functional binary encoder scheme,

В качестве примера рассмотрен шифратор при .As an example, the encoder is considered at.

Шифратор содержит неполные шифраторы 1 и 2 и полные 2 -входовые шиф- раторы 3-5,. при этом неполньм шифратор 1 и два полных шифратора 3 и 4 образуют полный шестиразр дньй шифратор 6, входы неполного шифратора 2The encoder contains incomplete encoders 1 and 2 and full 2-input encoders 3-5 ,. while the incomplete encoder 1 and two full encoders 3 and 4 form a full six-bit encoder 6, the inputs of the incomplete encoder 2

 вл ютс  входами 7 устройства, а вы- 20 ных 2 -входовых шифраторов, о т л и- ходы 2 -входового полного шифратора 5 и 2 -входового полного шифратораare the inputs 7 of the device, and the output of the 2-input encoders, the TL and the inputs of the 2-input full encoder 5 and the 2-input full encoder

чающийс  тем, что, с целью упрощени  устройства, он дополнитель но содержит 1-1 неполный шифраторdue to the fact that, in order to simplify the device, it additionally contains 1-1 incomplete encoder

6 образуют выходы 8 устройства. Полные 2 -входовые шифраторы 4 и 5 в совокупности образуют группу 9 полных 2 -входовых шифраторов.6 form the outputs 8 of the device. Full 2-input encoders 4 and 5 together form a group of 9 full 2-input encoders.

В рассматриваемом примере k-3, нр- полный шифратор 1 имеет 64 входа. Выходы полного шифратора 5  вл ютс In this example, k-3, np - full encoder 1 has 64 inputs. The outputs of the full encoder 5 are

младшими выходами, полного дев тираз- р дного шифратора, а выходы полных шифраторов 3 и 4 образует выходы полного шетиразр дного-шифратора 6, которые , в свою очередь,  вл ютс  старшими выходами полного дев тиразр дно- го шифратора.junior outputs, a full nine-bit encoder, and outputs of the full encoder 3 and 4 form the outputs of a full shetizer-6 encoder, which, in turn, are the senior outputs of the full nine-bit encoder.

Устройство работает покаскадно, -. при этом первым срабатывает каскад, образованный шифраторами 5, 6 и 2, а затем каскад образованный шифратора- ми 3, 4 и J, При поступлении сигнала на один из входов полного дев тиразр дного шифратора он подаетс  на соответствующий вход каждого из полных шифраторов 5 и 6, вследствие чего на выходах полного шифратора 5 по вл ют-. с  сигналы, соответствующие младшим разр дам кода. Сигналы, поступившие на входы полного шифратора 6, подаютс  на соответствующий вход каждого из полных шифраторов 3 и 4, вследствие чего по вл ютс  сигналы на выходах шифраторов 3 и 4, а следовательно и на выходе полного шифратора 6,. которые соответствуют старшим разр дам кода.The device works in steps, -. the cascade formed by encoders 5, 6 and 2 is triggered first, and then the cascade formed by encoders 3, 4 and J. When a signal arrives at one of the inputs of a full nine-bit encoder, it is fed to the corresponding input of each of the full encoders 5 and 6, whereupon the outputs of the full encoder 5 appear-. c signals corresponding to the lower order code. The signals received at the inputs of the full encoder 6 are fed to the corresponding input of each of the full encoders 3 and 4, as a result of which signals appear at the outputs of the encoders 3 and 4, and therefore also at the output of the full encoder 6 ,. which correspond to the most senior code.

Claims (1)

Формула изобретени Invention Formula . Двоичньй шифратор, содержащий первый неполный шифратор и группу полных 2 -входовых шифраторов, о т л и- . Binary encoder containing the first incomplete encoder and a group of complete 2-input encoders, about t and- чающийс  тем, что, с целью упрощени  устройства, он дополнительно содержит 1-1 неполный шифраторdue to the fact that, in order to simplify the device, it additionally contains 1-1 incomplete encoder 2525 , 1ойг.т . (1 и1),, 1st. (1 and 1), где m - число входовwhere m is the number of inputs двоичного шифратора, полный 2 -входо - вьй шифратор, а группа 2 -входовых полных шифраторов состоит из 1 2 -входовых полных шифраторов, причем входы первого неполного шифратора  вл ютс  входами двоичного шифратора, выходы которого  вл ютс  выходами всех полLa binary encoder, a full 2-input encoder, and a group of 2-input full encoders consists of 1 2 -input full encoders, with the inputs of the first partial encoder being the inputs of the binary encoder, the outputs of which are outputs of all fields ных 2 -входовых шифраторов, входы i-ro неполного шифратора () соединены .с первыми выходами (i-l)-ro неполного шифратора, вторые- выходы . которого соединены с входами (i-l)-ro2-input encoders, the inputs of the i-ro incomplete encoder () are connected to the first outputs (i-l) -ro of the incomplete encoder, the second outputs. which is connected to the inputs (i-l) -ro ЬB полного 2 -входового шифратора группы первые выходы 1-го неполного шифратора соединены с входами полного 2 -входового шифратора, а вторые входы соединены с входами 1-го полного шифратора группы.the full 2-input group encoder, the first outputs of the 1st incomplete encoder are connected to the inputs of the full 2-input encoder, and the second inputs are connected to the inputs of the 1st full encoder group.
SU884366400A 1988-01-20 1988-01-20 Binary encoder SU1508203A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884366400A SU1508203A1 (en) 1988-01-20 1988-01-20 Binary encoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884366400A SU1508203A1 (en) 1988-01-20 1988-01-20 Binary encoder

Publications (1)

Publication Number Publication Date
SU1508203A1 true SU1508203A1 (en) 1989-09-15

Family

ID=21350834

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884366400A SU1508203A1 (en) 1988-01-20 1988-01-20 Binary encoder

Country Status (1)

Country Link
SU (1) SU1508203A1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2134444C1 (en) * 1997-01-31 1999-08-10 Институт вычислительной математики и вычислительной геофизики СО РАН Chord coder
RU2134445C1 (en) * 1997-01-31 1999-08-10 Институт вычислительной математики и математической геофизики СО РАН Chord coder

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 857972, кл. G 06 F 5/00, 1979. Авторское свидетельство СССР № 574715, кл. G 06 F 5/00, 1976. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2134444C1 (en) * 1997-01-31 1999-08-10 Институт вычислительной математики и вычислительной геофизики СО РАН Chord coder
RU2134445C1 (en) * 1997-01-31 1999-08-10 Институт вычислительной математики и математической геофизики СО РАН Chord coder

Similar Documents

Publication Publication Date Title
SU1508203A1 (en) Binary encoder
SU1438005A1 (en) Binary code to position-sign code converter
SU1444748A1 (en) Device for comparing numbers
SU1206960A1 (en) Binary code-to-binary-coded decimal code converter
SU1005096A2 (en) Data registering device
SU739522A1 (en) Code converter
SU1552172A1 (en) Device for hunting numbers in given range
SU1238056A1 (en) Device for comparing n-bit binary numbers
SU1361722A1 (en) Code converter
SU475641A1 (en) Device for recording the time of arrival and departure of workers and employees
SU1259211A1 (en) Device for determining extremum
SU430335A1 (en) DEVICE FOR DETERMINING EXTREME VALUES OF SIGNALS
SU368598A1 (en) CONVERTER BINARY DECIMAL CODE "12222" TO UNITARY CODE
SU783786A1 (en) Coder
SU565309A1 (en) Accumulating register
SU1215108A1 (en) Device for determining the least number of n numbers
SU739509A1 (en) Digital functional converter
SU1425650A1 (en) Device for comparing numbers with tolerances
SU1378065A1 (en) N-digital gray code converter
SU1070578A1 (en) Information readout device
SU1037246A1 (en) Number sorting device
SU1368994A1 (en) Binary-to-binary-decimal code converter
SU646325A1 (en) Information exchange arrangement
SU962915A1 (en) Gray code to binary code converter
SU738135A1 (en) Digital pulse phase discriminator