SU1508203A1 - Binary encoder - Google Patents
Binary encoder Download PDFInfo
- Publication number
- SU1508203A1 SU1508203A1 SU884366400A SU4366400A SU1508203A1 SU 1508203 A1 SU1508203 A1 SU 1508203A1 SU 884366400 A SU884366400 A SU 884366400A SU 4366400 A SU4366400 A SU 4366400A SU 1508203 A1 SU1508203 A1 SU 1508203A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- encoder
- full
- input
- inputs
- encoders
- Prior art date
Links
- 230000010365 information processing Effects 0.000 abstract description 2
- 230000001960 triggered effect Effects 0.000 description 1
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики. Целью изобретени вл етс упрощение устройства. Поставленна цель достигаетс тем, что в двоичный шифратор, содержащий группу 9 полных 2к-входовых шифраторов 4,5 и первый неполный шифратор 2, дополнительно введены L-1 неполный шифратор 1 и полный 2к - входовой шифратор 3. 1 п. 1 ил.The invention relates to automation and computing and can be used in information processing systems when implementing digital computers and elements of discrete automation. The aim of the invention is to simplify the device. The goal is achieved by the fact that the L-1 incomplete encoder 1 and the full 2 k are input encoder 3 in addition to the binary encoder containing a group of 9 9 full 2 k -input encoders 4,5 and the first incomplete encoder 2. 1 p. 1 il .
Description
елate
3150831508
Изобретение относитс к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифре- вых вычислительных машин и элементов дискретной автоматики.The invention relates to automation and computing and can be used in information processing systems when implementing digital computers and elements of discrete automation.
Цель изобретени - упрощение шифратора .The purpose of the invention is to simplify the encoder.
На чертеже показана функциональ- на схема двоичного- шифратора,The drawing shows a functional binary encoder scheme,
В качестве примера рассмотрен шифратор при .As an example, the encoder is considered at.
Шифратор содержит неполные шифраторы 1 и 2 и полные 2 -входовые шиф- раторы 3-5,. при этом неполньм шифратор 1 и два полных шифратора 3 и 4 образуют полный шестиразр дньй шифратор 6, входы неполного шифратора 2The encoder contains incomplete encoders 1 and 2 and full 2-input encoders 3-5 ,. while the incomplete encoder 1 and two full encoders 3 and 4 form a full six-bit encoder 6, the inputs of the incomplete encoder 2
вл ютс входами 7 устройства, а вы- 20 ных 2 -входовых шифраторов, о т л и- ходы 2 -входового полного шифратора 5 и 2 -входового полного шифратораare the inputs 7 of the device, and the output of the 2-input encoders, the TL and the inputs of the 2-input full encoder 5 and the 2-input full encoder
чающийс тем, что, с целью упрощени устройства, он дополнитель но содержит 1-1 неполный шифраторdue to the fact that, in order to simplify the device, it additionally contains 1-1 incomplete encoder
6 образуют выходы 8 устройства. Полные 2 -входовые шифраторы 4 и 5 в совокупности образуют группу 9 полных 2 -входовых шифраторов.6 form the outputs 8 of the device. Full 2-input encoders 4 and 5 together form a group of 9 full 2-input encoders.
В рассматриваемом примере k-3, нр- полный шифратор 1 имеет 64 входа. Выходы полного шифратора 5 вл ютс In this example, k-3, np - full encoder 1 has 64 inputs. The outputs of the full encoder 5 are
младшими выходами, полного дев тираз- р дного шифратора, а выходы полных шифраторов 3 и 4 образует выходы полного шетиразр дного-шифратора 6, которые , в свою очередь, вл ютс старшими выходами полного дев тиразр дно- го шифратора.junior outputs, a full nine-bit encoder, and outputs of the full encoder 3 and 4 form the outputs of a full shetizer-6 encoder, which, in turn, are the senior outputs of the full nine-bit encoder.
Устройство работает покаскадно, -. при этом первым срабатывает каскад, образованный шифраторами 5, 6 и 2, а затем каскад образованный шифратора- ми 3, 4 и J, При поступлении сигнала на один из входов полного дев тиразр дного шифратора он подаетс на соответствующий вход каждого из полных шифраторов 5 и 6, вследствие чего на выходах полного шифратора 5 по вл ют-. с сигналы, соответствующие младшим разр дам кода. Сигналы, поступившие на входы полного шифратора 6, подаютс на соответствующий вход каждого из полных шифраторов 3 и 4, вследствие чего по вл ютс сигналы на выходах шифраторов 3 и 4, а следовательно и на выходе полного шифратора 6,. которые соответствуют старшим разр дам кода.The device works in steps, -. the cascade formed by encoders 5, 6 and 2 is triggered first, and then the cascade formed by encoders 3, 4 and J. When a signal arrives at one of the inputs of a full nine-bit encoder, it is fed to the corresponding input of each of the full encoders 5 and 6, whereupon the outputs of the full encoder 5 appear-. c signals corresponding to the lower order code. The signals received at the inputs of the full encoder 6 are fed to the corresponding input of each of the full encoders 3 and 4, as a result of which signals appear at the outputs of the encoders 3 and 4, and therefore also at the output of the full encoder 6 ,. which correspond to the most senior code.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884366400A SU1508203A1 (en) | 1988-01-20 | 1988-01-20 | Binary encoder |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU884366400A SU1508203A1 (en) | 1988-01-20 | 1988-01-20 | Binary encoder |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1508203A1 true SU1508203A1 (en) | 1989-09-15 |
Family
ID=21350834
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU884366400A SU1508203A1 (en) | 1988-01-20 | 1988-01-20 | Binary encoder |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1508203A1 (en) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2134444C1 (en) * | 1997-01-31 | 1999-08-10 | Институт вычислительной математики и вычислительной геофизики СО РАН | Chord coder |
| RU2134445C1 (en) * | 1997-01-31 | 1999-08-10 | Институт вычислительной математики и математической геофизики СО РАН | Chord coder |
-
1988
- 1988-01-20 SU SU884366400A patent/SU1508203A1/en active
Non-Patent Citations (1)
| Title |
|---|
| Авторское свидетельство СССР № 857972, кл. G 06 F 5/00, 1979. Авторское свидетельство СССР № 574715, кл. G 06 F 5/00, 1976. * |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| RU2134444C1 (en) * | 1997-01-31 | 1999-08-10 | Институт вычислительной математики и вычислительной геофизики СО РАН | Chord coder |
| RU2134445C1 (en) * | 1997-01-31 | 1999-08-10 | Институт вычислительной математики и математической геофизики СО РАН | Chord coder |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| SU1508203A1 (en) | Binary encoder | |
| SU1438005A1 (en) | Binary code to position-sign code converter | |
| SU1444748A1 (en) | Device for comparing numbers | |
| SU1206960A1 (en) | Binary code-to-binary-coded decimal code converter | |
| SU1005096A2 (en) | Data registering device | |
| SU739522A1 (en) | Code converter | |
| SU1552172A1 (en) | Device for hunting numbers in given range | |
| SU1238056A1 (en) | Device for comparing n-bit binary numbers | |
| SU1361722A1 (en) | Code converter | |
| SU475641A1 (en) | Device for recording the time of arrival and departure of workers and employees | |
| SU1259211A1 (en) | Device for determining extremum | |
| SU430335A1 (en) | DEVICE FOR DETERMINING EXTREME VALUES OF SIGNALS | |
| SU368598A1 (en) | CONVERTER BINARY DECIMAL CODE "12222" TO UNITARY CODE | |
| SU783786A1 (en) | Coder | |
| SU565309A1 (en) | Accumulating register | |
| SU1215108A1 (en) | Device for determining the least number of n numbers | |
| SU739509A1 (en) | Digital functional converter | |
| SU1425650A1 (en) | Device for comparing numbers with tolerances | |
| SU1378065A1 (en) | N-digital gray code converter | |
| SU1070578A1 (en) | Information readout device | |
| SU1037246A1 (en) | Number sorting device | |
| SU1368994A1 (en) | Binary-to-binary-decimal code converter | |
| SU646325A1 (en) | Information exchange arrangement | |
| SU962915A1 (en) | Gray code to binary code converter | |
| SU738135A1 (en) | Digital pulse phase discriminator |