SU1288920A1 - Device for checking parameters of complex signals - Google Patents
Device for checking parameters of complex signals Download PDFInfo
- Publication number
- SU1288920A1 SU1288920A1 SU853952802A SU3952802A SU1288920A1 SU 1288920 A1 SU1288920 A1 SU 1288920A1 SU 853952802 A SU853952802 A SU 853952802A SU 3952802 A SU3952802 A SU 3952802A SU 1288920 A1 SU1288920 A1 SU 1288920A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- comparator
- inputs
- outputs
- multiplexer
- demultiplexer
- Prior art date
Links
- 238000012544 monitoring process Methods 0.000 claims abstract description 4
- 238000010586 diagram Methods 0.000 description 1
Landscapes
- Arrangements For Transmission Of Measured Signals (AREA)
Abstract
Изобретение может быть использовано дл проектировани средств контрол оборудовани и эксплуатации радиорелейных станций. Цель изобретени - повышение достоверности контрол путем обеспечени двухпорогового сравнени входных параметров. Устройство содержит блок 1 согласовани , блок 7 индикации и компаратор 10, который вл етс компаратором минимума . Вновь введены мультиплексор 2, элемент НЕ 3, элемент ИЛИ-НЕ 4, блок 5 пам ти, демультиплексор 6, генератор 8 тактовых импульсов, формирователь 9 адреса, компаратор 11, который вл етс компаратором максимума. Блок 1 согласовани выполнен в виде комплекта из М нормализаторов . Формирователь 9 адреса может быть выполнен в двух вариантах в зависимости от пространственного расположени источников информац. контрольных сигналов и их приемников. 1 ил. Ю 00 00 о ЮThe invention can be used to design means of monitoring equipment and operating radio relay stations. The purpose of the invention is to increase the reliability of control by providing a two-threshold comparison of input parameters. The device comprises a matching unit 1, a display unit 7 and a comparator 10, which is a minimum comparator. Newly introduced multiplexer 2, element NOT 3, element OR-NOT 4, memory block 5, demultiplexer 6, clock generator 8, address driver 9, comparator 11, which is the maximum comparator. Block 1 matching is made in the form of a set of M normalizers. The address shaper 9 can be made in two versions, depending on the spatial location of the information sources. control signals and their receivers. 1 il. S 00 00 O S
Description
Изобретение относитс к радиосв зи, а именно к устройствам дл контрол параметров радиоаппаратуры, и может быть использовано . дл проектировани средств контрол оборудовани и эксплуатации радиорелейных станций.The invention relates to radio communications, namely, devices for monitoring parameters of radio equipment, and can be used. for designing equipment control facilities and operating radio relay stations.
Цель изобретени - повышение достоверности контрол путем обеспечени двух- порогового сравнени входных параметров.The purpose of the invention is to increase the reliability of control by providing a two-threshold comparison of input parameters.
На чертеже представлена электрическа структурна схема устройства дл контрол параметров сложных систем.The drawing shows an electrical block diagram of a device for monitoring the parameters of complex systems.
Устройство содержит блок 1 согласовани , мультиплексор 2, элемент НЕ 3, элемент ИЛИ-НЕ 4, блок 5.пам ти, демуль- типлексор 6, блок 7 индикации, генератор 8 тактовых импульсов, формирователь 9 адреса, первый 10 и второй 11 компараторы . При этом первый компаратор 10 вл етс компаратором минимума, а второй компаратор 11 - максимума.The device contains a matching unit 1, a multiplexer 2, a NOT 3 element, an OR-NOT 4 element, a 5.pam unit, a demultiplexer 6, an indication unit 7, a clock pulse generator 8, an address generator 9, the first 10 and second comparators 11. The first comparator 10 is a minimum comparator, and the second comparator 11 is a maximum.
Блок 1 согласовани выполнен в виде комплекта из М нормализаторов . Каждый из нормализаторов представл ет собой последовательную цепь из регулируемого делител напр жени (потенциометра), помехоустойчивого интегрирующего элемента (RC-фильт- ра) и двухпредельного ограничител уровн (двух согласно включенных диодов, включенных между проводом сигнала контрол и выходами источников ограничивающих напр жений ±5В).Block 1 matching is made in the form of a set of M normalizers. Each of the normalizers is a series circuit of an adjustable voltage divider (potentiometer), a noise-resistant integrating element (RC filter), and a two-limit level limiter (two according to the included diodes connected between the control signal wire and the outputs of the limiting voltage sources ± 5V ).
Формирователь 9 адреса может быть выполнен в двух вариантах в зависимости oi пространственного расположени источников (датчиков) информационных контрольных сигналов и их приемников (элементов индикации ).The address shaper 9 can be made in two versions depending on the spatial location of the sources (sensors) of information control signals and their receivers (display elements), oi.
По первому варианту (в случае малого рассто ни между источниками и приемниками контрольных сигналов) устройство расположено на одном пункте, а формирователь 9 адреса выполнен в виде двоичного счетчика, на разр дных выходах которого формируетс кодовый адрес (в форме параллельного кода), поступающий одновременно на управл ющие входы мультиплексора 2 и демультиплексора 6.In the first embodiment (in the case of a small distance between the sources and receivers of pilot signals), the device is located at one point, and the address driver 9 is made in the form of a binary counter, the code address (in the form of a parallel code) is generated at its bit outputs simultaneously control inputs of multiplexer 2 and demultiplexer 6.
По второму варианту (когда источники контрольных сигналов рассредоточены и наход тс на значительном рассто нии от приемников) устройство разделено на передающую часть (блок 1 согласовани , мультиплексор 2, первый 10 и второй 11 компараторы и элемент ИЛИ-НЕ 4) и приемную часть (демультиплексор 6, блок 5 пам ти, блок 7 индикации), соединенньте двухпроводной линией св зи (не показано). В этом случае формирователь 9 адреса также разделен на две части. Одна из них (ведуща ), расположенна , например, на передающей стороне, содержит циркул тор логической «1 в виде последовательно соединенных первого двоичного счетчика, разр дные выходы которого образуют выходы ведующей части, и многовходового элемента И, выход которого вл етс дополнительным выходом ведущей части.According to the second variant (when the sources of control signals are dispersed and located at a considerable distance from the receivers), the device is divided into a transmitting part (matching block 1, multiplexer 2, the first 10 and second 11 comparators, and the element OR NOT 4) and the receiving part (demultiplexer 6, memory unit 5, display unit 7), connected by a two-wire communication line (not shown). In this case, the address driver 9 is also divided into two parts. One of them (master), located, for example, on the transmitting side, contains a logical circulator 1 in the form of serially connected first binary counter, the bit outputs of which form the outputs of the master part, and the multi-input element AND, the output of which is the additional output of the master parts.
Друга часть формировател 9 адресаThe other part of the shaper 9 addresses
(ведома ), расположенна на приемной стороне , выполнена в виде второго двоичного счетчика (идентичного первому), выходы которого подключены к управл ющим входам демультиплексора 6, вход через двупровод- ную линию св зи соединен с выходом генератора 8 тактовых импульсов, а установочный вход через однопроводную линию св зи соединен с дополнительным выходом ведущей части. При этом вход первого двоичного счетчика соединен с выходом(slave), located on the receiving side, is designed as a second binary counter (identical to the first), the outputs of which are connected to the control inputs of the demultiplexer 6, the input is connected to the generator output 8 clock pulses via a two-wire communication line, and a single-wire line is connected to the auxiliary output of the master unit. The input of the first binary counter is connected to the output
, генератора 8 тактовых импульсов через элемент задержки, компенсирующий в ведущей части формировател 9 адреса врем распространени управл ющих сигналов до ведомой части. Ведуща и ведома части формировател 9 адреса могут быть пере0 ставлены местами.clock generator 8 through a delay element that compensates in the master part of the address generator 9 for the propagation time of the control signals to the slave part. The master and slave parts of the driver 9 addresses can be reversed.
Устройство дл контрол параметров сложных систем работает следующим образом .Device for controlling the parameters of complex systems works as follows.
Входные сигналы, несущие информацию о значени х параметров контролируе- мой системы (радиорелейной станции), поступают с датчиков системы на входы блока 1 согласовани , в котором уровни сигналов нормализуютс до значений, установленных разработчиком по требовани м, опре дел емым назначением системы. Нормализованные сигналы с выходов блока 1 согласовани подаютс одновременно на входы мультиплексора 2, управл емого сигналами формировател 9 адреса, которые вырабатываютс в нем в форме параллельных ко5 дов, мен ющихс в каждый такт сигналов генератора 8 тактовых импульсов. Одновременно сигналы с генератора 8 тактовых импульсов через элемент НЕ 3 и демультиплексор 6 поступают на входы блока 5 пам ти . На выходе мультиплексора 2 пооче0 редно в каждый такт (в соответствии с адресом) формируютс импульсы, амплитуда которых равна значени м нормализованных сигналов соответствующих каналов контрол . Эти сигналы поступают одновременно наInput signals that carry information about the values of parameters of the monitored system (radio relay station) are received from the system sensors to the inputs of matching unit 1, in which the signal levels are normalized to the values set by the developer according to the requirements determined by the purpose of the system. The normalized signals from the outputs of matching unit 1 are simultaneously fed to the inputs of multiplexer 2, controlled by the signals of the address generator 9, which are generated in it in the form of parallel codes that change in each clock pulse of the 8 clock pulses. At the same time, signals from the generator of 8 clock pulses through the element HE 3 and the demultiplexer 6 arrive at the inputs of the memory block 5. At the output of multiplexer 2, successively in each cycle (according to the address), pulses are formed, the amplitude of which is equal to the values of the normalized signals of the corresponding control channels. These signals arrive simultaneously at
входы первого 10 и второго 11 компараторов соответственно минимального и максимального уровней (в данном случае с отрицательным и положительным порогами), в которых они сравниваютс с посто нными опорными напр жени ми (в данном случаеthe inputs of the first 10 and second 11 comparators, respectively, of the minimum and maximum levels (in this case with negative and positive thresholds), in which they are compared with constant reference voltages (in this case
0 с отрицательным и положительным). В результате сравнени на выходах компараторов 10 и 11 получаютс сигналы, которые равны логическим «1 или «О и соответствуют дл параметров характеристикам «Норма или «Авари .0 with negative and positive). By comparing the outputs of comparators 10 and 11, signals are obtained that are equal to a logical "1 or" O and correspond to the parameters for the parameters "Norm or" Avari.
5 Эти сигналы (полученные в различные интервалы времени) объедин ютс в общий поток импульсов посредством элемента ИЛИ-НЕ 4, и объединенный сигнал передаетс (в частности, по линии св зи) в блок 5 пам ти, в котором порознь запоминаютс сигналы «Норма или «Авари соответствующих каналов контрол . Затем эти сигналы поступают на блок 7 индикации, где и отображаютс .5 These signals (received at different time intervals) are combined into a common stream of pulses by means of an element OR NOT 4, and the combined signal is transmitted (in particular, via a communication line) to memory block 5, in which the signals "Norm or “The crash of the corresponding control channels. These signals are then transmitted to the display unit 7, where they are displayed.
Claims (1)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU853952802A SU1288920A1 (en) | 1985-09-10 | 1985-09-10 | Device for checking parameters of complex signals |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| SU853952802A SU1288920A1 (en) | 1985-09-10 | 1985-09-10 | Device for checking parameters of complex signals |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| SU1288920A1 true SU1288920A1 (en) | 1987-02-07 |
Family
ID=21197107
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| SU853952802A SU1288920A1 (en) | 1985-09-10 | 1985-09-10 | Device for checking parameters of complex signals |
Country Status (1)
| Country | Link |
|---|---|
| SU (1) | SU1288920A1 (en) |
-
1985
- 1985-09-10 SU SU853952802A patent/SU1288920A1/en active
Non-Patent Citations (1)
| Title |
|---|
| Thomson CSF, Франци . Проспект фирмы, 1983. * |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4227181A (en) | Peripheral station in an information handling system | |
| US3927404A (en) | Time division multiple access communication system for status monitoring | |
| US3828313A (en) | Method and apparatus for data transmission | |
| US4847595A (en) | Alarm system | |
| US5132987A (en) | Bidirectional communication line buffer apparatus | |
| US4777331A (en) | Method and arrangement for transmitting binary-coded information in a measuring system | |
| KR960035366A (en) | A serial data exchange device between two stations | |
| SU1288920A1 (en) | Device for checking parameters of complex signals | |
| EP0181665B1 (en) | Method of transmitting information in a digital transmission system | |
| GB1394075A (en) | Extendable mult'plexer | |
| EP0261596B1 (en) | System for transmitting and receiving data in a time-division multiplex mode applicable to a vehicle | |
| US3124652A (en) | Multiplex signal demodulator | |
| US4866705A (en) | Data transmission system with means for distributing collision signals via the transmission line | |
| FI98588C (en) | Transmission systems | |
| US4811015A (en) | Abnormal data transmission detection circuit for time-division multiplex transmission network system | |
| SU1658410A1 (en) | Device for digital signal transmission and reception | |
| RU2023308C1 (en) | Teleinformation unit for rotating objects | |
| US2644088A (en) | Radar power supply system | |
| SU1305747A1 (en) | Information reception device for time-division multiplexing of channels | |
| RU1824646C (en) | Device for remote alarm indication | |
| SU1095425A1 (en) | Device for checking multichannel radio communication systems | |
| SU1062757A1 (en) | Device for transmitting and checking signals | |
| SU843268A1 (en) | Binary signal transmitter-receiver | |
| SU1336078A2 (en) | Multichannel transmitting telemetering device | |
| SU764143A2 (en) | Two-wire dc signal transceiver |