йth
сдsd
4 Изобретение относитс к нмпульсtuiii Технике и может быть использовано в синхронизаторах, электронных коммутаторах и других Известно устройство тактовой синх рЛнизации, содержащее два триггера, одновибратор, два элемента И, шины тактовых и управл ющих импульсов С J« Данное устройство обеспечивает синхронизацию управл ющих сигналов тактовыми импульсЛми, однако имеет большой объем и узкую специализацию. Наиболее близким к предлагаемому вл етс устройство синхронизации, содержащее два последовательно соеди ненных триггера, пр мой выход второго триггера вл етс выходом устройства , вход D первого триггера подклю чен к источнику О, причем входы обоих триггеров соединены с шиной тактовых импульсов, а S-вход первого триггера соединен с шиной управл ющи импульсов 2, Основным недостатком устройства вл ютс его ограниченные функциональные возможности, обусловленные тем, что, когда пауза между двум соседними управл ющими импульсами, поданными на 5-вход первого триггера меньше периода следовани тактовых импульсов, второй управл ющий импульс может быть потер н. Цель изобретени - расширение диапазона входных сигналов устройства путем обеспечени условий синхрониза ции как при коротких управл ющих импульсах , так и при коротких паузах между ними. Поставленна цель достигаетс тем что в устройстве тактовой синхрониза ции, содержащим первый триггер, 1 -вход которого соединен с шиной управл ющих импульсов, а выход подключен к D-входу второго триггера, С-вход которого соединен с шиной тактовых импульсов , а выход подключен.к выходной шине, первый триггер выполнен в виде триггера Е-типа, а его R-вход Соединен с выходом второго триггера. На чертеже представлена функциональна схема устройства. Устройство тактовой синхронизации содержит триггер 1 типа Е, триггер 2 типа В, шину 3 управл ющих импульсов, шину 4 тактовых импульсов и выходную шину 5, Выход триггера 1 соединен с D-вхо дом триггера 2, выход которого подкл чен к выходной шине 5 и R-входу триг гера 1, 5-вход которого соединен с шиной 3 управл ющих импульсов, а шина 4 тактовых импульсов подключена к С-входу триггера 2. Устройство работает следуюии1М образом . В исходном состо нии триггеры 1 и 2 наход тс в нулевом состо нии, т.е. на их пр мых выходах установлены низкие уровни напр жений. На 4 подаетс непрерывна тактова частота. При по влении на шине 3 устройства -положительного сигнала произвольной длительности Е-триггер 1 . устанавливаетс в единичное состо - ние. С приходом перепада на шину 4 триггер 2 устанавливаетс в единичное ;состо ние, устанавлива триггер 1 в нулевое состо ние по R-входу в случае малой длительности управл ющего Сигнала, поданного на его 5-вход. С приходом следующего перепада на С-вход триггера 2, последний устанавливаетс в нулевое состо ние, лричем нулевой потенциал, поданньш с его выхода на R-вход триггера 1, подтвердит нулевое состо ние последнего. В случае когда после перехода триггера 2 в единичное состо ние на 5-входе триггера 1 еще действует положительный импульс управл ющего сигнала, триггер 1 не изменит своего единичного состо ни и запретит переход триггера 2 в нулевое состо ние при по влении на его С-входе перепада . . ; При по влении на 5-входе триггера 1 нулевого сигнала, длительность которого может быть меньше .периода следовани тактовых импульсов, триггер 1- установитс в нулевое состо ние за счет действи единичного уровн на его R-входе. Если на 5 входе триггера 1 установитс единичный уровень до прихода перепада на С-вход триггера 2, триггер 1 подтвердит свое нулевое состо ние , С приходом на С-в:код триггера 2 перепйда, последний перейдет в нулевое состо ние и снимет установку с R-входа триггера 1, которыйперейдет в единичное состо ние под действием высокого потенциала по $-входу, С приходом следующего перепада на t вход триггера 2 последний установитс в единичное состо ние и подтвердит единичное состо ние триггера 1, 3114547 Окончание действи управл ющего сигнала на S-входе триггера 1 установит его в нулевое состо ние, а еледующий перепад, поступивишй на С вход триггера 2, установит последний . , в исходное нулевое-состо ние. Таким образом, предлагаемое уст- .ройство тактовой синхронизации кон14 структивно проще известных за счет меньшего количества св зей мезкду элементами и в св зи с применением более простого триггера, а также имеет более широкие функциональные возможности в результате обеспечени условий синхронизации как при коротких управл ющих импульсах, так и при коротких паузах между ними.4 The invention relates to pulse number iii Technique and can be used in synchronizers, electronic switches and others. A clock synchronization device is known, which contains two flip-flops, a one-shot, two I elements, and a clock and control pulse bus With J "This device provides clock control signals Impulse, however, has a large volume and narrow specialization. Closest to the present invention is a synchronization device containing two series-connected flip-flops, the direct output of the second flip-flop is the output of the device, input D of the first flip-flop is connected to source O, and the inputs of both triggers are connected to the clock pulse bus The first trigger is connected to the control pulse bus 2. The main drawback of the device is its limited functionality, due to the fact that when the pause between two adjacent control pulses GOVERNMENTAL 5-input of the first flip-flop smaller the repetition period of the clock pulses, the second control pulse can be rubbed n. The purpose of the invention is to expand the range of input signals of the device by providing synchronization conditions for both short control pulses and short pauses between them. The goal is achieved by the fact that in the clock synchronization device containing the first trigger, the 1-input of which is connected to the control pulse bus, and the output is connected to the D-input of the second trigger, the C input of which is connected to the clock pulse bus, and the output is connected. to the output bus, the first trigger is designed as an E-type trigger, and its R input is connected to the output of the second trigger. The drawing shows the functional diagram of the device. The clock synchronization device contains a type E trigger 1, a type B trigger 2, a control pulse bus 3, a clock clock bus 4 and an output bus 5, the trigger output 1 is connected to the D input of trigger 2, the output of which is connected to the output bus 5 and The R input is a trigger 1, the 5 input of which is connected to the bus 3 control pulses, and the bus 4 clock pulses is connected to the C input of trigger 2. The device operates in the following 1M manner. In the initial state, the triggers 1 and 2 are in the zero state, i.e. low voltage levels are set at their direct outputs. At 4, a continuous clock frequency is applied. When the device 3 appears on the bus 3, a positive signal of arbitrary duration E-flip-flop 1. set to one. With the arrival of the differential on the bus 4, the trigger 2 is set to one; the state sets the trigger 1 to the zero state on the R input in the case of a short duration of the control Signal on its 5 input. With the arrival of the next differential at the C input of trigger 2, the latter is set to the zero state, like zero potential, supplied from its output to the R input of the trigger 1, will confirm the zero state of the latter. In the case when, after switching on trigger 2 to one state on the 5th input of trigger 1, a positive impulse of the control signal still acts, trigger 1 will not change its single state and prevent the trigger 2 from switching to zero state when it appears on its C input difference . ; If a zero signal appears at the 5th input of trigger 1, the duration of which may be shorter than the clock pulse, the trigger 1- will be set to the zero state due to the action of a single level at its R input. If at the 5th input of trigger 1 a single level is set before the arrival of the differential on C-input of trigger 2, the trigger 1 confirms its zero state. With the arrival on C-in: the flip-flop 2 code will go to the zero state and remove the setting from R - the input of the trigger 1, which will transfer to the single state under the action of a high potential on the $ -input, With the arrival of the next differential on t, the input of the trigger 2 will be set to the single state and will confirm the single state of the trigger 1 -t entrance iggera 1 installs it in the null state, and the differential eleduyuschy, C postupivishy trigger input 2 to the latest. , in the original zero-state. Thus, the proposed clocking device of con14 is structurally simpler than the elements known for a smaller number of connections between the mesqua and in connection with the use of a simpler trigger, and also has broader functionality as a result of providing synchronization conditions as for short control pulses. , and with short pauses between them.