[go: up one dir, main page]

RU2007122601A - Устройство управления передачей пакетов данных - Google Patents

Устройство управления передачей пакетов данных Download PDF

Info

Publication number
RU2007122601A
RU2007122601A RU2007122601/09A RU2007122601A RU2007122601A RU 2007122601 A RU2007122601 A RU 2007122601A RU 2007122601/09 A RU2007122601/09 A RU 2007122601/09A RU 2007122601 A RU2007122601 A RU 2007122601A RU 2007122601 A RU2007122601 A RU 2007122601A
Authority
RU
Russia
Prior art keywords
input
output
random access
access memory
ram
Prior art date
Application number
RU2007122601/09A
Other languages
English (en)
Inventor
Евгений Федорович Сухоносов (RU)
Евгений Федорович Сухоносов
Анна Федоровна Загорулько (RU)
Анна Федоровна Загорулько
Анна Николаевна Шилина (RU)
Анна Николаевна Шилина
Олег Викторович Латышев (RU)
Олег Викторович Латышев
Дмитрий Олегович Латышев (RU)
Дмитрий Олегович Латышев
Демид Юрьевич Замазий (RU)
Демид Юрьевич Замазий
Original Assignee
Новочеркасское Высшее Военное Командное Училище Связи (Институт Связи) (Ru)
Новочеркасское Высшее Военное Командное Училище Связи (Институт Связи)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Новочеркасское Высшее Военное Командное Училище Связи (Институт Связи) (Ru), Новочеркасское Высшее Военное Командное Училище Связи (Институт Связи) filed Critical Новочеркасское Высшее Военное Командное Училище Связи (Институт Связи) (Ru)
Priority to RU2007122601/09A priority Critical patent/RU2007122601A/ru
Publication of RU2007122601A publication Critical patent/RU2007122601A/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Устройство управления передачей пакетов данных, содержащее последовательно соединенные регистр и дешифратор, отличающееся тем, что дополнительно введены третий, четвертый, пятый, шестой, седьмой и восьмой элементы ИЛИ, девятый, десятый и одиннадцатый элементы И, генератор тактовых импульсов, распределитель импульсов, таймер, ключ, первый и третий дешифраторы, триггер, оперативное запоминающее устройство, репрограммируемое запоминающее устройство, причем первый и второй входы девятого элемента И являются соответственно первым и вторым входами устройства, а выход соединен с первым входом таймера; первый вход генератора тактовых импульсов с - первым входом триггера, выходы которого являются соответственно вторым и пятым выходами устройства; второй вход триггера соединен с выходом третьего элемента ИЛИ, первый вход которого соединен со вторым входом оперативного запоминающего устройства (ОЗУ) и выходом четвертого элемента ИЛИ, который является четвертым выходом устройства; второй вход первого элемента ИЛИ подключен ко второму входу генератора тактовых импульсов и к выходу третьего дешифратора, вход которого соединен с выходом оперативного запоминающего устройства (ОЗУ), который, в свою очередь, является одновременно третьим выходом устройства; первый вход является третьим входом устройства и соединен с первым входом оперативного запоминающего устройства (ОЗУ), а второй вход ключа соединен с выходом распределителя импульсов (РИ), а выход - с первым входом регистра, третий вход которого соединен с выходом третьего элемента ИЛИ, второй вход - с выходом четвертого элемента ИЛИ, а выход подключен к первому вх�

Claims (1)

  1. Устройство управления передачей пакетов данных, содержащее последовательно соединенные регистр и дешифратор, отличающееся тем, что дополнительно введены третий, четвертый, пятый, шестой, седьмой и восьмой элементы ИЛИ, девятый, десятый и одиннадцатый элементы И, генератор тактовых импульсов, распределитель импульсов, таймер, ключ, первый и третий дешифраторы, триггер, оперативное запоминающее устройство, репрограммируемое запоминающее устройство, причем первый и второй входы девятого элемента И являются соответственно первым и вторым входами устройства, а выход соединен с первым входом таймера; первый вход генератора тактовых импульсов с - первым входом триггера, выходы которого являются соответственно вторым и пятым выходами устройства; второй вход триггера соединен с выходом третьего элемента ИЛИ, первый вход которого соединен со вторым входом оперативного запоминающего устройства (ОЗУ) и выходом четвертого элемента ИЛИ, который является четвертым выходом устройства; второй вход первого элемента ИЛИ подключен ко второму входу генератора тактовых импульсов и к выходу третьего дешифратора, вход которого соединен с выходом оперативного запоминающего устройства (ОЗУ), который, в свою очередь, является одновременно третьим выходом устройства; первый вход является третьим входом устройства и соединен с первым входом оперативного запоминающего устройства (ОЗУ), а второй вход ключа соединен с выходом распределителя импульсов (РИ), а выход - с первым входом регистра, третий вход которого соединен с выходом третьего элемента ИЛИ, второй вход - с выходом четвертого элемента ИЛИ, а выход подключен к первому входу первого дешифратора, второй вход которого соединен с выходом распределителя импульсов (РИ), а выход с первым входом репрограммируемого устройства, второй вход которого соединен с выходом распределителя импульсов (РИ), а выход является первым выходом устройства; вход второго дешифратора является четвертым входом устройства, а первый выход соединен с первым входом второго элемента И, вторым входом третьего элемента ИЛИ и вторым входом пятого элемента ИЛИ, второй и третий выходы соединены соответственно с первым и вторым входами шестого элемента ИЛИ, выход которого соединен с первым входом второго элемента ИЛИ, третьим входом третьего элемента ИЛИ и первым входом пятого элемента ИЛИ; четвертый выход второго дешифратора соединен с первым входом третьего элемента И и вторым инверсным входом второго элемента И, выход которого соединен с третьим входом ОЗУ; выход таймера соединен с первым входом третьего элемента ИЛИ, вторым инверсным входом третьего элемента И и вторым входом второго элемента ИЛИ; выход третьего элемента И соединен со вторым входом четвертого элемента ИЛИ, первый вход которого соединен с выходом РИ; вход РИ соединен с выходом генератора тактовых импульсов и третьим входом второго элемента И, выход пятого элемента ИЛИ соединен со вторым входом таймера.
RU2007122601/09A 2007-06-15 2007-06-15 Устройство управления передачей пакетов данных RU2007122601A (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2007122601/09A RU2007122601A (ru) 2007-06-15 2007-06-15 Устройство управления передачей пакетов данных

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2007122601/09A RU2007122601A (ru) 2007-06-15 2007-06-15 Устройство управления передачей пакетов данных

Publications (1)

Publication Number Publication Date
RU2007122601A true RU2007122601A (ru) 2008-12-20

Family

ID=48229021

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2007122601/09A RU2007122601A (ru) 2007-06-15 2007-06-15 Устройство управления передачей пакетов данных

Country Status (1)

Country Link
RU (1) RU2007122601A (ru)

Similar Documents

Publication Publication Date Title
AR055392A1 (es) Generador de numero seudo - aleatorio criptograficamente seguro
WO2008036237A3 (en) Multiprocessor decoder system and method
WO2008149415A1 (ja) パケットスイッチ装置
JP2016110684A5 (ru)
RU2007100627A (ru) Устройство контроля состояния рельсовой линии
TW200508966A (en) Galois field linear transformer trellis system
RU2007122601A (ru) Устройство управления передачей пакетов данных
RU2008140583A (ru) Устройство управления передачей пакетов данных
RU2013114201A (ru) Устройство для моделирования процесса принятия решения в условиях неопределенности
RU2007111405A (ru) Генератор случайных чисел
WO2007117292A3 (en) A method to detect counterfeit board-level products using programmable logic devices
RU2008124113A (ru) Цифровое устройство циклического действия
RU2008131747A (ru) Устройство самонаведения
TW200717539A (en) Internal signal generator for use in semiconductor memory device
RU2005128114A (ru) Декодирующее устройство помехоустойчивого каскадного кода переменной длины
RU2005120896A (ru) Устройство поиска информации
RU2000116863A (ru) Устройство приоритетного обслуживания запросов
TW200701256A (en) Synchronous semiconductor memory device
RU2004125140A (ru) Устройство ввода последовательного кода
RU2007114492A (ru) Устройство моделирования самовосстанавливающейся системы
RU2005134268A (ru) Многоканальный командный аппарат с электронной коммутацией
RU2006126851A (ru) Селектор импульсов по длительности
RU2009104553A (ru) Генератор импульсов случайной длительности
UA115703U (xx) Детермінований генератор псевдовипадкових послідовностей для потокового шифрування
RU2003110363A (ru) Устройство управления электронного замка

Legal Events

Date Code Title Description
FA92 Acknowledgement of application withdrawn (lack of supplementary materials submitted)

Effective date: 20081229