RU2006132024A -
DEVICE FOR CONTROL OF RADIO ELECTRONIC OBJECTS
- Google Patents
DEVICE FOR CONTROL OF RADIO ELECTRONIC OBJECTS
Download PDF
Info
Publication number
RU2006132024A
RU2006132024ARU2006132024/09ARU2006132024ARU2006132024ARU 2006132024 ARU2006132024 ARU 2006132024ARU 2006132024/09 ARU2006132024/09 ARU 2006132024/09ARU 2006132024 ARU2006132024 ARU 2006132024ARU 2006132024 ARU2006132024 ARU 2006132024A
Ставропольский военный институт св зи ракетных войск (RU)
Ставропольский военный институт связи ракетных войск
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольский военный институт св зи ракетных войск (RU), Ставропольский военный институт связи ракетных войскfiledCriticalСтавропольский военный институт св зи ракетных войск (RU)
Priority to RU2006132024/09ApriorityCriticalpatent/RU2006132024A/en
Publication of RU2006132024ApublicationCriticalpatent/RU2006132024A/en
1. Устройство для контроля радиоэлектронных объектов, содержащее два блока умножения, первые входы которых объединены и являются входом устройства, два интегратора, информационные входы которых подключены к выходам соответствующих блоков умножения, два блока возведения в квадрат, входы которых подключен к выходам соответствующих интеграторов, сумматор, входы которого подключены к выходам соответствующих блоков возведения в квадрат, блок нормирования, первый вход которого подключены к выходу сумматора, ключ, информационный вход которого подключен к выходу блока нормирования, аналого-цифровой преобразователь, вход которого подключен к выходу ключа, а выход соединен с входом блока интервальной оценки, выходы которого подключены к входам соответствующих схем сравнения, последовательно соединенные блок формирования эталонных сигналов и преобразователь частоты, выход которого подключен ко второму входу первого блока умножения и через фазовращатель ко второму входу второго блока умножения, М схем сравнения, М регистров, первые информационные входы каждого из которых подключены к выходам соответствующих схем сравнения, а вторые информационные входы к блоку анализа числа опорных значений коэффициента взаимного различия, выходы которых соединены с входом блока анализа числа опорных значений коэффициента взаимного различия, блок вывода информации, информационные входы которого подключены к выходу блока анализа числа опорных значений коэффициента взаимного различия, блок памяти, выходы которого соединены с управляющими входами схем сравнения, а вход соединен с блоком формирования управляющих и стимулирующих сигналов, формирователь сетки частот, коммутатор, информационные входы которого подключены к выходам формирователя сетки частот, и блок формирования управляющих и стимулирующих сигналов, стимулирующий выход которого соединен со вторым входом блока нормирования, управляющий выход блока формирования управляющих и стимулирующих сигналов подключен к входу блока памяти и управляющему входу первого коммутатора, выход которого соединен со вторым коммутатором, который, в свою очередь, подключен ко второму входу преобразователя частот, установочный выход блока формирования управляющих и стимулирующих сигналов соединен с установочными входами интеграторов, стробирующий выход блока формирования управляющих и стимулирующих сигналов соединен с управляющим входом ключа, командный выход блока формирования управляющих и стимулирующих сигналов соединен с блоком анализа коэффициента взаимного различия и блока памяти, а выход блока вывода информации является выходом устройства, отличающееся тем, что дополнительно введены второй коммутатор, выход которого соединен с входом преобразователя частоты, а вход подключен к выходу делителя частоты, соединенного с первым коммутатором, и выходу первого коммутатора.1. A device for monitoring electronic objects, containing two multiplication units, the first inputs of which are combined and are the input of the device, two integrators, the information inputs of which are connected to the outputs of the respective multiplication units, two squaring units, the inputs of which are connected to the outputs of the respective integrators, adder , the inputs of which are connected to the outputs of the corresponding squaring blocks, the rationing unit, the first input of which is connected to the output of the adder, a key, the information input of which connected to the output of the normalization unit, an analog-to-digital converter, the input of which is connected to the key output, and the output is connected to the input of the interval evaluation unit, the outputs of which are connected to the inputs of the corresponding comparison circuits, series-connected unit for generating standard signals and a frequency converter, the output of which is connected to the second input of the first block of multiplication and through the phase shifter to the second input of the second block of multiplication, M comparison circuits, M registers, the first information inputs of each of which connected to the outputs of the respective comparison circuits, and the second information inputs to the analysis unit of the number of reference values of the mutual difference coefficient, the outputs of which are connected to the input of the analysis unit of the number of reference values of the mutual difference coefficient, the information output unit, information inputs of which are connected to the output of the analysis unit of the number of reference values mutual difference coefficient, a memory unit whose outputs are connected to the control inputs of the comparison circuits, and the input is connected to the control unit and the stimulus signals, a frequency grid driver, a switch whose information inputs are connected to the outputs of a frequency grid driver, and a control and stimulating signal generation unit, the stimulating output of which is connected to the second input of the normalization unit, the control output of the control and stimulating signal generation unit is connected to the input of the memory unit and the control input of the first switch, the output of which is connected to the second switch, which, in turn, is connected to the second input of the converter from, the installation output of the control and stimulating signal generation block is connected to the integrator installation inputs, the gate output of the control and stimulating signal generation block is connected to the key control input, the command output of the control and stimulating signal generation block is connected to the mutual difference coefficient analysis block and the memory block, and the output of the information output unit is the output of the device, characterized in that a second switch is additionally introduced, the output of which is connected to Odom frequency converter, and an input connected to the output of the frequency divider coupled to the first switch, and the output of the first switch.2. Устройство по п.1, отличающееся тем, что блок формирования управляющих и стимулирующих сигналов содержит формирователь стробирующих импульсов
, счетчик, элемент И, ключ, выход которого подключен к интеграторам и блоку нормирования, а вход соединен с выходом с выходом формирователя стробирующих импульсов τ, счетчиком, формирователем стимулирующих сигналов и блоком анализа числа опорных значений коэффициентов взаимного различия и выходом элемента И, выход элемента И подключен к входу второго коммутатора, а входы соединены с формирователем стробирующих импульсов
, счетчиком и блоком анализа числа опорных значений коэффициента взаимного различия, формирователя стробирующих импульсов
, вход соединен с кнопкой 24 "Пуск", а выход подключен к элементу И и счетчику, выход которого подключен к блоку памяти.2. The device according to claim 1, characterized in that the control and stimulating signal generating unit comprises a gate pulse generator
, counter, element And, a key whose output is connected to integrators and the normalization unit, and the input is connected to the output with the output of the gate pulse generator τ, counter, stimulator and an analysis unit for the number of reference values of the mutual difference coefficients and the output of the element And, the output of the element And connected to the input of the second switch, and the inputs are connected to the gate pulse generator
, a counter and a unit for analyzing the number of reference values of the mutual difference coefficient, the gate pulse generator
, the input is connected to the "Start" button 24, and the output is connected to the AND element and to the counter, the output of which is connected to the memory unit.
RU2006132024/09A2006-09-052006-09-05
DEVICE FOR CONTROL OF RADIO ELECTRONIC OBJECTS
RU2006132024A
(en)