[go: up one dir, main page]

RU2004111037A - DIGITAL PHASE SYNCHRONIZATION DEVICE - Google Patents

DIGITAL PHASE SYNCHRONIZATION DEVICE Download PDF

Info

Publication number
RU2004111037A
RU2004111037A RU2004111037/09A RU2004111037A RU2004111037A RU 2004111037 A RU2004111037 A RU 2004111037A RU 2004111037/09 A RU2004111037/09 A RU 2004111037/09A RU 2004111037 A RU2004111037 A RU 2004111037A RU 2004111037 A RU2004111037 A RU 2004111037A
Authority
RU
Russia
Prior art keywords
inputs
output
input
logic block
outputs
Prior art date
Application number
RU2004111037/09A
Other languages
Russian (ru)
Other versions
RU2267221C1 (en
Inventor
Валерий Александрович Чулков (RU)
Валерий Александрович Чулков
Original Assignee
Пензенска государственна технологическа академи (RU)
Пензенская государственная технологическая академия
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенска государственна технологическа академи (RU), Пензенская государственная технологическая академия filed Critical Пензенска государственна технологическа академи (RU)
Priority to RU2004111037/09A priority Critical patent/RU2267221C1/en
Publication of RU2004111037A publication Critical patent/RU2004111037A/en
Application granted granted Critical
Publication of RU2267221C1 publication Critical patent/RU2267221C1/en

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Manipulation Of Pulses (AREA)

Claims (4)

1. Цифровое устройство фазовой синхронизации, содержащее мультифазный генератор импульсов, выходами подключенный к соответствующим сигнальным входам селектора импульсов, выход селектора импульсов соединен с одним входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, своим выходом присоединенного к выходному зажиму устройства, отличающееся тем, что в него дополнительно введены реверсивный сдвигающий регистр, элемент ИЛИ-НЕ и логический блок, при этом тактовые входы реверсивного сдвигающего регистра и логического блока подключены к входному зажиму устройства, входы управления реверсивного сдвигающего регистра и логического блока присоединены к выходному зажиму устройства, сигнальные входы реверсивного сдвигающего регистра и логического блока соединены с выходом элемента ИЛИ-НЕ, выходы реверсивного сдвигающего регистра и элемента ИЛИ-НЕ подключены к соответствующим управляющим входам селектора импульсов, а выход логического блока присоединен к оставшемуся входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.1. A digital phase synchronization device containing a multiphase pulse generator, connected to the corresponding signal inputs of the pulse selector by outputs, the output of the pulse selector is connected to one input of the EXCLUSIVE OR element, by its output connected to the output terminal of the device, characterized in that the reverse biasing is introduced into it a register, an OR-NOT element, and a logic block, while the clock inputs of the reverse shift register and logic block are connected to the input terminal of the device The control inputs of the reverse shift register and logic block are connected to the output terminal of the device, the signal inputs of the reverse shift register and logic block are connected to the output of the OR-NOT element, the outputs of the reverse shift register and the OR-NOT element are connected to the corresponding control inputs of the pulse selector, and the output of the logic block is connected to the remaining input of the EXCLUSIVE OR element. 2. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что мультифазный генератор импульсов выполнен в виде последовательной цепи n элементов задержки, выход которой подключен к ее же входу через инвертор, при этом входы элементов задержки служат выходами мультифазного генератора импульсов.2. The digital phase synchronization device according to claim 1, characterized in that the multiphase pulse generator is made in the form of a series circuit of n delay elements, the output of which is connected to its input through an inverter, while the inputs of the delay elements serve as outputs of the multiphase pulse generator. 3. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что селектор импульсов включает элементы И, выходами подключенные к соответствующим входам элемента ИЛИ, при этом первые входы всех элементов И служат сигнальными входами, а вторые входы всех элементов И - управляющими входами селектора импульсов, выходом которого является выход элемента ИЛИ.3. The digital phase synchronization device according to claim 1, characterized in that the pulse selector includes AND elements connected by outputs to the corresponding inputs of the OR element, while the first inputs of all AND elements serve as signal inputs, and the second inputs of all AND elements are control inputs of the selector pulses, the output of which is the output of an OR element. 4. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что логический блок включает первый и второй элементы И, выходы которых через элемент ИЛИ присоединены к входу Т-триггера, а их первые входы - к соответствующим выходам D-триггера, вторые входы обоих элементов И подключены к выходу элемента задержки, причем первого элемента И - через первый инвертор, а второго - непосредственно, третьи входы обоих элементов И соединены с входом элемента задержки, причем первого элемента И - непосредственно, а второго - через второй инвертор, при этом синхронизирующий и информационный входы D-триггера служат соответственно тактовым и управляющим входами логического блока, вход элемента задержки - его сигнальным входом, а выход Т-триггера - выходом логического блока.4. The digital phase synchronization device according to claim 1, characterized in that the logic unit includes the first and second AND elements, the outputs of which are connected via an OR element to the input of the T-trigger, and their first inputs to the corresponding outputs of the D-trigger, the second inputs of both AND elements connected to the output of the delay element, the first AND element through the first inverter and the second directly, the third inputs of both AND connected to the input of the delay element, the first AND element directly and the second through the second inverter, When this timing information and inputs of D-flip-flop are respectively the clock and control logic block inputs, the delay element input - its signal input, and the output of flip-flop T - output logic block.
RU2004111037/09A 2004-04-12 2004-04-12 Digital device for phase synchronization RU2267221C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2004111037/09A RU2267221C1 (en) 2004-04-12 2004-04-12 Digital device for phase synchronization

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2004111037/09A RU2267221C1 (en) 2004-04-12 2004-04-12 Digital device for phase synchronization

Publications (2)

Publication Number Publication Date
RU2004111037A true RU2004111037A (en) 2005-10-20
RU2267221C1 RU2267221C1 (en) 2005-12-27

Family

ID=35862644

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2004111037/09A RU2267221C1 (en) 2004-04-12 2004-04-12 Digital device for phase synchronization

Country Status (1)

Country Link
RU (1) RU2267221C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109343473B (en) * 2018-09-27 2020-02-14 中国科学院力学研究所 High-speed high-precision multi-axis synchronous motion control method based on double clocks

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4228403A (en) * 1977-06-17 1980-10-14 Nippon Gakki Seizo Kabushiki Kaisha Submultiple-related-frequency wave generator
DE3481472D1 (en) * 1984-12-21 1990-04-05 Ibm DIGITAL PHASE CONTROL LOOP.
US4691124A (en) * 1986-05-16 1987-09-01 Motorola, Inc. Self-compensating, maximum speed integrated circuit
SU1674231A1 (en) * 1989-10-02 1991-08-30 Научно-исследовательский институт вычислительной техники Data readout synchronizer
RU2119717C1 (en) * 1997-04-15 1998-09-27 Пензенский технологический институт Device for phase synchronization
RU2167493C1 (en) * 2000-02-07 2001-05-20 Пензенский технологический институт Synchronizing device

Also Published As

Publication number Publication date
RU2267221C1 (en) 2005-12-27

Similar Documents

Publication Publication Date Title
US4816700A (en) Two-phase non-overlapping clock generator
WO2009034749A1 (en) Shift register
JP2004320531A (en) Serial communication device
KR20080101495A (en) Clock switching circuit
TW200743084A (en) A shift register circuit and a pull high element thereof
KR101119903B1 (en) Timing generation circuit
RU2004111037A (en) DIGITAL PHASE SYNCHRONIZATION DEVICE
US6329861B1 (en) Clock generator circuit
RU2005128884A (en) TIME CODE CONVERTER
US7551015B2 (en) Operating frequency generating method and circuit for switching voltage converter
JP2006525750A (en) Waveform glitch prevention method
KR200222679Y1 (en) Apparatus for selective detecting rising edge and falling edge of input signal
RU2363095C2 (en) Dynamic-to-static logic converter
JP2004258888A (en) Semiconductor integrated circuit
RU2006126872A (en) Duration Pulse Selector
JP3969939B2 (en) Timing pulse generator
RU2003109993A (en) CYCLE SYNCHRONIZER
RU2004132594A (en) DEVICE FOR SHORTING PULSE SIGNALS
JPS62260418A (en) Flip-flop circuit
JP2003223237A (en) Clock switching circuit
KR920015739A (en) Clock variable circuit
RU2002130676A (en) DEVICE FOR SHORTING PULSE SIGNALS
KR970019031A (en) Phase Shift Circuit with Selectable Phase Delay
RU2003101479A (en) ELECTRONIC LOCK CONTROL DEVICE
KR920015178A (en) Variable generation circuit of bale signal

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20060413

MM4A The patent is invalid due to non-payment of fees

Effective date: 20060413

RZ4A Other changes in the information about an invention