Claims (4)
1. Цифровое устройство фазовой синхронизации, содержащее мультифазный генератор импульсов, выходами подключенный к соответствующим сигнальным входам селектора импульсов, выход селектора импульсов соединен с одним входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, своим выходом присоединенного к выходному зажиму устройства, отличающееся тем, что в него дополнительно введены реверсивный сдвигающий регистр, элемент ИЛИ-НЕ и логический блок, при этом тактовые входы реверсивного сдвигающего регистра и логического блока подключены к входному зажиму устройства, входы управления реверсивного сдвигающего регистра и логического блока присоединены к выходному зажиму устройства, сигнальные входы реверсивного сдвигающего регистра и логического блока соединены с выходом элемента ИЛИ-НЕ, выходы реверсивного сдвигающего регистра и элемента ИЛИ-НЕ подключены к соответствующим управляющим входам селектора импульсов, а выход логического блока присоединен к оставшемуся входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.1. A digital phase synchronization device containing a multiphase pulse generator, connected to the corresponding signal inputs of the pulse selector by outputs, the output of the pulse selector is connected to one input of the EXCLUSIVE OR element, by its output connected to the output terminal of the device, characterized in that the reverse biasing is introduced into it a register, an OR-NOT element, and a logic block, while the clock inputs of the reverse shift register and logic block are connected to the input terminal of the device The control inputs of the reverse shift register and logic block are connected to the output terminal of the device, the signal inputs of the reverse shift register and logic block are connected to the output of the OR-NOT element, the outputs of the reverse shift register and the OR-NOT element are connected to the corresponding control inputs of the pulse selector, and the output of the logic block is connected to the remaining input of the EXCLUSIVE OR element.
2. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что мультифазный генератор импульсов выполнен в виде последовательной цепи n элементов задержки, выход которой подключен к ее же входу через инвертор, при этом входы элементов задержки служат выходами мультифазного генератора импульсов.2. The digital phase synchronization device according to claim 1, characterized in that the multiphase pulse generator is made in the form of a series circuit of n delay elements, the output of which is connected to its input through an inverter, while the inputs of the delay elements serve as outputs of the multiphase pulse generator.
3. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что селектор импульсов включает элементы И, выходами подключенные к соответствующим входам элемента ИЛИ, при этом первые входы всех элементов И служат сигнальными входами, а вторые входы всех элементов И - управляющими входами селектора импульсов, выходом которого является выход элемента ИЛИ.3. The digital phase synchronization device according to claim 1, characterized in that the pulse selector includes AND elements connected by outputs to the corresponding inputs of the OR element, while the first inputs of all AND elements serve as signal inputs, and the second inputs of all AND elements are control inputs of the selector pulses, the output of which is the output of an OR element.
4. Цифровое устройство фазовой синхронизации по п.1, отличающееся тем, что логический блок включает первый и второй элементы И, выходы которых через элемент ИЛИ присоединены к входу Т-триггера, а их первые входы - к соответствующим выходам D-триггера, вторые входы обоих элементов И подключены к выходу элемента задержки, причем первого элемента И - через первый инвертор, а второго - непосредственно, третьи входы обоих элементов И соединены с входом элемента задержки, причем первого элемента И - непосредственно, а второго - через второй инвертор, при этом синхронизирующий и информационный входы D-триггера служат соответственно тактовым и управляющим входами логического блока, вход элемента задержки - его сигнальным входом, а выход Т-триггера - выходом логического блока.4. The digital phase synchronization device according to claim 1, characterized in that the logic unit includes the first and second AND elements, the outputs of which are connected via an OR element to the input of the T-trigger, and their first inputs to the corresponding outputs of the D-trigger, the second inputs of both AND elements connected to the output of the delay element, the first AND element through the first inverter and the second directly, the third inputs of both AND connected to the input of the delay element, the first AND element directly and the second through the second inverter, When this timing information and inputs of D-flip-flop are respectively the clock and control logic block inputs, the delay element input - its signal input, and the output of flip-flop T - output logic block.