[go: up one dir, main page]

KR20130053697A - Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same - Google Patents

Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same Download PDF

Info

Publication number
KR20130053697A
KR20130053697A KR1020110119263A KR20110119263A KR20130053697A KR 20130053697 A KR20130053697 A KR 20130053697A KR 1020110119263 A KR1020110119263 A KR 1020110119263A KR 20110119263 A KR20110119263 A KR 20110119263A KR 20130053697 A KR20130053697 A KR 20130053697A
Authority
KR
South Korea
Prior art keywords
electrode
pixel
common
forming
electrodes
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1020110119263A
Other languages
Korean (ko)
Other versions
KR101981584B1 (en
Inventor
김태한
이원호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020110119263A priority Critical patent/KR101981584B1/en
Publication of KR20130053697A publication Critical patent/KR20130053697A/en
Application granted granted Critical
Publication of KR101981584B1 publication Critical patent/KR101981584B1/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Geometry (AREA)

Abstract

본 발명은, 기판 상에 게이트 절연막을 사이에 두고 서로 교차하여 화소영역을 정의하며 형성된 게이트 배선 및 데이터 배선과; 상기 게이트 배선과 나란하게 이격되어 형성된 공통배선과; 상기 각 화소영역에 상기 게이트 배선과 데이터 배선과 연결되며 형성된 박막트랜지스터(Tr)와; 상기 박막트랜지스터(Tr)와 상기 데이터 배선 위로 전면에 형성된 보호층과; 상기 보호층 상부로 상기 화소영역 내에 상기 박막트랜지스터(Tr)와 연결되며 상기 데이터 배선과 나란하게 서로 이격하며 형성된 다수의 화소전극과, 상기 다수의 화소전극과 서로 교대하며 나란하게 형성된 다수의 중앙부 공통전극을 포함하며, 상기 각 화소영역 내에 서로 이웃한 상기 화소전극과 중앙부 공통전극 사이의 이격영역에 대응하는 상기 보호층에는 상기 기판측으로 오목한 홈이 구비된 것이 특징인 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법을 제공한다.The present invention provides a semiconductor device comprising: a gate wiring and a data wiring formed on a substrate to define a pixel region by crossing each other with a gate insulating film interposed therebetween; A common wiring formed to be spaced apart from the gate wiring; A thin film transistor Tr connected to the gate line and the data line in each pixel area; A protective layer formed on the entire surface of the thin film transistor Tr and the data line; A plurality of pixel electrodes connected to the thin film transistor Tr in the pixel area and spaced apart from each other in parallel to the data line, and a plurality of central parts formed alternately with the plurality of pixel electrodes And an electrode, wherein the protective layer corresponding to the spaced area between the pixel electrode adjacent to each other and the central common electrode in each pixel area is provided with a recess concave toward the substrate. And methods for producing the same.

Description

횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법{Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same}Array substrate for in-plane switching mode liquid crystal display device and method of fabricating the same

본 발명은 액정표시장치(liquid crystal display device)에 관한 것으로, 특히, 각 화소영역 내에서 이웃한 공통전극과 화소전극 사이에 발생되는 전계가 위치별로 균일한 전계 밀도를 가짐으로써 투과효율을 향상시킬 수 있는 횡전계형 액정표시장치용 어레이 기판 및 이의 제조 방법에 관한 것이다.
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display device. In particular, an electric field generated between a common common electrode and a pixel electrode in each pixel area has a uniform electric field density for each position to improve transmission efficiency. The present invention relates to an array substrate for a transverse electric field type liquid crystal display device and a method of manufacturing the same.

일반적으로, 액정표시장치의 구동원리는 액정의 광학적 이방성과 분극성질을 이용한다. 상기 액정은 구조가 가늘고 길기 때문에 분자의 배열에 방향성을 가지고 있으며, 인위적으로 액정에 전기장을 인가하여 분자배열의 방향을 제어할 수 있다.Generally, the driving principle of a liquid crystal display device utilizes the optical anisotropy and polarization properties of a liquid crystal. Since the liquid crystal has a long structure, it has a directionality in the arrangement of molecules, and the direction of the molecular arrangement can be controlled by artificially applying an electric field to the liquid crystal.

따라서, 상기 액정의 분자배열 방향을 임의로 조절하면, 액정의 분자배열이 변하게 되고, 광학적 이방성에 의해 상기 액정의 분자배열 방향으로 빛이 굴절하여 화상정보를 표현할 수 있다.Therefore, when the molecular alignment direction of the liquid crystal is arbitrarily adjusted, the molecular arrangement of the liquid crystal is changed, and light is refracted in the molecular alignment direction of the liquid crystal by optical anisotropy, so that image information can be expressed.

현재에는 박막트랜지스터(Tr)와 상기 박막트랜지스터(Tr)에 연결된 화소전극이 행렬방식으로 배열된 능동행렬 액정표시장치(AM-LCD : Active Matrix LCD 이하, 액정표시장치로 약칭함)가 해상도 및 동영상 구현능력이 우수하여 가장 주목받고 있다.Currently, an active matrix liquid crystal display device (AM-LCD: below Active Matrix LCD, abbreviated as liquid crystal display device) in which a thin film transistor Tr and pixel electrodes connected to the thin film transistor Tr are arranged in a matrix manner has a resolution and a moving picture. It is attracting the most attention because of its excellent implementation ability.

상기 액정표시장치는 공통전극이 형성된 컬러필터 기판과 화소전극이 형성된 어레이 기판과, 상기 두 기판 사이에 개재된 액정으로 이루어지는데, 이러한 액정표시장치에서는 공통전극과 화소전극이 상하로 걸리는 전기장에 의해 액정을 구동하는 방식으로 투과율과 개구율 등의 특성이 우수하다.The liquid crystal display device includes a color filter substrate on which a common electrode is formed, an array substrate on which pixel electrodes are formed, and a liquid crystal interposed between the two substrates. In such a liquid crystal display device, The liquid crystal is driven to have excellent properties such as transmittance and aperture ratio.

그러나, 상하로 걸리는 전기장에 의한 액정구동은 시야각 특성이 우수하지 못한 단점을 가지고 있다. However, the liquid crystal drive due to the electric field applied up and down has a disadvantage that the viewing angle characteristics are not excellent.

따라서, 상기의 단점을 극복하기 위해 시야각 특성이 우수한 횡전계형 액정표시장치가 제안되었다. Accordingly, a transverse field type liquid crystal display device having excellent viewing angle characteristics has been proposed to overcome the above disadvantages.

이하, 도 1을 참조하여 일반적인 횡전계형 액정표시장치에 관하여 상세히 설명한다.Hereinafter, a general transverse electric field type liquid crystal display device will be described in detail with reference to FIG.

도 1은 일반적인 횡전계형 액정표시장치의 단면을 도시한 도면이다.1 is a cross-sectional view of a general transverse electric field type liquid crystal display device.

도시한 바와 같이, 컬러필터 기판인 상부기판(9)과 어레이 기판인 하부기판(10)이 서로 이격되어 대향하고 있으며, 이 상부 및 하부기판(9, 10)사이에는 액정층(11)이 개재되어 있다. As shown in the figure, the upper substrate 9, which is a color filter substrate, and the lower substrate 10, which is an array substrate, are spaced apart from each other and face each other. A liquid crystal layer 11 is interposed between the upper and lower substrates 9, .

상기 하부기판(10)상에는 공통전극(17)과 화소전극(30)이 동일 평면상에 형성되어 있으며, 이때, 상기 액정층(11)은 상기 공통전극(17)과 화소전극(30)에 의한 수평전계(L)에 의해 작동된다.The common electrode 17 and the pixel electrode 30 are formed on the lower substrate 10 on the same plane. In this case, the liquid crystal layer 11 is formed by the common electrode 17 and the pixel electrode 30. It is operated by the horizontal electric field (L).

도 2a와 2b는 일반적인 횡전계형 액정표시장치의 온(on), 오프(off) 상태의 동작을 각각 도시한 단면도이다.2A and 2B are cross-sectional views respectively showing the on and off states of a general transverse electric field type liquid crystal display device.

우선, 전압이 인가된 온(on)상태에서의 액정의 배열상태를 도시한 도 2a를 참조하면, 상기 공통전극(17) 및 화소전극(30)과 대응하는 위치의 액정(11a)의 상변이는 없지만 공통전극(17)과 화소전극(30)사이 구간에 위치한 액정(11b)은 이 공통전극(17)과 화소전극(30)사이에 전압이 인가됨으로써 형성되는 수평전계(L)에 의하여, 상기 수평전계(L)와 같은 방향으로 배열하게 된다. 즉, 상기 횡전계형 액정표시장치는 액정(11a, 11b)이 수평전계에 의해 동작하므로, 시야각이 넓어지는 특성을 띠게 된다. 2A showing the alignment state of the liquid crystal in the ON state to which the voltage is applied, the phase of the liquid crystal 11a at the position corresponding to the common electrode 17 and the pixel electrode 30 is The liquid crystal 11b located between the common electrode 17 and the pixel electrode 30 is formed by a horizontal electric field L formed by applying a voltage between the common electrode 17 and the pixel electrode 30, And arranged in the same direction as the horizontal electric field (L). That is, in the transverse electric field type liquid crystal display device, since the liquid crystals 11a and 11b operate by the horizontal electric field, the viewing angle becomes wide.

그러므로, 상기 횡전계형 액정표시장치를 정면에서 보았을 때, 상/하/좌/우방향으로 약 80∼89도 방향에서도 반전현상 없이 가시 할 수 있다.Therefore, when viewed from the front, the transverse electric-field-type liquid-crystal display device can be seen in the direction of about 80 to 89 degrees in the up / down / left / right directions without reversal.

다음, 도 2b를 참조하면, 상기 액정표시장치에 전압이 인가되지 않은 오프(off)상태이므로 상기 공통전극(17)과 화소전극(30) 간에 수평전계가 형성되지 않으므로 액정(11a, 11b)의 배열 상태가 변하지 않는다. 2B, a horizontal electric field is not formed between the common electrode 17 and the pixel electrode 30 because the liquid crystal display device is in an off state in which no voltage is applied to the liquid crystal display device. Therefore, The array status does not change.

도 3은 종래의 일반적인 횡전계형 액정표시장치용 기판에 있어 스위칭 소자를 포함하는 하나의 화소영역을 도시한 평면도이며, 도 4는 도 3을 절단선 Ⅳ-Ⅳ를 따라 절단한 부분에 대한 단면도이다.3 is a plan view illustrating one pixel area including a switching element in a conventional general transverse electric field type liquid crystal display substrate, and FIG. 4 is a cross-sectional view of a portion taken along the cutting line IV-IV of FIG. 3. .

도시한 바와 같이, 종래의 일반적인 횡전계형 액정표시장치용 어레이 기판(40)은 소정간격 이격되어 평행하게 제 1 방향으로 연장하는 다수의 게이트 배선(43)과, 상기 다수의 각 게이트 배선(43)과 인접하여 이격하며 평행하게 연장하는 공통배선(47)이 구비되고 있다. 이때, 상기 각 화소영역(P)에는 상기 공통배선(47)에서 분기하여 상기 데이터 배선(60)과 나란하게 연장하는 형태로서 다수의 공통전극(49a, 49b)이 일정간격 이격하며 구비되고 있다. As shown in the drawing, a conventional array substrate 40 for a transverse electric field type liquid crystal display device includes a plurality of gate lines 43 extending in a first direction in parallel with a predetermined interval therebetween, and each of the plurality of gate lines 43. The common wiring 47 is provided adjacent to and spaced apart and parallel. In this case, the plurality of common electrodes 49a and 49b are provided in the pixel area P so as to branch from the common line 47 and extend in parallel with the data line 60.

또한, 상기 게이트 배선(43)과 공통배선(47) 및 공통전극(49a, 49b) 위로 전면에 게이트 절연막(50)이 구비되고 있으며, 상기 게이트 절연막(50) 위로 상기 게이트 배선(43)과 교차하여 다수의 화소영역(P)을 정의하며 다수의 데이터 배선(60)이 구성되어 있다. In addition, a gate insulating film 50 is disposed over the gate wiring 43, the common wiring 47, and the common electrodes 49a and 49b, and intersects with the gate wiring 43 over the gate insulating film 50. As a result, a plurality of pixel regions P are defined, and a plurality of data lines 60 are formed.

그리고, 상기 각 화소영역(P)에 있어 상기 게이트 배선(43)과 데이터 배선(60)의 교차지점에는 게이트 전극(45)과 반도체층(미도시)과 소스 및 드레인 전극(53, 55)으로 구성되는 박막트랜지스터(Tr)가 형성되어 있다. 이때, 상기 소스 전극(53)은 상기 데이터 배선(60)에서 분기하고 있으며, 상기 게이트 전극(45)은 상기 게이트 배선(43)의 일부분으로 이루어지고 있다. In the pixel region P, the gate electrode 45, the semiconductor layer (not shown), and the source and drain electrodes 53 and 55 are disposed at the intersection of the gate line 43 and the data line 60. A thin film transistor Tr is formed. At this time, the source electrode 53 branches off from the data line 60, and the gate electrode 45 is a part of the gate line 43.

또한, 상기 박막트랜지스터(Tr)와 상기 데이터 배선(60) 위로 형성되며 상기 박막트랜지스터(Tr)의 드레인 전극(53)을 노출시키는 드레인 콘택홀(67)을 갖는 보호층(65)이 구비되고 있으며, 상기 보호층(68) 위로는 각 화소영역(P)에는 상기 드레인 콘택홀(67)을 통해 상기 을 드레인 전극(55)과 전기적으로 연결되며 상기 다수의 공통전극(49a, 49b)과 나란하게 이격하며 교대하는 다수의 화소전극(70a, 70b)이 형성되어 있다.In addition, a protective layer 65 is formed on the thin film transistor Tr and the data line 60 and has a drain contact hole 67 exposing the drain electrode 53 of the thin film transistor Tr. On the passivation layer 68, each pixel region P is electrically connected to the drain electrode 55 through the drain contact hole 67 and parallel to the plurality of common electrodes 49a and 49b. A plurality of pixel electrodes 70a and 70b spaced apart from each other are formed.

하지만, 이러한 구성을 갖는 종래의 횡전계형 액정표시장치용 어레이 기판(40)은, 상기 공통전극(49a, 49b)과 화소전극(60a, 60b)이 게이트 절연막(50)과 보호층(65)을 사이에 두고 형성되어 있으므로 서로 이웃한 상기 공통전극(49a, 49b)과 화소전극(60a, 60b) 사이에 형성되는 횡전계는 상기 공통전극(49a, 49b)과 화소전극(60a, 60b)의 기판(40)면으로부터의 높이 차이와, 이들 각 전극에 게이트 절연막(50)과 보호층(65)의 형성 유무 차이에 의해 서로 이웃한 이들 두 전극 사이에 발생되는 횡전계는 위치별로 그 세기가 달라지며 특히 상기 게이트 절연막(50)과 보호층(65)에 의해 상기 화소전극(60a, 60b)과 공통전극(49a, 49b) 간에 발생되는 횡전계의 세기가 저하됨으로써 구동 전압을 높게 형성해야 하는 문제가 있다.
However, in the conventional transverse electric field type liquid crystal display array substrate 40 having such a configuration, the common electrodes 49a and 49b and the pixel electrodes 60a and 60b form a gate insulating film 50 and a protective layer 65. The transverse electric field formed between the common electrodes 49a and 49b and the pixel electrodes 60a and 60b adjacent to each other is formed between the substrates of the common electrodes 49a and 49b and the pixel electrodes 60a and 60b. The transverse electric field generated between these two electrodes adjacent to each other due to the difference in height from the (40) plane and the difference between the formation of the gate insulating film 50 and the protective layer 65 at each of these electrodes differs in strength by position. In particular, the gate insulating film 50 and the protective layer 65 cause the strength of the transverse electric field generated between the pixel electrodes 60a and 60b and the common electrodes 49a and 49b to decrease, thereby forming a high driving voltage. There is.

본 발명은 이러한 종래의 횡전계형 액정표시장치의 문제점을 해결하기 위해 안출된 것으로, 서로 이웃한 공통전극과 화소전극에 의해 발생하는 횡전계의 세기를 증가시킴으로써 구동전압을 낮출 수 있으며, 나아가 서로 이웃한 공통전극과 화소전극 사이에 발생되는 횡전계가 위치별로 균일한 세기를 가짐으로써 투과율을 향상시킬 수 있는 횡전계형 액정표시장치용 어레이 기판을 제공하는 것을 그 목적으로 한다.
The present invention has been made to solve the problems of the conventional transverse electric field type liquid crystal display device, and the driving voltage can be lowered by increasing the intensity of the transverse electric field generated by the common electrode and the pixel electrode adjacent to each other. It is an object of the present invention to provide an array substrate for a transverse electric field type liquid crystal display device in which a transmissive electric field generated between a common electrode and a pixel electrode has a uniform intensity for each position, thereby improving transmittance.

전술한 바와 같은 목적을 달성하기 위한 본 발명의 일 실시예에 따른 횡전계형 액정표시장치용 어레이 기판은, 기판 상에 게이트 절연막을 사이에 두고 서로 교차하여 화소영역을 정의하며 형성된 게이트 배선 및 데이터 배선과; 상기 게이트 배선과 나란하게 이격되어 형성된 공통배선과; 상기 각 화소영역에 상기 게이트 배선과 데이터 배선과 연결되며 형성된 박막트랜지스터(Tr)와; 상기 박막트랜지스터(Tr)와 상기 데이터 배선 위로 전면에 형성된 보호층과; 상기 보호층 상부로 상기 화소영역 내에 상기 박막트랜지스터(Tr)와 연결되며 상기 데이터 배선과 나란하게 서로 이격하며 형성된 다수의 화소전극과, 상기 다수의 화소전극과 서로 교대하며 나란하게 형성된 다수의 중앙부 공통전극을 포함하며, 상기 각 화소영역 내에 서로 이웃한 상기 화소전극과 중앙부 공통전극 사이의 이격영역에 대응하는 상기 보호층에는 상기 기판측으로 오목한 홈이 구비된 것이 특징이다. An array substrate for a transverse electric field type liquid crystal display device according to an embodiment of the present invention for achieving the above object is a gate wiring and a data wiring formed by crossing each other with a gate insulating film interposed therebetween to define a pixel region. and; A common wiring formed to be spaced apart from the gate wiring; A thin film transistor Tr connected to the gate line and the data line in each pixel area; A protective layer formed on the entire surface of the thin film transistor Tr and the data line; A plurality of pixel electrodes connected to the thin film transistor Tr in the pixel area and spaced apart from each other in parallel to the data line, and a plurality of central parts formed alternately with the plurality of pixel electrodes And an electrode, and the protective layer corresponding to the spaced area between the pixel electrode and the central common electrode adjacent to each other in each pixel area is provided with a recess concave toward the substrate.

이때, 상기 홈은 상기 중앙부 공통전극과 화소전극와 인접하는 가장자리로부터 상기 이격영역의 중앙부로 갈수록 점진적으로 깊이 깊어지는 형태를 이루며, 상기 홈은 그 단면 형태가 반원 또는 반타원 형태인 것이 특징이다.In this case, the groove has a shape that gradually deepens from the edge adjacent to the central common electrode and the pixel electrode toward the center of the separation region, the groove has a semi-circular or semi-elliptic cross-sectional shape.

또한, 상기 보호층은 상기 홈이 형성된 부분을 제외한 부분은 평탄한 표면을 이루는 것이 특징이다. In addition, the protective layer is characterized in that the portion except for the groove is formed to form a flat surface.

또한, 상기 기판 상에는 상기 공통배선과 연결되며 상기 데이터 배선과 나란하게 상기 각 화소영역의 최외각에 형성된 최외각 공통전극이 구비되며, 상기 보호층 상부에는 각 화소영역 내에 상기 다수의 중앙부 공통전극의 일끝단을 연결시키는 보조공통패턴과, 상기 다수의 화소전극의 일끝단을 연결시키는 보조화소패턴이 형성되며, 상기 보호층 상부에는 상기 데이터 배선에 대응하여 상기 중앙부 공통전극을 이루는 동일한 물질로 이루어지며 상기 보조공통패턴과 연결된 도전패턴이 형성된 것이 특징이다.In addition, an outermost common electrode is formed on the substrate to be connected to the common line and formed at the outermost side of each pixel area in parallel with the data line. An auxiliary common pattern connecting one end and an auxiliary pixel pattern connecting one end of the plurality of pixel electrodes are formed, and the protective layer is formed of the same material forming the central common electrode corresponding to the data line. The conductive pattern is connected to the auxiliary common pattern.

또한, 상기 데이터 배선과 상기 화소전극과 최외각 및 중앙부 공통전극은 각 화소영역의 중앙부를 기준으로 대칭적으로 꺾인 구조를 이룸으로써 각 화소영역이 이중 도메인을 이루는 것이 특징이다.In addition, the data line, the pixel electrode, the outermost part, and the central common electrode form a symmetrically bent structure with respect to the center of each pixel area, so that each pixel area forms a double domain.

그리고, 상기 보호층에는 상기 박막트랜지스터(Tr)의 드레인 전극을 노출시키는 드레인 콘택홀과, 상기 최외각 공통전극의 일끝단을 노출시키는 공통 콘택홀이 구비되며, 상기 보조화소패턴은 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하며, 상기 보조공통패턴은 상기 공통 콘택홀을 통해 상기 최외각 공통전극과 접촉하는 것이 특징이다.The protective layer may include a drain contact hole exposing the drain electrode of the thin film transistor Tr and a common contact hole exposing one end of the outermost common electrode, and the auxiliary pixel pattern may include the drain contact hole. The drain electrode may be in contact with the drain electrode, and the auxiliary common pattern may contact the outermost common electrode through the common contact hole.

또한, 상기 공통배선과 상기 최외각 공통전극 및 상기 게이트 배선은 동일한 층에 동일한 금속 물질로 형성되며, 상기 다수의 중앙부 공통전극과 상기 다수의 화소전극과 상기 보조공통패턴과 상기 보조화소패턴은 동일한 층에 동일한 물질로 형성된 것이 특징이다.The common wiring, the outermost common electrode, and the gate wiring are formed of the same metal material on the same layer, and the plurality of central common electrodes, the plurality of pixel electrodes, the auxiliary common pattern, and the auxiliary pixel pattern are the same. It is characterized by being formed of the same material in the layer.

그리고, 상기 각 화소영역에는 상기 기판상에 상기 최외각 공통전극과 연결된 제 1 스토리지 전극과, 상기 게이트 절연막 상에 상기 제 1 스토리지 전극과 중첩하며 형성된 제 2 스토리지 전극이 형성되며, 상기 중첩하는 상기 제 1, 2 스토리지 전극 및 이들 두 전극 사이에 개재된 상기 게이트 절연막은 스토리지 커패시터를 이루는 것이 특징이다.Each pixel region includes a first storage electrode connected to the outermost common electrode on the substrate, and a second storage electrode formed to overlap the first storage electrode on the gate insulating layer. The first and second storage electrodes and the gate insulating layer interposed between the two electrodes form a storage capacitor.

또한, 상기 보호층은 2㎛ 내지 3㎛의 두께를 가지며, 상기 홈은 그 깊이가 0.2㎛ 내지 1㎛인 것이 특징이다.
In addition, the protective layer has a thickness of 2㎛ 3㎛, the groove is characterized in that the depth of 0.2 1㎛.

본 발명의 일 실시예에 따른 횡전계형 액정표시장치용 어레이 기판의 제조방법은, 기판 상에 일방향으로 연장하며 서로 이격하는 게이트 배선 및 공통배선을 형성하는 단계와; 상기 게이트 배선 및 공통배선을 덮으며 전면에 게이트 절연막을 형성하는 단계와; 상기 게이트 절연막 위로 상기 게이트 배선과 교차하여 화소영역을 정의하는 데이터 배선을 형성하고, 동시에 상기 화소영역 내에 상기 게이트 배선과 상기 데이터 배선과 연결된 박막트랜지스터(Tr)를 형성하는 단계와; 상기 박막트랜지스터(Tr)와 데이터 배선 위로 평탄한 표면을 갖는 보호층을 형성하는 단계와; 상기 보호층 위로 상기 화소영역 내에 상기 박막트랜지스터(Tr)와 연결되며 상기 데이터 배선과 나란하게 서로 이격하며 다수의 화소전극과, 상기 다수의 화소전극과 서로 교대하며 나란하게 이격하는 다수의 중앙부 공통전극을 형성하는 단계를 포함하며, 상기 다수의 화소전극과 중앙부 공통전극을 형성하기 이전에 상기 평탄한 표면을 갖는 보호층을 패터닝함으로써 상기 각 화소영역 내에 서로 이웃한 상기 화소전극과 중앙부 공통전극 사이의 이격영역에 대응하여 상기 보호층 표면에 상기 기판측으로 오목한 홈을 형성하는 단계를 포함하는 것이 특징이다.A method of manufacturing an array substrate for a transverse electric field type liquid crystal display device according to an embodiment of the present invention includes forming a gate wiring and a common wiring extending in one direction and spaced apart from each other on a substrate; Forming a gate insulating film over the gate wiring and the common wiring; Forming a data line defining a pixel region on the gate insulating layer to cross the gate line, and simultaneously forming a thin film transistor (Tr) connected to the gate line and the data line in the pixel region; Forming a protective layer having a flat surface on the thin film transistor Tr and the data line; The plurality of central electrodes connected to the thin film transistor Tr in the pixel area on the passivation layer and spaced apart from each other in parallel to the data line and alternately spaced apart from and parallel to the plurality of pixel electrodes. Forming a protective layer having the flat surface prior to forming the plurality of pixel electrodes and the central common electrode, and forming a gap between the pixel electrode and the central common electrode adjacent to each other in the pixel region. And forming a recess on the surface of the protective layer corresponding to a region toward the substrate.

또한, 상기 공통배선과 게이트 배선을 형성하는 단계는, 상기 화소영역의 최외각부에 상기 공통배선과 연결되며 상기 데이터 배선과 나란하게 최외각 공통전극과, 상기 최외각 공통전극과 연결된 제 1 스토리지 전극을 형성하는 단계를 포함하며, 상기 데이터 배선과 박막트랜지스터(Tr)를 형성하는 단계는, 상기 게이트 절연막 상에 상기 제 1 스토리지 전극과 중첩하며 제 2 스토리지 전극을 형성하는 단계를 포함하며, 상기 중앙부 공통전극과 화소전극을 형성하는 단계는, 상기 보호층 위로 상기 각 화소영역 내에 상기 다수의 중앙부 공통전극의 일끝단을 연결시키는 보조공통패턴과, 상기 다수의 화소전극의 일끝단을 연결시키는 보조화소패턴을 형성하는 단계를 포함한다.The forming of the common wiring and the gate wiring may include: first storage connected to the common wiring at the outermost portion of the pixel area and connected to the outermost common electrode and the outermost common electrode in parallel with the data wiring; And forming an electrode, wherein forming the data line and the thin film transistor Tr includes forming a second storage electrode on the gate insulating layer and overlapping the first storage electrode. The forming of the central common electrode and the pixel electrode may include: an auxiliary common pattern connecting one end of the plurality of central common electrodes in the pixel area over the passivation layer; Forming a pixel pattern.

이때, 상기 보조공통패턴과 보조화소패턴을 형성하는 단계는, 상기 보호층 상부에 상기 데이터 배선에 대응하여 상기 보조공통패턴과 연결된 도전패턴을 형성하는 단계를 포함하는 것이 특징이다.In this case, the forming of the auxiliary common pattern and the auxiliary pixel pattern may include forming a conductive pattern connected to the auxiliary common pattern on the protective layer in correspondence with the data line.

그리고, 상기 데이터 배선과 상기 화소전극과 최외각 및 중앙부 공통전극은 각 화소영역의 중앙부를 기준으로 대칭적으로 꺾인 구조를 이루도록 형성하는 것이 특징이다.The data line, the pixel electrode, the outermost part, and the central common electrode may be formed to be symmetrically bent with respect to the center of each pixel area.

또한, 상기 홈을 형성하는 단계는, 상기 박막트랜지스터(Tr)의 드레인 전극을 노출시키는 드레인 콘택홀과, 상기 최외각 공통전극의 일끝단을 노출시키는 공통 콘택홀을 형성하는 단계를 포함하며, 상기 보조화소패턴은 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하며, 상기 보조공통패턴은 상기 공통 콘택홀을 통해 상기 최외각 공통전극과 접촉하도록 형성하는 것이 특징이며, 이때, 상기 홈을 형성하는 단계는, 상기 평탄한 보호층 위로 투과영역과 차단영역 및 다수의 슬릿을 포함하는 반투과영역을 갖는 노광 마스크를 위치시키고, 상기 보호층에 대해 노광을 실시하는 단계와; 상기 노광된 보호층을 현상하는 단계를 포함하며, 상기 드레인 콘택홀과 공통콘택홀에 대응하여 상기 차단영역을 위치시키고, 상기 반투과영역은 상기 중앙부 공통전극과 화소전극의 이격영역에 위치시키며, 상기 반투과영역에 구비되는 다수의 슬릿은 상기 각 이격영역에 대응하여 상기 이격영역의 중앙부에서 상기 중앙부 공통전극과 화소전극이 위치하는 부분으로 갈수록 조밀한 구성을 갖도록 배치된 상태에서 상기 노광을 진행하는 것이 특징이다.
The forming of the groove may include forming a drain contact hole exposing the drain electrode of the thin film transistor Tr and a common contact hole exposing one end of the outermost common electrode. The auxiliary pixel pattern is in contact with the drain electrode through the drain contact hole, and the auxiliary common pattern is formed in contact with the outermost common electrode through the common contact hole. Positioning an exposure mask having a transmissive area including a transmissive area and a blocking area and a plurality of slits over the flat passivation layer, and exposing the passivation layer; And developing the exposed protective layer, wherein the blocking region is positioned in correspondence with the drain contact hole and the common contact hole, and the transflective region is positioned in a spaced area between the central common electrode and the pixel electrode. The plurality of slits provided in the transflective area are exposed in a state where the plurality of slits are arranged closer to the central common electrode and the pixel electrode in a space corresponding to each of the spaced apart areas. It is characterized by.

본 발명에 따른 횡전계형 액정표시장치용 어레이 기판은, 각 화소영역 내에서 평행하게 서로 교대하도록 구성되는 공통전극과 화소전극이 모두 보호층 상에 형성됨과 동시에 상기 서로 이격하는 공통전극과 화소전극 사이에 위치하는 보호층의 표면이 기판면 쪽으로 오목한 형태를 이루도록 하여 서로 이웃하는 공통전극과 화소전극 사이의 이격간격에 형성되는 횡전계가 균일한 세기를 같도록 함으로써 완벽한 횡전계를 구현시킬 수 있으므로 액정분자의 제어력이 상승하여 표시품질을 향상시키는 효과가 있다. In the array substrate for a transverse electric field type liquid crystal display device according to the present invention, a common electrode and a pixel electrode configured to alternate with each other in parallel in each pixel area are formed on a protective layer, and the common electrode and the pixel electrode are spaced apart from each other. Since the surface of the protective layer located in the concave shape is formed toward the substrate surface, the transverse electric field formed at the separation distance between the common electrode and the pixel electrode adjacent to each other has the same uniform intensity, so that the perfect transverse electric field can be realized. The control power of the molecule is increased to improve the display quality.

또한, 데이터 배선과 이와 나란하게 형성되는 공통전극과 화소전극이 각 화소영역 내에서 상하로 꺾여 선대칭 구조를 이루도록 형성되어 이중 도메인을 형성함으로써 시야각 변화에 따른 색차를 억제하는 효과가 있다.
In addition, the common electrode and the pixel electrode which are formed in parallel with the data line are formed to be linearly symmetrical by bending up and down in each pixel area, thereby forming a dual domain, thereby suppressing the color difference due to the change in the viewing angle.

도 1은 일반적인 횡전계형 액정표시장치의 일부를 개략적으로 도시한 단면도.
도 2a, 2b는 일반적인 횡전계형 액정표시장치의 온(on), 오프(off) 상태의 동작을 각각 도시한 단면도.
도 3은 종래의 일반적인 횡전계형 액정표시장치용 어레이 기판에 있어, 스위칭 소자를 포함하는 하나의 화소영역을 도시한 평면도.
도 4는 도 3을 절단선 Ⅳ-Ⅳ를 따라 절단한 부분에 대한 단면도.
도 5는 본 발명의 실시예에 따른 횡전계형 액정표시장치용 기판에 있어, 박막트랜지스터(Tr)를 포함하는 하나의 화소영역을 도시한 평면도.
도 6은 도 5를 절단선 Ⅵ-Ⅵ를 따라 절단한 부분에 대한 단면도.
도 7은 도 5를 절단선 Ⅶ-Ⅶ를 따라 절단한 부분에 대한 단면도.
도 8은 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판을 구비한 액정표시장치의 하나의 화소영역 내의 서로 이웃한 중앙부 공통전극과 화소영역 사이의 이격영역을 통과한 빛의 투과율을 나타낸 그래프.
도 9는 비교예로서 홈이 구비되지 않은 평탄한 표면을 갖는 보호층을 구비한 횡전계형 액정표시장치용 어레이 기판을 구비한 액정표시장치의 하나의 화소영역 내의 서로 이웃한 중앙부 공통전극과 화소영역 사이의 이격영역을 통과한 빛의 투과율을 나타낸 그래프.
도 10a 내지 10e는 도 5를 절단선 Ⅵ-Ⅵ를 따라 절단한 부분에 대한 제조 단계별 공정 단면도.
도 11a 내지 도 11e는 도 5를 절단선 Ⅶ-Ⅶ 따라 절단한 부분에 대한 제조 단계별 공정 단면도.
1 is a cross-sectional view schematically showing a part of a general transverse electric field type liquid crystal display device.
FIGS. 2A and 2B are cross-sectional views respectively showing the on and off states of a general transverse electric field liquid crystal display device;
BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to an array substrate for a liquid crystal display device.
4 is a cross-sectional view of a portion cut along line IV-IV of FIG. 3;
FIG. 5 is a plan view illustrating one pixel area including a thin film transistor Tr in a transverse field type liquid crystal display substrate according to an exemplary embodiment of the present invention. FIG.
6 is a cross-sectional view of the portion cut along line VI-VI of Fig. 5;
Fig. 7 is a cross-sectional view of a portion cut along line VII-VII of Fig. 5; Fig.
8 is a view illustrating a transmittance of light passing through a spaced area between a central common electrode and a pixel region adjacent to each other in one pixel area of a liquid crystal display device having an array substrate for a transverse electric field type liquid crystal display device according to an exemplary embodiment of the present invention. Graph shown.
9 shows, as a comparative example, between neighboring central common electrodes and pixel areas in one pixel area of a liquid crystal display device having an array substrate for a transverse electric field type liquid crystal display device having a protective layer having a flat surface having no groove. A graph showing the transmittance of light through a spaced area of.
10A to 10E are cross-sectional views of manufacturing steps of a portion cut along the cutting line VI-VI of FIG. 5.
11A to 11E are cross-sectional views of the manufacturing steps for the portion cut along the cut line VIII-VIII in FIG.

이하, 첨부한 도면을 참조하여 본 발명의 바람직한 실시예를 설명한다.Hereinafter, preferred embodiments of the present invention will be described with reference to the accompanying drawings.

도 5는 본 발명의 실시예에 따른 횡전계형 액정표시장치용 기판에 있어, 박막트랜지스터(Tr)를 포함하는 하나의 화소영역을 도시한 평면도이다.FIG. 5 is a plan view illustrating one pixel area including a thin film transistor Tr in a substrate for a transverse electric field type liquid crystal display according to an exemplary embodiment of the present invention.

우선, 도시한 바와같이, 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판은, 베이스를 이루는 투명한 기판(101) 상에 서로 종횡으로 연장되어 교차함으로서 다수의 화소영역(P)을 정의하는 다수의 데이터 배선(130)과 게이트 배선(103)이 형성되어 있다. First, as illustrated, the array substrate for a transverse electric field type liquid crystal display device according to an exemplary embodiment of the present invention defines a plurality of pixel regions P by extending longitudinally and intersecting with each other on a transparent substrate 101 forming a base. A plurality of data wirings 130 and gate wirings 103 are formed.

또한, 각 화소영역(P)을 관통하며 상기 게이트 배선(103)과 이격하며 공통배선(110)이 형성되어 있다.In addition, a common wiring 110 is formed through the pixel region P and spaced apart from the gate wiring 103.

또한, 상기 각 화소영역(P)에 있어 상기 게이트 배선(103)과 데이터 배선(130)의 교차하는 부근에는 이들 게이트 및 데이터 배선(103, 130)과 연결된 스위칭 소자인 박막트랜지스터(Tr)가 형성되어 있다. 이때, 상기 박막트랜지스터(Tr)는 게이트 전극(106), 게이트 절연막(미도시), 반도체층(미도시)과 서로 이격하는 소스 및 드레인 전극(133, 136)으로 구성되고 있다. In the pixel region P, a thin film transistor Tr, which is a switching element connected to the gate and data lines 103 and 130, is formed near the intersection of the gate line 103 and the data line 130. It is. In this case, the thin film transistor Tr includes a gate electrode 106, a gate insulating film (not shown), and source and drain electrodes 133 and 136 spaced apart from each other.

그리고, 상기 박막트랜지스터(Tr)와 상기 데이터 배선(130) 위로 상기 박막트랜지스터(Tr)의 드레인 전극(136) 더욱 정확히는 상기 드레인 전극(136)과 연결된 제 2 스토리지 전극(139)을 노출시키는 드레인 콘택홀(149)과 상기 최외각 공통전극(116)을 노출시키는 공통 콘택홀(151)을 갖는 보호층(미도시)이 형성되고 있다. The drain contact exposing the drain electrode 136 of the thin film transistor Tr to the thin film transistor Tr and the data line 130 more accurately exposes the second storage electrode 139 connected to the drain electrode 136. A protective layer (not shown) having a hole 149 and a common contact hole 151 exposing the outermost common electrode 116 is formed.

이때, 이러한 보호층(미도시)의 표면은 이의 상부에 구비된 중앙부 공통전극(165)과 화소전극(162) 사이에 위치하는 부분은 상기 기판(101) 면을 향하여 오목한 형태를 이루는 것이 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)에 있어 가장 큰 특징적인 구성 중 하나가 되고 있다. 이러한 구성은 단면 구성을 통해 더욱 잘 나타나므로 추후 단면 구성 통해 상세히 설명한다.In this case, the surface of the protective layer (not shown) is formed between the central common electrode 165 and the pixel electrode 162 provided on the upper portion of the concave shape toward the substrate 101 surface of the present invention. The array substrate 101 for a transverse electric field type liquid crystal display device according to an embodiment has become one of the largest characteristic configurations. Such a configuration is better shown through the cross-sectional configuration, and will be described later in detail through the cross-sectional configuration.

한편, 상기 각 화소영역(P) 내부에는 상기 공통배선(110)이 형성된 층에 상기 공통배선(110)에서 분기한 형태로서 상기 데이터 배선(130)과 나란하게 최외각 공통전극(116)이 형성되고 있으며, 상기 보호층(미도시) 상부에는 상기 공통 콘택홀(151)을 통해 상기 최외각 공통전극(116)과 접촉하는 보조공통패턴(164)이 형성되어 있으며, 상기 보조공통패턴(164)에서 분기하여 상기 최외각 공통전극(116)과 나란하게 다수의 중앙부 공통전극(165)이 형성되어 있다. Meanwhile, the outermost common electrode 116 is formed in the pixel area P in a form in which the common wiring 110 is branched from the common wiring 110 in parallel with the data line 130. The auxiliary common pattern 164 is formed on the passivation layer (not shown) to contact the outermost common electrode 116 through the common contact hole 151, and the auxiliary common pattern 164. A plurality of central common electrodes 165 are formed to branch from and parallel to the outermost common electrode 116.

또한, 각 화소영역(P) 내부에는 상기 드레인 콘택홀(149)을 통해 상기 박막트랜지스터(Tr)의 드레인 전극(136)과 연결되는 보조화소패턴(161)이 상기 공통배선(110)과 나란하게 형성되어 있으며, 상기 보조화소패턴(161)에서 분기하여 다수의 화소전극(162)이 형성되어 있다.In addition, an auxiliary pixel pattern 161 connected to the drain electrode 136 of the thin film transistor Tr through the drain contact hole 149 is disposed in the pixel area P in parallel with the common wiring 110. A plurality of pixel electrodes 162 are formed by branching from the auxiliary pixel pattern 161.

이때, 도면에서는 상기 최외각 및 중앙부 공통전극(116, 165)과 화소전극(162)은 각 화소영역(P)의 중앙부에 위치한 상기 게이트 배선(103)과 나란한 가상의 기준선을 기준으로 대칭적으로 소정의 각도를 가지며 꺾여진 구성을 이룸을 일례로 보이고 있지만, 상기 공통전극(116, 165)과 화소전극(162)이 각 화소영역(P) 내에서 반드시 상하로 대칭적으로 꺾인 구성을 이룰 필요는 없으며, 이 경우 상기 다수의 화소전극(162)과 공통전극(116, 165)은 직선의 바(bar) 형태를 갖도록 형성될 수도 있다.In this drawing, the outermost and central common electrodes 116 and 165 and the pixel electrode 162 are symmetrically with respect to an imaginary reference line parallel to the gate wiring 103 positioned at the center of each pixel region P. FIG. Although the configuration is bent at a predetermined angle, the common electrode 116 and 165 and the pixel electrode 162 must be symmetrically bent up and down in each pixel area P. In this case, the plurality of pixel electrodes 162 and the common electrodes 116 and 165 may be formed to have a straight bar shape.

한편, 상기 다수의 공통전극(116, 165)과 화소전극(162)이 각 화소영역(P) 에서 상하로 대칭적으로 꺾인 구성을 이루는 경우, 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)은 각 화소영역(P)의 중앙부를 기준으로 이의 상부와 하부는 상기 공통전극(116, 165)과 화소전극(162)의 방향을 달리하게 됨으로써 각 화소영역(P) 내에 서로 다른 2개의 도메인 영역이 형성되는 것이 특징이다. Meanwhile, when the plurality of common electrodes 116 and 165 and the pixel electrode 162 are symmetrically bent up and down in each pixel region P, for a transverse electric field type liquid crystal display device according to an exemplary embodiment of the present invention. The array substrate 101 has a central portion of each pixel region P, and upper and lower portions thereof change directions of the common electrodes 116 and 165 and the pixel electrode 162 so that the array substrate 101 is disposed within each pixel region P. FIG. The other two domain regions are formed.

횡전계형 액정표시장치용 어레이 기판의 특성상 화소영역(P)이 단일 도메인 영역으로 이루어지는 경우, 사용자의 시야각 변화에 따라 색차가 발생하는데, 이렇게 각 화소영역(P)에 이중 도메인 영역이 구성되는 경우, 각 도메인 영역이 상호 보상 작용을 하여 사용자의 시야각에 따른 색차를 저감시킬 수 있으므로 표시품질을 향상시키는 효과가 있다. When the pixel region P is a single domain region due to the characteristics of the array substrate for a transverse electric field type liquid crystal display device, a color difference occurs according to a change in the viewing angle of the user. In this case, when the dual domain region is configured in each pixel region P, Since each domain area may mutually compensate, color difference according to a viewing angle of a user may be reduced, thereby improving display quality.

한편, 이들 화소전극(162) 및 공통전극(116, 165)의 꺾인 구성을 가짐으로써 상기 데이터 배선(130) 또한 각 화소영역(P)의 중앙부를 기준으로 대칭적으로 꺾인 구성을 가지는 경우, 상기 데이터 배선(130)은 각 화소영역(P)별로 분리 형성된 것이 아니라 표시영역 전체에 대해 연결된 구성을 가지므로 데이터 배선(130)은 표시영역에 있어서는 각 화소영역(P)의 중앙부를 기준으로 꺾인 지그재그 형태를 이루는 것이 특징이다. In the meantime, when the pixel electrode 162 and the common electrodes 116 and 165 have a bent configuration, the data line 130 is also symmetrically bent with respect to the central portion of each pixel region P. Since the data wires 130 are not separately formed for each pixel area P but have a configuration connected to the entire display area, the data wires 130 are zigzag bent with respect to the center of each pixel area P in the display area. It is characteristic to form.

또한, 각 화소영역(P) 내에서 상기 박막트랜지스터(Tr)가 형성된 부근에는 상기 공통배선(110)에서 분기한 최외각 공통전극(116)이 타영역대비 넓은 폭을 갖도록 형성됨으로써 제 1 스토리지 전극(117)을 이루고 있으며, 이의 상부로 상기 제 1 스토리지 전극(117)과 중첩하며 상기 드레인 전극(136)이 형성된 동일한 층 즉, 상기 게이트 절연막(미도시) 상에 상기 드레인 전극(136)에서 연장하여 제 2 스토리지 전극(139)이 형성되고 있다. In addition, the outermost common electrode 116 branched from the common wiring 110 is formed to have a wider width than other regions in the vicinity of the thin film transistor Tr formed in each pixel region P, thereby forming the first storage electrode. And extends from the drain electrode 136 on the same layer on which the drain electrode 136 is formed and overlaps the first storage electrode 117 on the gate insulating layer (not shown). As a result, the second storage electrode 139 is formed.

이러한 구성에 의해 상기 게이트 절연막(미도시)을 사이에 두고 서로 중첩하는 제 1 및 제 2 스토리지 전극(117, 139)은 스토리지 커패시터(StgC)를 이룬다. In this configuration, the first and second storage electrodes 117 and 139 overlapping each other with the gate insulating layer interposed therebetween form a storage capacitor StgC.

한편, 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)의 변형예로서 상기 제 2 스토리지 전극은 상기 제 1 스토리지 전극(117)에 대응하여 상기 게이트 절연막(미도시) 위로 상기 드레인 전극(136)에서 분기한 형태가 아닌 독립적으로 분리되어 아일랜드 형태로 형성될 수도 있다. On the other hand, as a modification of the array substrate 101 for a transverse electric field type liquid crystal display device according to an embodiment of the present invention, the second storage electrode is formed on the gate insulating layer (not shown) corresponding to the first storage electrode 117. Rather than being branched from the drain electrode 136, they may be separated and formed in an island shape.

이 경우, 상기 변형예에 따른 횡전계형 액정표시장치용 어레이 기판의 경우, 상기 보호층에는 상기 드레인 전극을 노출시키는 드레인 콘택홀과 상기 제 2 스토리지 전극을 노출시키는 스토리지 콘택홀이 분리되어 각각 형성되며, 상기 박막트랜지스터(Tr)의 드레인 전극(136)과 드레인 콘택홀을 통해 접촉하는 상기 보조화소패턴(161)의 폭이 타영역 대비 큰 폭을 가짐으로써 상기 제 2 스토리지 전극과 중첩되며, 상기 보호층(미도시)에 구비된 상기 제 2 스토리지 전극을 노출시키는 상기 스토리지 콘택홀을 통해 상기 제 2 스토리지 전극과 접촉하는 구성을 이루는 것이 특징이다.
In this case, in the array substrate for a transverse electric field type liquid crystal display device according to the modification, a drain contact hole for exposing the drain electrode and a storage contact hole for exposing the second storage electrode are separately formed in the passivation layer. The width of the auxiliary pixel pattern 161 in contact with the drain electrode 136 of the thin film transistor Tr through the drain contact hole is larger than that of the other region so that the second electrode overlaps with the second storage electrode. And the second storage electrode is in contact with the second storage electrode through the storage contact hole exposing the second storage electrode provided in the layer (not shown).

이후에는 전술한 평면 구성을 갖는 본 발명의 실시예에 따른 액정표시장치용 어레이 기판의 단면 구조에 대해 설명한다. Hereinafter, a cross-sectional structure of an array substrate for a liquid crystal display device according to an exemplary embodiment of the present invention having the planar configuration described above will be described.

도 6은 도 5를 절단선 Ⅵ-Ⅵ를 따라 절단한 부분에 대한 단면도이며, 도 7은 도 5를 절단선 Ⅶ-Ⅶ를 따라 절단한 부분에 대한 단면도이다. 설명의 편의를 위해 각 화소영역(P) 내에 스위칭 소자인 박막트랜지스터(Tr)가 형성되는 영역을 스위칭 영역(TrA)이라 정의하며, 스토리지 커패시터(StgC)가 형성되는 영역을 스토리지 영역(StgA)이라 정의한다.FIG. 6 is a cross-sectional view of a portion taken along the cutting line VI-VI of FIG. 5, and FIG. 7 is a cross-sectional view of a portion taken along the cutting line VI-V of FIG. 5. For convenience of description, an area in which the thin film transistor Tr, which is a switching element, is formed in each pixel area P is defined as a switching area TrA, and an area in which the storage capacitor StgC is formed is called a storage area StgA. define.

도시한 바와 같이, 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)은 베이스를 이루는 투명한 절연재질로 이루어진 기판(101) 상에 일방향으로 연장하는 게이트 배선(도 5의 103)이 형성되어 있으며, 상기 게이트 배선(도 5의 103)에서 이격하여 나란하게 공통배선(도 5의 110)이 형성되어 있다. 이때, 상기 스위칭 영역(TrA)에 있어서는 상기 기판(101) 상에 상기 게이트 배선(도 5의 103)에서 분기하거나 또는 게이트 배선(도 5의 103)의 일부 자체로 이루어진 게이트 전극(106)이 형성되고 있다. As illustrated, the array substrate 101 for a transverse electric field type liquid crystal display device according to an exemplary embodiment of the present invention has a gate wiring extending in one direction on a substrate 101 made of a transparent insulating material forming a base (103 in FIG. 5). The common wiring (110 of FIG. 5) is formed side by side, spaced apart from the gate wiring (103 of FIG. 5). At this time, in the switching region TrA, a gate electrode 106 is formed on the substrate 101 by branching from the gate wiring 103 (FIG. 5) or a part of the gate wiring 103 (FIG. 5) itself. It is becoming.

또한, 상기 기판(101) 상의 각 화소영역(P) 내부에는 상기 공통배선(110)에서 분기하여 데이터 배선(130)과 인접하며 최외각 공통전극(116)이 형성되어 있다. 이때, 상기 최외각 공통전극(116) 중 상기 스위칭 영역(TrA)에 인접한 최외각 전극(116)은 타영역 대비 큰 폭을 가지며 형성됨으로써 제 1 스토리지 전극(117)을 이루고 있다.In addition, an outermost common electrode 116 is formed in each pixel area P on the substrate 101 to branch from the common wiring 110 to be adjacent to the data wiring 130. In this case, the outermost electrode 116 adjacent to the switching region TrA of the outermost common electrode 116 is formed to have a larger width than the other regions to form the first storage electrode 117.

다음, 상기 게이트 배선(도 5의 103)과 게이트 전극(106)과 상기 공통배선(도 5의 110)과 최외각 공통전극(116) 및 제 1 스토리지 전극(117) 위로 전면에 무기절연물질 예를들면 산화실리콘(SiO2) 또는 질화실리콘(SiNx)으로 이루어진 게이트 절연막(119)이 형성되어 있다. Next, an example of an inorganic insulating material on the front surface of the gate wiring (103 in FIG. 5), the gate electrode 106, the common wiring (110 in FIG. 5), the outermost common electrode 116, and the first storage electrode 117. For example, a gate insulating layer 119 made of silicon oxide (SiO 2 ) or silicon nitride (SiNx) is formed.

또한, 상기 게이트 절연막(119) 위로 상기 스위칭 영역(TrA)에는 순수 비정질 실리콘으로 이루어진 액티브층(120a)과 불순물 비정질 실리콘으로 이루어진 오믹콘택층(120b)으로 구성된 반도체층(120)이 형성되어 있다.In addition, a semiconductor layer 120 including an active layer 120a made of pure amorphous silicon and an ohmic contact layer 120b made of impurity amorphous silicon is formed in the switching region TrA on the gate insulating layer 119.

그리고, 상기 게이트 절연막(119) 위로 상기 게이트 배선(도 5의 103)과 교차하여 화소영역(P)을 정의하는 데이터 배선(130)이 형성되어 있으며, 상기 스위칭 영역(TrA)에는 상기 반도체층(120) 위로 상기 데이터 배선(130)에서 분기한 소스 전극(133)이 형성되어 있으며 상기 소스 전극(133)과 이격하며 드레인 전극(136)이 형성되어 있다. In addition, a data line 130 is formed on the gate insulating layer 119 to define the pixel region P to intersect with the gate line 103 in FIG. 5, and in the switching region TrA, the semiconductor layer ( A source electrode 133 branched from the data line 130 is formed on the data line 130, and a drain electrode 136 is formed to be spaced apart from the source electrode 133.

이때, 상기 스위칭 영역(TrA)에 순차 적층된 게이트 전극(106)과 게이트 절연막(119)과 반도체층(120) 및 서로 이격하는 소스 및 드레인 전극(133, 136)은 스위칭 소자인 박막트랜지스터(Tr)를 이룬다. In this case, the gate electrode 106, the gate insulating layer 119, the semiconductor layer 120, and the source and drain electrodes 133 and 136 spaced apart from each other, sequentially stacked in the switching region TrA, are thin film transistors Tr as switching elements. ).

또한, 상기 스토리지 영역(StgA)에는 상기 게이트 절연막(119) 상부로 상기 제 1 스토리지 전극(117)에 대응하여 상기 드레인 전극(136)이 연장하여 구성됨으로써 제 2 스토리지 전극(139)을 이루고 있는 것이 특징이다. 이때, 상기 제 2 스토리지 전극(136)은 실시예의 경우 상기 드레인 전극(136)에서 분기하여 형성됨을 보이고 있지만, 변형예의 경우 상기 제 2 스토리지 전극(136)은 상기 드레인 전극(136)과 연결되지 않고 상기 스토리지 영역(StgC)에 아일랜드 형태로 형성될 수 있다. In addition, the drain region 136 is formed in the storage region StgA to correspond to the first storage electrode 117 on the gate insulating layer 119 to form a second storage electrode 139. It is characteristic. In this case, the second storage electrode 136 is formed to branch from the drain electrode 136 in the embodiment, but in the modified example, the second storage electrode 136 is not connected to the drain electrode 136. The storage region StgC may be formed in an island shape.

한편, 상기 스토리지 영역(StgA)에 순차 적층된 상기 제 1 스토리지 전극(117)과 게이트 절연막(119)과 제 2 스토리지 전극(139)은 스토리지 커패시터(StgC)를 이룬다. The first storage electrode 117, the gate insulating layer 119, and the second storage electrode 139 sequentially stacked in the storage region StgA form a storage capacitor StgC.

다음, 상기 데이터 배선(130)과 소스 및 드레인 전극(133, 136)과 제 2 스토리지 전극(139) 위로 유기절연물질 예를들면 포토아크릴(photo acryl) 또는 벤조사이클로부텐(BCB)로 이루어져 하부의 구성요소의 단차에 관계없이 평탄한 표면을 갖는 보호층(145)이 형성되어 있다. Next, an organic insulating material such as photo acryl or benzocyclobutene (BCB) is disposed on the data line 130, the source and drain electrodes 133 and 136, and the second storage electrode 139. A protective layer 145 is formed having a flat surface regardless of the level of the component.

이렇게 보호층(145)을 유기절연 물질로 무기절연물질 대비 두꺼운 두께를 갖도록 한 것은 상기 데이터 배선(130)과 이의 상부에 형성되는 도전성 물질로 이루어진 도전패턴(169)과의 중첩에 의해 발생되는 기생용량을 최소화하고, 상기 데이터 배선(130) 주변에 형성되는 상기 최외각 공통전극(116)의 영향을 최소화하기 위함이며, 나아가 본 발명의 특징 상, 상기 보호층(145) 표면을 식각하여 상기 기판(101) 측으로 오목한 홈(hm)이 구성된 형태를 이루어야 하는데 이러한 패터닝이 가능하도록 하기 위함이다.The protective layer 145 is made of an organic insulating material to have a thickness thicker than that of the inorganic insulating material, which is a parasitic generated by the overlap between the data line 130 and the conductive pattern 169 made of a conductive material formed thereon. In order to minimize the capacitance and minimize the influence of the outermost common electrode 116 formed around the data line 130, furthermore, in the aspect of the present invention, the surface of the protective layer 145 is etched to form the substrate. The groove (hm) concave to the (101) side should be made in order to enable this patterning.

이때, 상기 보호층(145)은 평탄한 표면을 갖는다고 언급하였지만, 실질적으로 보호층(145)은 하부에 위치하는 구성요소간에 발생되는 단차를 극복할 수 있도록 2㎛ 내지 3㎛ 정도의 두께를 갖도록 형성됨으로 평탄한 표면을 이룬 상태에서 각 화소영역(P) 내부에 대응되는 부분 중 상기 보호층(145) 상부에 구비되는 서로 이격하는 중앙부 공통전극(165)과 화소전극(162) 사이의 이격영역에 대응되는 부분을 회절 노광 마스크(미도시)를 이용하여 노광한 후 현상함으로써 상기 기판(101)면으로 오목한 상태를 갖는 홈(hm)이 형성되고 있는 것이 특징이다.  In this case, although the protective layer 145 has been mentioned as having a flat surface, the protective layer 145 may have a thickness of about 2 μm to 3 μm so as to overcome a step generated between components located below. Formed on the protective layer 145 in the spaced area between the central common electrode 165 and the pixel electrode 162 spaced apart from each other provided on the passivation layer 145. It is characterized in that a groove hm having a concave state is formed on the surface of the substrate 101 by developing a corresponding portion after exposure using a diffraction exposure mask (not shown).

이때, 각 화소영역(P) 내에 형성되는 다수의 각 홈(hm)은 상기 중앙부 공통전극(165) 및 화소전극(162)과 접촉하는 가장자리 부분으로부터 상기 중앙부 공통전극(165)과 화소전극(162)의 이격영역의 중앙부로 갈수록 점진적으로 그 깊이가 증가하는 형태 즉, 서로 이웃한 상기 중앙부 공통전극(165)과 화소전극(162)을 관통하도록 자른 단면 형태가 반원 또는 반타원 형태를 이루는 것이 특징이다. In this case, each of the plurality of grooves hm formed in each pixel area P is formed at the edge portion contacting the central common electrode 165 and the pixel electrode 162 with the central common electrode 165 and the pixel electrode 162. The depth increases gradually toward the center of the separation region of the space), that is, the cross-sectional shape cut through the central common electrode 165 and the pixel electrode 162 adjacent to each other forms a semi-circle or semi-ellipse. to be.

그리고, 상기 홈(hm)은 그 깊이가 상기 보호층(145) 두께의 1/2 이하가 되며, 0.2㎛ 내지 1.5㎛정도의 범위에서 서로 이웃한 중앙부 공통전극(165)과 화소전극(162)간의 이격간격 크기에 따라 적절히 조절되는 것이 특징이다. 서로 이웃한 중앙부 공통전극(165)과 화소전극(162) 사이의 이격간격이 증가할수록 이들 두 전극(165, 162) 사이에 발생되는 횡전계가 이들 두 전극(165, 162)의 이격영역의 중앙부에서 약해지는 경향이 크므로 이를 반영하여 상기 홈(hm)의 깊이는 전술한 0.2㎛ 내지 1.5㎛정도의 범위에서 적절히 조절된다. The groove hm has a depth less than 1/2 of the thickness of the protective layer 145, and the central common electrode 165 and the pixel electrode 162 adjacent to each other in a range of about 0.2 μm to 1.5 μm. It is characterized in that it is properly adjusted according to the size of the gap between the liver. As the separation distance between the central common electrode 165 and the pixel electrode 162 adjacent to each other increases, the transverse electric field generated between the two electrodes 165 and 162 is centered in the separation region of the two electrodes 165 and 162. Reflecting this, since the tendency to weaken is large, the depth of the groove (hm) is appropriately adjusted in the range of about 0.2㎛ to 1.5㎛.

이러한 홈(hm)이 서로 이웃한 각 중앙부 공통전극(165)과 화소전극(162) 사이에 구비됨으로써 이들 서로 이웃한 중앙부 공통전극(165)과 화소전극(162) 사이에 발생되는 횡전계의 전계 밀도의 균일성을 높이고, 액정표시장치 구현 시 이러한 보호층(145) 상부에 구비되는 액정층(미도시)의 두께 차이가 발생되도록 함으로써 이러한 액정층(미도시)의 두께 즉 셀갭 차이에 의해 상기 액정층(미도시)을 통과한 빛의 리타데이션 값(Δnd)이 각 화소영역(P) 내의 공통전극과 화소전극(162) 사이의 이격영역에서의 위치별로 소량 변경됨으로써 최종적인 투과율은 이들 두 전극(165, 162)의 이격영역에서 균일한 수준이 된다. These grooves hm are provided between the central common electrode 165 and the pixel electrode 162 which are adjacent to each other, and thus the electric field of the transverse electric field generated between the central common electrode 165 and the pixel electrode 162 which are adjacent to each other. By increasing the uniformity of the density and the difference in the thickness of the liquid crystal layer (not shown) provided on the protective layer 145 when implementing the liquid crystal display device by the thickness of the liquid crystal layer (not shown), that is, the cell gap difference The retardation value Δnd of the light passing through the liquid crystal layer (not shown) is changed in small amounts by positions in the spaced apart region between the common electrode and the pixel electrode 162 in each pixel region P, so that the final transmittance may be reduced. The level is uniform in the spaced areas of the electrodes 165 and 162.

도 8은 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판을 구비한 액정표시장치의 하나의 화소영역 내의 서로 이웃한 중앙부 공통전극과 화소영역 사이의 이격영역을 통과한 빛의 투과율을 측정한 그래프이며, 도 9는 비교예로서 홈이 구비되지 않은 평탄한 표면을 갖는 보호층을 구비한 횡전계형 액정표시장치용 어레이 기판을 구비한 액정표시장치의 하나의 화소영역 내의 서로 이웃한 중앙부 공통전극과 화소영역 사이의 이격영역을 통과한 빛의 투과율을 측정한 그래프이다.8 is a view illustrating a transmittance of light passing through a spaced area between a central common electrode and a pixel region adjacent to each other in one pixel area of a liquid crystal display device having an array substrate for a transverse electric field type liquid crystal display device according to an exemplary embodiment of the present invention. 9 is a graph measured, and as a comparative example, the neighboring centers are common in one pixel area of a liquid crystal display device having an array substrate for a transverse field type liquid crystal display device having a protective layer having a flat surface having no groove. It is a graph measuring the transmittance of light passing through the separation region between the electrode and the pixel region.

도시한 바와같이, 본 발명의 실시예에 따른 어레이 기판을 구비한 액정표시장치의 경우, 중앙부 공통전극과 화소전극 사이의 이격영역에 대응하여 균일한 투과율을 가짐을 알 수 있지만, 비교예의 경우, 중앙부 공통전극과 화소전극 사이의 이격영역 중 중앙부에 대해서는 투과율이 저감되고 있음을 알 수 있다. As shown, in the case of the liquid crystal display device having the array substrate according to the embodiment of the present invention, it can be seen that it has a uniform transmittance corresponding to the separation region between the central common electrode and the pixel electrode, It can be seen that the transmittance is reduced in the central portion of the separation region between the central common electrode and the pixel electrode.

따라서, 보호층의 표면에 서로 이격하는 중앙부 공통전극과 화소전극 사이에 사이 이격영역의 중앙부로 갈수록 점진적으로 깊어지는 홈을 구비한 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판이 횡전계의 밀도 세기 균일성 및 빛의 투과율 균일성 측면에서 비교예 대비 우수함을 알 수 있다.
Accordingly, the transverse field type liquid crystal display array substrate according to the embodiment of the present invention having a groove gradually deepening toward the center of the separation region between the central common electrode and the pixel electrode spaced apart from each other on the surface of the protective layer. It can be seen that it is superior to the comparative example in terms of density intensity uniformity and uniformity of light transmittance.

한편, 도 6과 도 7을 참조하면, 각 화소영역(P)에 전술한 바와같은 다수의 홈(hm)이 구비된 상기 보호층(145)에는 상기 최외각 공통배선(110)의 일끝단을 노출시키는 공통 콘택홀(도 5의 151)과, 상기 드레인 전극(136)과 연결된 제 2 스토리지 전극(139)을 노출시키는 드레인 콘택홀(149)이 형성되고 있다. 6 and 7, one end of the outermost common wiring 110 is disposed in the protective layer 145 having the plurality of grooves hm as described above in each pixel area P. As shown in FIG. A drain contact hole 149 exposing the common contact hole 151 of FIG. 5 and the second storage electrode 139 connected to the drain electrode 136 is formed.

이때, 본 발명의 실시예의 변형예의 경우, 상기 드레인 전극을 노출시키는 드레인 콘택홀과 최외각 공통전극을 노출시키는 공통 콘택홀 및 아일랜드 형상의 제 2 스토리지 전극을 노출시키는 스토리지 콘택홀이 구비된다.In this case, the modified embodiment of the present invention includes a drain contact hole exposing the drain electrode, a common contact hole exposing the outermost common electrode, and a storage contact hole exposing an island-shaped second storage electrode.

다음, 상기 각 화소영역(P) 에 대응하여 다수의 홈(hm)과 공통 콘택홀(도 5의 151)과 드레인 콘택홀(149)이 구비된 상기 보호층(145) 위로 투명한 도전성 물질 예를들면 인듐-틴-옥사이드(ITO) 또는 인듐-징크-옥사이드(IZO)로 이루어지거나 또는 도전성 물질인 몰리브덴(Mo) 또는 몰리티타늄(MoTi)으로 이루어지며, 상기 공통 콘택홀(151)을 통해 상기 최외각 공통전극(116)과 접촉하며 상기 게이트 배선(도 5의 103)과 나란하게 보조공통패턴(도 5의 164)이 구비되고 있으며, 상기 보조공통패턴(도 5의 164)에서 분기하여 상기 데이터 배선(130)과 나란하게 서로 이격하며 다수의 중앙부 공통전극(165)이 형성되어 있다. Next, an example of a transparent conductive material is formed on the passivation layer 145 having a plurality of grooves hm, a common contact hole (151 of FIG. 5), and a drain contact hole 149 corresponding to each pixel area P. FIG. For example, indium-tin-oxide (ITO) or indium-zinc-oxide (IZO), or a conductive material of molybdenum (Mo) or molybdenum (MoTi), the most common through the common contact hole 151 The auxiliary common pattern (164 of FIG. 5) is provided in contact with the outer common electrode 116 and parallel to the gate wiring (103 of FIG. 5), and branched from the auxiliary common pattern (164 of FIG. 5) to provide the data. The plurality of central common electrodes 165 are spaced apart from each other in parallel with the wiring 130.

또한, 상기 각 화소영역(P)에 있어, 상기 보호층(145) 상부에는 상기 보조공통패턴(도 5의 164)을 이루는 동일한 물질로 이루어지며 상기 드레인 콘택홀(149)을 통해 상기 드레인 전극(136)과 접촉하는 보조화소패턴(161)이 상기 게이트 배선(도 5의 103)과 나란하게 연장하며 형성되고 있으며, 상기 보조화소패턴(161)에서 분기하여 상기 다수의 중앙부 공통전극(165)과 나란하게 일정간격 이격하여 교대하며 다수의 화소전극(162)이 형성되어 있다. Further, in each pixel area P, the protective layer 145 is formed of the same material forming the auxiliary common pattern (164 of FIG. 5) and the drain electrode (149) through the drain contact hole 149. An auxiliary pixel pattern 161 in contact with 136 extends in parallel with the gate line 103 in FIG. 5, and branches from the auxiliary pixel pattern 161 to form the plurality of central common electrodes 165. The pixel electrodes 162 are alternately arranged side by side at regular intervals.

이때, 상기 다수의 중앙부 공통전극(165)과 화소전극(162)은 상기 보호층(145) 상에 평탄한 부분에 형성되고 있는 것이 특징이며, 서로 이웃하는 상기 중앙부 공통전극(165)과 화소전극(162) 사이에는 상기 보호층(145) 표면에 구비된 홈(hm)이 위치하고 있는 것이 특징이다.In this case, the plurality of central common electrodes 165 and the pixel electrodes 162 may be formed on a flat portion on the passivation layer 145. The central common electrodes 165 and the pixel electrodes adjacent to each other may be formed. The groove hm provided on the surface of the protective layer 145 is located between the 162.

그리고, 상기 보호층(145) 상부에는 상기 중앙부 공통전극(165)과 동일한 물질로 이루어지며 상기 데이터 배선(130)과 중첩하며 상기 데이터 배선(130)의 주변에 위치하는 전극으로의 영향을 최소화하기 위한 도전패턴(169)이 형성됨으로써 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)이 완성되고 있다. 이때, 이러한 도전패턴(169)은 공통전압이 인가되도록 하기 위해 각 화소영역(P)에 구비된 상기 보조공통패턴(도 5의 164)과 연결되고 있는 것이 특징이다. In addition, the protective layer 145 is formed of the same material as the central common electrode 165 and overlaps with the data line 130 to minimize the influence of the electrode located around the data line 130. By forming the conductive pattern 169, the array substrate 101 for a transverse electric field type liquid crystal display device according to the exemplary embodiment of the present invention is completed. In this case, the conductive pattern 169 is connected to the auxiliary common pattern 164 of FIG. 5 provided in each pixel region P in order to apply a common voltage.

이때, 각 화소영역(P) 내에 이중 도메인을 구성하기 위해, 더욱 정확히는 상기 화소영역(P) 내에 화소전압과 공통전압 인가 시 액정분자의 움직임 및 배열을 달리 형성되도록 하는 이중 도메인을 구성하도록 하기 위해 상기 데이터 배선(130)과, 상기 데이터 배선(130)과 나란하게 형성된 다수의 공통전극(116, 165)과 화소전극(162) 및 도전패턴(169)은 그 중앙부가 꺾여 상기 화소영역(P) 내에서 상하로 대칭을 이루도록 형성될 수도 있으며, 또는 직선의 바(bar) 형태를 갖도록 형성될 수도 있다.
In this case, in order to configure a dual domain in each pixel region P, more precisely, to configure a dual domain in which the movement and arrangement of liquid crystal molecules are differently formed when a pixel voltage and a common voltage are applied in the pixel region P. The central portion of the data line 130, the plurality of common electrodes 116 and 165, the pixel electrode 162, and the conductive pattern 169 formed in parallel with the data line 130 are bent to the pixel area P. FIG. It may be formed to be symmetrical up and down within, or may be formed to have a straight bar (bar) shape.

전술한 구조를 갖는 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)은 화소영역(P) 내의 서로 교대하며 배치되는 중앙부 공통전극(165)과 화소전극(162)이 동일한 층에 형성됨과 동시에 이들 두 전극(165, 162)의 이격영역에 홈(hm)이 구비되는 구성을 이룸으로서 상기 이격영역에서 위치별 차이없이 균일한 전계 밀도를 갖는 횡전계를 구현시킬 수 있으며, 나아가 액정층(미도시)의 두께(셀갭) 차이를 발현시켜 투과율 균일성을 향상시킬 수 있다.In the array substrate 101 for a transverse electric field type liquid crystal display device according to the exemplary embodiment of the present invention having the above-described structure, the central common electrode 165 and the pixel electrode 162 disposed alternately in the pixel region P are the same layer. At the same time, a groove (hm) is provided in the spaced areas of the two electrodes 165 and 162, thereby realizing a transverse electric field having a uniform electric field density without difference in position in the spaced areas. Transmittance uniformity can be improved by expressing a difference in thickness (cell gap) of the liquid crystal layer (not shown).

따라서 이러한 것에 의해 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판(101)은 화상 표시품질을 향상시키며 구동전압을 저감시키는 효과를 갖는다.
Accordingly, the array substrate 101 for a transverse electric field type liquid crystal display device according to the embodiment of the present invention has the effect of improving the image display quality and reducing the driving voltage.

이후에는 전술한 구성을 갖는 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판의 제조 방법에 대해 설명한다.Hereinafter, a method of manufacturing an array substrate for a transverse electric field type liquid crystal display device according to an embodiment of the present invention having the above-described configuration will be described.

도 10a 내지 10e는 도 5를 절단선 Ⅵ-Ⅵ를 따라 절단한 부분에 대한 제조 단계별 공정 단면도이며, 도 11a 내지 도 11e는 도 5를 절단선 Ⅶ-Ⅶ 따라 절단한 부분에 대한 제조 단계별 공정 단면도이다. 설명의 편의를 위해 스위칭 소자인 박막트랜지스터(Tr)가 형성되는 영역을 스위칭 영역(TrA)이라 정의하며, 스토리지 커패시터(StgC)가 형성되는 영역을 스토리지 영역(StgA)이라 정의한다.FIGS. 10A to 10E are cross-sectional views illustrating manufacturing steps taken along a cutting line VI-VI, and FIGS. 11A to 11E are cross-sectional views illustrating manufacturing steps taken along a cutting line VI-VI of FIG. 5. to be. For convenience of description, a region in which the thin film transistor Tr, which is a switching element, is formed is defined as a switching region TrA, and a region in which the storage capacitor StgC is formed is defined as a storage region StgA.

우선, 도 10a 및 도 11a에 도시한 바와같이, 투명한 절연기판(101) 상에 제 1 금속물질 예를들면 알루미늄(Al), 알루미늄 합금(AlNd), 구리(Cu), 구리합금 및 크롬(Cr) 중 어느 하나 또는 둘 이상의 물질을 증착함으로서 제 1 금속층(미도시)을 형성한다. First, as shown in FIGS. 10A and 11A, a first metal material such as aluminum (Al), aluminum alloy (AlNd), copper (Cu), copper alloy, and chromium (Cr) may be formed on a transparent insulating substrate 101. The first metal layer (not shown) is formed by depositing any one or two or more materials.

이후, 상기 제 1 금속층(미도시)을 패터닝함으로써 일방향으로 연장하는 게이트 배선(미도시)과 이와 이격하여 나란하게 연장하는 공통배선(미도시)을 형성하고, 동시에 각 화소영역(P) 내에 상기 게이트 배선(미도시)과 연결되는 게이트 전극(105) 및 상기 공통배선(미도시)과 연결된 최외각 공통전극(116)을 형성한다. 이때 각 화소영역(P) 내의 스토리지 영역(StgA)에는 상기 최외각 공통전극(116)이 타영역 대비 두꺼운 폭을 갖도록 형성함으로써 제 1 스토리지 전극(117)이 형성되도록 한다. Thereafter, the first metal layer (not shown) is patterned to form a gate wiring (not shown) extending in one direction and a common wiring (not shown) extending side by side apart from each other and simultaneously forming the first wiring in the pixel region (P). A gate electrode 105 connected to a gate line (not shown) and an outermost common electrode 116 connected to the common line (not shown) are formed. In this case, the first storage electrode 117 is formed in the storage area StgA in each pixel area P so that the outermost common electrode 116 has a thicker width than the other areas.

다음, 상기 게이트 배선(미도시)과 공통배선(미도시)과 게이트 전극(103)과 최외각 공통전극(116) 및 제 1 스토리지 전극(117) 위로 전면에 무기절연물질 예를들면 산화실리콘(SiO2) 또는 질화실리콘(SiNx)을 증착하여 게이트 절연막(119)을 전면에 형성한다.Next, an inorganic insulating material, for example, silicon oxide, may be disposed on the gate wiring (not shown), the common wiring (not shown), the gate electrode 103, the outermost common electrode 116, and the first storage electrode 117. SiO 2 ) or silicon nitride (SiNx) is deposited to form a gate insulating layer 119 on the entire surface.

다음, 도 10b와 도 11b에 도시한 바와같이, 상기 게이트 절연막(119) 위로 순수 비정질 실리콘층(미도시)과 불순물 비정질 실리콘층(미도시)과 제 2 금속물질층(미도시)을 형성하고, 이들을 회절노광 또는 하프톤 노광을 포함하는 1회의 마스크 공정을 통해 동시에 패터닝하거나, 또는 2회의 마스크 공정을 실시하여 상기 제 2 금속층(미도시)과, 불순물 및 순수 비정질 실리콘층(미도시)을 각각 패터닝함으로써 상기 화소영역(P) 내에 상기 게이트 전극(105)에 대응하여 순수 비정질 실리콘 액티브층(120a)과 상기 액티브층(120a) 위로 서로 소정간격 이격하는 불순물 비정질 실리콘의 오믹콘택층(120b)으로 이루어진 반도체층(120)과, 상기 오믹콘택층(120b) 위로 서로 이격하는 소스 및 드레인 전극(133, 136)을 형성한다.Next, as shown in FIGS. 10B and 11B, a pure amorphous silicon layer (not shown), an impurity amorphous silicon layer (not shown), and a second metal material layer (not shown) are formed on the gate insulating layer 119. These patterns are simultaneously patterned through one mask process including diffraction exposure or halftone exposure, or two mask processes are performed to form the second metal layer (not shown), the impurities and the pure amorphous silicon layer (not shown). Each of the ohmic contact layers 120b of impurity amorphous silicon spaced apart from each other on the pure amorphous silicon active layer 120a and the active layer 120a in correspondence with the gate electrode 105 by patterning each. Source and drain electrodes 133 and 136 spaced apart from each other are formed on the semiconductor layer 120 and the ohmic contact layer 120b.

이때, 이 단계에서 각 화소영역(P) 내의 스위칭 영역(TrA)에 순차 적층된 상기 게이트 전극(110)과 게이트 절연막(119)과 반도체층(120)과 서로 이격하는 소스 및 드레인 전극(133, 136)은 스위칭 소자인 박막트랜지스터(Tr)를 이룬다. At this time, the source and drain electrodes 133, which are spaced apart from the gate electrode 110, the gate insulating layer 119, and the semiconductor layer 120 sequentially stacked in the switching region TrA in each pixel region P in this step, 136 forms a thin film transistor Tr which is a switching element.

그리고, 동시에 상기 게이트 절연막(119) 위로 상기 게이트 배선(미도시)과 교차하여 화소영역(P)을 정의하는 데이터 배선(130)을 형성한다. At the same time, a data line 130 is formed on the gate insulating layer 119 to define the pixel region P by crossing the gate line (not shown).

이때, 상기 드레인 전극(136)은 상기 제 1 스토리지 전극(117)이 형성된 부분까지 연장 형성함으로써 제 2 스토리지 전극(139)을 이루도록 한다. 이 경우, 상기 스토리지 영역(StgA)에 서로 중첩하는 순차 적층된 상기 제 1 스토리지 전극(117)과 게이트 절연막(119)과 제 2 스토리지 전극(139)은 스토리지 커패시터(StgC)를 이룬다. In this case, the drain electrode 136 extends to a portion where the first storage electrode 117 is formed to form the second storage electrode 139. In this case, the first storage electrode 117, the gate insulating layer 119, and the second storage electrode 139 sequentially stacked in the storage region StgA form a storage capacitor StgC.

본 발명의 실시예의 경우, 상기 제 2 스토리지 전극(139)은 상기 드레인 전극(136)에서 분기하는 형태로 형성된 것을 보이고 있지만, 변형예의 경우 상기 제 2 스토리지 전극(139)은 상기 드레인 전극(136)과 분리되어 아일랜드 형태로 형성할 수도 있다.In the exemplary embodiment of the present invention, the second storage electrode 139 is formed to branch from the drain electrode 136, but in the modified example, the second storage electrode 139 is the drain electrode 136. It may be separated from and formed into an island form.

한편, 본 발명의 실시예의 경우, 제 2 금속층(미도시)과, 불순물 및 순수 비정질 실리콘층(미도시)을 하프톤 노광 또는 회절노광을 포함하는 1회의 마스크 공정을 실시하여 형성한 것을 도시하였으며, 이러한 공정 특성 상 상기 데이터 배선(130) 하부에도 상기 액티브층(120a)과 오믹콘택층(120b)을 이루는 동일한 물질로 제 1 및 제 2 패턴(121a, 121b)으로 이루어진 반도체패턴(121)이 형성되고 있음을 보이고 있다.  Meanwhile, in the embodiment of the present invention, the second metal layer (not shown) and the impurity and pure amorphous silicon layer (not shown) are formed by performing one mask process including halftone exposure or diffraction exposure. In this process, the semiconductor pattern 121 including the first and second patterns 121a and 121b may be formed of the same material forming the active layer 120a and the ohmic contact layer 120b under the data line 130. It is forming.

하지만, 불순물 및 순수 비정질 실리콘층(미도시)에 대해 1회의 마스크 공정을 진행하여 우선적으로 패터닝하여 반도체층(120)을 형성하고, 이후 상기 반도체층(120) 상부에 제 2 금속층(미도시)을 형성한 후 2회의 마스크 공정을 진행하여 패터닝하는 경우 상기 데이터 배선(130) 하부에 형성된 상기 반도체 패턴(121)은 생략된다.However, the semiconductor layer 120 is formed by first patterning the impurity and pure amorphous silicon layer (not shown) by first masking, and then forming a second metal layer (not shown) on the semiconductor layer 120. When the patterning process is performed by performing two mask processes after forming the semiconductor layer, the semiconductor pattern 121 formed under the data line 130 is omitted.

다음, 도 10c와 도 11c에 도시한 바와같이, 상기 데이터 배선(130)과 박막트랜지스터(Tr) 및 스토리지 커패시터(StgC) 위로 전면에 감광성 유기절연물질 예를들면 포토아크릴(photo acryl) 또는 벤조사이클로부텐(BCB)을 2㎛ 내지 3㎛ 정도의 두께를 갖도록 도포하여 전면에 하부에 위치하는 구성요소의 단차를 극복하여 평탄한 표면을 갖는 보호층(145)을 형성한다. Next, as shown in FIGS. 10C and 11C, a photosensitive organic insulating material, for example, photo acryl or benzocyclo, is formed on the front surface of the data line 130, the thin film transistor Tr, and the storage capacitor StgC. Butene (BCB) is applied so as to have a thickness of about 2㎛ to 3㎛ to overcome the step difference of the component located on the lower side to form a protective layer 145 having a flat surface.

이후, 평탄한 표면을 갖는 상기 보호층(145) 위로 빛의 투과영역(TA)과 차단영역(BA) 및 반투과영역(HTA)을 갖는 회절노광 마스크(191)를 위치시킨다. 이때, 상기 보호층(145)이 네가티브 타입 감광성 특성을 갖는 경우, 상기 회절노광 마스크(191)에 있어 상기 반투과영역(HTA)은 추후 형성되는 화소전극(162)과 중앙부 공통전극(165) 사이의 이격영역에 대응하도록 위치시키고, 상기 차단영역(BA)은 상기 드레인 전극(136)과 연결된 제 2 스토리지 전극(139)과 최외각 공통전극(116)의 끝단에 각각 대응하도록 위치시키고, 상기 투과영역(TA)은 그 이외의 영역 즉 평탄한 상태의 보호층(145)이 제거되지 않고 남아있어야 할 영역에 대응하도록 위치시킨다. Thereafter, a diffraction exposure mask 191 having a light transmitting area TA, a blocking area BA, and a transflective area HTA is positioned on the passivation layer 145 having a flat surface. In this case, when the protective layer 145 has a negative photosensitive characteristic, the transflective area HTA in the diffraction exposure mask 191 is formed between the pixel electrode 162 and the central common electrode 165 which are formed later. The blocking area BA may be positioned to correspond to ends of the second storage electrode 139 and the outermost common electrode 116 connected to the drain electrode 136, respectively, The area TA is positioned so as to correspond to other areas, that is, areas in which the protective layer 145 in the flat state is to be left without being removed.

이때, 상기 반투과영역(HTA)은 다수의 슬릿(192)이 구비되며 이러한 슬릿(192)은 각 이격영역의 중앙부에서 상기 중앙부 공통전극(165)과 화소전극(162)이 위치하는 가장자리부로 갈수록 조밀하게 형성된 구성을 이루는 것이 특징이다. In this case, the transflective area HTA is provided with a plurality of slits 192, and the slits 192 are gradually moved from the center of each separation area toward the edge where the central common electrode 165 and the pixel electrode 162 are located. It is characterized by forming a densely formed configuration.

한편, 변형예의 경우, 아일랜드 형태로 이루어진 제 2 스토리지 전극(139) 이외에 상기 드레인 전극(136)에 대응해서도 상기 노광마스크(191)의 차단영역(BA)이 대응되도록 한다. Meanwhile, in the modified example, the blocking area BA of the exposure mask 191 may correspond to the drain electrode 136 in addition to the second storage electrode 139 having an island shape.

이러한 구성을 갖는 회절노광 마스크(191)를 전술한 바와같이 위치시킨 후, 상기 회절노광 마스크(191)를 통해 UV광을 상기 기판(101)에 대응하여 조사하는 노광 공정을 진행하고, 이후 상기 노광된 보호층(145)에 대해 현상 공정을 진행한다.After positioning the diffraction exposure mask 191 having such a configuration as described above, the exposure process of irradiating UV light to the substrate 101 through the diffraction exposure mask 191 is carried out, and then the exposure The developing process is performed on the protective layer 145.

한편, 본 발명의 실시예에 있어서는 상기 보호층(145)이 빛(UV광)에 노출된 부분이 현상 시 남게되는 네가티브 타입 감광성 특성을 갖는 경우의 노광 마스크(191)의 배치를 일례로 나타내었지만, 상기 보호층(145)이 포지티브 감광성 특성을 갖는 경우, 상기 투과영역(TA)과 차단영역(BA)의 배치를 서로 반대로 하고, 반투과영역(HTA)의 슬릿 구조를 상기 이격영역의 가장자리부에서 중앙부로 갈수록 더 조밀한 구성을 갖는 노광 마스크를 이용하여 노광을 실시하는 경우 동일한 결과를 얻을 수 있다.Meanwhile, in the exemplary embodiment of the present invention, an arrangement of the exposure mask 191 in the case where the portion of the protective layer 145 exposed to light (UV light) has a negative type photosensitive characteristic left during development is illustrated as an example. When the protective layer 145 has positive photosensitive characteristics, the arrangement of the transmission area TA and the blocking area BA may be reversed, and the slit structure of the semi-transmission area HTA may be formed at an edge of the separation area. The same result can be obtained when the exposure is performed using an exposure mask having a denser structure toward the central portion of the.

이러한 노광 및 현상 공정을 진행하게 되면, 도 10d와 도 11d에 도시한 바와같이, 상기 보호층(145)에 있어 상기 회절노광 마스크(도 10c 및 도 11c의 191)의 차단영역(도 10c 및 도 11c의 BA)에 대응된 부분은 제거되어 각각 상기 드레인 전극(136)과 연결된 제 2 스토리지 전극(139)과 최외각 공통전극(116)을 각각 노출시키는 드레인 콘택홀(149) 및 공통 콘택홀(도 5의 151)이 구비되며, 상기 반투과영역(도 10c 및 도 11c의 HTA)에 대응된 부분은 그 단면구조가 반원 또는 반 타원 형태를 갖는 홈(hm)이 구비된다. When the exposure and development processes are performed, as shown in FIGS. 10D and 11D, the blocking region of the diffraction exposure mask (191 of FIGS. 10C and 11C) in the protective layer 145 (FIGS. 10C and 11C) is illustrated. A portion corresponding to BA) of 11c is removed to expose the second storage electrode 139 and the outermost common electrode 116 respectively connected to the drain electrode 136 and the drain contact hole 149 and the common contact hole ( 151 of FIG. 5 is provided, and a portion corresponding to the semi-transmissive region (HTA of FIGS. 10C and 11C) is provided with a groove hm whose cross-sectional structure has a semi-circle or semi-ellipse shape.

변형예의 경우, 이러한 공정에 의해 상기 보호층(145)에는 상기 홈(hm)과 더불어 상기 드레인 전극(136)을 노출시키는 드레인 콘택홀(미도시)과 제 2 스토리지 전극(139)을 노출시키는 스토리지 콘택홀(미도시) 및 상기 최외각 공통전극(116)을 노출시키는 공통 콘택홀(도 5의 151)이 형성된다. In a modified example, the protective layer 145 exposes the drain contact hole (not shown) and the second storage electrode 139 that expose the drain electrode 136 together with the groove hm by the above process. A common contact hole 151 of FIG. 5 is formed to expose the contact hole (not shown) and the outermost common electrode 116.

다음, 도 10e와 도 11e에 도시한 바와같이, 상기 드레인 콘택홀(143)과 공통 콘택홀(미도시) 및 다수의 홈(hm)을 갖는 상기 보호층(145) 위로 투명 도전성 물질 예를들면 인듐-틴-옥사이드(ITO) 또는 인듐-징크-옥사이드(IZO) 또는 불투명 도전성 물질 예를들면 몰리브덴(Mo) 또는 몰리티타늄(MoTi)을 증착함으로서 도전성 물질층을 형성하고, 이를 마스크 공정을 진행하여 패터닝함으로써 상기 각 화소영역(P) 내에 상기 공통 콘택홀(도 5의 151)을 통해 상기 최외각 공통전극(116)과 접촉하며 상기 게이트 배선(도 5의 103)과 나란한 형태를 갖는 보조공통패턴(도 5의 164)과, 상기 보조공통패턴(도 5의 164)에서 분기하여 상기 데이터 배선(130)과 나란하게 서로 이격하며 다수의 중앙부 공통전극(165)을 형성한다.Next, as illustrated in FIGS. 10E and 11E, a transparent conductive material may be disposed on the protective layer 145 having the drain contact hole 143, the common contact hole (not shown), and the plurality of grooves hm. Indium tin oxide (ITO) or indium zinc oxide (IZO) or an opaque conductive material such as molybdenum (Mo) or molybdenum (MoTi) is deposited to form a conductive material layer, which is then subjected to a mask process. By patterning the auxiliary common pattern in contact with the outermost common electrode 116 through the common contact hole (151 of FIG. 5) in each pixel area P and parallel to the gate wiring (103 of FIG. 5). Branches 164 of FIG. 5 and the auxiliary common pattern 164 of FIG. 5 are spaced apart from each other in parallel with the data line 130 to form a plurality of central common electrodes 165.

동시에 상기 각 화소영역(P)에 있어, 상기 보호층(145) 위로 상기 드레인 콘택홀(149)을 통해 상기 드레인 전극(136)과 연결된 상기 제 2 스토리지 전극(139)과 접촉하며 상기 게이트 배선(도 5의 103)과 나란한 보조화소패턴(161)과, 상기 보조화소패턴(161)에서 분기하여 상기 다수의 중앙부 공통전극(165)과 나란하게 일정간격 이격하여 교대하며 다수의 화소전극(162)을 형성하며, 나아가 상기 보호층(145) 위로 상기 데이터 배선(130)과 중첩하며 상기 데이터 배선(130)의 주변에 위치하는 전극으로의 영향을 최소화하기 위한 도전패턴(169)을 형성함으로써 본 발명의 실시예에 따른 횡전계형 액정표시장치용 어레이 기판을 완성한다. At the same time, each of the pixel areas P contacts the second storage electrode 139 connected to the drain electrode 136 through the drain contact hole 149 over the passivation layer 145 and the gate wiring ( A plurality of pixel electrodes 162 alternately spaced apart from each other by the auxiliary pixel pattern 161 parallel to 103 of FIG. 5 and the auxiliary common pixel pattern 161 in parallel with the plurality of central common electrodes 165. In addition, the present invention is formed by forming a conductive pattern 169 overlapping the data line 130 on the protective layer 145 and minimizing the influence on the electrode positioned around the data line 130. An array substrate for a transverse electric field type liquid crystal display device according to an embodiment of the present invention is completed.

이때, 상기 다수의 중앙부 공통전극(165)과 화소전극(162)은 상기 보호층(145) 상에 평탄한 부분에 위치하며, 이들 두 전극(165, 162)의 이격영역에 상기 보호층(145) 내의 홈(hm)이 위치하도록 형성하는 것이 특징이다. In this case, the plurality of central common electrodes 165 and the pixel electrodes 162 are disposed on a flat portion on the passivation layer 145, and the passivation layer 145 is spaced apart from the two electrodes 165 and 162. It is characterized in that the groove (hm) is formed so as to be located.

한편, 상기 도전패턴(169)은 공통전압이 인가되도록 하기 위해 각 화소영역(P)에 구비된 상기 보조공통패턴(도 5의 164)과 연결되도록 형성하는 것이 특징이다.On the other hand, the conductive pattern 169 is formed to be connected to the auxiliary common pattern (164 of FIG. 5) provided in each pixel region (P) in order to apply a common voltage.

이때, 상기 다수의 중앙부 공통전극(165)과 상기 화소전극(162)은 각 화소영역(P) 내의 중앙부에서 대칭적으로 꺾인 구성을 이루도록 형성하거나, 또는 직선의 바 형태를 이루도록 형성할 수 있다. In this case, the plurality of central common electrodes 165 and the pixel electrodes 162 may be formed to be symmetrically bent at a central portion of each pixel region P, or may be formed to have a straight bar shape.

101 : (어레이)기판 106 : 게이트 전극
117 : 제 1 스토리지 전극 133 : 소스 전극
136 : 드레인 전극 139 : 제 2 스토리지 전극
249 : 드레인 콘택홀 161 : 보조화소패턴
162 : 화소전극 165 : 중앙부 공통전극
P : 화소영역 StgC : 스토리지 커패시터
Tr : 박막트랜지스터 TrA : 스위칭 영역
101: (array) substrate 106: gate electrode
117: first storage electrode 133: source electrode
136: drain electrode 139: second storage electrode
249: drain contact hole 161: auxiliary pixel pattern
162: pixel electrode 165: central common electrode
P: Pixel Area StgC: Storage Capacitor
Tr: thin film transistor TrA: switching region

Claims (17)

기판 상에 게이트 절연막을 사이에 두고 서로 교차하여 화소영역을 정의하며 형성된 게이트 배선 및 데이터 배선과;
상기 게이트 배선과 나란하게 이격되어 형성된 공통배선과;
상기 각 화소영역에 상기 게이트 배선과 데이터 배선과 연결되며 형성된 박막트랜지스터(Tr)와;
상기 박막트랜지스터(Tr)와 상기 데이터 배선 위로 전면에 형성된 보호층과;
상기 보호층 상부로 상기 화소영역 내에 상기 박막트랜지스터(Tr)와 연결되며 상기 데이터 배선과 나란하게 서로 이격하며 형성된 다수의 화소전극과, 상기 다수의 화소전극과 서로 교대하며 나란하게 형성된 다수의 중앙부 공통전극
을 포함하며, 상기 각 화소영역 내에 서로 이웃한 상기 화소전극과 중앙부 공통전극 사이의 이격영역에 대응하는 상기 보호층에는 상기 기판측으로 오목한 홈이 구비된 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
A gate wiring and a data wiring formed on the substrate to define a pixel region by crossing each other with a gate insulating film interposed therebetween;
A common wiring formed to be spaced apart from the gate wiring;
A thin film transistor Tr connected to the gate line and the data line in each pixel area;
A protective layer formed on the entire surface of the thin film transistor Tr and the data line;
A plurality of pixel electrodes connected to the thin film transistor Tr in the pixel area and spaced apart from each other in parallel to the data line, and a plurality of central parts formed alternately with the plurality of pixel electrodes electrode
And a recess formed in the protective layer corresponding to a spaced area between the pixel electrode adjacent to each other and the central common electrode in each pixel area, the groove being concave toward the substrate.
제 1 항에 있어서,
상기 홈은 상기 중앙부 공통전극과 화소전극와 인접하는 가장자리로부터 상기 이격영역의 중앙부로 갈수록 점진적으로 깊이 깊어지는 형태를 이루는 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 1,
And the groove is formed to gradually deepen from the edge adjacent to the central common electrode and the pixel electrode toward the center of the separation region.
제 2 항에 있어서,
상기 홈은 그 단면 형태가 반원 또는 반타원 형태인 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
3. The method of claim 2,
And said groove has a cross-sectional shape of a semicircle or a semi-ellipse.
제 1 항에 있어서,
상기 보호층은 상기 홈이 형성된 부분을 제외한 부분은 평탄한 표면을 이루는 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 1,
And the protective layer forms a flat surface except for the grooved portion.
제 1 항에 있어서,
상기 기판 상에는 상기 공통배선과 연결되며 상기 데이터 배선과 나란하게 상기 각 화소영역의 최외각에 형성된 최외각 공통전극이 구비되며,
상기 보호층 상부에는 각 화소영역 내에 상기 다수의 중앙부 공통전극의 일끝단을 연결시키는 보조공통패턴과, 상기 다수의 화소전극의 일끝단을 연결시키는 보조화소패턴이 형성된 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 1,
The outermost common electrode is provided on the substrate to be connected to the common wiring and formed at the outermost portion of each pixel area in parallel with the data wiring.
On the passivation layer, an auxiliary common pattern connecting one end of the plurality of central common electrodes and an auxiliary pixel pattern connecting one end of the plurality of pixel electrodes are formed in each pixel area. Array substrate for.
제 5 항에 있어서,
상기 보호층 상부에는 상기 데이터 배선에 대응하여 상기 중앙부 공통전극을 이루는 동일한 물질로 이루어지며 상기 보조공통패턴과 연결된 도전패턴이 형성된 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 5, wherein
And a conductive pattern connected to the auxiliary common pattern and formed of the same material forming the central common electrode in response to the data line.
제 5 항에 있어서,
상기 데이터 배선과 상기 화소전극과 최외각 및 중앙부 공통전극은 각 화소영역의 중앙부를 기준으로 대칭적으로 꺾인 구조를 이룸으로써 각 화소영역이 이중 도메인을 이루는 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 5, wherein
The data line, the pixel electrode, the outermost part, and the central common electrode have a structure symmetrically bent with respect to the center of each pixel area, so that each pixel area forms a double domain. .
제 5 항에 있어서,
상기 보호층에는 상기 박막트랜지스터(Tr)의 드레인 전극을 노출시키는 드레인 콘택홀과, 상기 최외각 공통전극의 일끝단을 노출시키는 공통 콘택홀이 구비되며,
상기 보조화소패턴은 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하며, 상기 보조공통패턴은 상기 공통 콘택홀을 통해 상기 최외각 공통전극과 접촉하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 5, wherein
The protective layer includes a drain contact hole exposing the drain electrode of the thin film transistor Tr and a common contact hole exposing one end of the outermost common electrode.
And the auxiliary pixel pattern contacts the drain electrode through the drain contact hole, and the auxiliary common pattern contacts the outermost common electrode through the common contact hole.
제 5 항에 있어서,
상기 공통배선과 상기 최외각 공통전극 및 상기 게이트 배선은 동일한 층에 동일한 금속 물질로 형성되며,
상기 다수의 중앙부 공통전극과 상기 다수의 화소전극과 상기 보조공통패턴과 상기 보조화소패턴은 동일한 층에 동일한 물질로 형성된 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 5, wherein
The common wiring, the outermost common electrode, and the gate wiring are formed of the same metal material on the same layer.
And the plurality of central common electrodes, the plurality of pixel electrodes, the auxiliary common pattern, and the auxiliary pixel pattern are formed of the same material on the same layer.
제 1 항에 있어서,
상기 각 화소영역에는 상기 기판상에 상기 최외각 공통전극과 연결된 제 1 스토리지 전극과, 상기 게이트 절연막 상에 상기 제 1 스토리지 전극과 중첩하며 형성된 제 2 스토리지 전극이 형성되며, 상기 중첩하는 상기 제 1, 2 스토리지 전극 및 이들 두 전극 사이에 개재된 상기 게이트 절연막은 스토리지 커패시터를 이루는 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 1,
Each pixel area includes a first storage electrode connected to the outermost common electrode on the substrate, and a second storage electrode formed on the gate insulating layer to overlap the first storage electrode. And 2 storage electrodes and the gate insulating film interposed between the two electrodes form a storage capacitor.
제 1 항에 있어서,
상기 보호층은 2㎛ 내지 3㎛의 두께를 가지며,
상기 홈은 그 깊이가 0.2㎛ 내지 1㎛인 것이 특징인 횡전계형 액정표시장치용 어레이 기판.
The method of claim 1,
The protective layer has a thickness of 2 ㎛ to 3 ㎛,
And said groove has a depth of 0.2 mu m to 1 mu m.
기판 상에 일방향으로 연장하며 서로 이격하는 게이트 배선 및 공통배선을 형성하는 단계와;
상기 게이트 배선 및 공통배선을 덮으며 전면에 게이트 절연막을 형성하는 단계와;
상기 게이트 절연막 위로 상기 게이트 배선과 교차하여 화소영역을 정의하는 데이터 배선을 형성하고, 동시에 상기 화소영역 내에 상기 게이트 배선과 상기 데이터 배선과 연결된 박막트랜지스터(Tr)를 형성하는 단계와;
상기 박막트랜지스터(Tr)와 데이터 배선 위로 평탄한 표면을 갖는 보호층을 형성하는 단계와;
상기 보호층 위로 상기 화소영역 내에 상기 박막트랜지스터(Tr)와 연결되며 상기 데이터 배선과 나란하게 서로 이격하며 다수의 화소전극과, 상기 다수의 화소전극과 서로 교대하며 나란하게 이격하는 다수의 중앙부 공통전극을 형성하는 단계
를 포함하며, 상기 다수의 화소전극과 중앙부 공통전극을 형성하기 이전에 상기 평탄한 표면을 갖는 보호층을 패터닝함으로써 상기 각 화소영역 내에 서로 이웃한 상기 화소전극과 중앙부 공통전극 사이의 이격영역에 대응하여 상기 보호층 표면에 상기 기판측으로 오목한 홈을 형성하는 단계를 포함하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
Forming a gate line and a common line extending in one direction and spaced apart from each other on the substrate;
Forming a gate insulating film over the gate wiring and the common wiring;
Forming a data line defining a pixel region on the gate insulating layer to cross the gate line, and simultaneously forming a thin film transistor (Tr) connected to the gate line and the data line in the pixel region;
Forming a protective layer having a flat surface on the thin film transistor Tr and the data line;
The plurality of central electrodes connected to the thin film transistor Tr in the pixel area on the passivation layer and spaced apart from each other in parallel to the data line and alternately spaced apart from and parallel to the plurality of pixel electrodes. Forming steps
And patterning a passivation layer having the flat surface prior to forming the plurality of pixel electrodes and the central common electrode to correspond to a spaced area between the pixel electrode and the central common electrode adjacent to each other in the pixel area. And forming a concave groove on the surface of the protective layer toward the substrate.
제 12 항에 있어서,
상기 공통배선과 게이트 배선을 형성하는 단계는, 상기 화소영역의 최외각부에 상기 공통배선과 연결되며 상기 데이터 배선과 나란하게 최외각 공통전극과, 상기 최외각 공통전극과 연결된 제 1 스토리지 전극을 형성하는 단계를 포함하며,
상기 데이터 배선과 박막트랜지스터(Tr)를 형성하는 단계는, 상기 게이트 절연막 상에 상기 제 1 스토리지 전극과 중첩하며 제 2 스토리지 전극을 형성하는 단계를 포함하며,
상기 중앙부 공통전극과 화소전극을 형성하는 단계는, 상기 보호층 위로 상기 각 화소영역 내에 상기 다수의 중앙부 공통전극의 일끝단을 연결시키는 보조공통패턴과, 상기 다수의 화소전극의 일끝단을 연결시키는 보조화소패턴을 형성하는 단계를 포함하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
13. The method of claim 12,
The forming of the common wiring and the gate wiring may include forming an outermost common electrode and a first storage electrode connected to the outermost part of the pixel area in parallel with the data line and connected to the outermost common electrode. Forming;
The forming of the data line and the thin film transistor Tr may include forming a second storage electrode on the gate insulating layer and overlapping the first storage electrode.
The forming of the central common electrode and the pixel electrode may include: an auxiliary common pattern connecting one end of the plurality of central common electrodes to each of the pixel areas on the passivation layer; and connecting one end of the plurality of pixel electrodes to the protective layer. A method of manufacturing an array substrate for a transverse electric field type liquid crystal display device comprising the step of forming an auxiliary pixel pattern.
제 13 항에 있어서,
상기 보조공통패턴과 보조화소패턴을 형성하는 단계는, 상기 보호층 상부에 상기 데이터 배선에 대응하여 상기 보조공통패턴과 연결된 도전패턴을 형성하는 단계를 포함하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
The method of claim 13,
The forming of the auxiliary common pattern and the auxiliary pixel pattern may include forming a conductive pattern connected to the auxiliary common pattern on the protective layer to correspond to the data lines. Method of manufacturing a substrate.
제 13 항에 있어서,
상기 데이터 배선과 상기 화소전극과 최외각 및 중앙부 공통전극은 각 화소영역의 중앙부를 기준으로 대칭적으로 꺾인 구조를 이루도록 형성하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
The method of claim 13,
And the data line, the pixel electrode, the outermost part, and the central common electrode are symmetrically bent with respect to the central part of each pixel area.
제 13 항에 있어서,
상기 홈을 형성하는 단계는, 상기 박막트랜지스터(Tr)의 드레인 전극을 노출시키는 드레인 콘택홀과, 상기 최외각 공통전극의 일끝단을 노출시키는 공통 콘택홀을 형성하는 단계를 포함하며,
상기 보조화소패턴은 상기 드레인 콘택홀을 통해 상기 드레인 전극과 접촉하며, 상기 보조공통패턴은 상기 공통 콘택홀을 통해 상기 최외각 공통전극과 접촉하도록 형성하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
The method of claim 13,
The forming of the groove may include forming a drain contact hole exposing the drain electrode of the thin film transistor Tr and a common contact hole exposing one end of the outermost common electrode,
Wherein the auxiliary pixel pattern is in contact with the drain electrode through the drain contact hole, and the auxiliary common pattern is formed in contact with the outermost common electrode through the common contact hole. Manufacturing method.
제 16 항에 있어서,
상기 홈을 형성하는 단계는,
상기 평탄한 보호층 위로 투과영역과 차단영역 및 다수의 슬릿을 포함하는 반투과영역을 갖는 노광 마스크를 위치시키고, 상기 보호층에 대해 노광을 실시하는 단계와;
상기 노광된 보호층을 현상하는 단계
를 포함하며, 상기 드레인 콘택홀과 공통콘택홀에 대응하여 상기 차단영역을 위치시키고, 상기 반투과영역은 상기 중앙부 공통전극과 화소전극의 이격영역에 위치시키며, 상기 반투과영역에 구비되는 다수의 슬릿은 상기 각 이격영역에 대응하여 상기 이격영역의 중앙부에서 상기 중앙부 공통전극과 화소전극이 위치하는 부분으로 갈수록 조밀한 구성을 갖도록 배치된 상태에서 상기 노광을 진행하는 것이 특징인 횡전계형 액정표시장치용 어레이 기판의 제조방법.
17. The method of claim 16,
Forming the grooves,
Positioning an exposure mask over the flat protective layer, the exposure mask having a transmissive region and a blocking region and a transflective region including a plurality of slits, and exposing the protective layer;
Developing the exposed protective layer
And the blocking region corresponding to the drain contact hole and the common contact hole, wherein the semi-transmissive region is positioned at a distance between the central common electrode and the pixel electrode, and is provided in the semi-transmissive region. The slit is a transverse electric field type liquid crystal display device in which the exposure is performed in a state in which the slit is arranged to have a denser structure from the center portion of the separation region to the portion where the central common electrode and the pixel electrode are located. Method of manufacturing an array substrate for use.
KR1020110119263A 2011-11-16 2011-11-16 Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same Active KR101981584B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020110119263A KR101981584B1 (en) 2011-11-16 2011-11-16 Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020110119263A KR101981584B1 (en) 2011-11-16 2011-11-16 Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same

Publications (2)

Publication Number Publication Date
KR20130053697A true KR20130053697A (en) 2013-05-24
KR101981584B1 KR101981584B1 (en) 2019-08-29

Family

ID=48662855

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020110119263A Active KR101981584B1 (en) 2011-11-16 2011-11-16 Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same

Country Status (1)

Country Link
KR (1) KR101981584B1 (en)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060088242A (en) * 2005-02-01 2006-08-04 엘지.필립스 엘시디 주식회사 Transverse electric field type liquid crystal display device and manufacturing method thereof
KR20070117820A (en) * 2006-06-09 2007-12-13 엘지.필립스 엘시디 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR20080048721A (en) * 2006-11-29 2008-06-03 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display
KR20110077645A (en) * 2009-12-30 2011-07-07 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR20110105612A (en) * 2010-03-19 2011-09-27 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060088242A (en) * 2005-02-01 2006-08-04 엘지.필립스 엘시디 주식회사 Transverse electric field type liquid crystal display device and manufacturing method thereof
KR20070117820A (en) * 2006-06-09 2007-12-13 엘지.필립스 엘시디 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR20080048721A (en) * 2006-11-29 2008-06-03 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display
KR20110077645A (en) * 2009-12-30 2011-07-07 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR20110105612A (en) * 2010-03-19 2011-09-27 엘지디스플레이 주식회사 Array board for transverse electric field type liquid crystal display device and manufacturing method thereof

Also Published As

Publication number Publication date
KR101981584B1 (en) 2019-08-29

Similar Documents

Publication Publication Date Title
US8379177B2 (en) Array substrate for fringe field switching mode liquid crystal display device and method of fabricating the same
US9768275B2 (en) Array substrate for fringe field switching mode liquid crystal display device and method of fabricating the same
US8497507B2 (en) Array substrate for liquid crystal display device and method of fabricating the same
US8803147B2 (en) Array substrate for fringe field switching mode liquid crystal display device and method of manufacturing the same
KR101396943B1 (en) Liquid crystal display device and manufacturing method
US9711543B2 (en) Liquid crystal display and method for manufacturing the same
KR101237791B1 (en) Array substrate for In-Plane switching mode LCD
KR101694151B1 (en) Array substrate for fringe field switching mode liquid crystal display device
KR20070002415A (en) Liquid Crystal Display and Manufacturing Method Thereof
US9040365B2 (en) Method for fabricating thin film transistor array substrate
KR20070121122A (en) Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR20040037343A (en) Array substrate for In-Plane switching mode LCD and the method for fabricating the same
KR101980765B1 (en) Array substrate for fringe field switching mode liquid crystal display device and method for fabricating the same
KR20110048333A (en) Fringe-Field Switched Mode Array Board for Liquid Crystal Display
KR20050104542A (en) Thin film transistor array substrate and fabricating method thereof
KR20100021152A (en) Array substrate for fringe field switching mode liquid crystal display device and method of fabricating the same
KR20090091250A (en) Array Board for Liquid Crystal Display
KR101307961B1 (en) Array substrate for In-Plane Switching mode LCD
KR101423909B1 (en) Display substrate and liquid crystal display device having the same
KR101981584B1 (en) Array substrate for In-Plane switching mode liquid crystal display device and method of fabricating the same
KR20110066724A (en) Array board for transverse electric field type liquid crystal display device and manufacturing method thereof
KR101392203B1 (en) Array substrate for In-Plane switching mode LCD and method of fabricating the same
KR101820532B1 (en) Thin film transistor array substrate and method for fabricating the same
KR20110067369A (en) Array substrate for fringe field switching mode liquid crystal display device and manufacturing method thereof
KR101180715B1 (en) An array substrate for In-Plane switching mode LCD

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20111116

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20161108

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20111116

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20171220

Patent event code: PE09021S01D

E90F Notification of reason for final refusal
PE0902 Notice of grounds for rejection

Comment text: Final Notice of Reason for Refusal

Patent event date: 20180627

Patent event code: PE09021S02D

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20181227

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20190429

PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20190517

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20190517

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20220415

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20230417

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20240415

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20250415

Start annual number: 7

End annual number: 7