[go: up one dir, main page]

KR20080019915A - Capacitor of semiconductor device and manufacturing method thereof - Google Patents

Capacitor of semiconductor device and manufacturing method thereof Download PDF

Info

Publication number
KR20080019915A
KR20080019915A KR1020060082440A KR20060082440A KR20080019915A KR 20080019915 A KR20080019915 A KR 20080019915A KR 1020060082440 A KR1020060082440 A KR 1020060082440A KR 20060082440 A KR20060082440 A KR 20060082440A KR 20080019915 A KR20080019915 A KR 20080019915A
Authority
KR
South Korea
Prior art keywords
capacitor
damascene
dielectric
pattern
damascene pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1020060082440A
Other languages
Korean (ko)
Other versions
KR100853092B1 (en
Inventor
안정호
Original Assignee
동부일렉트로닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부일렉트로닉스 주식회사 filed Critical 동부일렉트로닉스 주식회사
Priority to KR1020060082440A priority Critical patent/KR100853092B1/en
Publication of KR20080019915A publication Critical patent/KR20080019915A/en
Application granted granted Critical
Publication of KR100853092B1 publication Critical patent/KR100853092B1/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D1/00Resistors, capacitors or inductors
    • H10D1/01Manufacture or treatment
    • H10D1/041Manufacture or treatment of capacitors having no potential barriers
    • H10D1/042Manufacture or treatment of capacitors having no potential barriers using deposition processes to form electrode extensions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

본 발명은 반도체 소자에 관한 것으로, 가변이 가능하며 충분한 캐패시터 용량을 가지는 반도체 소자의 캐패시터 및 그 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly, to a capacitor of a semiconductor device having a variable capacitor capacity and a method of manufacturing the same.

본 발명에 따른 반도체 소자의 캐패시터는 듀얼 다마신(dual-damascene) 공정을 통하여 형성되며, 복수개의 서브 캐패시터가 병렬로 연결된 구조를 가지며, 상기 서브 캐패시터의 유전막 두께, 개수, 다마신 패턴의 크기 등을 조절함으로써 캐패시터 용량이 가변적으로 조절 가능하다.The capacitor of the semiconductor device according to the present invention is formed through a dual damascene process, has a structure in which a plurality of subcapacitors are connected in parallel, the thickness of the subcapacitor, the number, the size of the damascene pattern, and the like. Capacitor capacity is variably adjustable by adjusting

그리고, 본 발명에 따른 반도체 소자의 캐패시터는 정전용량을 최대한으로 충분히 형성할 수 있을 뿐만 아니라 다마신 패턴 형성시에 캐패시터를 형성할 수 있으므로 공정이 용이하고 단순해진다In addition, the capacitor of the semiconductor device according to the present invention can not only form a sufficient capacitance, but also can form a capacitor at the time of damascene pattern formation, thereby facilitating and simplifying the process.

Description

반도체 소자의 캐패시터 및 그 제조 방법{a capacitor for a semiconductor device and the fabrication method thereof}A capacitor for a semiconductor device and the fabrication method

도 1은 종래 반도체 소자의 MIM 캐패시터를 보여주는 단면도.1 is a cross-sectional view showing a MIM capacitor of a conventional semiconductor device.

도 2는 본 발명의 일 실시예에 따른 반도체 소자의 캐패시터를 보여주는 단면도.2 is a cross-sectional view showing a capacitor of a semiconductor device according to an embodiment of the present invention.

도 3a 내지 도 3i는 본 발명에 따른 반도체 소자의 캐패시터를 제조하는 공정 순서를 보여주는 단면도.3A to 3I are cross-sectional views illustrating a process sequence for manufacturing a capacitor of a semiconductor device according to the present invention.

<도면의 주요부분에 대한 부호 설명><Description of Signs of Major Parts of Drawings>

100 : 제 1 절연막 101 : 제 1 전도체100: first insulating film 101: first conductor

103 : 제 2 절연막 104 : 제 3 절연막103: second insulating film 104: third insulating film

105 : 제 4 절연막 107 : 배리어 금속막105: fourth insulating film 107: barrier metal film

109 : 유전막 121 : 콘택 전극109 dielectric film 121 contact electrode

123 : 제 2 전도체 131 : 제 1 금속 배선123: second conductor 131: first metal wiring

133 : 제 2 금속 배선 133: second metal wiring

본 발명은 반도체 소자에 관한 것으로, 가변이 가능하며 충분한 캐패시터 용량을 가지는 반도체 소자의 캐패시터 및 그 제조 방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a semiconductor device, and more particularly, to a capacitor of a semiconductor device having a variable capacitor capacity and a method of manufacturing the same.

최근에는 반도체 소자의 고집적화 기술에 의해 로직 회로내 아날로그 캐패시터가 로직 회로와 함께 집적화된 반도체 소자가 연구, 개발되어 제품으로 사용되고 있다. 상기 로직 회로에서 사용되는 아날로그 캐패시터는 PIP(Polysilicon/Insulator/Polysilicon)와 MIM(Metal/Insulator/Metal) 형태가 주로 사용된다.Recently, a semiconductor device in which an analog capacitor in a logic circuit is integrated with a logic circuit by a high integration technology of a semiconductor device has been researched and developed and used as a product. Analog capacitors used in the logic circuit are mainly used in the form of PIP (Polysilicon / Insulator / Polysilicon) and MIM (Metal / Insulator / Metal).

이러한 PIP 또는 MIM 형태의 캐패시터는 MOS(Metal Oxide Silicon)형 캐패시터나 정션 캐패시터(junction capacitor)와는 달리 바이어스에 독립적이기 때문에 캐패시터의 정밀성이 요구되는 아날로그 제품에 많이 사용된다.These PIP or MIM type capacitors, unlike metal oxide silicon (MOS) type capacitors or junction capacitors, are bias-independent and are used in analog products requiring capacitor precision.

여기서, 상기 MIM 캐패시터는 하부 전극(bottom electrode)과 상부 전극(top electrode)이 물질로 제조되기때문에 금속 배선 형성시에 제조할 수 있다.Here, the MIM capacitor can be manufactured at the time of forming the metal wiring because the bottom electrode and the top electrode are made of a material.

도 1은 종래 반도체 소자의 MIM 캐패시터를 보여주는 단면도이다.1 is a cross-sectional view showing a MIM capacitor of a conventional semiconductor device.

도 1을 참조하면, 종래 반도체 소자의 MIM 캐패시터는 하부 구조물이 형성된 반도체 기판(10) 상에 하부 전극(bottom electrode)(11), 절연막(insulator)(13), 상부 전극(top electrode)(15)이 순차적으로 적층된 구조로 이루어져 있으며, 상기 하부 전극(11)과 상부 전극(15)은 금속(metal)으로 이루어진다.Referring to FIG. 1, a MIM capacitor of a conventional semiconductor device may include a bottom electrode 11, an insulator 13, and a top electrode 15 on a semiconductor substrate 10 on which a lower structure is formed. ) Is sequentially stacked, and the lower electrode 11 and the upper electrode 15 is made of metal.

상기 캐패시터 상에 층간 절연막(17)이 소정 두께로 형성되고, 상기 층간 절 연막(17)에는 상기 하부 전극(11)을 소정 노출시키는 제 1 비아홀(25)이 형성되고, 상기 상부 전극(15)을 소정 노출시키는 제 2 비아홀(27)이 형성된다.An interlayer insulating layer 17 is formed on the capacitor to a predetermined thickness, and a first via hole 25 for exposing the lower electrode 11 is formed in the interlayer insulating layer 17, and the upper electrode 15 is formed. The second via hole 27 is formed to expose the predetermined amount.

상기 제 1 비아홀(21)에는 금속 재질의 제 1 플러그(21)가 채워지고, 상기 제 2 비아홀(27)에는 금속 재질의 제 2 플러그(23)가 채워진다.The first via hole 21 is filled with a first plug 21 made of metal, and the second via hole 27 is filled with a second plug 23 made of metal.

그리고, 상기 층간 절연막(17) 상에는 상기 제 1 플러그(21)와 연결된 제 1 금속 배선(31)과 상기 제 2 플러그(23)와 연결된 제 2 금속 배선(33)이 형성되며, 상기 제 1 금속 배선(31)과 제 2 금속 배선(33)을 통하여 캐패시턴스(capacitance)를 형성하기 위한 신호가 상기 캐패시터의 하부 전극(11) 및 상부 전극(15)으로 입력된다.In addition, a first metal wire 31 connected to the first plug 21 and a second metal wire 33 connected to the second plug 23 are formed on the interlayer insulating layer 17. A signal for forming capacitance through the wiring 31 and the second metal wiring 33 is input to the lower electrode 11 and the upper electrode 15 of the capacitor.

그런데, 종래 반도체 소자의 캐패시터는 하부 전극(11), 절연막(13) 및 상부 전극(15)이 평면 구조로서 편평하게 형성되어 있으며, 이로 인하여 캐패시터 용량을 증가시키기 위해서는 캐패시터의 크기를 변화시켜야 하는 문제가 발생된다. However, in the capacitor of the conventional semiconductor device, the lower electrode 11, the insulating film 13, and the upper electrode 15 are formed flat in a flat structure, and thus, the size of the capacitor needs to be changed in order to increase the capacitor capacity. Is generated.

최근에는 반도체 소자가 고집적화됨에 따라 소자 내에서 캐패시터가 차지하는 면적 역시 축소되고 있어 동일 면적 내에서 큰 캐패시터 용량을 갖는 방법에 대한 연구가 필요한 실정이다. 이에 따라, 캐패시터의 유효면적을 증가시켜 정전 용량을 향상시키는 방법에 대한 연구가 활발하다.Recently, as semiconductor devices have been highly integrated, the area occupied by capacitors in the devices has also been reduced. Therefore, research on methods having a large capacitor capacity within the same area is required. Accordingly, studies on improving the capacitance by increasing the effective area of the capacitor is active.

본 발명은 캐패시터의 유효 면적을 증가시킴으로써 캐패시터 용량을 향상시킬 뿐이라 캐패시터 용량을 가변적으로 운용할 수 있는 반도체 소자의 캐패시터 및 그 제조 방법을 제공하는 데 목적이 있다.SUMMARY OF THE INVENTION An object of the present invention is to provide a capacitor of a semiconductor device capable of variably operating a capacitor capacity as well as improving the capacitor capacity by increasing the effective area of the capacitor, and a method of manufacturing the same.

상기한 목적을 달성하기 위하여 본 발명에 따른 반도체 소자의 캐패시터는, 기판 상에 형성된 캐패시터 하부 금속 배선과; 상기 기판 상에 상기 캐패시터 하부 금속 배선을 노출시키는 복수개의 다마신 패턴이 형성된 절연막과; 상기 다마신 패턴이 형성된 절연막 상에 형성된 캐패시터 하부 전극과; 상기 복수 개의 다마신 패턴 내에 형성된 서로 다른 두께의 유전막과; 상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 매립된 캐패시터 상부 전극과; 상기 복수개의 다마신 패턴 중 적어도 하나에 형성되며, 캐패시터 하부 금속 배선과 연결된 콘택 전극을 포함하는 것을 특징으로 한다.In order to achieve the above object, a capacitor of a semiconductor device according to the present invention comprises: a capacitor lower metal wiring formed on a substrate; An insulating film formed on the substrate with a plurality of damascene patterns exposing the capacitor lower metal wires; A capacitor lower electrode formed on the insulating film on which the damascene pattern is formed; Dielectric films having different thicknesses formed in the plurality of damascene patterns; A capacitor upper electrode embedded in the damascene pattern in which dielectric films having different thicknesses are formed; A contact electrode is formed on at least one of the plurality of damascene patterns and is connected to the capacitor lower metal line.

상기 캐패시터 하부 금속 배선과 상기 캐패시터 하부 전극은 상기 다마신 패턴을 통하여 서로 접촉된 것을 특징으로 한다.The capacitor lower metal wire and the capacitor lower electrode are in contact with each other through the damascene pattern.

상기 콘택 전극과 상기 캐패시터 상부 전극은 동일한 금속 물질로 형성된 것을 특징으로 한다.The contact electrode and the capacitor upper electrode may be formed of the same metal material.

상기 다마신 패턴 내에 형성된 서로 다른 두께의 유전막은 캐패시터 용량이 서로 다른 것을 특징으로 한다.The dielectric layers having different thicknesses formed in the damascene pattern may have different capacitor capacities.

상기 콘택 전극과 연결되어 상기 캐패시터 하부 금속 배선에 바이어스를 인가하는 제 1 금속 배선과, 상기 서로 다른 두께의 유전막이 형성된 복수의 다마신 패턴의 캐패시터 상부 전극과 연결된 제 2 금속 배선을 더 포함하는 것을 특징으로 한다.And a first metal wire connected to the contact electrode to apply a bias to the capacitor lower metal wire, and a second metal wire connected to a capacitor upper electrode of a plurality of damascene patterns having a dielectric film having different thicknesses. It features.

상기 제 2 금속 배선과 연결된 상기 다마신 패턴의 캐패시터 상부 전극의 개 수에 따라 캐패시터 용량이 조정되는 것을 특징으로 한다.Capacitor capacity is adjusted according to the number of capacitor upper electrodes of the damascene pattern connected to the second metal wiring.

상기 복수 개의 다마신 패턴에 형성된 서로 다른 두께의 유전막 두께에 따라 캐패시터 용량이 조정되는 것을 특징으로 한다.Capacitor capacity is adjusted according to the thicknesses of dielectric films having different thicknesses formed on the plurality of damascene patterns.

상기한 목적을 달성하기 위하여 본 발명에 따른 반도체 기판의 캐패시터 제조 방법은, 기판 상에 캐패시터 하부 금속 배선을 형성하는 단계; 상기 기판 전면에 절연막을 형성하는 단계; 상기 절연막에 상기 캐패시터 하부 금속 배선을 노출시키는 비아홀과 트렌치를 형성하여 복수개의 다마신 패턴을 형성하는 단계; 상기 다마신 패턴이 형성된 절연막 상에 배리어 금속막을 증착하여 캐패시터 하부 전극을 형성하는 단계; 상기 다마신 패턴이 형성된 기판 전면에 유전막을 형성하는 단계; 상기 유전막 상에 마스크 패턴을 증착하고 상기 유전막을 식각하는 공정을 반복하여 상기 다마신 패턴 내에 서로 다른 두께의 유전막을 형성하는 단계; 상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 전도성 금속을 형성하고 평탄화하여 캐패시터 상부 전극을 형성하는 단계;를 포함하는 것을 특징으로 한다.In order to achieve the above object, a method of manufacturing a capacitor of a semiconductor substrate according to the present invention includes: forming a capacitor lower metal wiring on the substrate; Forming an insulating film on the entire surface of the substrate; Forming a plurality of damascene patterns by forming a via hole and a trench in the insulating layer to expose the capacitor lower metal wiring; Forming a capacitor lower electrode by depositing a barrier metal layer on the insulating layer on which the damascene pattern is formed; Forming a dielectric film on an entire surface of the substrate on which the damascene pattern is formed; Depositing a mask pattern on the dielectric layer and etching the dielectric layer to form dielectric layers having different thicknesses in the damascene pattern; And forming a capacitor upper electrode by forming and planarizing a conductive metal in the damascene pattern in which dielectric layers having different thicknesses are formed.

상기 캐패시터 상부 전극을 형성하는 단계에서,In the forming of the capacitor upper electrode,

상기 복수개의 다마신 패턴 중 적어도 하나에는 캐패시터 하부 금속 배선과 연결된 콘택 전극이 더 형성되는 것을 특징으로 한다.At least one of the plurality of damascene patterns may further include a contact electrode connected to the capacitor lower metal line.

상기 유전막 상에 마스크 패턴을 증착하고 상기 유전막을 식각하는 공정을 반복하여 상기 다마신 패턴 내에 서로 다른 두께의 유전막을 형성하는 단계에 있어서, 상기 유전막 상에 제 1 마스크 패턴을 형성하는 단계와; 상기 제 1 마스크 패턴을 식각마스크로 하여 제 1 다마신 패턴 위치의 유전막을 식각하는 단계; 상기 제 1 마스크 패턴을 제거하고, 상기 유전막 상에 제 2 마스크 패턴을 형성하는 단계; 상기 제 2 마스크 패턴을 식각마스크로 하여 제 1 및 제 2 다마신 패턴 위치의 유전막을 식각하는 단계; 상기 제 2 마스크 패턴을 제거하는 제 3 다마신 패턴 위치의 유전막을 노출시키는 단계;를 포함하는 것을 특징으로 한다.Depositing a mask pattern on the dielectric layer and etching the dielectric layer to form a dielectric layer having a different thickness in the damascene pattern, the method comprising: forming a first mask pattern on the dielectric layer; Etching the dielectric film at the first damascene pattern position using the first mask pattern as an etching mask; Removing the first mask pattern and forming a second mask pattern on the dielectric layer; Etching the dielectric layers at the first and second damascene pattern positions using the second mask pattern as an etching mask; Exposing the dielectric film at a third damascene pattern position to remove the second mask pattern.

상기 제 1 다마신 패턴 위치의 유전막은 제 1 두께의 제 1 유전막을 형성하고, 상기 제 2 다마신 패턴 위치의 유전막은 제 2 두께의 제 2 유전막을 형성하고, 상기 제 3 다마신 패턴 위치의 유전막은 제 3 두께의 제 3 유전막을 형성하며, The dielectric film at the first damascene pattern position forms a first dielectric layer having a first thickness, and the dielectric film at the second damascene pattern position forms a second dielectric layer having a second thickness, and the third damascene pattern at The dielectric film forms a third dielectric film of a third thickness,

상기 제 1 두께 내지 제 3 두께는 서로 다른 두께인 것을 특징으로 한다.The first to third thicknesses may be different thicknesses.

상기 제 1 내지 제 3 유전막에서 상기 제 1 유전막의 두께가 가장 얇고, 상기 제 3 유전막의 두께가 가장 두꺼운 것을 특징으로 한다.In the first to third dielectric layers, the thickness of the first dielectric layer is the thinnest and the thickness of the third dielectric layer is thickest.

상기 캐패시터 하부 전극은 TaN 혹은 TaN을 포함한 다층막, TiN 혹은 TiN을 포함한 다층막, WN 혹은 WN을 포함한 다층막으로 형성되거나, 상기의 TaN, TiN, WN 혹은 TaN, TiN, WN을 포함한 다층막중 어느 하나로 형성되는 것을 특징으로 한다.The capacitor lower electrode is formed of a multilayer film including TaN or TaN, a multilayer film including TiN or TiN, a multilayer film including WN or WN, or formed of any one of the multilayer films including TaN, TiN, WN or TaN, TiN, WN. It is characterized by.

상기 캐패시터 하부 금속 배선과 상기 캐패시터 하부 전극은 상기 다마신 패턴을 통하여 서로 접촉되어 전기적으로 연결된 것을 특징으로 한다.The capacitor lower metal wire and the capacitor lower electrode are in contact with each other through the damascene pattern to be electrically connected to each other.

상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 전도성 금속을 형성하고 평탄화하여 캐패시터 상부 전극을 형성하는 단계 이후에,After the step of forming a capacitor upper electrode by forming and planarizing a conductive metal in the damascene pattern in which the dielectric films having different thicknesses are formed,

상기 콘택 전극과 연결되어 상기 캐패시터 하부 금속 배선에 바이어스를 인가하는 제 1 금속 배선과, 상기 서로 다른 두께의 유전막이 형성된 복수의 다마신 패턴의 캐패시터 상부 전극과 연결된 제 2 금속 배선을 형성하는 단계를 더 포함하 는 것을 특징으로 한다.Forming a first metal wire connected to the contact electrode to apply a bias to the lower metal wire of the capacitor, and a second metal wire connected to a capacitor upper electrode of a plurality of damascene patterns having a dielectric film having different thicknesses; It is characterized by including more.

상기 제 2 금속 배선과 연결된 상기 다마신 패턴의 캐패시터 상부 전극의 개수에 따라 캐패시터 용량이 조정되는 것을 특징으로 한다.Capacitor capacity is adjusted according to the number of capacitor upper electrodes of the damascene pattern connected to the second metal wiring.

상기 복수 개의 다마신 패턴에 형성된 서로 다른 두께의 유전막 두께에 따라 캐패시터 용량이 조정되는 것을 특징으로 한다.Capacitor capacity is adjusted according to the thicknesses of dielectric films having different thicknesses formed on the plurality of damascene patterns.

이하, 첨부한 도면을 참조로 하여 본 발명에 따른 반도체 소자의 캐패시터에 대해서 구체적으로 설명한다.Hereinafter, a capacitor of a semiconductor device according to the present invention will be described in detail with reference to the accompanying drawings.

도 2는 본 발명의 일 실시예에 따른 반도체 소자의 캐패시터를 보여주는 단면도이다.2 is a cross-sectional view illustrating a capacitor of a semiconductor device according to an embodiment of the present invention.

도 2를 참조하면, 본 발명에 따른 반도체 소자의 캐패시터는 듀얼 다마신(dual-damascene) 공정을 통하여 형성되며, 제 1 내지 제 3 서브 캐패시터(SC1, SC2, SC3)가 병렬로 연결된 구조를 가지며, 상기 서브 캐패시터(SC1, SC2, SC3)의 유전막 두께, 개수, 다마신 패턴의 크기 등을 조절함으로써 캐패시터 용량이 가변적으로 조절 가능하다.Referring to FIG. 2, the capacitor of the semiconductor device according to the present invention is formed through a dual damascene process, and has a structure in which the first to third subcapacitors SC1, SC2, and SC3 are connected in parallel. Capacitor capacity can be variably adjusted by adjusting the thickness, number, size of the damascene pattern, and the like of the subcapacitors SC1, SC2, and SC3.

반도체 소자, 금속 배선, 절연막 등을 포함하는 하부 구조물이 형성된 기판 상에 제 1 절연막(100)이 형성되어 있다.The first insulating film 100 is formed on a substrate on which a lower structure including a semiconductor device, a metal wiring, an insulating film, and the like is formed.

상기 제 1 절연막(100)에는 상기 제 1 절연막이 형성된 상태에서 금속을 화학적-기계적 연마(CMP) 방법으로 매립하여 형성된 제 1 전도체(101)가 형성되어 있다.The first insulating film 100 is formed with a first conductor 101 formed by burying a metal by a chemical-mechanical polishing (CMP) method in a state where the first insulating film is formed.

상기 제 1 전도체(101)가 형성된 반도체 기판 전면에는 제 2 절연막(103), 제 3 절연막(104), 제 4 절연막(105)이 순차적으로 형성되어 있다.The second insulating film 103, the third insulating film 104, and the fourth insulating film 105 are sequentially formed on the entire surface of the semiconductor substrate on which the first conductor 101 is formed.

그리고, 상기 제 2 내지 제 4 절연막(103, 104, 105)의 소정 영역에는 비아홀(h)이 형성되고, 상기 비아홀(h)과 함께 상기 제 4 절연막(105)에 트렌치(T)가 형성되어 있다. 상기 트렌치(T) 형성을 위한 식각 공정에서 상기 제 3 절연막(104)이 소정 식각될 수 있다.In addition, via holes h are formed in predetermined regions of the second to fourth insulating films 103, 104, and 105, and trenches T are formed in the fourth insulating film 105 together with the via holes h. have. In the etching process for forming the trench T, the third insulating layer 104 may be etched.

그리고, 상기 비아홀(h)과 트렌치(T)로 형성된 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4)에 대하여 에싱 및 클리닝 공정을 수행한 후, Ta/TaN, Ti/TiN 등과 같은 배리어 금속(barrier metal)막(107)을 다마신 패턴 측벽 및 바닥과 제 4 절연막(105) 상에 형성되어 있다.After the ashing and cleaning processes are performed on the first to fourth damascene patterns D1, D2, D3, and D4 formed of the via holes h and the trenches T, Ta / TaN, Ti / TiN, etc. The same barrier metal film 107 is formed on the damascene pattern sidewalls and bottom and on the fourth insulating film 105.

상기 배리어 금속막(107)은 TaN 혹은 TaN을 포함한 다층막, TiN 혹은 TiN을 포함한 다층막, WN 혹은 WN을 포함한 다층막으로 형성될 수 있다. 또한 상기의 TaN, TiN, WN 혹은 TaN, TiN, WN을 포함한 다층막 중의 어느 하나로 형성될 수 있다.The barrier metal film 107 may be formed of a multilayer film including TaN or TaN, a multilayer film including TiN or TiN, and a multilayer film including WN or WN. In addition, it may be formed of any one of the above-mentioned TaN, TiN, WN or a multilayer film including TaN, TiN, WN.

상기 배리어 금속막(107)은 상기 제 1 전도체(101)와 전기적으로 연결되어 있으며, 상기 제 1 전도체(101)는 캐패시터 하부 전극의 역할을 하는 배리어 금속(107)에 바이어스를 인가하기 위한 캐패시터 금속 배선의 역할을 수행한다.The barrier metal layer 107 is electrically connected to the first conductor 101, and the first conductor 101 is a capacitor metal for applying a bias to the barrier metal 107 serving as a capacitor lower electrode. Perform the role of wiring.

그리고, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 내부 측벽 및 바닥에는 서로 다른 두께의 유전막(109)이 형성되어 있다.In addition, dielectric layers 109 having different thicknesses are formed on inner sidewalls and bottoms of the second to fourth damascene patterns D2, D3, and D4.

상기 제 2 다마신 패턴(D2) 내에는 제 1 두께(d1)의 제 1 유전막(109a)이 형성되어 있고, 상기 제 1 유전막(109a)과 연결되어 상기 제 3 다마신 패턴(D3) 내에 는 제 2 두께(d2)의 제 2 유전막(109b)이 형성되어 있고, 상기 제 1 및 제 2 유전막(109a, 109b)과 연결되어 상기 제 4 다마신 패턴(D4) 내에는 제 3 두께(d3)의 제 3 유전막(109c)이 형성되어 있다.A first dielectric layer 109a having a first thickness d1 is formed in the second damascene pattern D2, and is connected to the first dielectric layer 109a to form a third dielectric layer 109a in the second damascene pattern D3. A second dielectric layer 109b having a second thickness d2 is formed, and is connected to the first and second dielectric layers 109a and 109b to form a third thickness d3 in the fourth damascene pattern D4. The third dielectric film 109c is formed.

이후, 상기 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4)이 형성된 제 2 내지 제 4 절연막(103, 104, 105) 상에는 제 2 전도체(123)를 증착시키고 화학적 기계적 연마 방법으로 평탄화시켜 상기 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4) 내에 제 2 전도체(123)를 매립시킨다.Thereafter, a second conductor 123 is deposited on the second to fourth insulating layers 103, 104, and 105 on which the first to fourth damascene patterns D1, D2, D3, and D4 are formed. The second conductor 123 is embedded in the first to fourth damascene patterns D1, D2, D3, and D4 by planarization.

상기 제 1 다마신 패턴(D1) 내에 매립된 제 2 전도체(123)는 상기 캐패시터 하부 전극의 역할을 하는 배리어 금속막(107)에 바이어스를 인가하기 위한 캐패시터 하부 금속 배선을 상부로 연결시키는 콘택 전극(121)을 형성하며, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 내에 매립된 제 2 전도체(123)는 본 발명에 따른 캐패시터의 캐패시터 상부 전극을 형성하게 된다.The second conductor 123 buried in the first damascene pattern D1 has a contact electrode connecting a capacitor lower metal wiring thereon to apply a bias to the barrier metal layer 107 serving as the capacitor lower electrode. And a second conductor 123 embedded in the second to fourth damascene patterns D2, D3, and D4 to form a capacitor upper electrode of the capacitor according to the present invention.

상기 제 2 다마신 패턴(D2)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 1 유전막(109a)은 소정의 정전용량을 축전한다.In the second damascene pattern D2, the first dielectric layer 109a formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, may have a predetermined electrostatic force. Accumulate capacity.

상기 제 3 다마신 패턴(D3)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 2 유전막(109b)은 소정의 정전용량을 축전한다.In the third damascene pattern D3, the second dielectric layer 109b formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, has a predetermined electrostatic force. Accumulate capacity.

상기 제 4 다마신 패턴(D4)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 3 유전막(109c)은 소정의 정전용량을 축전한다.In the fourth damascene pattern D4, the third dielectric layer 109c formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, has a predetermined electrostatic force. Accumulate capacity.

여기서, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)은 각각 캐패시터를 형성하며, 이들이 서로 병렬로 연결되며, 본 발명에 따른 캐패시터 용량은 다음의 식으로 구할 수 있다.Here, the second to fourth damascene patterns D2, D3, and D4 form capacitors, and they are connected in parallel with each other, and the capacitor capacity according to the present invention can be obtained by the following equation.

상기 제 2 다마신 패턴(D2)에서 형성된 제 1 서브 캐패시터(SC1)의 캐패시터 용량은,The capacitor capacity of the first subcapacitor SC1 formed in the second damascene pattern D2 is

Figure 112006062450478-PAT00001
Figure 112006062450478-PAT00001

상기 제 3 다마신 패턴(D3)에서 형성된 제 2 서브 캐패시터(SC2)의 캐패시터 용량은,The capacitor capacitance of the second subcapacitor SC2 formed in the third damascene pattern D3 is

Figure 112006062450478-PAT00002
Figure 112006062450478-PAT00002

상기 제 4 다마신 패턴(D4)에서 형성된 제 3 서브 캐패시터(SC3)의 캐패시터 용량은,The capacitor capacitance of the third subcapacitor SC3 formed in the fourth damascene pattern D4 is

Figure 112006062450478-PAT00003
Figure 112006062450478-PAT00003

여기서, C1, C2, C3은 캐패시턴스(단위;F), ε는 유전율, S는 전극 면적, d1, d2, d3은 전극 사이의 거리이다.Here, C1, C2, and C3 are capacitances (units; F), ε is permittivity, S is electrode area, and d1, d2, and d3 are distances between electrodes.

따라서, 본 발명에 따른 캐패시터의 총 캐패시터 용량은,Therefore, the total capacitor capacity of the capacitor according to the present invention,

Figure 112006062450478-PAT00004
Figure 112006062450478-PAT00004

한편, 상기 제 1 내지 제 3 서브 캐패시터(SC1, SC2, SC3)는 제 1 내지 제 3 유전막(109a, 109b, 109c)의 두께에 따라 캐패시턴스가 반비례하며 달라지므로 상기 제 1 서브 캐패시터(SC1)의 캐패시터 용량이 제일 크고 제 2, 제 3 서브 캐패시터(SC2, SC3)의 순서로 캐패시터 용량이 크게 된다(C1 > C2 > C3).On the other hand, the capacitance of the first to third subcapacitors SC1, SC2, and SC3 is inversely different and varies depending on the thicknesses of the first to third dielectric layers 109a, 109b, and 109c. The capacitor capacity is the largest and the capacitor capacity is increased in the order of the second and third subcapacitors SC2 and SC3 (C1> C2> C3).

이와 같이, 본 발명에 따른 반도체 소자의 캐패시터는 정전용량을 최대한으로 충분히 형성할 수 있을 뿐만 아니라 다마신 패턴 형성시에 캐패시터를 형성할 수 있으므로 공정이 용이하고 단순해지는 효과가 있다.As described above, the capacitor of the semiconductor device according to the present invention not only can sufficiently form the capacitance as much as possible, but also can form the capacitor at the time of damascene pattern formation, thereby facilitating and simplifying the process.

또한, 유전막(109)의 두께를 조절하고 원하는 캐패시턴스를 얻기 위해 선택된 서브 캐패시터들을 병렬로 연결할 수 있어 효용성이 뛰어난 장점이 있다.In addition, since the selected subcapacitors may be connected in parallel to adjust the thickness of the dielectric layer 109 and to obtain a desired capacitance, there is an advantage in that it has excellent utility.

그리고, 상기 제 4 절연막(105) 상에는 상기 캐패시터 하부 전극과 연결된 상기 콘택 전극(121)과 접촉된 제 1 금속 배선(131)을 형성하고, 상기 캐패시터 상부 전극이 형성된 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 상에 제 2 금속 배선(133)을 형성하여 서로 다른 신호를 인가해 줄 수 있다.In addition, second to fourth damascene patterns on the fourth insulating layer 105 are formed on the first metal wire 131 in contact with the contact electrode 121 connected to the capacitor lower electrode, and the capacitor upper electrode is formed. The second metal wires 133 may be formed on the D2, D3, and D4 to apply different signals.

이때, 상기 캐패시터 상부 전극과 연결된 제 2 금속 배선(133)은 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 중 적어도 하나 이상의 다마신 패턴 상에 형성되어 캐패시터 용량을 조정할 수 있다.In this case, the second metal wire 133 connected to the capacitor upper electrode may be formed on at least one damascene pattern of the second to fourth damascene patterns D2, D3, and D4 to adjust the capacitor capacity.

한편, 상기 서브 캐패시터의 개수는 조절될 수 있다.The number of subcapacitors may be adjusted.

이상 설명한 바와 같은 구조를 가지는 반도체 소자의 캐패시터를 제조하는 방법에 대해서 설명하면 다음과 같다. The method of manufacturing the capacitor of the semiconductor device having the structure as described above is as follows.

도 3a 내지 도 3h는 본 발명에 따른 반도체 소자의 캐패시터를 제조하는 공정 순서를 보여주는 단면도이다.3A to 3H are cross-sectional views illustrating a process sequence for manufacturing a capacitor of a semiconductor device according to the present invention.

먼저, 도 3a에 도시된 바와 같이, 기판 상에 제 1 절연막(100)이 형성되어 있고, 상기 제 1 절연막(100)에 다마신 패턴을 형성하여 소정의 전도성 금속을 증착하고 CMP를 거쳐 평탄화한다.First, as shown in FIG. 3A, a first insulating film 100 is formed on a substrate, and a damascene pattern is formed on the first insulating film 100 to deposit a predetermined conductive metal and planarize it through CMP. .

상기 평탄화 공정은 제 1 절연막(100)의 상부면이 나타날 때까지 진행하여 제 1 전도체(101)를 형성한다.The planarization process proceeds until the upper surface of the first insulating film 100 appears to form the first conductor 101.

상기 제 1 절연막(100)과 제 1 전도체(101)의 상부면에 제 2 절연막(103)과 제 3 절연막(104)과 제 4 절연막(105)을 차례로 증착하고, 제 1 마스크 패턴(181)을 형성한다.The second insulating film 103, the third insulating film 104, and the fourth insulating film 105 are sequentially deposited on the upper surfaces of the first insulating film 100 and the first conductor 101, and the first mask pattern 181 is provided. To form.

여기서, 상기 제 1 전도체(181)는 추후 형성되는 캐패시터 하부 전극에 바이어스를 인가하기 위한 캐패시터 하부 금속 배선이다.Here, the first conductor 181 is a capacitor lower metal wiring for applying a bias to a capacitor lower electrode formed later.

다음, 도 3b에 도시된 바와 같이, 상기 제 1 마스크 패턴(181)을 식각 마스크로 하여 건식 식각을 수행하여 상기 제 2 내지 제 4 절연막(103, 104, 105)에 복수개의 비아홀(h)을 형성한다.Next, as illustrated in FIG. 3B, dry etching is performed using the first mask pattern 181 as an etching mask to form a plurality of via holes h in the second to fourth insulating layers 103, 104, and 105. Form.

그리고, 도 3c에 도시된 바와 같이, 상기 제 1 마스크 패턴(181)을 제거하고, 상기 제 4 절연막(105) 상에 제 2 마스크 패턴(182)을 형성하여, 상기 제 2 마 스크 패턴(182)을 식각 마스크로 하여 건식 식각을 수행하여 상기 제 4 절연막(105)에 트렌치(T)를 형성한다.3C, the first mask pattern 181 is removed, and a second mask pattern 182 is formed on the fourth insulating layer 105 to form the second mask pattern 182. ) Is formed as an etching mask to form a trench T in the fourth insulating layer 105 by dry etching.

이때, 상기 트렌치(T) 형성시에 상기 제 4 절연막(105) 뿐만 아니라 제 3 절연막(104)도 소정 식각되어질 수 있다.In this case, when the trench T is formed, not only the fourth insulating layer 105 but also the third insulating layer 104 may be etched.

이로써, 도 3d에 도시된 바와 같이, 상기 비아홀(h)과 트렌치(T)에 의해 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4)이 형성된다.As a result, as illustrated in FIG. 3D, first to fourth damascene patterns D1, D2, D3, and D4 are formed by the via hole h and the trench T. As shown in FIG.

상기 제 1 다마신 패턴(D1)은 상기 제 1 전도체(101)의 캐패시터 하부 금속 배선의 일부를 노출시키며, 상기 캐패시터 하부 금속 배선을 상부로 연결시키기 위한 것이다.The first damascene pattern D1 exposes a part of the capacitor lower metal wiring of the first conductor 101 and connects the capacitor lower metal wiring to an upper portion.

상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)은 상기 제 1 전도체(101)의 캐패시터 하부 금속 배선을 일부 노출시키며, 상기 캐패시터 하부 금속 배선으로부터 인가되는 바이어스를 추후 형성될 캐패시터 하부 전극에 전달하기 위한 것이다.The second to fourth damascene patterns D2, D3, and D4 partially expose the lower metal wirings of the capacitors of the first conductor 101, and the capacitor lower electrodes to be formed later by the bias applied from the lower metal wirings of the capacitors. Is to deliver on.

다음, 도 3e에 도시된 바와 같이, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)이 형성된 제 2 내지 제 4 절연막(103, 104, 105) 상에 배리어 금속막(107)을 증착한다.Next, as shown in FIG. 3E, the barrier metal layer 107 is formed on the second to fourth insulating layers 103, 104, and 105 on which the second to fourth damascene patterns D2, D3, and D4 are formed. Deposit.

상기 배리어 금속막(107)은 TaN 혹은 TaN을 포함한 다층막, TiN 혹은 TiN을 포함한 다층막, WN 혹은 WN을 포함한 다층막으로 형성될 수 있다. 또한 상기의 TaN, TiN, WN 혹은 TaN, TiN, WN을 포함한 다층막 중의 어느 하나로 형성될 수 있다.The barrier metal film 107 may be formed of a multilayer film including TaN or TaN, a multilayer film including TiN or TiN, and a multilayer film including WN or WN. In addition, it may be formed of any one of the above-mentioned TaN, TiN, WN or a multilayer film including TaN, TiN, WN.

상기 배리어 금속막(107)은 상기 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4)을 통하여 상기 제 1 전도체(101)와 접촉되며, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)에 형성된 배리어 금속막(107)은 캐패시터 하부 전극으로 사용된다.The barrier metal layer 107 contacts the first conductor 101 through the first to fourth damascene patterns D1, D2, D3, and D4, and the second to fourth damascene pattern D2. , The barrier metal film 107 formed on D3, D4 is used as a capacitor lower electrode.

이후, 상기 배리어 금속막(107)이 형성된 기판 전면에 제 3 두께(d3)를 가지는 유전막(109)을 형성한다.Thereafter, a dielectric film 109 having a third thickness d3 is formed on the entire surface of the substrate on which the barrier metal film 107 is formed.

상기 유전막(109)은 상기 제 1 내지 제 4 다마신 패턴(D1, D2, D3, D4) 내에도 형성된다.The dielectric layer 109 is also formed in the first to fourth damascene patterns D1, D2, D3, and D4.

그리고, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 위치의 유전막(109) 상에 제 3 마스크 패턴(183)을 형성하고 이를 식각 마스크로 하여 노출된 유전막(109)을 식각한다.In addition, a third mask pattern 183 is formed on the dielectric layer 109 at the second to fourth damascene patterns D2, D3, and D4, and the exposed dielectric layer 109 is etched using the third mask pattern 183 as an etching mask. .

상기 유전막(109)은 다마신 패턴 내의 측벽과 바닥에서 그 두께가 다를 수 있으나, 평균적인 두께로 정의하도록 한다.The dielectric layer 109 may have different thicknesses at sidewalls and bottoms of the damascene pattern, but is defined as an average thickness.

이후, 도 3f에 도시된 바와 같이, 상기 제 3 마스크 패턴(183)을 제거하고 상기 제 3 및 제 4 다마신 패턴(D3, D4) 위치의 유전막(109) 상에 제 4 마스크 패턴(184)을 형성하고 이를 식각 마스크로 하여 상기 노출된 유전막(109)을 소정 식각하여 제 1 유전막(109a')을 형성한다.Thereafter, as shown in FIG. 3F, the third mask pattern 183 is removed and the fourth mask pattern 184 is disposed on the dielectric layer 109 at the third and fourth damascene patterns D3 and D4. The first dielectric layer 109a ′ is formed by etching the exposed dielectric layer 109 using the etching mask.

상기 유전막은 다마신 패턴 내의 측벽과 바닥에서 그 두께가 다를 수 있으나, 평균적인 두께로 정의하도록 한다.The dielectric layer may have a thickness different from the sidewalls and the bottom of the damascene pattern, but is defined as an average thickness.

이후, 도 3g에 도시된 바와 같이, 상기 제 4 마스크 패턴(184)을 제거하고 상기 제 4 다마신 패턴(D4) 위치의 유전막(109) 상에 제 5 마스크 패턴(185)을 형성하고 이를 식각 마스크로 하여 노출된 유전막(109)을 소정 식각하여 제 1 유전 막(109a)과 제 2 유전막(109b)을 형성한다.Thereafter, as shown in FIG. 3G, the fourth mask pattern 184 is removed, and a fifth mask pattern 185 is formed on the dielectric layer 109 at the fourth damascene pattern D4 and then etched. The first dielectric film 109a and the second dielectric film 109b are formed by etching the exposed dielectric film 109 as a mask.

이로써, 상기 제 2 다마신 패턴(D2) 위치의 유전막은 제 1 두께(d1)를 가지는 제 1 유전막(109a)을 형성하며, 상기 제 3 다마신 패턴(D3) 위치의 유전막은 제 2 두께(D2)를 가지는 제 2 유전막(109b)을 형성한다.Thus, the dielectric film at the second damascene pattern D2 forms a first dielectric film 109a having a first thickness d1, and the dielectric film at the third damascene pattern D3 has a second thickness ( A second dielectric film 109b having D2) is formed.

이때, 상기 제 1 유전막(109a)은 2번 식각되어 상기 제 2 유전막(109b)의 두께보다 얇게 형성된다.In this case, the first dielectric layer 109a is etched twice so as to be thinner than the thickness of the second dielectric layer 109b.

그리고, 상기 제 5 마스크 패턴(185)을 제거하여 남은 유전막(109)은 제 4 다마신 패턴(D4) 위치에서 제 3 두께(d3)를 가지는 제 3 유전막(109c)이 된다.The remaining dielectric layer 109 after removing the fifth mask pattern 185 becomes a third dielectric layer 109c having a third thickness d3 at the fourth damascene pattern D4.

따라서, 서로 다른 두께를 가지는 유전막(109)이 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 내에 각각 형성된다.Accordingly, dielectric layers 109 having different thicknesses are formed in the second to fourth damascene patterns D2, D3, and D4, respectively.

그리고, 도 3h에 도시된 바와 같이, 상기 제 1 내지 제 3 유전막(109a, 109b, 109c)이 형성된 기판 전면에 전도성 금속을 증착시켜 제 2 전도체(123)를 형성하고, 상기 제 2 전도체(123)를 평탄화시켜 상기 비아홀(h)과 트렌치(T) 내에 제 2 전도체(123)를 형성한다.3H, a conductive metal is deposited on the entire surface of the substrate on which the first to third dielectric layers 109a, 109b, and 109c are formed to form a second conductor 123, and the second conductor 123. ) Is planarized to form a second conductor 123 in the via hole h and the trench T. FIG.

상기 제 1 다마신 패턴(D1) 내에 형성된 제 2 전도체는 콘택 전극(121)으로서, 상기 캐패시터 하부 금속 배선과 연결되어 상부 패드로부터 인가되는 바이어스를 캐패시터 하부 전극에 전달될 수 있도록 하는 것이다.The second conductor formed in the first damascene pattern D1 is a contact electrode 121, which is connected to the capacitor lower metal wire to transfer a bias applied from the upper pad to the capacitor lower electrode.

상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4) 내에 형성된 제 2 전도체(123)는 캐패시터 상부 전극의 역할을 하며, 상기 캐패시터 하부 전극인 배리어 금속막(107)과 상기 제 1 내지 제 3 유전막(109a, 109b, 109c), 상기 캐패시터 상 부 전극인 제 2 전도체(123)은 캐패시터를 형성한다.The second conductor 123 formed in the second to fourth damascene patterns D2, D3, and D4 serves as a capacitor upper electrode, and the barrier metal layer 107, which is the capacitor lower electrode, and the first to fifth layers. The third dielectric layers 109a, 109b, and 109c and the second conductor 123 that is the upper electrode of the capacitor form a capacitor.

이때, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)의 크기가 동일하다고 하면, 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)의 내부에 형성된 제 1 내지 제 3 유전막(109a, 109b, 109c)의 두께가 다르므로 상기 제 2 내지 제 4 다마신 패턴(D2, D3, D4)의 내부에 매립된 제 2 전도체(123)의 크기도 다르다.In this case, if the sizes of the second to fourth damascene patterns D2, D3, and D4 are the same, the first to third portions formed inside the second to fourth damascene patterns D2, D3, and D4 may be used. Since the thicknesses of the dielectric layers 109a, 109b, and 109c are different, the sizes of the second conductors 123 embedded in the second to fourth damascene patterns D2, D3, and D4 are also different.

상기와 같이 형성된 반도체 소자의 캐패시터는 듀얼 다마신(dual-damascene) 공정을 통하여 형성되며, 제 1 내지 제 3 서브 캐패시터(SC1, SC2, SC3)가 병렬로 연결된 구조를 가지게 된다.The capacitor of the semiconductor device formed as described above is formed through a dual damascene process, and has a structure in which the first to third subcapacitors SC1, SC2, and SC3 are connected in parallel.

여기서, 상기 서브 캐패시터의 유전막 두께, 개수, 다마신 패턴의 크기 등을 조절함으로써 캐패시터 용량이 가변적으로 조절 가능하다.Here, the capacitance of the subcapacitor may be variably controlled by adjusting the thickness, number, size of the damascene pattern, and the like of the subcapacitor.

상기 제 1 내지 제 3 서브 캐패시터(SC1, SC2, SC3)는 제 1 내지 제 3 유전막(109a, 109b, 109c)의 두께에 따라 캐패시턴스가 반비례하며 달라지므로 상기 제 1 서브 캐패시터(SC1)의 캐패시터 용량이 제일 크고 제 2, 제 3 서브 캐패시터(SC2, SC3)의 순서로 캐패시터 용량이 크게 된다(C1 > C2 > C3).Capacities of the first to third subcapacitors SC1, SC2, and SC3 are inversely different from each other depending on the thicknesses of the first to third dielectric layers 109a, 109b, and 109c. The largest capacitor capacity increases in the order of the second and third subcapacitors SC2 and SC3 (C1> C2> C3).

상기 제 2 다마신 패턴(D2)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 1 유전막(109a)은 소정의 정전용량을 축전한다.In the second damascene pattern D2, the first dielectric layer 109a formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, may have a predetermined electrostatic force. Accumulate capacity.

상기 제 3 다마신 패턴(D3)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 2 유전막(109b)은 소정의 정전용량을 축전한다.In the third damascene pattern D3, the second dielectric layer 109b formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, has a predetermined electrostatic force. Accumulate capacity.

상기 제 4 다마신 패턴(D4)에서, 상기 배리어 금속막(107)으로 이루어진 캐패시터 하부 전극과 상기 캐패시터 상부 전극인 제 2 도전체(123) 사이에 형성된 상기 제 3 유전막(109c)은 소정의 정전용량을 축전한다.In the fourth damascene pattern D4, the third dielectric layer 109c formed between the capacitor lower electrode formed of the barrier metal layer 107 and the second conductor 123, which is the capacitor upper electrode, has a predetermined electrostatic force. Accumulate capacity.

이와 같이, 본 발명에 따른 반도체 소자의 캐패시터는 정전용량을 최대한으로 충분히 형성할 수 있을 뿐만 아니라 다마신 패턴 형성시에 캐패시터를 형성할 수 있으므로 공정이 용이하고 단순해지는 효과가 있다.As described above, the capacitor of the semiconductor device according to the present invention not only can sufficiently form the capacitance as much as possible, but also can form the capacitor at the time of damascene pattern formation, thereby facilitating and simplifying the process.

또한, 유전막의 두께를 조절하고 원하는 캐패시턴스를 얻기 위해 선택된 서브 캐패시터들을 병렬로 연결할 수 있어 효용성이 뛰어난 장점이 있다.In addition, since the selected sub-capacitors can be connected in parallel to adjust the thickness of the dielectric film and obtain a desired capacitance, there is an advantage in that it is excellent in utility.

도 3i에 도시된 바와 같이, 상기 제 1 캐패시터와 연결된 상기 콘택 전극과 접촉하는 제 1 금속 배선을 형성하고, 상기 제 2 캐패시터가 형성된 제 2 내지 제 4 다마신 패턴 상에 제 2 금속 배선을 형성하여 서로 다른 신호를 인가해 줄 수 있다.As shown in FIG. 3I, a first metal wire is formed in contact with the contact electrode connected to the first capacitor, and a second metal wire is formed on the second to fourth damascene patterns on which the second capacitor is formed. Different signals can be applied.

이때, 상기 제 2 캐패시터와 연결된 금속 배선은 상기 제 2 내지 제 4 다마신 패턴 중 적어도 하나 이상의 다마신 패턴 상에 형성되어 캐패시터 용량을 조정할 수 있다.In this case, the metal wire connected to the second capacitor may be formed on at least one or more damascene patterns of the second to fourth damascene patterns to adjust the capacitor capacity.

이상, 본 발명을 구체적인 실시예를 통하여 상세히 설명하였으나, 이는 본 발명을 구체적으로 설명하기 위한 것으로, 본 발명에 따른 반도체 소자 및 그 제조 방법은 이에 한정되지 않으며, 본 발명의 기술적 사상 내에서 당 분야의 통상의 지식을 가진 자에 의해 그 변형이나 개량이 가능함이 명백하다.As described above, the present invention has been described in detail through specific embodiments, which are intended to specifically describe the present invention, and the semiconductor device and its manufacturing method according to the present invention are not limited thereto. It is apparent that modifications and improvements are possible by those skilled in the art.

본 발명은 반도체 소자의 캐패시터에서 최소의 공간에서 최대의 표면적을 가짐으로써 캐패시턴스를 증가시킬 수 있으며, 일정 영역에서 원하는 캐패시터 용량을 다양하게 형성할 수 있으므로 탄력적인 설계가 가능하고 정전 용량을 극대화시킬 수 있는 제 1의 효과가 있다.The present invention can increase the capacitance by having the maximum surface area in the minimum space in the capacitor of the semiconductor device, and can be formed in a variety of desired capacitor capacity in a certain area, it is possible to elastic design and to maximize the capacitance There is a first effect.

또한, 본 발명은 DRAM(dynamic random access memory)과 같이 집적도가 높아지고 제품 크기는 소형화되는 최신 제품의 개발 연구 동향에 맞추어 캐패시터의 용량을 비약적으로 향상시켜 반도체 소자 개발을 가속화시키는 제 2의 효과가 있다.In addition, the present invention has a second effect of accelerating semiconductor device development by drastically increasing the capacity of a capacitor in accordance with the trend of development research of the latest products, such as dynamic random access memory (DRAM), which have a higher integration and a smaller product size. .

본 발명에 따른 반도체 소자의 캐패시터는 정전용량을 최대한으로 충분히 형성할 수 있을 뿐만 아니라 다마신 패턴 형성시에 캐패시터를 형성할 수 있으므로 공정이 용이하고 단순해지는 제 3의 효과가 있다.The capacitor of the semiconductor device according to the present invention has a third effect that the process can be made simple and simple since it is possible to form the capacitance to the maximum and to form the capacitor at the time of damascene pattern formation.

또한, 유전막의 두께를 조절하고 원하는 캐패시턴스를 얻기 위해 선택된 서브 캐패시터들을 병렬로 연결할 수 있어 효용성이 뛰어난 제 4의 효과가 있다.In addition, since the selected subcapacitors can be connected in parallel to adjust the thickness of the dielectric film and to obtain a desired capacitance, there is a fourth effect having excellent utility.

Claims (17)

기판 상에 형성된 캐패시터 하부 금속 배선과;A capacitor lower metal wiring formed on the substrate; 상기 기판 상에 상기 캐패시터 하부 금속 배선을 노출시키는 복수개의 다마신 패턴이 형성된 절연막과;An insulating film formed on the substrate with a plurality of damascene patterns exposing the capacitor lower metal wires; 상기 다마신 패턴이 형성된 절연막 상에 형성된 캐패시터 하부 전극과;A capacitor lower electrode formed on the insulating film on which the damascene pattern is formed; 상기 복수 개의 다마신 패턴 내에 형성된 서로 다른 두께의 유전막과;Dielectric films having different thicknesses formed in the plurality of damascene patterns; 상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 매립된 캐패시터 상부 전극과;A capacitor upper electrode embedded in the damascene pattern in which dielectric films having different thicknesses are formed; 상기 복수개의 다마신 패턴 중 적어도 하나에 형성되며, 캐패시터 하부 금속 배선과 연결된 콘택 전극을 포함하는 것을 특징으로 하는 반도체 소자의 캐패시터.And a contact electrode formed on at least one of the plurality of damascene patterns, the contact electrode being connected to the lower metal wiring of the capacitor. 제 1항에 있어서,The method of claim 1, 상기 캐패시터 하부 금속 배선과 상기 캐패시터 하부 전극은 상기 다마신 패턴을 통하여 서로 접촉된 것을 특징으로 하는 반도체 소자의 캐패시터.And the capacitor lower metal wiring and the capacitor lower electrode are in contact with each other through the damascene pattern. 제 1항에 있어서,The method of claim 1, 상기 콘택 전극과 상기 캐패시터 상부 전극은 동일한 금속 물질로 형성된 것을 특징으로 하는 반도체 소자의 캐패시터.And the contact electrode and the capacitor upper electrode are formed of the same metal material. 제 1항에 있어서,The method of claim 1, 상기 다마신 패턴 내에 형성된 서로 다른 두께의 유전막은 캐패시터 용량이 서로 다른 것을 특징으로 하는 반도체 소자의 캐패시터.The capacitor of the semiconductor device, wherein the dielectric film having different thicknesses formed in the damascene pattern has different capacitor capacities. 제 1항에 있어서,The method of claim 1, 상기 콘택 전극과 연결되어 상기 캐패시터 하부 금속 배선에 바이어스를 인가하는 제 1 금속 배선과, 상기 서로 다른 두께의 유전막이 형성된 복수의 다마신 패턴의 캐패시터 상부 전극과 연결된 제 2 금속 배선을 더 포함하는 것을 특징으로 하는 반도체 소자의 캐패시터.And a first metal wire connected to the contact electrode to apply a bias to the capacitor lower metal wire, and a second metal wire connected to a capacitor upper electrode of a plurality of damascene patterns having a dielectric film having different thicknesses. A capacitor of a semiconductor element characterized by the above-mentioned. 제 5항에 있어서,The method of claim 5, 상기 제 2 금속 배선과 연결된 상기 다마신 패턴의 캐패시터 상부 전극의 개수에 따라 캐패시터 용량이 조정되는 것을 특징으로 하는 반도체 소자의 캐패시터.The capacitor of the semiconductor device, characterized in that the capacitor capacity is adjusted according to the number of the capacitor upper electrode of the damascene pattern connected to the second metal wiring. 제 1항에 있어서,The method of claim 1, 상기 복수 개의 다마신 패턴에 형성된 서로 다른 두께의 유전막 두께에 따라 캐패시터 용량이 조정되는 것을 특징으로 하는 반도체 소자의 캐패시터.The capacitor of the semiconductor device, characterized in that the capacitor capacity is adjusted according to the thickness of the dielectric film having a different thickness formed on the plurality of damascene pattern. 기판 상에 캐패시터 하부 금속 배선을 형성하는 단계;Forming a capacitor lower metal interconnect on the substrate; 상기 기판 전면에 절연막을 형성하는 단계;Forming an insulating film on the entire surface of the substrate; 상기 절연막에 상기 캐패시터 하부 금속 배선을 노출시키는 비아홀과 트렌치를 형성하여 복수개의 다마신 패턴을 형성하는 단계;Forming a plurality of damascene patterns by forming a via hole and a trench in the insulating layer to expose the capacitor lower metal wiring; 상기 다마신 패턴이 형성된 절연막 상에 배리어 금속막을 증착하여 캐패시터 하부 전극을 형성하는 단계;Forming a capacitor lower electrode by depositing a barrier metal layer on the insulating layer on which the damascene pattern is formed; 상기 다마신 패턴이 형성된 기판 전면에 유전막을 형성하는 단계;Forming a dielectric film on an entire surface of the substrate on which the damascene pattern is formed; 상기 유전막 상에 마스크 패턴을 증착하고 상기 유전막을 식각하는 공정을 반복하여 상기 다마신 패턴 내에 서로 다른 두께의 유전막을 형성하는 단계;Depositing a mask pattern on the dielectric layer and etching the dielectric layer to form dielectric layers having different thicknesses in the damascene pattern; 상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 전도성 금속을 형성하고 평탄화하여 캐패시터 상부 전극을 형성하는 단계;를 포함하는 것을 특징으로 하는 반도체 소자의 캐패시터 제조 방법.Forming a capacitor upper electrode by forming and planarizing a conductive metal in the damascene pattern in which the dielectric films having different thicknesses are formed, wherein the capacitor upper electrode is formed. 제 8항에 있어서,The method of claim 8, 상기 캐패시터 상부 전극을 형성하는 단계에서,In the forming of the capacitor upper electrode, 상기 복수개의 다마신 패턴 중 적어도 하나에는 캐패시터 하부 금속 배선과 연결된 콘택 전극이 더 형성되는 것을 특징으로 하는 반도체 소자의 캐패시터의 제조 방법.And at least one of the plurality of damascene patterns further comprises a contact electrode connected to the lower metal wiring of the capacitor. 제 8항에 있어서,The method of claim 8, 상기 유전막 상에 마스크 패턴을 증착하고 상기 유전막을 식각하는 공정을 반복하여 상기 다마신 패턴 내에 서로 다른 두께의 유전막을 형성하는 단계에 있어 서,In the step of depositing a mask pattern on the dielectric film and etching the dielectric film to form a dielectric film having a different thickness in the damascene pattern, 상기 유전막 상에 제 1 마스크 패턴을 형성하는 단계와;Forming a first mask pattern on the dielectric layer; 상기 제 1 마스크 패턴을 식각마스크로 하여 제 1 다마신 패턴 위치의 유전막을 식각하는 단계;Etching the dielectric film at the first damascene pattern position using the first mask pattern as an etching mask; 상기 제 1 마스크 패턴을 제거하고, 상기 유전막 상에 제 2 마스크 패턴을 형성하는 단계;Removing the first mask pattern and forming a second mask pattern on the dielectric layer; 상기 제 2 마스크 패턴을 식각마스크로 하여 제 1 및 제 2 다마신 패턴 위치의 유전막을 식각하는 단계;Etching the dielectric layers at the first and second damascene pattern positions using the second mask pattern as an etching mask; 상기 제 2 마스크 패턴을 제거하는 제 3 다마신 패턴 위치의 유전막을 노출시키는 단계;를 포함하는 것을 특징으로 하는 반도체 소자의 캐패시터 제조 방법.Exposing a dielectric film at a third damascene pattern position to remove the second mask pattern. 제 10항에 있어서,The method of claim 10, 상기 제 1 다마신 패턴 위치의 유전막은 제 1 두께의 제 1 유전막을 형성하고, 상기 제 2 다마신 패턴 위치의 유전막은 제 2 두께의 제 2 유전막을 형성하고, 상기 제 3 다마신 패턴 위치의 유전막은 제 3 두께의 제 3 유전막을 형성하며, The dielectric film at the first damascene pattern position forms a first dielectric layer having a first thickness, and the dielectric film at the second damascene pattern position forms a second dielectric layer having a second thickness, and the third damascene pattern at The dielectric film forms a third dielectric film of a third thickness, 상기 제 1 두께 내지 제 3 두께는 서로 다른 두께인 것을 특징으로 하는 반도체 소자의 캐패시터 제조 방법.The first to third thickness is a capacitor manufacturing method of the semiconductor device, characterized in that the different thickness. 제 10항에 있어서,The method of claim 10, 상기 제 1 내지 제 3 유전막에서 상기 제 1 유전막의 두께가 가장 얇고, 상 기 제 3 유전막의 두께가 가장 두꺼운 것을 특징으로 하는 반도체 소자의 캐패시터 제조 방법.The method of manufacturing a capacitor of a semiconductor device, wherein the thickness of the first dielectric film is the thinnest in the first to third dielectric films and the thickness of the third dielectric film is thickest. 제 8항에 있어서,The method of claim 8, 상기 캐패시터 하부 전극은 TaN 혹은 TaN을 포함한 다층막, TiN 혹은 TiN을 포함한 다층막, WN 혹은 WN을 포함한 다층막으로 형성되거나, 상기의 TaN, TiN, WN 혹은 TaN, TiN, WN을 포함한 다층막중 어느 하나로 형성되는 것을 특징으로 하는 반도체 소자의 캐패시터 제조 방법.The capacitor lower electrode is formed of a multilayer film including TaN or TaN, a multilayer film including TiN or TiN, a multilayer film including WN or WN, or formed of any one of the multilayer films including TaN, TiN, WN or TaN, TiN, WN. A method for manufacturing a capacitor of a semiconductor device, characterized in that. 제 8항에 있어서,The method of claim 8, 상기 캐패시터 하부 금속 배선과 상기 캐패시터 하부 전극은 상기 다마신 패턴을 통하여 서로 접촉되어 전기적으로 연결된 것을 특징으로 하는 반도체 소자의 캐패시터의 제조 방법.And the capacitor lower metal line and the capacitor lower electrode are in electrical contact with each other through the damascene pattern. 제 8항에 있어서,The method of claim 8, 상기 서로 다른 두께의 유전막이 형성된 다마신 패턴 내에 전도성 금속을 형성하고 평탄화하여 캐패시터 상부 전극을 형성하는 단계 이후에,After the step of forming a capacitor upper electrode by forming and planarizing a conductive metal in the damascene pattern in which the dielectric films having different thicknesses are formed, 상기 콘택 전극과 연결되어 상기 캐패시터 하부 금속 배선에 바이어스를 인가하는 제 1 금속 배선과, 상기 서로 다른 두께의 유전막이 형성된 복수의 다마신 패턴의 캐패시터 상부 전극과 연결된 제 2 금속 배선을 형성하는 단계를 더 포함하 는 것을 특징으로 하는 반도체 소자의 캐패시터의 제조 방법.Forming a first metal wire connected to the contact electrode to apply a bias to the lower metal wire of the capacitor, and a second metal wire connected to a capacitor upper electrode of a plurality of damascene patterns having a dielectric film having different thicknesses; The method of manufacturing a capacitor of the semiconductor device further comprising. 제 15항에 있어서,The method of claim 15, 상기 제 2 금속 배선과 연결된 상기 다마신 패턴의 캐패시터 상부 전극의 개수에 따라 캐패시터 용량이 조정되는 것을 특징으로 하는 반도체 소자의 캐패시터의 제조 방법.And a capacitor capacitance is adjusted according to the number of capacitor upper electrodes of the damascene pattern connected to the second metal wiring. 제 8항에 있어서,The method of claim 8, 상기 복수 개의 다마신 패턴에 형성된 서로 다른 두께의 유전막 두께에 따라 캐패시터 용량이 조정되는 것을 특징으로 하는 반도체 소자의 캐패시터의 제조 방법.Capacitor capacity of the semiconductor device, characterized in that the capacitor capacity is adjusted according to the thickness of the dielectric film having a different thickness formed on the plurality of damascene pattern.
KR1020060082440A 2006-08-29 2006-08-29 Capacitor Manufacturing Method of Semiconductor Device Expired - Fee Related KR100853092B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060082440A KR100853092B1 (en) 2006-08-29 2006-08-29 Capacitor Manufacturing Method of Semiconductor Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060082440A KR100853092B1 (en) 2006-08-29 2006-08-29 Capacitor Manufacturing Method of Semiconductor Device

Publications (2)

Publication Number Publication Date
KR20080019915A true KR20080019915A (en) 2008-03-05
KR100853092B1 KR100853092B1 (en) 2008-08-19

Family

ID=39395018

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060082440A Expired - Fee Related KR100853092B1 (en) 2006-08-29 2006-08-29 Capacitor Manufacturing Method of Semiconductor Device

Country Status (1)

Country Link
KR (1) KR100853092B1 (en)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2012121766A1 (en) * 2011-03-04 2012-09-13 Intel Corporation Semiconductor structure having a capacitor and metal wiring integrated in a same dielectric layer
US8441057B2 (en) 2008-09-30 2013-05-14 Intel Corporation Embedded memory device having MIM capacitor formed in excavated structure
US20230298937A1 (en) * 2022-03-16 2023-09-21 SK Hynix Inc. Semiconductor device including through vias with different widths and method of manufacturing the same

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100442863B1 (en) * 2001-08-01 2004-08-02 삼성전자주식회사 Method for fabricating semiconductor device having metal-insulator-metal capacitor and damascene wiring structure
KR100424183B1 (en) * 2001-12-24 2004-03-24 주식회사 하이닉스반도체 Method for forming capacitor of semiconductor device
KR100471164B1 (en) * 2002-03-26 2005-03-09 삼성전자주식회사 Semiconductor device having metal-insulator-metal capacitor and fabrication method thereof
KR100870315B1 (en) * 2002-07-18 2008-11-25 매그나칩 반도체 유한회사 Manufacturing method of semiconductor device
KR100532455B1 (en) * 2003-07-29 2005-11-30 삼성전자주식회사 Method for manufacturing semiconductor device including MIM capacitor and interconnect structure
KR100641983B1 (en) * 2004-12-23 2006-11-02 동부일렉트로닉스 주식회사 Metal-insulator-metal capacitor with double damascene structure and method for manufacturing same

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8441057B2 (en) 2008-09-30 2013-05-14 Intel Corporation Embedded memory device having MIM capacitor formed in excavated structure
US9224794B2 (en) 2008-09-30 2015-12-29 Intel Corporation Embedded memory device having MIM capacitor formed in excavated structure
WO2012121766A1 (en) * 2011-03-04 2012-09-13 Intel Corporation Semiconductor structure having a capacitor and metal wiring integrated in a same dielectric layer
US9577030B2 (en) 2011-03-04 2017-02-21 Intel Corporation Semiconductor structure having a capacitor and metal wiring integrated in a same dielectric layer
US20230298937A1 (en) * 2022-03-16 2023-09-21 SK Hynix Inc. Semiconductor device including through vias with different widths and method of manufacturing the same

Also Published As

Publication number Publication date
KR100853092B1 (en) 2008-08-19

Similar Documents

Publication Publication Date Title
KR100213209B1 (en) Manufacturing method of semiconductor devices
US7662695B2 (en) Capacitor structure and fabricating method thereof
US7462535B2 (en) Semiconductor device with analog capacitor and method of fabricating the same
US6646323B2 (en) Zero mask high density metal/insulator/metal capacitor
KR100572829B1 (en) Method for manufacturing a semiconductor device having an M capacitor
KR20000053453A (en) Integrated circuit device having dual damascene interconnect structure and metal electrode capacitor and associated method for making
CN100570873C (en) Capacitor and forming method thereof
US7560795B2 (en) Semiconductor device with a capacitor
KR100572828B1 (en) Method for manufacturing a semiconductor device having an M capacitor
KR100698089B1 (en) Semiconductor device having capacitor and method for manufacturing same
KR100806034B1 (en) Semiconductor device having MIM capacitor and manufacturing method thereof
KR100881488B1 (en) Semiconductor element having MIM capacitor and manufacturing method thereof
KR100801849B1 (en) A capacitor for a semiconductor device and the fabricating method thereof
KR100853092B1 (en) Capacitor Manufacturing Method of Semiconductor Device
US20250248056A1 (en) Metal-insulator-metal capacitor structure and fabrication method thereof
US20120025347A1 (en) Method of forming a MIM capacitor
KR100572830B1 (en) Method for manufacturing a semiconductor device having an M capacitor
KR100364818B1 (en) method for manufacturing of semiconductor device
KR20060072420A (en) Metal-insulator-metal capacitor with double damascene structure and method for manufacturing same
US20230275017A1 (en) Semiconductor structure and method for forming the same
KR20090064805A (en) MIM capacitor manufacturing method of semiconductor device
KR100667914B1 (en) MIM capacitor of horizontal structure and manufacturing method thereof
KR100368976B1 (en) Capacitor in semiconductor device and method for manufacturing the same
KR100731138B1 (en) MIM capacitor formation method of semiconductor device
KR20070052484A (en) MM capacitor and its formation method

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

E90F Notification of reason for final refusal
PE0902 Notice of grounds for rejection

St.27 status event code: A-1-2-D10-D21-exm-PE0902

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

E13-X000 Pre-grant limitation requested

St.27 status event code: A-2-3-E10-E13-lim-X000

P11-X000 Amendment of application requested

St.27 status event code: A-2-2-P10-P11-nap-X000

P13-X000 Application amended

St.27 status event code: A-2-2-P10-P13-nap-X000

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PG1601 Publication of registration

St.27 status event code: A-4-4-Q10-Q13-nap-PG1601

FPAY Annual fee payment

Payment date: 20110719

Year of fee payment: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

FPAY Annual fee payment

Payment date: 20120726

Year of fee payment: 5

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20130813

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20130813

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000