[go: up one dir, main page]

KR19980029503U - Computer system and integrated microcomputer interface circuit - Google Patents

Computer system and integrated microcomputer interface circuit Download PDF

Info

Publication number
KR19980029503U
KR19980029503U KR2019960042566U KR19960042566U KR19980029503U KR 19980029503 U KR19980029503 U KR 19980029503U KR 2019960042566 U KR2019960042566 U KR 2019960042566U KR 19960042566 U KR19960042566 U KR 19960042566U KR 19980029503 U KR19980029503 U KR 19980029503U
Authority
KR
South Korea
Prior art keywords
built
serial port
computer system
microcomputer
interface
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
KR2019960042566U
Other languages
Korean (ko)
Inventor
김관욱
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR2019960042566U priority Critical patent/KR19980029503U/en
Publication of KR19980029503U publication Critical patent/KR19980029503U/en
Withdrawn legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/42Bus transfer protocol, e.g. handshake; Synchronisation
    • G06F13/4282Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Information Transfer Systems (AREA)

Abstract

이 고안은 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로에 관한 것으로, 컴퓨터 시스템에 내장되어 직렬 통신을 하기 위한 내장된 시리얼 포트(1)와; 내장된 시리얼 포트(1)의 통신 상대를 결정하는 선택수단(10)과; 상기 선택수단(10)으로부터 내장된 시리얼 포트(1)의 데이터를 입력받아 외부 시리얼 포트(3)에 연결된 장치와 통신을 하기 위한 라인 드라이버(2)와; 상기 선택수단(10)으로부터 내장된 시리얼 포트의 데이터를 입력받아 내장된 마이컴과 통신을 하기 위한 통신포트(4)를 포함하여 구성되어, 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스를 위해 퍼스널 컴퓨터 시스템에 내장된 시리얼 포트(COM1 or COM2)를 이용함으로써 별도의 입/출력 어드레스를 갖지 않고, 마이컴과 인터페이스를 하는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로에 관한 것이다.The present invention relates to an interface circuit of a computer system and an embedded microcomputer, and includes an embedded serial port (1) for serial communication embedded in the computer system; Selecting means (10) for determining a communication counterpart of the built-in serial port (1); A line driver (2) for receiving data from the built-in serial port (1) from the selection means (10) to communicate with a device connected to the external serial port (3); And a communication port 4 for receiving the data of the built-in serial port from the selection means 10 and communicating with the embedded microcomputer, so as to interface with the personal computer system and the built-in microcomputer. By using the built-in serial port (COM1 or COM2), it does not have a separate input / output address, and relates to a computer system that interfaces with the microcomputer and the integrated microcomputer interface circuit.

Description

컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로Computer system and integrated microcomputer interface circuit

이 고안은 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로에 관한 것으로, 더욱 상세하게 말하자면, 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스를 위해 퍼스널 컴퓨터 시스템에 내장된 시리얼 포트(COM1 or COM2)를 이용함으로써 별도의 입/출력 어드레스를 갖지 않고, 마이컴과 인터페이스를 하는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로에 관한 것이다.This design relates to the interface circuit of the computer system and the embedded microcomputer, and more specifically, by using a serial port (COM1 or COM2) embedded in the personal computer system for the interface of the personal computer system and the embedded microcomputer. The present invention relates to a computer system having an input / output address and interfacing with a microcomputer and a built-in microcomputer interface circuit.

일반적으로 퍼스널 컴퓨터 시스템에는 파워 제어나 내부에 장착된 입/출력 제어(비디오 컨트롤러, 사운드 컨트롤러 등)를 인에이블/디스에이블하기 위해서 별도의 마이컴을 채용하고 있다.In general, a personal computer system employs a separate microcomputer to enable / disable power control and internally mounted input / output control (video controller, sound controller, etc.).

퍼스널 컴퓨터 시스템과 내장된 마이컴과의 인터페이스를 위해서 입/출력 어드레스 공간중에 일부를 마이컴용으로 할당하여 사용하는데 8비트씩 전송을 한다.For the interface between the personal computer system and the built-in microcomputer, a part of the input / output address space is allocated for the microcomputer and used for 8-bit transmission.

이하, 첨부된 도면을 참조로 하여 종래의 기술에 관하여 설명하기로 한다.Hereinafter, with reference to the accompanying drawings will be described with respect to the prior art.

도2는 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성도이다.2 is a block diagram of a conventional personal computer system and a built-in microcomputer interface circuit.

도2에 도시되어 있듯이, 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성은,As shown in Fig. 2, the configuration of the conventional personal computer system and the built-in microcomputer interface circuit is as follows.

아이에스에이(ISA) 버스(21)에 어드레스 디코드(Decord)부(22)가 어드레스(Address)를 입력받아 입력용 래취(23) 및 출력용 래취(24)에 전달하고, 내장된 마이컴(25)이 입력용 래취(23)와 출력용 래취(24)를 제어하는 구조로 이루어진다.The address decode unit 22 receives an address on the ISA bus 21 and transfers the address to the input latch 23 and the output latch 24, and the built-in microcomputer 25 The input latch 23 and the output latch 24 are controlled.

상기 구성에 의한 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 동작은 다음과 같다.The operation of the conventional personal computer system and the built-in microcomputer interface circuit according to the above configuration is as follows.

먼저 사용자에 의해 전원이 인가되면, 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 동작이 시작된다.When power is first applied by the user, the operation of the interface circuit of the conventional personal computer system and the embedded microcomputer is started.

동작이 시작된 후, 내장된 마이컴(25)에서 제어신호(RD)를 출력하여 입력용 래치(23)를 통해 아이에스에이 버스(21)의 데이터를 8비트(bit)씩 입력받는다.After the operation is started, the built-in microcomputer 25 outputs the control signal RD and receives 8 bits of data of the RS bus 21 through the input latch 23.

또한, 내장된 마이컴(25)에서 제어신호(WR)를 출력하여 출력용 래치(24)를 통해 아이에스에이 버스(21)로 데이터를 8비트(bit)씩 출력한다.In addition, the built-in microcomputer 25 outputs a control signal WR and outputs data 8 bits per bit to the AS bus 21 through the output latch 24.

이와 같이 입/출력 래치(23, 24)를 이용하여 종래에는 퍼스널 컴퓨터 시스템과 내장된 마이컴간의 인터페이스를 행하였다.As described above, the input / output latches 23 and 24 have been used to interface with a personal computer system and a built-in microcomputer.

그러나, 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로는 회로에 부품이 많이 사용되며, 인터페이스를 위하여 최소 10개의 선 이상이 필요하므로 마이컴의 입/출력을 많이 사용하는 단점이 있다.However, a conventional personal computer system and a built-in interface circuit of the microcomputer uses a lot of components, and at least 10 wires are required for the interface, and thus there is a disadvantage in that the input / output of the microcomputer is used a lot.

그러므로 본 고안의 목적은 종래의 단점을 해결하고자 하는 것으로, 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스를 위해 퍼스널 컴퓨터 시스템에 내장된 시리얼 포트를 이용함으로써 별도의 입/출력 어드레스를 갖지 않고 마이컴과 인터페이스를 하며, 부품 수를 줄일 수 있는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로를 제공하고자 하는 것이다.Therefore, an object of the present invention is to solve the disadvantages of the prior art, by using a serial port built into the personal computer system for the interface of the personal computer system and the built-in microcomputer, without having a separate input / output address, The aim is to provide a computer system and a built-in microcomputer interface circuit that can reduce component count.

도1은 이 고안의 실시예에 따른 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성도.1 is a block diagram of an interface circuit of a computer system and a built-in microcomputer according to an embodiment of the present invention.

도2는 종래의 퍼스널 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성도.Fig. 2 is a block diagram of a conventional personal computer system and a built-in microcomputer interface circuit.

상기 목적을 달성하고자 하는 이 고안의 구성은,The constitution of this invention to achieve the above object,

컴퓨터 시스템에 내장되어 직렬 통신을 하기 위한 내장된 시리얼 포트와;A built-in serial port embedded in a computer system for serial communication;

내장된 시리얼 포트의 통신 상대를 결정하는 선택수단과;Selecting means for determining a communication counterpart of the built-in serial port;

상기 선택수단으로부터 내장된 시리얼 포트의 데이터를 입력받아 외부 시리얼 포트에 연결된 장치와 통신을 하기 위한 라인 드라이버와;A line driver for receiving data of a built-in serial port from the selection means and communicating with a device connected to an external serial port;

상기 선택수단으로부터 내장된 시리얼 포트의 데이터를 입력받아 내장된 마이컴과 통신을 하기 위한 통신포트를 포함하여 이루어진다.It comprises a communication port for receiving the data of the built-in serial port from the selection means to communicate with the embedded microcomputer.

상기 구성에 의하여 이 공안을 실시할 수 있는 가장 바람직한 실시예를 첨부된 도면을 참조로 하여 설명하면 다음과 같다.With reference to the accompanying drawings, the most preferred embodiment that can implement this public by the above configuration is as follows.

도1은 이 고안의 실시예에 따른 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성도이다.1 is a block diagram of an interface circuit of a computer system and a built-in microcomputer according to an embodiment of the present invention.

도1에 도시되어 있듯이, 이 고안의 실시예에 따른 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 구성은,As shown in Fig. 1, the configuration of the interface circuit of the computer system and the embedded microcomputer according to the embodiment of the present invention is

컴퓨터 시스템에 내장되어 직렬 통신을 하기 위한 내장된 시리얼 포트(1)와;A built-in serial port 1 embedded in a computer system for serial communication;

내장된 시리얼 포트(1)에 연결되어, 통신 상대를 결정하는 선택수단(10)과;Selection means (10) connected to the built-in serial port (1) for determining a communication partner;

상기 선택수단(10)으로부터 내장된 시리얼 포트(1)의 데이터를 입력받아 외부 시리얼 포트(3)에 연결된 장치와 통신을 하기 위한 라인 드라이버(2)와;A line driver (2) for receiving data from the built-in serial port (1) from the selection means (10) to communicate with a device connected to the external serial port (3);

상기 선택수단(10)으로부터 내장된 시리얼 포트의 데이터를 입력받아 내장된 마이컴과 통신을 하기 위한 통신포트(4)로 이루어진다.It consists of a communication port 4 for receiving the data of the built-in serial port from the selection means 10 to communicate with the embedded microcomputer.

상기한 선택수단(10)의 구성은,The configuration of the selection means 10,

인터페이스 제어신호(Interface_ctrl)를 입력받아 라인 드라이버(2)로 내장된 시리얼 포트(1)의 데이터(TXD)를 송신하는 제1트리 스테이트 버퍼(5)와;A first tree state buffer 5 which receives the interface control signal Interface_ctrl and transmits data TXD of the serial port 1 embedded in the line driver 2;

인터페이스 제어신호(Interface_ctrl)를 입력받아 라인 드라이버(2)로 부터 내장된 시리얼 포트(1)로 데이터(RXD)를 송신하는 제3트리 스테이트 버퍼(7)와;A third tree state buffer 7 which receives the interface control signal Interface_ctrl and transmits the data RXD from the line driver 2 to the built-in serial port 1;

인터페이스 제어신호(Interface_ctrl)를 인버터(9)로부터 반전 입력받아 통신포트(4)로 내장된 시리얼 포트(1)의 데이터(RXD)를 송신하는 제2트리 스테이트 버퍼(6)와;A second tree state buffer 6 which receives an inverted interface control signal Interface_ctrl from the inverter 9 and transmits data RXD of the serial port 1 embedded in the communication port 4;

인터페이스 제어신호(Interface_ctrl)를 인버터(9)로부터 반전 입력받아 통신포트(4)로부터 내장된 시리얼 포트(1)로 데이터(TXD)를 송신하는 제4트리 스테이트 버퍼(8)로 이루어진다.It consists of a fourth tree state buffer 8 which receives the inverted interface control signal Interface_ctrl from the inverter 9 and transmits the data TXD from the communication port 4 to the built-in serial port 1.

상기 구성에 의한 이 고안의 실시예에 따른 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 작용은 다음과 같다.The operation of the interface circuit of the computer system and the embedded microcomputer according to the embodiment of the present invention by the above configuration is as follows.

먼저 사용자에 의해 전원이 인가되면, 이 고안의 실시예에 따른 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로의 동작이 시작된다.When power is first applied by the user, the operation of the interface circuit of the computer system and the embedded microcomputer according to the embodiment of the present invention is started.

동작이 시작된 후에는 인터페이스 제어신호(Interface_ctrl)가 하이로 인가되며, 이때에는 제1트리 스테이트 버퍼(5)와 제3트리 스테이트 버퍼(7)가 도통이 되어, 내장된 시리얼 포트(1)와 외부 시리얼 포트(3)가 라인 드라이버(2)를 통하여 인터페이스가 된다.After the operation is started, the interface control signal (Interface_ctrl) is applied high. At this time, the first tree state buffer 5 and the third tree state buffer 7 become conductive, and the built-in serial port 1 and the external device are turned on. The serial port 3 is interfaced via the line driver 2.

그러다가, 내장된 마이컴과 인터페이스가 필요하게 되면, 인터페이스 제어신호(Interface_ctrl)를 로우로 한다. 그러면, 제1트리 스테이트 버퍼(5)와 제3트리 스테이트 버퍼(7)가 도통불능이 되어 외부장치와의 인터페이스가 차단되고, 제2트리 스테이트 버퍼(6)와 제4트리 스테이트 버퍼(8)가 도통이 되어 내장된 시리얼 포트(1)와 내장된 마이컴의 통신포트(4)가 직렬통신이 가능하게 되고, 원하는 직렬통신을 하게 된다.Then, when the built-in microcomputer and interface are needed, the interface control signal (Interface_ctrl) is set low. As a result, the first tree state buffer 5 and the third tree state buffer 7 become inoperative, and the interface with the external device is cut off, and the second tree state buffer 6 and the fourth tree state buffer 8 are disconnected. The built-in serial port 1 and the built-in microcomputer communication port 4 enable serial communication, and the desired serial communication.

그러다가, 통신이 끝나게 되면, 다시 인터페이스 제어신호(Interface_ctrl)를 하이로 한다. 그러면, 다시 제1트리 스테이트 버퍼(5)와 제3트리 스테이트 버퍼(7)가 도통이 되어, 내장된 시리얼 포트(1)와 외부 시리얼 포트(3)가 라인 드라이버(2)를 통하여 인터페이스가 되어 외부장치와 통신이 가능한 상태가 된다.When the communication ends, the interface control signal (Interface_ctrl) is set high again. Then, the first tree state buffer 5 and the third tree state buffer 7 become conductive again, and the built-in serial port 1 and the external serial port 3 interface with the line driver 2. Communication with external devices is enabled.

이상에서와 같이 이 고안의 실시예에서, 항상 사용하고 있지 않는 비동기 통신 포트인 내장된 시리얼 포트를 이용하여 내장된 마이컴과 인터페이스 함으로써 회로가 간단해져 원가를 절감할 수 있고, 필요로 하는 입/출력 포트의 숫자가 줄어들어 마이컴을 선택할 때, 입/출력 포트가 적은 마이컴을 채택할 수가 있는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로를 제공할 수가 있다.As described above, in this embodiment of the present invention, by using the built-in serial port, which is an asynchronous communication port that is not always used, the integrated circuit with the built-in microcomputer can simplify the circuit and reduce the cost. When the number of ports is reduced and the microcomputer is selected, it is possible to provide a computer system and a built-in microcomputer interface circuit capable of adopting a microcomputer with fewer input / output ports.

Claims (2)

컴퓨터 시스템에 내장되어 직렬 통신을 하기 위한 내장된 시리얼 포트(1)와;A built-in serial port 1 embedded in a computer system for serial communication; 내장된 시리얼 포트(1)의 통신 상대를 결정하는 선택수단(10)과;Selecting means (10) for determining a communication counterpart of the built-in serial port (1); 상기 선택수단(10)으로부터 내장된 시리얼 포트(1)의 데이터를 입력받아 외부 시리얼 포트(3)에 연결된 장치와 통신을 하기 위한 라인 드라이버(2)와;A line driver (2) for receiving data from the built-in serial port (1) from the selection means (10) to communicate with a device connected to the external serial port (3); 상기 선택수단(10)으로부터 내장된 시리얼 포트의 데이터를 입력받아 내장된 마이컴과 통신을 하기 위한 통신포트(4)를 포함하여 구성되어 지는 것을 특징으로 하는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로.And a communication port (4) configured to receive data of the built-in serial port from the selection means (10) and communicate with the embedded microcomputer. 청구항 1에 있어서, 상기한 선택수단(10)의 구성은,The method of claim 1, wherein the configuration of the selection means 10, 인터페이스 제어신호(Interface_ctrl)를 입력받아 라인 드라이버(2)로 내장된 시리얼 포트(1)의 데이터(TXD)를 송신하는 제1트리 스테이트 버퍼(5)와;A first tree state buffer 5 which receives the interface control signal Interface_ctrl and transmits data TXD of the serial port 1 embedded in the line driver 2; 인터페이스 제어신호(Interface_ctrl)를 입력받아 라인 드라이버(2)로 부터 내장된 시리얼 포트(1)로 데이터(RXD)를 송신하는 제3트리 스테이트 버퍼(7)와;A third tree state buffer 7 which receives the interface control signal Interface_ctrl and transmits the data RXD from the line driver 2 to the built-in serial port 1; 인터페이스 제어신호(Interface_ctrl)를 인버터(9)로부터 반전 입력받아 통신포트(4)로 내장된 시리얼 포트(1)의 데이터(RXD)를 송신하는 제2트리 스테이트 버퍼(6)와;A second tree state buffer 6 which receives an inverted interface control signal Interface_ctrl from the inverter 9 and transmits data RXD of the serial port 1 embedded in the communication port 4; 인터페이스 제어신호(Interface_ctrl)를 인버터(9)로부터 반전 입력받아 통신포트(4)로부터 내장된 시리얼 포트(1)로 데이터(TXD)를 송신하는 제4트리 스테이트 버퍼(8)로 이루어지는 것을 특징으로 하는 컴퓨터 시스템과 내장된 마이컴의 인터페이스 회로.And a fourth tree state buffer 8 which receives the inverted interface control signal Interface_ctrl from the inverter 9 and transmits the data TXD from the communication port 4 to the built-in serial port 1. Computer system and integrated microcomputer interface circuit.
KR2019960042566U 1996-11-27 1996-11-27 Computer system and integrated microcomputer interface circuit Withdrawn KR19980029503U (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019960042566U KR19980029503U (en) 1996-11-27 1996-11-27 Computer system and integrated microcomputer interface circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019960042566U KR19980029503U (en) 1996-11-27 1996-11-27 Computer system and integrated microcomputer interface circuit

Publications (1)

Publication Number Publication Date
KR19980029503U true KR19980029503U (en) 1998-08-17

Family

ID=53985054

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019960042566U Withdrawn KR19980029503U (en) 1996-11-27 1996-11-27 Computer system and integrated microcomputer interface circuit

Country Status (1)

Country Link
KR (1) KR19980029503U (en)

Similar Documents

Publication Publication Date Title
US6141719A (en) USB selector switch
US20050091437A1 (en) Multi-function universal serial bus wireless bridge
KR100310412B1 (en) Can interface card for vehicle lan systems
KR100239119B1 (en) The communication of monitor and pc
KR0167644B1 (en) Communication system for selectively using multi transmission methods
KR19980029503U (en) Computer system and integrated microcomputer interface circuit
MXPA02009213A (en) A communication interface system, method and apparatus.
KR100770856B1 (en) Apparatus and method for performing multi-function through single port in mobile terminal
US5823871A (en) Interface control device for use with TV game equipment
JPH0522365A (en) Communication processor
JP4005675B2 (en) Telecommunications equipment
KR19990065297A (en) Method and device for data transmission between micom and main system
KR0114336Y1 (en) Serial input/output interface circuit
JP2638435B2 (en) Motor control device
JP2002251367A (en) Card device
KR890005994Y1 (en) I / O controller
KR200262046Y1 (en) Multi LAN card
KR100245708B1 (en) Immobilizer system
KR100493267B1 (en) PSTN, ISDN common interface device
KR100496479B1 (en) Address signal decoding circuit
KR100202993B1 (en) Matching device between the communication port and the connector on the back board
KR920008607A (en) Computer system with interface of selector board for system expansion function
KR100207328B1 (en) Remote controller and option checking method of remote controller
KR20070068928A (en) MULTI-FUNCTION MOBILE COMMUNICATION TERMINAL, SYSTEM AND METHOD THEREFOR
JPH03172049A (en) Electronic equipment

Legal Events

Date Code Title Description
UA0108 Application for utility model registration

Comment text: Application for Utility Model Registration

Patent event code: UA01011R08D

Patent event date: 19961127

UG1501 Laying open of application
UC1204 Withdrawal of no request for examination
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid