[go: up one dir, main page]

KR102818698B1 - 반도체 발광소자를 이용한 디스플레이 장치 - Google Patents

반도체 발광소자를 이용한 디스플레이 장치 Download PDF

Info

Publication number
KR102818698B1
KR102818698B1 KR1020200008867A KR20200008867A KR102818698B1 KR 102818698 B1 KR102818698 B1 KR 102818698B1 KR 1020200008867 A KR1020200008867 A KR 1020200008867A KR 20200008867 A KR20200008867 A KR 20200008867A KR 102818698 B1 KR102818698 B1 KR 102818698B1
Authority
KR
South Korea
Prior art keywords
semiconductor light
electrode
assembly
display device
emitting element
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
KR1020200008867A
Other languages
English (en)
Other versions
KR20200014868A (ko
Inventor
김수현
박성윤
정인도
권정효
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020200008867A priority Critical patent/KR102818698B1/ko
Publication of KR20200014868A publication Critical patent/KR20200014868A/ko
Priority to US17/794,395 priority patent/US12456713B2/en
Priority to PCT/KR2020/001937 priority patent/WO2021149861A1/ko
Priority to EP20915582.9A priority patent/EP4095906A4/en
Application granted granted Critical
Publication of KR102818698B1 publication Critical patent/KR102818698B1/ko
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10H20/00
    • H01L25/0753Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10D, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10H20/00 the devices being arranged next to each other
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/81Bodies
    • H10H20/819Bodies characterised by their shape, e.g. curved or truncated substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/83Electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/84Coatings, e.g. passivation layers or antireflective coatings
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/85Packages
    • H10H20/8506Containers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/85Packages
    • H10H20/857Interconnections, e.g. lead-frames, bond wires or solder balls
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/93Batch processes
    • H01L2224/95Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
    • H01L2224/951Supplying the plurality of semiconductor or solid-state bodies
    • H01L2224/95101Supplying the plurality of semiconductor or solid-state bodies in a liquid medium
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/01Manufacture or treatment
    • H10H20/011Manufacture or treatment of bodies, e.g. forming semiconductor layers
    • H10H20/018Bonding of wafers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/01Manufacture or treatment
    • H10H20/036Manufacture or treatment of packages
    • H10H20/0364Manufacture or treatment of packages of interconnections
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10HINORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
    • H10H20/00Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
    • H10H20/80Constructional details
    • H10H20/83Electrodes
    • H10H20/831Electrodes characterised by their shape

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Led Devices (AREA)
  • Led Device Packages (AREA)

Abstract

본 발명은 디스플레이 장치에 관한 것으로 특히, 수㎛ 내지 수십㎛ 크기의 반도체 발광소자를 이용한 디스플레이 장치에 관한 것이다. 본 발명은 베이스부, 복수의 홈을 구비하는 격벽부, 상기 베이스부 상에 배치되며, 상기 복수의 홈에 안착되는 복수의 반도체 발광소자들, 상기 반도체 발광소자들의 일측 및 타측에 각각 배치되는 제1 및 제2배선 전극, 상기 베이스부 상에서 배치되며, 상기 반도체 발광소자들의 일측에 배치되는 조립 전극 및 상기 베이스부 상에 배치되며, 상기 조립 전극과 상기 제1배선 전극 사이에 배치되는 유전체층을 포함하고, 상기 복수의 홈 각각은 상기 베이스부에 대하여 수평 방향으로 형성되는 적어도 하나의 리세스부를 구비하는 것을 특징으로 하는 디스플레이 장치를 제공한다.

Description

반도체 발광소자를 이용한 디스플레이 장치{DISPLAY DEVICE USING SEMICONDUCTOR LIGHT EMITTING DEVICE}
본 발명은 디스플레이 장치에 관한 것으로 특히, 수㎛ 내지 수십㎛ 크기의 반도체 발광소자를 이용한 디스플레이 장치에 관한 것이다.
최근에는 디스플레이 기술분야에서 대면적 디스플레이를 구현하기 위하여, 액정 디스플레이(LCD), 유기 발광 소자(OLED) 디스플레이, 그리고 마이크로 LED 디스플레이 등이 경쟁하고 있다.
한편, 디스플레이에 100 마이크론 이하의 직경 또는 단면적을 가지는 반도체 발광소자(마이크로 LED (uLED))를 사용하면 디스플레이가 편광판 등을 사용하여 빛을 흡수하지 않기 때문에 매우 높은 효율을 제공할 수 있다. 그러나 대형 디스플레이에는 수백만 개의 반도체 발광소자들을 필요로 하기 때문에 다른 기술에 비해 소자들을 전사하는 것이 어려운 단점이 있다.
전사공정으로 현재 개발되고 있는 기술은 픽앤플레이스(pick & place), 레이저 리프트 오프법(Laser Lift-off, LLO) 또는 자가조립 등이 있다. 이 중에서, 자가조립 방식은 유체내에서 반도체 발광소자가 스스로 위치를 찾아가는 방식으로서, 대화면의 디스플레이 장치의 구현에 가장 유리한 방식이다.
최근에는 미국등록특허 제9,825,202에서 자가조립에 적합한 마이크로 LED 구조를 제시한 바 있으나, 아직 마이크로 LED의 자가조립을 통하여 디스플레이를 제조하는 기술에 대한 연구가 미비한 실정이다. 이에, 본 발명에서는 마이크로 LED가 자가조립될 수 있는 새로운 형태의 제조방법과 제조장치를 제시한다.
본 발명의 일 목적은 마이크로 크기의 반도체 발광소자를 사용한 대화면 디스플레이에서, 높은 신뢰성을 가지는 새로운 제조공정을 제공하는 것이다.
본 발명의 또 다른 일 목적은 반도체 발광소자를 조립 기판으로 자가조립할 때에, 전사 정밀도를 향상시킬 수 있는 제조공정을 제공하기 위한 것이다.
본 발명의 또 다른 일 목적은 반도체 발광소자의 크기를 줄이더라도 높은 전사 수율을 확보할 수 있는 구조를 제공하기 위한 것이다.
상술한 목적을 달성하기 위하여, 본 발명은 베이스부, 복수의 홈을 구비하는 격벽부, 상기 베이스부 상에 배치되며, 상기 복수의 홈에 안착되는 복수의 반도체 발광소자들, 상기 반도체 발광소자들의 일측 및 타측에 각각 배치되는 제1 및 제2배선 전극, 상기 베이스부 상에서 배치되며, 상기 반도체 발광소자들의 일측에 배치되는 조립 전극 및 상기 베이스부 상에 배치되며, 상기 조립 전극과 상기 제1배선 전극 사이에 배치되는 유전체층을 포함하고, 상기 복수의 홈 각각은 상기 베이스부에 대하여 수평 방향으로 형성되는 적어도 하나의 리세스부를 구비하는 것을 특징으로 하는 디스플레이 장치를 제공한다.
일 실시 예에 있어서, 상기 리세스부의 적어도 일부 영역은 상기 조립 전극과 오버랩되도록 형성될 수 있다.
일 실시 예에 있어서, 상기 조립 전극은 하나의 반도체 발광소자를 사이에 두고 배치되는 제1 및 제2전극을 구비하고, 상기 리세스부는 상기 제1 및 제2전극 각각과 오버랩되도록 형성될 수 있다.
일 실시 예에 있어서, 상기 복수의 홈 각각에 형성된 리세스부는, 적어도 일부 영역이 상기 제1전극과 오버랩되도록 형성되는 제1리세스부 및 적어도 일부 영역이 상기 제2전극과 오버랩되도록 형성되는 제2리세스부를 구비할 수 있다.
일 실시 예에 있어서, 상기 제1 및 제2리세스부는 상기 제1 및 제2전극이 연장되는 방향과 교차하는 방향으로 형성될 수 있다.
일 실시 예에 있어서, 제1배선 전극은 상기 제1 및 제2전극 사이에 배치되며, 상기 제1배선 전극의 폭은 상기 제1 및 제2전극 간의 간격보다 작을 수 있다.
일 실시 예에 있어서, 상기 홈의 바닥면의 일부는 상기 제1배선 전극, 제1 및 제2전극과 오버랩되지 않을 수 있다.
일 실시 예에 있어서, 상기 리세스부의 폭은 상기 반도체 발광소자의 최대 폭보다 작을 수 있다.
일 실시 예에 있어서, 본 발명은 상기 홈 및 상기 리세스부를 채우도록 형성되는 평탄층을 더 포함할 수 있다.
일 실시 예에 있어서, 상기 평탄층은 상기 격벽부와 동일한 소재로 이루어질 수 있다.
상기와 같은 구성의 본 발명에 의하면, 개별화소를 마이크로 발광 다이오드로 형성하는 디스플레이 장치에서, 다량의 반도체 발광소자를 한 번에 조립할 수 있다.
이와 같이, 본 발명에 따르면 작은 크기의 웨이퍼 상에서 반도체 발광소자를 다량으로 화소화시킨 후 대면적 기판으로 전사시키는 것이 가능하게 된다. 이를 통하여, 저렴한 비용으로 대면적의 디스플레이 장치를 제작하는 것이 가능하게 된다.
또한, 본 발명의 제조방법에 따르면, 용액 중에 자기장과 전기장을 이용하여 반도체 발광소자를 정위치에 동시 다발적으로 전사함으로, 부품의 크기나 개수, 전사 면적에 상관없이 저비용, 고효율, 고속 전사 구현이 가능하다.
나아가, 전기장에 의한 조립이기 때문에 별도의 추가적인 장치나 공정없이 선별적 전기적 인가를 통하여 선택적 조립이 가능하게 된다. 또한, 조립 기판을 챔버의 상측에 배치함으로 기판의 로딩 및 언로딩이 용이하며, loading, unloading을 용이하게 하고, 반도체 발광소자의 비특이적 결합이 방지될 수 있다.
또한, 본 발명에 따르면, 반도체 발광소자 하부에 배치되는 배선 전극이 자가조립 시 전기장을 차폐시키더라도, 조립 기판에 형성된 리세스부가 홈 내부에 형성되는 자기장의 세기를 증가시키기 때문에, 높은 수율로 자가조립을 수행할 수 있게 된다. 이에 따라, 수직형 반도체 발광소자를 자가조립에 활용하는 경우에도 높은 수율을 확보할 수 있게 된다.
도 1은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 일 실시예를 나타내는 개념도이다.
도 2는 도 1의 디스플레이 장치의 A 부분의 부분 확대도이다.
도 3은 도 2의 반도체 발광소자의 확대도이다.
도 4는 도 2의 반도체 발광소자의 다른 실시예를 나타내는 확대도이다.
도 5a 내지 도 5e는 전술한 반도체 발광 소자를 제작하는 새로운 공정을 설명하기 위한 개념도들이다.
도 6은 본 발명에 따른 반도체 발광소자의 자가조립 장치의 일 예를 나타내는 개념도이다.
도 7은 도 6의 자가조립 장치의 블록 다이어그램이다.
도 8a 내지 도 8e는 도 6의 자가조립 장치를 이용하여 반도체 발광소자를 자가조립하는 공정을 나타내는 개념도이다.
도 9는 도 8a 내지 도 8e의 반도체 발광소자를 설명하기 위한 개념도이다.
도 10은 수직형 반도체 발광소자의 자가조립에 활용되는 조립 기판의 평면도이다.
도 11은 수직형 반도체 발광소자의 자가조립에 활용되는 조립 기판의 단면도이다.
도 12는 하부 배선이 지나치게 넓게 형성된 일 실시 예를 나타내는 개념도이다.
도 13은 본 발명에 따른 조립 기판에 반도체 발광소자가 조립된 모습을 상측에서 바라본 개념도이다.
도 14는 본 발명에 따른 조립 기판에 반도체 발광소자가 조립된 모습의 단면도이다.
도 15는 본 발명에 따른 디스플레이 장치에 포함된 리세스부의 다양한 실시 예를 나타내는 개념도이다.
도 16은 본 발명에 따른 디스플레이 장치의 평면도이다.
이하, 첨부된 도면을 참조하여 본 명세서에 개시된 실시 예를 상세히 설명하되, 도면 부호에 관계없이 동일하거나 유사한 구성요소는 동일한 참조 번호를 부여하고 이에 대한 중복되는 설명은 생략하기로 한다. 이하의 설명에서 사용되는 구성요소에 대한 접미사 "모듈" 및 "부"는 명세서 작성의 용이함만이 고려되어 부여되거나 혼용되는 것으로서, 그 자체로 서로 구별되는 의미 또는 역할을 갖는 것은 아니다. 또한, 본 명세서에 개시된 실시 예를 설명함에 있어서 관련된 공지 기술에 대한 구체적인 설명이 본 명세서에 개시된 실시 예의 요지를 흐릴 수 있다고 판단되는 경우 그 상세한 설명을 생략한다. 또한, 첨부된 도면은 본 명세서에 개시된 실시 예를 쉽게 이해할 수 있도록 하기 위한 것일 뿐, 첨부된 도면에 의해 본 명세서에 개시된 기술적 사상이 제한되는 것으로 해석되어서는 아니 됨을 유의해야 한다.
또한, 층, 영역 또는 기판과 같은 요소가 다른 구성요소 "상(on)"에 존재하는 것으로 언급될 때, 이것은 직접적으로 다른 요소 상에 존재하거나 또는 그 사이에 중간 요소가 존재할 수도 있다는 것을 이해할 수 있을 것이다.
본 명세서에서 설명되는 디스플레이 장치에는 휴대폰, 스마트 폰(smart phone), 노트북 컴퓨터(laptop computer), 디지털방송용 단말기, PDA(personal digital assistants), PMP(portable multimedia player), 네비게이션, 슬레이트 피씨(Slate PC), Tablet PC, Ultra Book, 디지털 TV, 디지털 사이니지, 헤드 마운팅 디스플레이(HMD), 데스크탑 컴퓨터 등이 포함될 수 있다. 그러나, 본 명세서에 기재된 실시 예에 따른 구성은 추후 개발되는 새로운 제품형태이라도, 디스플레이가 가능한 장치에는 적용될 수도 있음을 본 기술분야의 당업자라면 쉽게 알 수 있을 것이다.
도 1은 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치의 일 실시예를 나타내는 개념도이고, 도 2는 도 1의 디스플레이 장치의 A 부분의 부분 확대도이고, 도 3은 도 2의 반도체 발광소자의 확대도이며, 도 4는 도 2의 반도체 발광소자의 다른 실시예를 나타내는 확대도이다.
도시에 의하면, 디스플레이 장치(100)의 제어부에서 처리되는 정보는 디스플레이 모듈(140)에서 출력될 수 있다. 상기 디스플레이 모듈의 테두리를 감싸는 폐루프 형태의 케이스(101)가 상기 디스플레이 장치의 베젤을 형성할 수 있다.
상기 디스플레이 모듈(140)은 영상이 표시되는 패널(141)을 구비하고, 상기 패널(141)은 마이크로 크기의 반도체 발광소자(150)와 상기 반도체 발광소자(150)가 장착되는 배선기판(110)을 구비할 수 있다.
상기 배선기판(110)에는 배선이 형성되어, 상기 반도체 발광소자(150)의 n형 전극(152) 및 p형 전극(156)과 연결될 수 있다. 이를 통하여, 상기 반도체 발광소자(150)는 자발광하는 개별화소로서 상기 배선기판(110) 상에 구비될 수 있다.
상기 패널(141)에 표시되는 영상은 시각 정보로서, 매트릭스 형태로 배치되는 단위 화소(sub-pixel)의 발광이 상기 배선을 통하여 독자적으로 제어됨에 의하여 구현된다.
본 발명에서는 전류를 빛으로 변환시키는 반도체 발광소자(150)의 일 종류로서 마이크로 LED(Light Emitting Diode)를 예시한다. 상기 마이크로 LED는 100마이크로 이하의 작은 크기로 형성되는 발광 다이오드가 될 수 있다. 상기 반도체 발광소자(150)는 청색, 적색 및 녹색이 발광영역에 각각 구비되어 이들의 조합에 의하여 단위 화소가 구현될 수 있다. 즉, 상기 단위 화소는 하나의 색을 구현하기 위한 최소 단위를 의미하며, 상기 단위 화소 내에 적어도 3개의 마이크로 LED가 구비될 수 있다.
보다 구체적으로, 도 3을 참조하면, 상기 반도체 발광 소자(150)는 수직형 구조가 될 수 있다.
예를 들어, 상기 반도체 발광 소자(150)는 질화 갈륨(GaN)을 주로 하여, 인듐(In) 및/또는 알루미늄(Al)이 함께 첨가되어 청색을 비롯한 다양한 빛을 발광하는 고출력의 발광 소자로 구현될 수 있다.
이러한 수직형 반도체 발광 소자는 p형 전극(156), p형 전극(156) 상에 형성된 p형 반도체층(155), p형 반도체층(155) 상에 형성된 활성층(154), 활성층(154)상에 형성된 n형 반도체층(153), 및 n형 반도체층(153) 상에 형성된 n형 전극(152)을 포함한다. 이 경우, 하부에 위치한 p형 전극(156)은 배선기판의 p전극과 전기적으로 연결될 수 있고, 상부에 위치한 n형 전극(152)은 반도체 발광소자의 상측에서 n전극과 전기적으로 연결될 수 있다. 이러한 수직형 반도체 발광 소자(150)는 전극을 상/하로 배치할 수 있으므로, 칩 사이즈를 줄일 수 있다는 큰 강점을 가지고 있다.
다른 예로서 도 4를 참조하면, 상기 반도체 발광 소자는 플립 칩 타입(flip chip type)의 발광 소자가 될 수 있다.
이러한 예로서, 상기 반도체 발광 소자(250)는 p형 전극(256), p형 전극(256)이 형성되는 p형 반도체층(255), p형 반도체층(255) 상에 형성된 활성층(254), 활성층(254) 상에 형성된 n형 반도체층(253), 및 n형 반도체층(253) 상에서 p형 전극(256)과 수평방향으로 이격 배치되는 n형 전극(252)을 포함한다. 이 경우, p형 전극(256)과 n형 전극(152)은 모두 반도체 발광소자의 하부에서 배선기판의 p전극 및 n전극과 전기적으로 연결될 수 있다.
상기 수직형 반도체 발광소자와 수평형 반도체 발광소자는 각각 녹색 반도체 발광소자, 청색 반도체 발광소자 또는 적색 반도체 발광소자가 될 수 있다. 녹색 반도체 발광소자와 청색 반도체 발광소자의 경우에 질화 갈륨(GaN)을 주로 하여, 인듐(In) 및/또는 알루미늄(Al)이 함께 첨가되어 녹색이나 청색의 빛을 발광하는 고출력의 발광 소자로 구현될 수 있다. 이러한 예로서, 상기 반도체 발광소자는 n-Gan, p-Gan, AlGaN, InGan 등 다양한 계층으로 형성되는 질화갈륨 박막이 될 수 있으며, 구체적으로 상기 p형 반도체층은 P-type GaN 이고, 상기 n형 반도체층은 N-type GaN 이 될 수 있다. 다만, 적색 반도체 발광소자의 경우에는, 상기 p형 반도체층은 P-type GaAs 이고, 상기 n형 반도체층은 N-type GaAs 가 될 수 있다.
또한, 상기 p형 반도체층은 p 전극 쪽은 Mg가 도핑된 P-type GaN 이고, n형 반도체층은 n 전극 쪽은 Si가 도핑된 N-type GaN 인 경우가 될 수 있다. 이 경우에, 전술한 반도체 발광소자들은 활성층이 없는 반도체 발광소자가 될 수 있다.
한편, 도 1 내지 도 4를 참조하면, 상기 발광 다이오드가 매우 작기 때문에 상기 디스플레이 패널은 자발광하는 단위화소가 고정세로 배열될 수 있으며, 이를 통하여 고화질의 디스플레이 장치가 구현될 수 있다.
상기에서 설명된 본 발명의 반도체 발광 소자를 이용한 디스플레이 장치에서는 웨이퍼 상에서 성장되어, 메사 및 아이솔레이션을 통하여 형성된 반도체 발광소자가 개별 화소로 이용된다. 이 경우에, 마이크로 크기의 반도체 발광소자(150)는 웨이퍼에 상기 디스플레이 패널의 기판 상의 기설정된 위치로 전사되어야 한다. 이러한 전사기술로 픽앤플레이스(pick and place)가 있으나, 성공률이 낮고 매우 많은 시간이 요구된다. 다른 예로서, 스탬프나 롤을 이용하여 한 번에 여러개의 소자를 전사하는 기술이 있으나, 수율에 한계가 있어 대화면의 디스플레이에는 적합하지 않다. 본 발명에서는 이러한 문제를 해결할 수 있는 디스플레이 장치의 새로운 제조방법 및 제조장치를 제시한다.
이를 위하여, 이하, 먼저 디스플레이 장치의 새로운 제조방법에 대하여 살펴본다. 도 5a 내지 도 5e는 전술한 반도체 발광 소자를 제작하는 새로운 공정을 설명하기 위한 개념도들이다.
본 명세서에서는, 패시브 매트릭스(Passive Matrix, PM) 방식의 반도체 발광 소자를 이용한 디스플레이 장치를 예시한다. 다만, 이하 설명되는 예시는 액티브 매트릭스(Active Matrix, AM) 방식의 반도체 발광 소자에도 적용 가능하다. 또한, 수평형 반도체 발광소자를 자가조립하는 방식에 대하여 예시하나, 이는 수직형 반도체 발광소자를 자가조립하는 방식에도 적용가능하다.
먼저, 제조방법에 의하면, 성장기판(159)에 제1도전형 반도체층(153), 활성층(154), 제2 도전형 반도체층(155)을 각각 성장시킨다(도 5a).
제1도전형 반도체층(153)이 성장하면, 다음은, 상기 제1도전형 반도체층(153) 상에 활성층(154)을 성장시키고, 다음으로 상기 활성층(154) 상에 제2도전형 반도체층(155)을 성장시킨다. 이와 같이, 제1도전형 반도체층(153), 활성층(154) 및 제2도전형 반도체층(155)을 순차적으로 성장시키면, 도 5a에 도시된 것과 같이, 제1도전형 반도체층(153), 활성층(154) 및 제2도전형 반도체층(155)이 적층 구조를 형성한다.
이 경우에, 상기 제1도전형 반도체층(153)은 p형 반도체층이 될 수 있으며, 상기 제2도전형 반도체층(155)은 n형 반도체층이 될 수 있다. 다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 제1도전형이 n형이 되고 제2도전형이 p형이 되는 예시도 가능하다.
또한, 본 실시예에서는 상기 활성층이 존재하는 경우를 예시하나, 전술한 바와 같이 경우에 따라 상기 활성층이 없는 구조도 가능하다. 이러한 예로서, 상기 p형 반도체층은 Mg가 도핑된 P-type GaN 이고, n형 반도체층은 n 전극 쪽은 Si가 도핑된 N-type GaN 인 경우가 될 수 있다.
성장기판(159)(웨이퍼)은 광 투과적 성질을 가지는 재질, 예를 들어 사파이어(Al2O3), GaN, ZnO, AlO 중 어느 하나를 포함하여 형성될 수 있으나, 이에 한정하지는 않는다. 또한, 성장기판(159)은 반도체 물질 성장에 적합한 물질, 캐리어 웨이퍼로 형성될 수 있다. 열 전도성이 뛰어난 물질로 형성될 수 있으며, 전도성 기판 또는 절연성 기판을 포함하여 예를 들어, 사파이어(Al2O3) 기판에 비해 열전도성이 큰 SiC 기판 또는 Si, GaAs, GaP, InP, Ga2O3 중 적어도 하나를 사용할 수 있다.
다음으로, 제1도전형 반도체층(153), 활성층(154) 및 제2 도전형 반도체층(155)의 적어도 일부를 제거하여 복수의 반도체 발광소자를 형성한다(도 5b).
보다 구체적으로, 복수의 발광소자들이 발광 소자 어레이를 형성하도록, 아이솔레이션(isolation)을 수행한다. 즉, 제1도전형 반도체층(153), 활성층(154) 및 제2 도전형 반도체층(155)을 수직방향으로 식각하여 복수의 반도체 발광소자를 형성한다.
만약, 수평형 반도체 발광소자를 형성하는 경우라면, 상기 활성층(154) 및 제2 도전형 반도체층(155)은 수직방향으로 일부가 제거되어, 상기 제1도전형 반도체층(153)이 외부로 노출되는 메사 공정과, 이후에 제1도전형 반도체층을 식각하여 복수의 반도체 발광소자 어레이를 형성하는 아이솔레이션(isolation)이 수행될 수 있다.
다음으로, 상기 제2도전형 반도체층(155)의 일면 상에 제2도전형 전극(156, 또는 p형 전극)를 각각 형성한다(도 5c). 상기 제2도전형 전극(156)은 스퍼터링 등의 증착 방법으로 형성될 수 있으나, 본 발명은 반드시 이에 한정되는 것은 아니다. 다만, 상기 제1도전형 반도체층과 제2도전형 반도체층이 각각 n형 반도체층과 p형 반도체층인 경우에는, 상기 제2도전형 전극(156)은 n형 전극이 되는 것도 가능하다.
그 다음에, 상기 성장기판(159)을 제거하여 복수의 반도체 발광소자를 구비한다. 예를 들어, 성장기판(159)은 레이저 리프트 오프법(Laser Lift-off, LLO) 또는 화학적 리프트 오프법(Chemical Lift-off, CLO)을 이용하여 제거할 수 있다(도 5d).
이후에, 유체가 채워진 챔버에서 반도체 발광소자들(150)이 기판에 안착되는 단계가 진행된다(도 5e).
예를 들어, 유체가 채워진 챔버 속에 상기 반도체 발광소자들(150) 및 기판을 넣고 유동, 중력, 표면 장력 등을 이용하여 상기 반도체 발광소자들이 상기 기판(161)에 스스로 조립되도록 한다. 이 경우에, 상기 기판은 조립기판(161)이 될 수 있다.
다른 예로서, 상기 조립기판(161) 대신에 배선기판을 유체 챔버내에 넣어, 상기 반도체 발광소자들(150)이 배선기판에 바로 안착되는 것도 가능하다. 이 경우에, 상기 기판은 배선기판이 될 수 있다. 다만, 설명의 편의상, 본 발명에서는 기판이 조립기판(161)으로서 구비되어 반도체 발광소자들(1050)이 안착되는 것을 예시한다.
반도체 발광소자들(150)이 조립기판(161)에 안착하는 것이 용이하도록, 상기 조립기판(161)에는 상기 반도체 발광소자들(150)이 끼워지는 셀들(미도시)이 구비될 수 있다. 구체적으로, 상기 조립기판(161)에는 상기 반도체 발광소자들(150)이 배선 전극에 얼라인되는 위치에 상기 반도체 발광소자들(150)이 안착되는 셀들이 형성된다. 상기 반도체 발광소자들(150)은 상기 유체 내에서 이동하다가, 상기 셀들에 조립된다.
상기 조립기판(161)에 복수의 반도체 발광소자들이 어레이된 후에, 상기 조립기판(161)의 반도체 발광소자들을 배선기판으로 전사하면, 대면적의 전사가 가능하게 된다. 따라서, 상기 조립기판(161)은 임시기판으로 지칭될 수 있다.
한편, 상기에서 설명된 자가조립 방법은 대화면 디스플레이의 제조에 적용하려면, 전사수율을 높여야만 한다. 본 발명에서는 전사수율을 높이기 위하여, 중력이나 마찰력의 영향을 최소화하고, 비특이적 결합을 막는 방법과 장치를 제안한다.
이 경우, 본 발명에 따른 디스플레이 장치는, 반도체 발광소자에 자성체를 배치시켜 자기력을 이용하여 반도체 발광소자를 이동시키고, 이동과정에서 전기장을 이용하여 상기 반도체 발광소자를 기설정된 위치에 안착시킨다. 이하에서는, 이러한 전사 방법과 장치에 대하여 첨부된 도면과 함께 보다 구체적으로 살펴본다.
도 6은 본 발명에 따른 반도체 발광소자의 자가조립 장치의 일 예를 나타내는 개념도이고, 도 7은 도 6의 자가조립 장치의 블록 다이어그램이다. 또한, 도 8a 내지 도 8d는 도 6의 자가조립 장치를 이용하여 반도체 발광소자를 자가조립하는 공정을 나타내는 개념도이며, 도 9는 도 8a 내지 도 8d의 반도체 발광소자를 설명하기 위한 개념도이다.
도 6 및 도 7의 도시에 의하면, 본 발명의 자가조립 장치(160)는 유체 챔버(162), 자석(163) 및 위치 제어부(164)를 포함할 수 있다.
상기 유체 챔버(162)는 복수의 반도체 발광소자들을 수용하는 공간을 구비한다. 상기 공간에는 유체가 채워질 수 있으며, 상기 유체는 조립용액으로서 물 등을 포함할 수 있다. 따라서, 상기 유체 챔버(162)는 수조가 될 수 있으며, 오픈형으로 구성될 수 있다. 다만, 본 발명은 이에 한정되는 것은 아니며, 상기 유체 챔버(162)는 상기 공간이 닫힌 공간으로 이루어지는 클로즈형이 될 수 있다.
상기 유체 챔버(162)에는 기판(161)이 상기 반도체 발광소자들(150)이 조립되는 조립면이 아래를 향하도록 배치될 수 있다. 예를 들어, 상기 기판(161)은 이송부에 의하여 조립위치로 이송되며, 상기 이송부는 기판이 장착되는 스테이지(165)를 구비할 수 있다. 상기 스테이지(165)가 제어부에 의하여 위치조절되며, 이를 통하여 상기 기판(161)은 상기 조립위치로 이송될 수 있다.
이 때에, 상기 조립위치에서 상기 기판(161)의 조립면이 상기 유체 챔버(150)의 바닥을 향하게 된다. 도시에 의하면, 상기 기판(161)의 조립면은 상기 유체 챔버(162)내의 유체에 잠기도록 배치된다. 따라서, 상기 반도체 발광소자(150)는 상기 유체내에서 상기 조립면으로 이동하게 된다.
상기 기판(161)은 전기장 형성이 가능한 조립기판으로서, 베이스부(161a), 유전체층(161b) 및 복수의 전극들(161c)을 포함할 수 있다.
상기 베이스부(161a)는 절연성 있는 재질로 이루어지며, 상기 복수의 전극들(161c)은 상기 베이스부(161a)의 일면에 패턴된 박막 또는 후막 bi-planar 전극이 될 수 있다. 상기 전극(161c)은 예를 들어, Ti/Cu/Ti 의 적층, Ag 페이스트 및 ITO 등으로 형성될 수 있다.
상기 유전체층(161b)은, SiO2, SiNx, SiON, Al2O3, TiO2, HfO2 등의 무기 물질로 이루어질 있다. 이와 다르게, 유전체층(161b)은, 유기 절연체로서 단일층이거나 멀티층으로 구성될 수 있다. 유전체층(161b)의 두께는, 수십 nm~수μm의 두께로 이루어질 수 있다.
나아가, 본 발명에 따른 기판(161)은 격벽에 의하여 구획되는 복수의 셀들(161d)을 포함한다. 셀들(161d)은, 일방향을 따라 순차적으로 배치되며, 폴리머(polymer) 재질로 이루어질 수 있다. 또한, 셀들(161d)을 이루는 격벽(161e)은, 이웃하는 셀들(161d)과 공유되도록 이루어진다. 상기 격벽(161e)은 상기 베이스부(161a)에서 돌출되며, 상기 격벽(161e)에 의하여 상기 셀들(161d)이 일방향을 따라 순차적으로 배치될 수 있다. 보다 구체적으로, 상기 셀들(161d)은 열과 행 방향으로 각각 순차적으로 배치되며, 매트릭스 구조를 가질 수 있다.
셀들(161d)의 내부는, 도시와 같이, 반도체 발광소자(150)를 수용하는 홈을 구비하며, 상기 홈은 상기 격벽(161e)에 의하여 한정되는 공간이 될 수 있다. 상기 홈의 형상은 반도체 발광소자의 형상과 동일 또는 유사할 수 있다. 예를 들어, 반도체 발광소자가 사각형상인 경우, 홈은 사각형상일 수 있다. 또한, 비록 도시되지는 않았지만, 반도체 발광소자가 원형인 경우, 셀들 내부에 형성된 홈은, 원형으로 이루어질 수 있다. 나아가, 셀들 각각은, 단일의 반도체 발광소자를 수용하도록 이루어진다. 즉, 하나의 셀에는, 하나의 반도체 발광소자가 수용된다.
한편, 복수의 전극들(161c)은 각각의 셀들(161d)의 바닥에 배치되는 복수의 전극라인을 구비하며, 상기 복수의 전극라인은 이웃한 셀로 연장되도록 이루어질 수 있다.
상기 복수의 전극들(161c)은 상기 셀들(161d)의 하측에 배치되며, 서로 다른 극성이 각각 인가되어 상기 셀들(161d) 내에 전기장을 생성한다. 상기 전기장 형성을 위하여, 상기 복수의 전극들(161c)을 상기 유전체층이 덮으면서, 상기 유전체층이 상기 셀들(161d)의 바닥을 형성할 수 있다. 이런 구조에서, 각 셀들(161d)의 하측에서 한 쌍의 전극(161c)에 서로 다른 극성이 인가되면 전기장이 형성되고, 상기 전기장에 의하여 상기 셀들(161d) 내부로 상기 반도체 발광소자가 삽입될 수 있다.
상기 조립위치에서 상기 기판(161)의 전극들은 전원공급부(171)와 전기적으로 연결된다. 상기 전원공급부(171)는 상기 복수의 전극에 전원을 인가하여 상기 전기장을 생성하는 기능을 수행한다.
도시에 의하면, 상기 자가조립 장치는 상기 반도체 발광소자들에 자기력을 가하기 위한 자석(163)을 구비할 수 있다. 상기 자석(163)은 상기 유체 챔버(162)와 이격 배치되어 상기 반도체 발광소자들(150)에 자기력을 가하도록 이루어진다. 상기 자석(163)은 상기 기판(161)의 조립면의 반대면을 마주보도록 배치될 수 있으며, 상기 자석(163)과 연결되는 위치 제어부(164)에 의하여 상기 자석의 위치가 제어된다.
상기 자석(163)의 자기장에 의하여 상기 유체내에서 이동하도록, 상기 반도체 발광소자(1050)는 자성체를 구비할 수 있다.
도 9를 참조하면, 자성체를 구비하는 반도체 발광 소자는 제1도전형 전극(1052) 및 제2도전형 전극(1056), 상기 제1도전형 전극(1052)이 배치되는 제1도전형 반도체층(1053), 상기 제1도전형 반도체층(1052)과 오버랩되며, 상기 제2도전형 전극(1056)이 배치되는 제2도전형 반도체층(1055), 그리고 상기 제1 및 제2도전형 반도체층(1053, 1055) 사이에 배치되는 활성층(1054)을 포함할 수 있다.
여기에서, 제1도전형은 p형이고, 제2도전형은 n형으로 구성될 수 있으며, 그 반대로도 구성될 수 있다. 또한, 전술한 바와 같이 상기 활성층이 없는 반도체 발광소자가 될 수 있다.
한편, 본 발명에서, 상기 제1도전형 전극(1052)은 반도체 발광소자의 자가조립 등에 의하여, 반도체 발광소자가 배선기판에 조립된 이후에 생성될 수 있다. 또한, 본 발명에서, 상기 제2도전형 전극(1056)은 상기 자성체를 포함할 수 있다. 자성체는 자성을 띄는 금속을 의미할 수 있다. 상기 자성체는 Ni, SmCo 등이 될 수 있으며, 다른 예로서 Gd 계, La계 및 Mn계 중 적어도 하나에 대응되는 물질을 포함할 수 있다.
자성체는 입자 형태로 상기 제2도전형 전극(1056)에 구비될 수 있다. 또한, 이와 다르게, 자성체를 포함한 도전형 전극은, 도전형 전극의 일 레이어가 자성체로 이루어질 수 있다. 이러한 예로서, 도 9에 도시된 것과 같이, 반도체 발광소자(1050)의 제2도전형 전극(1056)은, 제1층(1056a) 및 제2층(1056b)을 포함할 수 있다. 여기에서, 제1층(1056a)은 자성체를 포함하도록 이루어질 수 있고, 제2층(1056b)은 자성체가 아닌 금속소재를 포함할 수 있다.
도시와 같이, 본 예시에서는 자성체를 포함하는 제1층(1056a)이, 제2도전형 반도체층(1055)과 맞닿도록 배치될 수 있다. 이 경우, 제1층(1056a)은, 제2층(1056b)과 제2도전형 반도체층(1055) 사이에 배치된다. 상기 제2층(1056b)은 배선기판의 제2전극과 연결되는 컨택 메탈이 될 수 있다. 다만, 본 발명은 반드시 이에 한정되는 것은 아니며, 상기 자성체는 상기 제1도전형 반도체층의 일면에 배치될 수 있다.
다시 도 6 및 도 7을 참조하면, 보다 구체적으로, 상기 자가조립 장치는 상기 유체 챔버의 상부에 x,y,z 축으로 자동 또는 수동으로 움직일 수 있는 자석 핸들러를 구비하거나, 상기 자석(163)을 회전시킬 수 있는 모터를 구비할 수 있다. 상기 자석 핸들러 및 모터는 상기 위치 제어부(164)를 구성할 수 있다. 이를 통하여, 상기 자석(163)은 상기 기판(161)과 수평한 방향, 시계방향 또는 반시계방향으로 회전하게 된다.
한편, 상기 유체 챔버(162)에는 광투과성의 바닥판(166)이 형성되고, 상기 반도체 발광소자들은 상기 바닥판(166)과 상기 기판(161)의 사이에 배치될 수 있다. 상기 바닥판(166)을 통하여 상기 유체 챔버(162)의 내부를 모니터링하도록, 이미지 센서(167)가 상기 바닥판(166)을 바라보도록 배치될 수 있다. 상기 이미지 센서(167)는 제어부(172)에 의하여 제어되며, 기판(161)의 조립면을 관찰할 수 있도록 inverted type 렌즈 및 CCD 등을 구비할 수 있다.
상기에서 설명한 자가조립 장치는 자기장과 전기장을 조합하여 이용하도록 이루어지며, 이를 이용하면, 상기 반도체 발광소자들이 상기 자석의 위치변화에 의하여 이동하는 과정에서 전기장에 의하여 상기 기판의 기설정된 위치에 안착될 수 있다. 이하, 상기에서 설명한 자기조립 장치를 이용한 조립과정에 대하여 보다 상세히 설명한다.
먼저, 도 5a 내지 도 5c에서 설명한 과정을 통하여 자성체를 구비하는 복수의 반도체 발광소자들(1050)을 형성한다. 이 경우에, 도 5c의 제2도전형 전극을 형성하는 과정에서, 자성체를 상기 반도체 발광소자에 증착할 수 있다.
다음으로, 기판(161)을 조립위치로 이송하고, 상기 반도체 발광소자들(1050)을 유체 챔버(162)에 투입한다(도 8a).
전술한 바와 같이, 상기 기판(161)의 조립위치는 상기 기판(161)의 상기 반도체 발광소자들(1050)이 조립되는 조립면이 아래를 향하도록 상기 유체 챔버(162)에 배치되는 위치가 될 수 있다.
이 경우에, 상기 반도체 발광소자들(1050) 중 일부는 유체 챔버(162)의 바닥에 가라앉고 일부는 유체 내에 부유할 수 있다. 상기 유체 챔버(162)에 광투과성의 바닥판(166)이 구비되고, 상기 반도체 발광소자들(1050) 중 일부는 바닥판(166)에 가라앉을 수 있다.
다음으로, 상기 유체 챔버(162) 내에서 상기 반도체 발광소자들(1050)이 수직방향으로 떠오르도록 상기 반도체 발광소자들(1050)에 자기력을 가한다(도 8b).
상기 자가조립 장치의 자석(163)이 원위치에서 상기 기판(161)의 조립면의 반대면으로 이동하면, 상기 반도체 발광소자들(1050)은 상기 기판(161)을 향하여 상기 유체 내에서 떠오르게 된다. 상기 원위치는 상기 유체 챔버(162)로부터 벗어난 위치가 될 수 있다. 다른 예로서, 상기 자석(163)이 전자석으로 구성될 수 있다. 이 경우에는 전자석에 전기를 공급하여 초기 자기력을 생성하게 된다.
한편, 본 예시에서, 상기 자기력의 크기를 조절하면 상기 기판(161)의 조립면과 상기 반도체 발광소자들(1050)의 이격거리가 제어될 수 있다. 예를 들어, 상기 반도체 발광소자들(1050)의 무게, 부력 및 자기력을 이용하여 상기 이격거리를 제어한다. 상기 이격거리는 상기 기판의 최외각으로부터 수 밀리미터 내지 수십 마이크로미터가 될 수 있다.
다음으로, 상기 유체 챔버(162) 내에서 상기 반도체 발광소자들(1050)이 일방향을 따라 이동하도록, 상기 반도체 발광소자들(1050)에 자기력을 가한다. 예를 들어, 상기 자석(163)을 상기 기판과 수평한 방향, 시계방향 또는 반시계방향으로 이동한다(도 8c). 이 경우에, 상기 반도체 발광소자들(1050)은 상기 자기력에 의하여 상기 기판(161)과 이격된 위치에서 상기 기판(161)과 수평한 방향으로 따라 이동하게 된다.
다음으로, 상기 반도체 발광소자들(1050)이 이동하는 과정에서 상기 기판(161)의 기설정된 위치에 안착되도록, 전기장을 가하여 상기 반도체 발광소자들(1050)을 상기 기설정된 위치로 유도하는 단계가 진행된다(도 8c). 예를 들어, 상기 반도체 발광소자들(1050)이 상기 기판(161)과 수평한 방향으로 따라 이동하는 도중에 상기 전기장에 의하여 상기 기판(161)과 수직한 방향으로 이동하여 상기 기판(161)의 기설정된 위치에 안착된다.
보다 구체적으로, 기판(161)의 bi-planar 전극에 전원을 공급하여 전기장을 생성하고, 이를 이용하여 기설정된 위치에서만 조립이 되도록 유도한게 된다. 즉 선택적으로 생성한 전기장을 이용하여, 반도체 발광소자들(1050)이 상기 기판(161)의 조립위치에 스스로 조립되도록 한다. 이를 위하여, 상기 기판(161)에는 상기 반도체 발광소자들(1050)이 끼워지는 셀들이 구비될 수 있다.
이후에, 상기 기판(161)의 언로딩 과정이 진행되며, 조립 공정이 완료된다. 상기 기판(161)이 조립 기판인 경우에, 전술한 바와 같이 어레인된 반도체 발광소자들을 배선기판으로 전사하여 디스플레이 장치를 구현하기 위한 후공정이 진행될 수 있다.
한편, 상기 반도체 발광소자들(1050)을 상기 기설정된 위치로 유도한 후에, 상기 유체 챔버(162) 내에 남아있는 반도체 발광소자들(1050)이 상기 유체 챔버(162)의 바닥으로 떨어지도록 상기 자석(163)을 상기 기판(161)과 멀어지는 방향으로 이동시킬 수 있다(도 8d). 다른 예로서, 상기 자석(163)이 전자석인 경우에 전원공급을 중단하면, 상기 유체 챔버(162) 내에 남아있는 반도체 발광소자들(1050)이 상기 유체 챔버(162)의 바닥으로 떨어지게 된다.
이후에, 상기 유체 챔버(162)의 바닥에 있는 반도체 발광소자들(1050)을 회수하면, 상기 회수된 반도체 발광소자들(1050)의 재사용이 가능하게 된다.
상기에서 설명된 자가조립 장치 및 방법은 fluidic assembly에서 조립 수율을 높이기 위해 자기장을 이용하여 먼거리의 부품들을 미리 정해진 조립 사이트 근처에 집중시키고, 조립 사이트에 별도 전기장을 인가하여 조립 사이트에만 선택적으로 부품이 조립되도록 한다. 이때 조립기판을 수조 상부에 위치시키고 조립면이 아래로 향하도록 하여 부품의 무게에 의한 중력 영향을 최소화하면서 비특이적 결합을 막아 불량을 제거한다. 즉, 전사수율을 높이기 위해 조립 기판을 상부에 위치시켜 중력이나 마찰력 영향을 최소화하며, 비특이적 결합을 막는다.
이상에서 살펴본 것과 같이, 상기와 같은 구성의 본 발명에 의하면, 개별화소를 반도체 발광소자로 형성하는 디스플레이 장치에서, 다량의 반도체 발광소자를 한번에 조립할 수 있다.
이와 같이, 본 발명에 따르면 작은 크기의 웨이퍼 상에서 반도체 발광소자를 다량으로 화소화시킨 후 대면적 기판으로 전사시키는 것이 가능하게 된다. 이를 통하여, 저렴한 비용으로 대면적의 디스플레이 장치를 제작하는 것이 가능하게 된다.
한편, 디스플레이 장치를 구성하는 반도체 발광소자의 크기는 점점 작아지고 있는 추세이다. 고화질의 디스플레이 장치를 구현하기 위해서는 제한된 영역 내에 포함된 픽셀 수를 증가시켜야 한다. 이를 위해서는, 반도체 발광소자의 크기가 작아져야 한다.
한편, 반도체 발광소자의 크기가 작아질수록 수직형 반도체 발광소자가 플립 칩 반도체 발광소자보다 선호된다. 이는 칩 크기 대비 발광면적이 수직형 반도체 발광소자가 플립 칩 반도체 발광소자보다 크기 때문이다. 반도체 발광소자의 크기가 작아질수록 칩 크기 대비 발광면적이 매우 중요하므로, 30㎛ 이하의 반도체 발광소자를 디스플레이 장치에 활용하기 위해서는 수직형 반도체 발광소자를 활용하는 것이 바람직하다.
본 발명은 수직형 반도체 발광소자를 이용한 자가조립 디스플레이 장치에 관한 발명이다. 먼저 수직형 반도체 발광소자를 이용한 자가조립 디스플레이 장치의 기본 구조에 대하여 설명한다.
도 10은 수직형 반도체 발광소자의 자가조립에 활용되는 조립 기판의 평면도이고, 도 11은 수직형 반도체 발광소자의 자가조립에 활용되는 조립 기판의 단면도이고, 도 12는 하부 배선이 지나치게 넓게 형성된 일 실시 예를 나타내는 개념도이다.
수직형 반도체 발광소자를 자가조립 하기 위한 조립 기판의 구조는 도 8a 내지 8e에서 설명한 조립기판과 거의 유사하다. 별도의 다른 언급이 없는 한 이하에서 '조립 기판'이라 함은 모두 수직형 반도체 발광소자를 자가조립 하기 위한 조립 기판을 의미한다. 도 10 및 11을 참조하면, 수직형 반도체 발광소자의 자가조립에 사용되는 조립기판은 베이스부(161a), 유전체층(161b), 조립 전극(161c), 홈(161d) 및 격벽부(161e)를 포함한다.
한편, 조립 기판은 수직형 반도체 발광소자의 하측에 배치된 도전형 전극에 전원을 인가하기 위한 배선 전극(320)을 구비한다. 본 명세서에서는 상기 하부 배선 전극을 제1배선 전극(320)이라 칭한다. 또한, 상기 제1배선 전극(320)은 반도체 발광소자와의 전기적 연결을 용이하게 하기 위한 돌출부(321)를 구비할 수 있다. 상기 제1배선 전극(320) 및 돌출부(321)는 유전체층(161b) 상에 형성된다. 이에 따라, 상기 유전체층(161b)은 조립 전극(161c)과 제1배선 전극(320) 사이에 배치되며, 조립 전극(161c)과 돌출부(321) 사이에 배치된다. 상기 유전체층(161b)으로 인하여 상기 조립 전극(161c)과 제1배선 전극(320)은 서로 절연 상태를 유지한다.
한편, 상기 조립 전극(161c)은 반도체 발광소자를 사이에 두고 배치되는 제1 및 제2전극을 구비한다. 자가 조립시 상기 제1 및 제2전극 사이에 전기장이 형성되어 반도체 발광소자를 홈(161d) 내부에 안착시킨다. 이때, 상기 제1배선 전극(320) 및 상기 돌출부(321)는 차폐층 역할을 하여 자가조립 시 조립 전극들(161c) 사이에서 형성되는 전기장을 차폐시킨다.
이 때문에, 반도체 발광소자들이 안착되는 홈(161d)과 오버랩되는 제1배선 전극의 면적은 최소화되어야 한다. 또한, 상기 홈(161d)과 오버랩되는 제1배선 전극의 일부분은 조립 전극(161e)과 오버랩되지 않는 것이 바람직하다.
일 실시 예에 있어서, 제1배선 전극(320)이 돌출부(321)를 통해 반도체 발광소자와 전기적으로 연결되는 경우, 상기 돌출부(321)는 제1 및 제2전극 사이에 배치되며, 상기 제1 및 제2전극 각각과 오버랩되지 않도록 배치될 수 있다. 이를 위해, 상기 돌출부(321)의 폭은 상기 제1 및 제2전극간 간격보다 작아야 한다.
한편, 자가조립 수율 향상을 위해서는 제1 및 제2전극의 일부가 홈과 오버랩되도록 배치되는 것이 바람직하다. 이를 통해, 홈 내부에서 형성되는 전기장의 크기가 극대화될 수 있다.
한편, 도 12와 같이, 제1배선 전극(320) 또는 제1배선 전극(320)에 구비된 돌출부(321')가 지나치게 넓게 형성되는 경우, 홈 내부에 형성되는 전기장을 과도하게 차폐시켜, 자가조립 자체를 어렵게 만든다.
반도체 발광소자의 크기가 감소함에 따라, 홈의 크기도 줄어든다. 이에 따라, 제1 및 제2전극 사이의 간격도 줄어들게 되며, 돌출부(321)의 폭 또한 매우 작아져야 한다. 예를 들어, 10㎛ 크기의 반도체 발광소자를 자가 조립에 활용하는 경우, 돌출부(321)의 선폭은 수 ㎛이내 이어야 한다. 하지만, 상술한 폭으로 배선 전극을 형성하는 것은 공정상 매우 어려우며, 수 ㎛ 이내의 폭을 가지는 돌출부(321)를 형성하더라도 홈의 많은 부분과 오버랩되기 때문에, 홈 내부에 형성되는 전기장을 대부분 차폐시키게 된다.
상술한 이유로, 수직형 반도체 발광소자의 크기가 줄어들수록 반도체 발광소자의 하부 배선을 형성하는 것이 어려워지며, 이로 인하여 자가조립 수율이 감소할 수밖에 없게 된다. 본 발명은 30㎛ 이하의 크기를 가지는 수직형 반도체 발광소자를 자가조립할 때, 높은 자가조립 수율을 확보할 수 있는 구조를 제공한다.
이하, 본 발명에 따른 디스플레이 장치의 구조에 대하여 구체적으로 설명한다.
도 13은 본 발명에 따른 조립 기판에 반도체 발광소자가 조립된 모습을 상측에서 바라본 개념도이고, 도 14는 본 발명에 따른 조립 기판에 반도체 발광소자가 조립된 모습의 단면도이다.
도 13 및 14를 참조하면, 본 발명에 따른 디스플레이 장치는 베이스부(161a), 복수의 발광소자들(350), 제1 및 제2배선 전극(320 및 340), 조립 전극(161c), 유전체층(161b) 및 격벽부(161e)를 구비한다. 이하, 상술한 구성요소들에 대하여 구체적으로 설명한다. 다만, 이에 한정하지 않고, 본 발명에 따른 디스플레이 장치는 상술한 구성요소보다 많거나 적은 구성을 포함할 수 있다.
베이스부(161a)는 도 8a 내지 8e에서 설명한 베이스부(161a)와 동일하므로, 구체적이 설명은 생략한다.
한편, 복수의 반도체 발광소자들(350)은 수직형 반도체 발광소자일 수 있다. 다만, 본 발명에 따른 반도체 발광소자(350)의 형상은 도 3에서 설명한 수직형 반도체 발광소자의 형상과 차이가 있을 수 있다.
구체적으로, 본 발명에 따른 반도체 발광 소자(350)는 질화 갈륨(GaN)을 주로 하여, 인듐(In) 및/또는 알루미늄(Al)이 함께 첨가되어 청색을 비롯한 다양한 빛을 발광하는 고출력의 발광 소자로 구현될 수 있다.
이러한 수직형 반도체 발광 소자는 제1도전형 전극(356), 제1도전형 전극(356) 상에 형성된 제1도전형 반도체층(355), 제1도전형 반도체층(355) 상에 형성된 활성층(354), 활성층(354)상에 형성된 제2도전형 반도체층(353), 및 제2도전형 반도체층(353) 상에 형성된 제2도전형 전극(352)을 포함한다.
제1도전형 전극(356)에 외부 전원을 인가하기 위해서는, 적어도 하나의 배선 전극이 반도체 발광소자 하부에 배치되어야 한다. 배선 전극에 대하여는 후술한다.
한편, 반도체 발광소자(350)는 대칭 구조를 이룰 수 있다. 일 실시 예에 있어서, 반도체 발광소자는 원통형일 수 있다. 다만, 이에 한정되지 않고, 반도체 발광소자는 특정 축에 대하여 비대칭 형상으로 이루어질 수 있다. 본 명세서에서는 원통형상의 수직형 반도체 발광소자를 예로들어 설명하지만, 이는 반도체 발광소자의 형상을 원통형으로만 한정하는 것은 아니다.
상기 반도체 발광소자(350)의 상하측 각각에는 적어도 하나의 배선 전극이 배치된다. 본 명세서에서 반도체 발광소자(350)의 하측이란, 반도체 발광소자(350)를 기준으로 조립 기판을 향하는 방향을 의미하며, 반도체 발광소자(350)의 상측이란 상기 하측과 반대 방향을 의미한다.
이하, 반도체 발광소자(350) 하측에 배치되는 배선 전극(이하, 제1배선 전극이라 함)에 대하여 설명한다. 제1배선 전극(320)은 반도체 발광소자 하측에 배치되며, 제1배선 전극(320)이 반도체 발광소자(350)와 전기적으로 연결되거나, 제1배선 전극(320)으로부터 돌출된 돌출부(321)가 반도체 발광소자(350)와 전기적으로 연결될 수 있다. 본 명세서에서는 돌출부(321)가 반도체 발광소자(350)와 전기적으로 연결되는 일 실시 예에 대하여 설명하지만, 이에 한정되는 것은 아니다.
돌출부(321)는 조립 전극들(161c) 사이로 연장되어 형성되며, 조립 전극들(161c)과 오버랩되지 않도록 형성된다. 또한, 후술할 격벽부(161e)에 형성되는 홈의 바닥면은 조립 전극(161c) 및 돌출부(321) 모두와 오버랩되지 않는 영역이 존재한다. 이에 대하여는 후술한다.
한편, 상기 조립 전극(161c)은 반도체 발광소자(350)를 사이에 두고 배치되는 제1 및 제2전극을 구비한다. 자가 조립시 상기 제1 및 제2전극 사이에 전기장이 형성되어 반도체 발광소자(350)를 홈 내부에 안착시킨다.
상기 유전체층(161b)이 상기 조립 전극(161c)을 덮도록 형성되며, 상기 제1배선 전극(320)은 상기 유전체층 상에 형성되므로, 상기 조립 전극(161c)과 상기 제1배선 전극(320)은 전기적으로 연결되지 않는다.
한편, 제1배선 전극(320)의 전체 영역 중 상기 홈 내부에 형성되는 일부분(예를 들어, 돌출부(321)의 일부분)은 절연 물질로 덮이지 않는다. 이는 자가조립 시 별도의 전극 연결 공정 없이 제1배선 전극(320)과 반도체 발광소자(350)를 전기적으로 연결시키기 위함이다.
다음으로, 격벽부(161e)에 대하여 설명한다. 본 발명에 따른 조립 기판은 격벽(161e)에 의하여 구획되는 복수의 셀들(161d)을 포함한다. 셀들(161d)은, 일방향을 따라 순차적으로 배치되며, 폴리머(polymer) 재질로 이루어질 수 있다. 또한, 셀들(161d)을 이루는 격벽(161e)은, 이웃하는 셀들(161d)과 공유되도록 이루어진다. 상기 격벽(161e)은 상기 베이스부(161a)에서 돌출되며, 상기 격벽(161e)에 의하여 상기 셀들(161d)이 일방향을 따라 순차적으로 배치될 수 있다. 보다 구체적으로, 상기 셀들(161d)은 열과 행 방향으로 각각 순차적으로 배치되며, 매트릭스 구조를 가질 수 있다.
셀들(161d)의 내부는, 도시와 같이, 반도체 발광소자(350)를 수용하는 홈을 구비하며, 상기 홈은 상기 격벽(161e)에 의하여 한정되는 공간이 될 수 있다. 상기 홈에는 적어도 하나의 리세스부(360)가 형성될 수 있다.
상기 리세스부(360)는 베이스부(161a)에 대하여 수평 방향으로 형성되며, 홈의 일부분이 된다. 상기 리세스부(360)에는 반도체 발광소자(350)가 안착되지 않으며, 상기 리세스부(360)는 반도체 발광소자(350)의 주변에 형성된다.
구체적으로, 상기 리세스부(360)의 적어도 일부 영역은 상기 조립 전극(161c)과 오버랩되도록 형성된다. 일 실시 예에 있어서, 상기 리세스부(360)는 조립 전극(161c)이 연장되는 방향과 교차하는 방향으로 형성되며, 제1전극과 오버랩되는 제1리세스부 및 제2전극과 오버랩되는 제2리세스부를 구비할 수 있다. 상기 제1 및 제2리세스부는 반도체 발광소자(350)를 기준으로 양방향으로 형성될 수 있다.
상기 리세스부(360)는 자가조립 중 조립 전극(161c)을 최대한 외부로 노출시켜 홈 내부에 형성되는 전기장의 세기를 증가시키는 역할을 한다. 상기 리세스부(360)는 상기 제1배선 전극(320)이 차폐층으로 작용하여, 자가조립 시 홈 내부에 형성되는 전기장의 세기가 저하되는 것을 방지한다. 이 때문에, 상기 리세스부(360)는 자가조립 시 조립 전극(161c)의 노출 면적을 최대화 하는 것이 바람직하다. 다만, 상기 리세스부(360)에 의해 조립 전극(161c)의 일부가 격벽(161e)으로 덮이지 않더라도, 상기 조립 전극(161c)의 일부는 유전체층(161b)으로 덮인다. 이는 자가조립 시 상기 조립 전극(161c)이 유체에 노출됨에 따라, 상기 조립 전극(161c)이 산화되는 것을 방지하기 위함이다.
한편, 상기 리세스부(360)는 다양한 형태로 형성될 수 있다.
도 15는 본 발명에 따른 디스플레이 장치에 포함된 리세스부의 다양한 실시 예를 나타내는 개념도이다.
일 실시 예에 있어서, 도 15를 참조하면, 원통형의 반도체 발광소자(350)를 자가조립에 사용하는 경우, 홈은 원형으로 형성되며, 리세스부(360a)는 원형 홈에서 양 옆으로 두 개 형성될 수 있다. 홈의 직경(b)은 반도체 발광소자의 직경(a)보다 커야한다. 예를 들어, 홈의 직경(b)은 반도체 발광소자(350)의 직경(a) 대비 5 내지 30% 큰 것이 바람직하다.
한편, 리세스부(360a)의 폭(c)은 반도체 발광소자의 직경(a)보다 작아야 한다. 상기 리세스부(360a)의 폭(c)이 과도하게 작은 경우, 리세스부(360a)에 의한 전기장의 세기 변화량이 미비할 수 있다. 한편, 상기 리세스부(360a)의 폭(c)이 과도하게 큰 경우, 반도체 발광소자(350)가 리세스부(360a) 내에 오조립되는 문제가 발생될 수 있다. 이에, 상기 리세스부(360a)의 폭(c)은 반도체 발광소자(350)의 직경 대비 25 내지 75%인 것이 바람직하다.
한편, 리세스부(360a)를 포함하는 홈의 최대 길이(d)는 반도체 발광소자의 직경(a)의 1.5배 이상인 것이 바람직하다. 리세스부(360a)의 폭(c)을 충분히 좁게 형성하는 경우, 반도체 발광소자(350)가 오조립될 가능성은 낮아지므로, 리세스부(360a)를 포함하는 홈의 최대 길이(d)는 충분히 길게 형성하는 것이 바람직하다.
한편, 상기 리세스부의 반드시 사각형 형상으로 형성될 필요는 없다. 일 실시 예에 있어서, 도 15의 두 번째 및 세 번째 그림을 참조하면, 리세스부(360b 및 360c)의 말단부는 곡면을 포함하도록 형성될 수 있다.
자가조립 이후, 반도체 발광소자가 안착된 조립 기판 상에는 평탄층이 형성될 수 있다. 상기 평탄층은 광투과성을 가지는 레진일 수 있는데, 상기 레진은 반도체 발광소자(350)와 홈 사이의 공간에도 채워진다. 상기 레진이 격벽부(161e)를 이루는 소재와 동일한 소재일 경우, 상기 평탄층이 형성된 후 상기 격벽과 평탄층은 육안으로 구분되지 않을 수 있다. 한편, 상기 평탄층은 상기 리세스부(360) 내부에도 형성된다. 상기 평탄층이 형성된 후, 상기 반도체 발광소자(350) 상에는 상부 배선(이하, 제2배선 전극)이 형성된다.
도 16은 본 발명에 따른 디스플레이 장치의 평면도이다.
도 16을 참조하면, 상기 평탄층이 형성된 후, 상기 평탄층 상에는 제2배선 전극(340)이 형성될 수 있다. 상기 제2배선 전극(340)에서는 돌출부(341)가 형성될 수 있으며, 상기 돌출부(341)는 제2배선 전극(340)과 반도체 발광소자(350)를 전기적으로 연결한다.
상기 돌출부(341)는 상기 제2배선 전극(340)과 다른 소재로 이루어질 수 있다. 일 실시 예에 있어서, 상기 제2배선 전극(340)은 금속 소재로 이루어지고, 상기 돌출부(341)는 ITO(Indium Tin Oxide) 등의 투명 전극으로 이루어질 수 있다.
도시되지 않았지만, 필요에 따라 상기 제2배선 전극(340) 및 상기 제2배선 전극(340)으로부터 돌출된 돌출부(341)는 리세스부(360)와 오버랩되어 형성될 수 있다. 상기 리세스부(360)는 광투과성 물질로 채워지므로, 상기 리세스부(360) 상에 다른 구조물들이 형성될 수 있다.
상술한 바와 같이 본 발명에 따르면, 반도체 발광소자 하부에 배치되는 배선 전극이 자가조립 시 전기장을 차폐시키더라도, 조립 기판에 형성된 리세스부가 홈 내부에 형성되는 자기장의 세기를 증가시키기 때문에, 높은 수율로 자가조립을 수행할 수 있게 된다. 이에 따라, 수직형 반도체 발광소자를 자가조립에 활용하는 경우에도 높은 수율을 확보할 수 있게 된다.

Claims (10)

  1. 베이스부;
    복수의 홈을 구비하는 격벽부;
    상기 베이스부 상에 배치되며, 상기 복수의 홈에 안착되는 복수의 반도체 발광소자들;
    상기 반도체 발광소자들의 일측 및 타측에 각각 배치되는 제1 및 제2배선 전극;
    상기 베이스부 상에서 배치되며, 상기 반도체 발광소자들의 일측에 배치되는 조립 전극; 및
    상기 베이스부 상에 배치되며, 상기 조립 전극과 상기 제1배선 전극 사이에 배치되는 유전체층을 포함하고,
    상기 복수의 홈 각각은,
    상기 베이스부에 대하여 수평 방향으로 형성되는 적어도 하나의 리세스부를 더 구비하며,
    상기 리세스부는 상기 홈의 양 옆에서 상기 조립 전극이 연장되는 방향과 교차하는 방향으로 형성되며, 상기 홈의 직경은 상기 반도체 발광소자의 직경보다 크고, 상기 리세스부의 폭은 상기 반도체 발광소자의 직경보다 작은 것을 특징으로 하는 디스플레이 장치.
  2. 제1항에 있어서,
    상기 리세스부의 적어도 일부 영역은,
    상기 조립 전극과 오버랩되도록 형성되는 것을 특징으로 하는 디스플레이 장치.
  3. 제2항에 있어서,
    상기 조립 전극은,
    하나의 반도체 발광소자를 사이에 두고 배치되는 제1 및 제2전극을 구비하고,
    상기 리세스부는 상기 제1 및 제2전극 각각과 오버랩되도록 형성되는 것을 특징으로 하는 디스플레이 장치.
  4. 제3항에 있어서,
    상기 복수의 홈 각각에 형성된 리세스부는,
    적어도 일부 영역이 상기 제1전극과 오버랩되도록 형성되는 제1리세스부; 및
    적어도 일부 영역이 상기 제2전극과 오버랩되도록 형성되는 제2리세스부를 구비하는 것을 특징으로 하는 디스플레이 장치.
  5. 제4항에 있어서,
    상기 제1 및 제2리세스부는 상기 제1 및 제2전극이 연장되는 방향과 교차하는 방향으로 형성되는 것을 특징으로 하는 디스플레이 장치.
  6. 제4항에 있어서,
    제1배선 전극은,
    상기 제1 및 제2전극 사이에 배치되며,
    상기 제1배선 전극의 폭은 상기 제1 및 제2전극 간의 간격보다 작은 것을 특징으로 하는 디스플레이 장치.
  7. 제6항에 있어서,
    상기 홈의 바닥면의 일부는 상기 제1배선 전극, 제1 및 제2전극과 오버랩되지 않는 것을 특징으로 하는 디스플레이 장치.
  8. 제4항에 있어서,
    상기 제1 리세스부, 상기 홈 및 상기 제2 리세스부의 최대 길이는 상기 반도체 발광소자의 직경의 1.5배 이상인 것을 특징으로 하는 디스플레이 장치.
  9. 제1항에 있어서,
    상기 홈 및 상기 리세스부를 채우도록 형성되는 평탄층을 더 포함하는 것을 특징으로 하는 디스플레이 장치.
  10. 제9항에 있어서,
    상기 평탄층은 상기 격벽부와 동일한 소재로 이루어지는 것을 특징으로 하는 디스플레이 장치.
KR1020200008867A 2020-01-22 2020-01-22 반도체 발광소자를 이용한 디스플레이 장치 Active KR102818698B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020200008867A KR102818698B1 (ko) 2020-01-22 2020-01-22 반도체 발광소자를 이용한 디스플레이 장치
US17/794,395 US12456713B2 (en) 2020-01-22 2020-02-12 Display apparatus using semiconductor light-emitting device
PCT/KR2020/001937 WO2021149861A1 (ko) 2020-01-22 2020-02-12 반도체 발광소자를 이용한 디스플레이 장치
EP20915582.9A EP4095906A4 (en) 2020-01-22 2020-02-12 DISPLAY DEVICE WITH LIGHT-EMITTING SEMICONDUCTOR COMPONENT

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020200008867A KR102818698B1 (ko) 2020-01-22 2020-01-22 반도체 발광소자를 이용한 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20200014868A KR20200014868A (ko) 2020-02-11
KR102818698B1 true KR102818698B1 (ko) 2025-06-10

Family

ID=69569110

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020200008867A Active KR102818698B1 (ko) 2020-01-22 2020-01-22 반도체 발광소자를 이용한 디스플레이 장치

Country Status (4)

Country Link
US (1) US12456713B2 (ko)
EP (1) EP4095906A4 (ko)
KR (1) KR102818698B1 (ko)
WO (1) WO2021149861A1 (ko)

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102828048B1 (ko) * 2020-02-13 2025-07-03 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
US20230069728A1 (en) * 2020-02-13 2023-03-02 Lg Electronics Inc. Display device using semiconductor light emitting element, and method for manufacturing same
KR102888284B1 (ko) 2020-02-20 2025-11-19 엘지전자 주식회사 반도체 발광소자를 이용한 디스플레이 장치
KR102810559B1 (ko) * 2020-02-25 2025-05-22 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102168570B1 (ko) * 2020-03-03 2020-10-21 오재열 마이크로 led 전사 기판
WO2020122695A2 (ko) * 2020-03-13 2020-06-18 엘지전자 주식회사 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
WO2022215381A1 (ja) * 2021-04-09 2022-10-13 株式会社村田製作所 接続構造およびアンテナモジュール
WO2023003059A1 (ko) * 2021-07-22 2023-01-26 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 그 제조 방법
US12324289B2 (en) 2021-08-27 2025-06-03 Lg Electronics Inc. Display device
CN118355494A (zh) * 2021-12-09 2024-07-16 Lg电子株式会社 半导体发光元件显示装置的组装基板结构和包括其的显示装置
EP4546428A4 (en) * 2022-07-15 2025-07-30 Lg Electronics Inc Housing for a light-emitting semiconductor element and display device
KR20240036781A (ko) * 2022-09-13 2024-03-21 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20240072438A (ko) * 2022-11-16 2024-05-24 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
WO2025075219A1 (ko) * 2023-10-05 2025-04-10 엘지전자 주식회사 디스플레이 화소용 반도체 발광소자의 조립용 기판 및 이를 포함하는 디스플레이 장치
WO2025100577A1 (ko) * 2023-11-07 2025-05-15 엘지전자 주식회사 디스플레이 화소용 반도체 발광소자의 전사용 기판 및 반도체 발광소자를 포함하는 디스플레이 장치

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9825202B2 (en) 2014-10-31 2017-11-21 eLux, Inc. Display with surface mount emissive elements
JP2017135253A (ja) * 2016-01-27 2017-08-03 オムロン株式会社 発光装置、および発光装置の製造方法
EP3680932B1 (en) * 2017-09-04 2024-08-21 Seoul Semiconductor Co., Ltd. Display device and method for manufacturing same
KR102448104B1 (ko) * 2018-02-08 2022-09-29 삼성디스플레이 주식회사 발광 장치 및 그의 제조 방법
KR102517393B1 (ko) * 2018-04-18 2023-04-03 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR102145192B1 (ko) * 2018-04-19 2020-08-19 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102127559B1 (ko) 2018-05-04 2020-06-26 고려대학교 산학협력단 자성 전사 장치, 자성 전사 장치의 제조 방법, 자성 전사 장치를 이용한 반도체 발광 소자 전사 방법
KR102585158B1 (ko) * 2018-07-04 2023-10-05 삼성디스플레이 주식회사 표시 장치
KR102742392B1 (ko) * 2019-06-11 2024-12-13 엘지전자 주식회사 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
US12300672B2 (en) 2019-06-12 2025-05-13 Lg Electronics Inc. Display device using micro led and manufacturing method therefor
US12125830B2 (en) * 2019-07-01 2024-10-22 Lg Electronics Inc. Display device using micro LED, and manufacturing method therefor
KR102728384B1 (ko) * 2019-07-19 2024-11-11 엘지전자 주식회사 반도체 발광 소자를 이용한 디스플레이 장치 및 그 제조 방법
KR102754831B1 (ko) * 2019-08-20 2025-01-14 엘지전자 주식회사 마이크로 led를 이용한 디스플레이 장치 및 이의 제조 방법
US12243861B2 (en) 2019-10-22 2025-03-04 Lg Electronics Inc. Display device using micro LED, and manufacturing method therefor
KR102726299B1 (ko) 2019-11-28 2024-11-06 엘지전자 주식회사 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102802778B1 (ko) 2019-12-11 2025-05-07 엘지전자 주식회사 마이크로 led와 관련된 디스플레이 장치 및 이의 제조 방법

Also Published As

Publication number Publication date
KR20200014868A (ko) 2020-02-11
EP4095906A1 (en) 2022-11-30
US20230049446A1 (en) 2023-02-16
EP4095906A4 (en) 2024-03-13
US12456713B2 (en) 2025-10-28
WO2021149861A1 (ko) 2021-07-29

Similar Documents

Publication Publication Date Title
KR102818698B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치
US12176225B2 (en) Assembly board for use in a display manufacturing method
KR102744978B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치
KR102810557B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치
KR102145193B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102825756B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치
KR102145192B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102147443B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102746623B1 (ko) 디스플레이 장치의 제조방법 및 디스플레이 장치 제조를 위한 기판
KR102738160B1 (ko) 디스플레이 장치 제조를 위한 기판 및 디스플레이 장치의 제조방법
KR102160048B1 (ko) 반도체 발광소자의 자가조립 장치 및 방법
KR102162739B1 (ko) 반도체 발광소자의 자가조립 장치 및 방법
KR102200046B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102773677B1 (ko) 반도체 발광소자의 자가조립 장치 및 방법
KR102838438B1 (ko) 마이크로 엘이디를 이용한 디스플레이 장치
KR102756883B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치
KR20200026683A (ko) 디스플레이 장치의 제조방법 및 디스플레이 장치 제조를 위한 기판
KR102798846B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치
KR102791429B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
EP3872846A1 (en) Apparatus and method for self-assembling semiconductor light-emitting device
KR102794952B1 (ko) 디스플레이 장치의 제조방법 및 디스플레이 장치 제조를 위한 기판
KR102810559B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102190064B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102828048B1 (ko) 반도체 발광 소자를 이용한 디스플레이 장치 및 이의 제조방법
KR102791690B1 (ko) 반도체 발광소자를 이용한 디스플레이 장치의 제조방법

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20200122

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20230117

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20200122

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20240619

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20250409

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20250604

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20250605

End annual number: 3

Start annual number: 1

PG1601 Publication of registration