KR100786603B1 - 메모리 모듈, 메모리시스템 및 정보기기 - Google Patents
메모리 모듈, 메모리시스템 및 정보기기 Download PDFInfo
- Publication number
- KR100786603B1 KR100786603B1 KR1020057009513A KR20057009513A KR100786603B1 KR 100786603 B1 KR100786603 B1 KR 100786603B1 KR 1020057009513 A KR1020057009513 A KR 1020057009513A KR 20057009513 A KR20057009513 A KR 20057009513A KR 100786603 B1 KR100786603 B1 KR 100786603B1
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- random access
- access memory
- data
- dynamic random
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/005—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor comprising combined but independently operative RAM-ROM, RAM-PROM, RAM-EPROM cells
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
- G11C11/4063—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
- G11C11/407—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
- G11C11/4072—Circuits for initialization, powering up or down, clearing memory or presetting
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/20—Memory cell initialisation circuits, e.g. when powering up or down, memory clear, latent image memory
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0638—Combination of memories, e.g. ROM and RAM such as to permit replacement or supplementing of words in one module by words in another module
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/20—Employing a main memory using a specific memory technology
- G06F2212/202—Non-volatile memory
- G06F2212/2022—Flash memory
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Dram (AREA)
- Read Only Memory (AREA)
- Memory System (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
Claims (78)
- 불휘발성 메모리와 다이내믹 랜덤 액세스 메모리와 스태틱 랜덤 액세스 메모리와 상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리 및 상기 스태틱 랜덤 액세스 메모리의 사이에 액세스를 실시하는 제어 회로를 포함한 메모리 모듈로서,상기 메모리 모듈의 외부로부터 다이내믹 랜덤 액세스 메모리에 액세스하기 위한 다이내믹 랜덤 액세스 메모리 인터페이스와 스태틱 랜덤 액세스 메모리에 액세스하기 위한 스태틱 랜덤 액세스 메모리 인터페이스를 가지는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,전원 투입 직후 상기 불휘발성 메모리의 소정의 어드레스 영역의 데이터를 스태틱 랜덤 액세스 메모리에 전송 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,전원 투입 직후 상기 불휘발성 메모리의 소정의 어드레스 영역의 데이터를 다이내믹 랜덤 액세스 메모리에 전송 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리의 사이의 데이터 전송은 상기 다이내믹 랜덤 액세스 메모리 인터페이스로부터의 명령에 의해 행해지는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리와 상기 스태틱 랜덤 액세스 메모리의 사이의 데이터 전송은 상기 스태틱 랜덤 액세스 메모리 인터페이스로부터의 명령에 의해 행해지는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서상기 불휘발성 메모리로부터 상기 스태틱 랜덤 액세스 메모리 및 다이내믹 랜덤 액세스 메모리에 데이터 전송은 에러 수정된 데이터를 전송 하는 것을 특징으로 하는 메모리 모듈.
- 삭제
- 청구항 1에 있어서,상기 불휘발성 메모리에는 부트 프로그램이 보존되어 있는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리로부터 상기 다이내믹 랜덤 액세스 메모리에 동작 전원이 투입된 초기에 전송되는 데이터의 범위를 나타내는 전송 범위 데이터가 상기 불휘발성 메모리에 보존되어 있는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리는 동일한 정도의 메모리 용량이고 상기 스태틱 랜덤 액세스 메모리는 불휘발성 메모리의 1/1000이하의 메모리 용량인 것을 특징으로 하는 메모리 모듈.
- 청구항 3에 있어서,상기 불휘발성 메모리의 소정의 어드레스 영역의 범위를 나타내는 전송 범위 데이터를 상기 불휘발성 메모리가 보존하는 것을 특징으로 하는 메모리모듈.
- 청구항 1에 있어서,상기 메모리 모듈 내부에서 상기 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 실시하는 것을 특징으로 하는 메모리 모듈.
- 청구항 11에 있어서,상기 메모리 모듈의 외부에서 상기 다이내믹 랜덤 액세스 메모리에 데이터 보존 동작을 행해진 경우는 메모리 모듈 내부에서의 상기 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 중지하는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 메모리 모듈의 외부에서의 액세스가 제 1 우선 ; 상기 메모리 모듈 내부에서의 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 제 2 우선 ; 상기 불휘발성 메모리와 스태틱 랜덤 액세스 메모리 및 다이내믹 랜덤 액세스 메모리의 사이의 데이터 전송을 제 3 우선으로 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 다이내믹 랜덤 액세스 메모리는 클럭 동기형 DRAM이고 상기 메모리 모듈 외부로부터의 상기 불휘발성 메모리 및 상기 다이내믹 랜덤 액세스 메모리에 액세스는 클럭 동기형 DRAM의 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리는 NAND형 플래쉬 메모리이고 상기 다이내믹 랜덤 액세 스 메모리는 클럭 동기형 DRAM인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리는 AND형 플래쉬 메모리이고 상기 다이내믹 랜덤 액세스 메모리는 클럭 동기형 DRAM인 것을 특징으로 하는 메모리 모듈.
- 삭제
- 청구항 1에 있어서,상기 불휘발성 메모리의 메모리 어레이의 구성은 NAND 구성인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리의 메모리 어레이의 구성은 AND 구성인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 21에 있어서,상기 다이내믹 랜덤 액세스 메모리가 장비 하고 있는 복수의 메모리 인터페이스는 적어도 2 종류 이상이 다른 메모리에 대한 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 21에 있어서,상기 다이내믹 랜덤 액세스 메모리가 장비 하고 있는 메모리 인터페이스는 상기 다이내믹 랜덤 액세스 메모리 인터페이스와 상기 불휘발성 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 메모리 모듈 외부로부터의 액세스를 처리하기 위한 제어 회로와 상기 불휘발성 메모리에 주체적으로 액세스를 행하기 위한 제어 회로를 장비 하는 다이내믹 랜덤 액세스 메모리인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 불휘발성 메모리에 대해서 주체적으로 액세스를 실시하는 제어 회로와 종속적으로 액세스를 처리하는 회로를 장비 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 25에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 불휘발성 메모리에 주체적으로 메모리액세스를 실시할지 혹은 종속적으로 메모리액세스를 처리할지를 선택할 수 있는 것을 특징으로 하는 메모리 모듈.
- 삭제
- 청구항 1에 있어서,상기 불휘발성 메모리는 복수의 메모리 인터페이스를 장비하는 것을 특징으로 하는 메모리 모듈.
- 청구항 28에 있어서,상기 불휘발성 메모리가 장비하고 있는 복수의 메모리 인터페이스는 적어도 2 종류 이상이 다른 메모리에 대한 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 29에 있어서,상기 불휘발성 메모리가 장비하고 있는 메모리 인터페이스는 상기 불휘발성 메모리 인터페이스이고 상기 스태틱 랜덤 액세스 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 불휘발성 메모리와 ; 다이내믹 랜덤 액세스 메모리와 ; 스태틱 랜덤 액세스 메모리와 ; 상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리 및 상기 스태틱 랜덤 액세스 메모리의 사이에 액세스를 실시하는 제어 회로를 포함한 메모리 모듈과 정보처리 장치를 갖고,상기 정보처리 장치는 스택틱 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리와의 데이터 전송을 실시하고 다이내믹 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 다이내믹 랜덤 액세스 메모리와의 데이터 전송을 실시하는 것 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,전원 투입 직후의 초기화 기간에 있어서는 상기 정보처리 장치는 SRAM 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 부트 영역으로부터 부트프로그램을 독출하는 것을 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,통상 기간에 있어서는 상기 정보처리 장치는 다이내믹 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 다이내믹 랜덤 액세스 메모리에 액세스 하고 스태틱 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 버퍼 영역에 액세스하는 것을 특징으로 하는 메모리모듈.
- 청구항 31에 있어서,상기 정보처리 장치는 다이내믹 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 다이내믹 랜덤 액세스 메모리와 불휘발성 메모리의 사이의 데이터 전송을 지시 하고,스태틱 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 버퍼 영역과 불휘발성 메모리의 사이의 데이터 전송을 지시하는 것을 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,상기 정보처리 장치로부터 상기 메모리 모듈에 독출 ;1 기입 ; 리플래쉬등의 명령이 상기 메모리모듈로 실행되어 있지 않은 기간으로 다이내믹 랜덤 액세스 메모리와 불휘발성 메모리의 사이의 데이터 전송이 행해지고 스태틱 랜덤 액세스 메모리와 불휘발성 메모리 사이의 데이터 전송이 행해지는 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리는 제 1 반도체 칩에 ; 상기 제어 회로는 스태틱 랜덤 액세스 메모리를 포함해 제 2 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 제 3 반도체 칩에 ; 각각 형성되고 또한 상기 제 1, 제 2 및 제 3의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서상기 불휘발성 메모리는 제 1 반도체 칩에 ; 상기 제어 회로는 스태틱 랜덤 액세스 메모리를 포함해 제 2 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비 한 다이내믹 랜덤 액세스 메모리서 제 3 반도체 칩에 ; 각각 형성되고 또한 상기 제 1, 제 2 및 제 3의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,상기 불휘발성 메모리는 복수 메모리 인터페이스를 장비한 불휘발성 메모리 로서 제 1 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비 한 다이내믹 랜덤 액세스 메모리로서 제 2 반도체 칩에 ; 각각 형성되고 또한 상기 제 1 및 제 2의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,상기 불휘발성 메모리는 제 1 반도체 칩에 ; 상기 제어 회로는 스태틱 랜덤 액세스 메모리를 포함하고 제 2 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 제 3 반도체 칩에 ; 상기 정보처리 장치는 제 4 반도체 칩에 ; 각각 형성되고 또한 상기 제 1, 제 2, 제 3 및 제 4의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,상기 불휘발성 메모리는 제 1 반도체 칩에; 상기 제어 회로는 스태틱 랜덤 액세스 메모리를 포함하고 제 2 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비 한 다이내믹 랜덤 액세스 메모리로서 제 3 반도체 칩에 ; 상기 정보처리 장치는 제 4 반도체 칩에 각각 형성되고 또한 상기 제 1, 제 2, 제 3 및 제 4의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 31에 있어서,상기 불휘발성 메모리는 복수 메모리 인터페이스를 장비 한 불휘발성 메모리로서 제 1 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비 한 다이내믹 랜덤 액세스 메모리로서 제 2 반도체 칩에 ; 정보처리 장치는 제 3 반도체 칩에 ; 각각 형성되고 또한 상기 제 1, 제 2 및 제 3의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 불휘발성 메모리와 다이내믹 랜덤 액세스 메모리와 스태틱 랜덤 액세스 메모리와, 상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리 및 상기 스태틱 랜덤 액세스 메모리의 사이에 액세스를 실시하는 제어 회로를 포함한 메모리 모듈 로서,상기 메모리 모듈의 외부로부터 상기 다이내믹 랜덤 액세스 메모리 및 상기 스태틱 랜덤 액세스 메모리에 액세스하기 위한 다이내믹 랜덤 액세스 메모리 인터페이스를 장비하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,전원 투입 직후 상기 불휘발성 메모리의 소정의 어드레스 영역의 데이터를 상기 스태틱 랜덤 액세스 메모리에 전송하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,전원 투입 직후 상기 불휘발성 메모리의 소정의 어드레스 영역의 데이터를 상기 다이내믹 랜덤 액세스 메모리에 전송하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리 및 상기 스태틱 랜덤 액세스 메모리의 사이의 데이터 전송은 상기 다이내믹 랜덤 액세스 메모리 인터페이스로부터의 명령에 의해 행해지는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리로부터 상기 스태틱 랜덤 액세스 메모리 및 상기 다이내믹 랜덤 액세스 메모리에 데이터 전송은 에러 수정된 데이터를 전송 하는 것을 특징으로 하는 메모리 모듈.
- 삭제
- 청구항 42에 있어서,상기 불휘발성 메모리에는 부트 프로그램이 보존되어 있는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리로부터 상기 다이내믹 랜덤 액세스 메모리에 동작 전원이 투입된 초기에 전송되는 데이터의 범위를 나타내는 전송 범위 데이터가 상기 불휘발성 메모리에 보존되고 있는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리는 동일한 정도의 메모리 용량이고 상기 스태틱 랜덤 액세스 메모리는 불휘발성 메모리의 1/1000이하의 메모리 용량인 것을 특징으로 하는 메모리 모듈.
- 청구항 44에 있어서,상기 불휘발성 메모리의 소정의 어드레스 영역의 범위를 나타내는 전송 범위 데이터를 상기 불휘발성 메모리가 보존하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 메모리 모듈 내부에서 상기 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 실시하는 것을 특징으로 하는 메모리 모듈.
- 청구항 51에 있어서,상기 메모리 모듈의 외부에서 상기 다이내믹 랜덤 액세스 메모리에 데이터 보존 동작이 행해진 경우는 상기 메모리 모듈 내부에서의 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 중지하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 메모리 모듈의 외부에서의 액세스가 제 1 우선 ; 상기 메모리 모듈 내부에서의 다이내믹 랜덤 액세스 메모리의 데이터 보존 동작을 제 2 우선 ; 상기 불휘발성 메모리와 상기 스태틱 랜덤 액세스 메모리 및 상기 다이내믹 랜덤 액세스 메모리의 사이의 데이터 전송을 제 3 우선으로 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 다이내믹 랜덤 액세스 메모리는 클럭 동기형 DRAM이고 상기 메모리 모듈 외부로부터의 상기 불휘발성 메모리 및 상기 다이내믹 랜덤 액세스 메모리에 액세스는 클럭 동기형 DRAM의 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리는 NAND형 플래쉬 메모리이고 상기 다이내믹 랜덤 액세스 메모리는 클럭 동기형 DRAM인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리는 AND형 플래쉬 메모리이고 상기 다이내믹 랜덤 액세스 메모리는 클럭 동기형 DRAM인 것을 특징으로 하는 메모리 모듈.
- 삭제
- 청구항 42에 있어서,상기 불휘발성 메모리의 메모리 어레이의 구성은 NAND 구성인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리의 메모리 어레이의 구성은 AND 구성인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 다이내믹 랜덤 액세스 메모리는 복수의 메모리 인터페이스를 장비하는 것을 특징으로 하는 메모리 모듈.
- 청구항 61에 있어서,상기 다이내믹 랜덤 액세스 메모리가 장비하고 있는 복수의 메모리 인터페이스는 적어도 2 종류 이상이 다른 메모리에 대한 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 61에 있어서,상기 다이내믹 랜덤 액세스 메모리가 장비하고 있는 메모리 인터페이스는 상기 다이내믹 랜덤 액세스 메모리 인터페이스와 상기 불휘발성 메모리 인터페이스인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 메모리 모듈 외부로부터 액세스를 처리하기 위한 제어 회로와 상기 불휘발성 메모리에 주체적으로 액세스를 행하기 위한 제어 회로를 장비하는 다이내믹 랜덤 액세스 메모리인 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 불휘발성 메모리에 대해서 주체적으로 액세스를 실시하는 제어 회로와 종속적으로 액세스를 처리하는 회로를 장비 하는 것을 특징으로 하는 메모리 모듈.
- 청구항 65에 있어서,상기 다이내믹 랜덤 액세스 메모리는 상기 불휘발성 메모리에 주체적으로 메모리액세스를 실시할지 혹은 종속적으로 메모리액세스를 처리할지를 선택할 수 있는 것을 특징으로 하는 메모리 모듈.
- 삭제
- 불휘발성 메모리와 ; 다이내믹 랜덤 액세스 메모리와 ; 스태틱 랜덤 액세스 메모리와 ; 상기 불휘발성 메모리와 상기 다이내믹 랜덤 액세스 메모리 또는 상기 스태틱 랜덤 액세스 메모리의 사이에 액세스를 실시하는 제어 회로를 포함한 메모리 모듈과 정보처리 장치를 갖고,상기 정보처리 장치는 다이내믹 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리 및 다이내믹 랜덤 액세스 메모리와의 데이터 전송을 실시하는 것을 특징으로 하는 메모리 모듈.
- 청구항 68에 있어서,전원 투입 직후의 초기화 기간에 있어서는 상기 정보처리 장치는 SRAM 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 부트 영역으로 부트프로그램을 독출하는 것을 특징으로 하는 메모리 모듈.
- 청구항 68에 있어서,통상 기간에 있어서는 상기 정보처리 장치는 다이내믹 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 다이내믹 랜덤 액세스 메모리에 액세스 하고 스태틱 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 버퍼 영역에 액세스하는 것을 특징으로 하는 메모리 모듈.
- 청구항 68에 있어서,상기 정보처리 장치는 다이내믹 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 다이내믹 랜덤 액세스 메모리와 불휘발성 메모리의 사이의 데이터 전송을 지시하고,스태틱 랜덤 액세스 메모리 인터페이스를 개재하여 상기 메모리 모듈내의 스태틱 랜덤 액세스 메모리의 버퍼 영역과 불휘발성 메모리의 사이의 데이터 전송을 지시하는 것을 특징으로 하는 메모리 모듈.
- 청구항 68에 있어서,상기 정보처리 장치로부터 상기 메모리 모듈에 독출 ; 기입 ; 리플래쉬등의 명령이 상기 메모리모듈로 실행되고 있지 않은 기간으로 상기 다이내믹 랜덤 액세스 메모리와 상기 불휘발성 메모리 사이의 데이터 전송이 행해지고 상기 스태틱 랜덤 액세스 메모리와 상기 불휘발성 메모리 사이의 데이터 전송이 행해지는 것을 특징으로 하는 메모리 모듈.
- 청구항 42에 있어서,상기 불휘발성 메모리는 제 1 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 상기 제어 회로와 스태틱 랜덤 액세스 메모리를 포함한 다이내믹 랜덤 액세스 메모리로서 제 2 반도체 칩에 각각 형성되어 한편 상기 제 1 및 제 2의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 68에 있어서,상기 불휘발성 메모리는 제 1 반도체 칩에 ; 상기 다이내믹 랜덤 액세스 메모리는 상기 제어 회로와 스태틱 랜덤 액세스 메모리를 포함한 다이내믹 랜덤 액세스 메모리로서 제 2 반도체 칩에 ; 상기 정보처리 장치는 제 3 반도체 칩에 ; 각각 형성되고 또한 상기 제 1, 제 2 및 제 3의 반도체 칩은 회로 기판상에 탑재되어 봉합된 멀티칩 메모리 모듈인 것을 특징으로 하는 메모리 모듈.
- 청구항 1에 있어서,정보처리 장치와 메모리 시스템과 출력장치로 구성되는 정보 기기로서 상기 메모리 시스템은 청구항 1항에 기재의 메모리 모듈인 것을 특징으로 하는 정보 기기.
- 정보처리 장치와 메모리 시스템과 출력장치로 구성되는 정보 기기로서 상기 정보처리 장치와 메모리 시스템은 청구항 31항 기재의 메모리 모듈인 것을 특징으로 하는 정보 기기.
- 정보처리 장치와 메모리 시스템과 출력장치로 구성되는 정보 기기로서 상기 메모리 시스템은 청구항 42항 기재의 메모리 모듈인 것을 특징으로 하는 정보 기기.
- 정보처리 장치와 메모리 시스템과 출력장치로 구성되는 정보 기기로서 상기 정보처리 장치와 메모리 시스템은 청구항 68항 기재의 메모리 모듈인 것을 특징으로 하는 정보 기기.
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2002344815 | 2002-11-28 | ||
| JPJP-P-2002-00344815 | 2002-11-28 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| KR20060055436A KR20060055436A (ko) | 2006-05-23 |
| KR100786603B1 true KR100786603B1 (ko) | 2007-12-21 |
Family
ID=32375970
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| KR1020057009513A Expired - Fee Related KR100786603B1 (ko) | 2002-11-28 | 2003-11-27 | 메모리 모듈, 메모리시스템 및 정보기기 |
Country Status (5)
| Country | Link |
|---|---|
| US (4) | US7613880B2 (ko) |
| JP (2) | JP5138869B2 (ko) |
| KR (1) | KR100786603B1 (ko) |
| CN (1) | CN1717662B (ko) |
| WO (1) | WO2004049168A1 (ko) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20150018041A (ko) * | 2013-08-08 | 2015-02-23 | 삼성전자주식회사 | 웨이크-업 시간을 줄일 수 있는 시스템 온 칩, 이의 동작 방법, 및 상기 시스템 온 칩을 포함하는 컴퓨터 시스템 |
| US9098398B2 (en) | 2010-09-29 | 2015-08-04 | Samsung Electronics Co., Ltd. | Non-volatile memory systems and methods of managing power of the same |
Families Citing this family (116)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100786603B1 (ko) * | 2002-11-28 | 2007-12-21 | 가부시끼가이샤 르네사스 테크놀로지 | 메모리 모듈, 메모리시스템 및 정보기기 |
| US20060085629A1 (en) * | 2003-12-24 | 2006-04-20 | Intel Corporation | Mapping a reset vector |
| KR100606242B1 (ko) * | 2004-01-30 | 2006-07-31 | 삼성전자주식회사 | 불휘발성 메모리와 호스트간에 버퍼링 동작을 수행하는멀티 포트 휘발성 메모리 장치, 이를 이용한 멀티-칩패키지 반도체 장치 및 이를 이용한 데이터 처리장치 |
| US8010734B2 (en) * | 2004-06-04 | 2011-08-30 | Broadcom Corporation | Method and system for reading instructions from NAND flash memory and writing them into SRAM for execution by a processing device |
| EP1628282A1 (en) * | 2004-08-20 | 2006-02-22 | Dialog Semiconductor GmbH | Display controller with DRAM graphics memory |
| JP5007485B2 (ja) | 2004-08-26 | 2012-08-22 | ソニー株式会社 | 半導体記憶装置およびそのアクセス方法、並びにメモリ制御システム |
| DK3422583T3 (da) * | 2004-08-30 | 2020-09-28 | Google Llc | System og fremgangsmåde for at tilvejebringe ikke-flygtig hukommelsesadministration i trådløse telefoner |
| KR100634436B1 (ko) * | 2004-09-23 | 2006-10-16 | 삼성전자주식회사 | 멀티 칩 시스템 및 그것의 부트코드 페치 방법 |
| EP1851771A2 (en) | 2005-02-11 | 2007-11-07 | M-Systems Flash Disk Pioneers Ltd. | Nand flash memory system architecture |
| US7392338B2 (en) * | 2006-07-31 | 2008-06-24 | Metaram, Inc. | Interface circuit system and method for autonomously performing power management operations in conjunction with a plurality of memory circuits |
| US8041881B2 (en) * | 2006-07-31 | 2011-10-18 | Google Inc. | Memory device with emulated characteristics |
| US9171585B2 (en) | 2005-06-24 | 2015-10-27 | Google Inc. | Configurable memory circuit system and method |
| US8111566B1 (en) | 2007-11-16 | 2012-02-07 | Google, Inc. | Optimal channel design for memory devices for providing a high-speed memory interface |
| US8055833B2 (en) | 2006-10-05 | 2011-11-08 | Google Inc. | System and method for increasing capacity, performance, and flexibility of flash storage |
| US20080082763A1 (en) * | 2006-10-02 | 2008-04-03 | Metaram, Inc. | Apparatus and method for power management of memory circuits by a system or component thereof |
| US8089795B2 (en) | 2006-02-09 | 2012-01-03 | Google Inc. | Memory module with memory stack and interface with enhanced capabilities |
| US7472220B2 (en) * | 2006-07-31 | 2008-12-30 | Metaram, Inc. | Interface circuit system and method for performing power management operations utilizing power management signals |
| US8090897B2 (en) | 2006-07-31 | 2012-01-03 | Google Inc. | System and method for simulating an aspect of a memory circuit |
| US10013371B2 (en) | 2005-06-24 | 2018-07-03 | Google Llc | Configurable memory circuit system and method |
| US8060774B2 (en) | 2005-06-24 | 2011-11-15 | Google Inc. | Memory systems and memory modules |
| US8796830B1 (en) | 2006-09-01 | 2014-08-05 | Google Inc. | Stackable low-profile lead frame package |
| US7386656B2 (en) | 2006-07-31 | 2008-06-10 | Metaram, Inc. | Interface circuit system and method for performing power management operations in conjunction with only a portion of a memory circuit |
| US20070014168A1 (en) * | 2005-06-24 | 2007-01-18 | Rajan Suresh N | Method and circuit for configuring memory core integrated circuit dies with memory interface integrated circuit dies |
| US20080126690A1 (en) * | 2006-02-09 | 2008-05-29 | Rajan Suresh N | Memory module with memory stack |
| US8438328B2 (en) | 2008-02-21 | 2013-05-07 | Google Inc. | Emulation of abstracted DIMMs using abstracted DRAMs |
| US8359187B2 (en) | 2005-06-24 | 2013-01-22 | Google Inc. | Simulating a different number of memory circuit devices |
| US7580312B2 (en) * | 2006-07-31 | 2009-08-25 | Metaram, Inc. | Power saving system and method for use with a plurality of memory circuits |
| US8386722B1 (en) | 2008-06-23 | 2013-02-26 | Google Inc. | Stacked DIMM memory interface |
| US9542352B2 (en) | 2006-02-09 | 2017-01-10 | Google Inc. | System and method for reducing command scheduling constraints of memory circuits |
| US20080028136A1 (en) | 2006-07-31 | 2008-01-31 | Schakel Keith R | Method and apparatus for refresh management of memory modules |
| US7590796B2 (en) * | 2006-07-31 | 2009-09-15 | Metaram, Inc. | System and method for power management in memory systems |
| US7609567B2 (en) | 2005-06-24 | 2009-10-27 | Metaram, Inc. | System and method for simulating an aspect of a memory circuit |
| US8081474B1 (en) | 2007-12-18 | 2011-12-20 | Google Inc. | Embossed heat spreader |
| US9507739B2 (en) | 2005-06-24 | 2016-11-29 | Google Inc. | Configurable memory circuit system and method |
| US8130560B1 (en) | 2006-11-13 | 2012-03-06 | Google Inc. | Multi-rank partial width memory modules |
| US8244971B2 (en) | 2006-07-31 | 2012-08-14 | Google Inc. | Memory circuit system and method |
| US8397013B1 (en) | 2006-10-05 | 2013-03-12 | Google Inc. | Hybrid memory module |
| US8335894B1 (en) | 2008-07-25 | 2012-12-18 | Google Inc. | Configurable memory system with interface circuit |
| US8327104B2 (en) | 2006-07-31 | 2012-12-04 | Google Inc. | Adjusting the timing of signals associated with a memory system |
| US8077535B2 (en) | 2006-07-31 | 2011-12-13 | Google Inc. | Memory refresh apparatus and method |
| GB2444663B (en) | 2005-09-02 | 2011-12-07 | Metaram Inc | Methods and apparatus of stacking drams |
| US7631245B2 (en) | 2005-09-26 | 2009-12-08 | Sandisk Il Ltd. | NAND flash memory controller exporting a NAND interface |
| US7519754B2 (en) * | 2005-12-28 | 2009-04-14 | Silicon Storage Technology, Inc. | Hard disk drive cache memory and playback device |
| US20070147115A1 (en) * | 2005-12-28 | 2007-06-28 | Fong-Long Lin | Unified memory and controller |
| US9632929B2 (en) | 2006-02-09 | 2017-04-25 | Google Inc. | Translating an address associated with a command communicated between a system and memory circuits |
| KR100775710B1 (ko) | 2006-02-28 | 2007-11-09 | 주식회사 대우일렉트로닉스 | 전자기기의 이이피롬 데이터 처리 시스템 및 방법 |
| JP4901286B2 (ja) * | 2006-04-24 | 2012-03-21 | 株式会社東芝 | 半導体装置及びメモリ回路システム |
| US7716411B2 (en) * | 2006-06-07 | 2010-05-11 | Microsoft Corporation | Hybrid memory device with single interface |
| US20080028135A1 (en) * | 2006-07-31 | 2008-01-31 | Metaram, Inc. | Multiple-component memory interface system and method |
| US7724589B2 (en) * | 2006-07-31 | 2010-05-25 | Google Inc. | System and method for delaying a signal communicated from a system to at least one of a plurality of memory circuits |
| KR100801710B1 (ko) | 2006-09-29 | 2008-02-11 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 이 장치를 구비하는 메모리시스템. |
| US7554855B2 (en) * | 2006-12-20 | 2009-06-30 | Mosaid Technologies Incorporated | Hybrid solid-state memory system having volatile and non-volatile memory |
| US8032711B2 (en) * | 2006-12-22 | 2011-10-04 | Intel Corporation | Prefetching from dynamic random access memory to a static random access memory |
| CN101611387B (zh) | 2007-01-10 | 2013-03-13 | 移动半导体公司 | 用于增强外部计算设备的性能的自适应存储设备及方法 |
| JP5216244B2 (ja) * | 2007-05-31 | 2013-06-19 | 株式会社東芝 | データリフレッシュ装置、及びデータリフレッシュ方法 |
| US8874831B2 (en) | 2007-06-01 | 2014-10-28 | Netlist, Inc. | Flash-DRAM hybrid memory module |
| ITMC20070130A1 (it) * | 2007-06-28 | 2008-12-29 | Somi Press Soc Metalli Iniettati Spa | Doppio bruciatore, di tipo perfezionato, per fornelli a gas a piu' corone di fiamme. |
| US8209479B2 (en) | 2007-07-18 | 2012-06-26 | Google Inc. | Memory circuit system and method |
| JP4922860B2 (ja) * | 2007-08-01 | 2012-04-25 | 株式会社日立製作所 | 半導体装置 |
| US8164656B2 (en) * | 2007-08-31 | 2012-04-24 | Unity Semiconductor Corporation | Memory emulation in an image capture device |
| US8080874B1 (en) | 2007-09-14 | 2011-12-20 | Google Inc. | Providing additional space between an integrated circuit and a circuit board for positioning a component therebetween |
| US7751221B2 (en) * | 2007-12-21 | 2010-07-06 | Unity Semiconductor Corporation | Media player with non-volatile memory |
| JP2009205555A (ja) * | 2008-02-28 | 2009-09-10 | Toshiba Corp | メモリシステム |
| US8787060B2 (en) | 2010-11-03 | 2014-07-22 | Netlist, Inc. | Method and apparatus for optimizing driver load in a memory package |
| KR101395152B1 (ko) * | 2008-07-18 | 2014-05-15 | 삼성전자주식회사 | 비휘발성 메모리 셀, 비휘발성 메모리 장치 및 상기비휘발성 메모리 장치의 프로그래밍 방법 |
| CN101552032B (zh) * | 2008-12-12 | 2012-01-18 | 深圳市晶凯电子技术有限公司 | 用较大容量dram参与闪存介质管理构建高速固态存储盘的方法及装置 |
| US8060000B2 (en) * | 2009-02-09 | 2011-11-15 | Xerox Corporation | Technique and system for reducing contamination build-up on fuser roll by reduction of static charge build-up in IGEN3 fuser subsystem |
| JP2010186411A (ja) * | 2009-02-13 | 2010-08-26 | Toshiba Corp | プログラム実行装置、プログラム実行方法、及びプログラム |
| KR101562973B1 (ko) | 2009-05-22 | 2015-10-26 | 삼성전자 주식회사 | 메모리 장치 및 메모리 장치의 동작 방법 |
| DE202010017690U1 (de) | 2009-06-09 | 2012-05-29 | Google, Inc. | Programmierung von Dimm-Abschlusswiderstandswerten |
| KR101056131B1 (ko) * | 2009-07-09 | 2011-08-10 | 주식회사 디지털존 | 메모리의 랜덤 억세스 장치 및 랜덤 억세스 방법 |
| US8453021B2 (en) | 2009-07-29 | 2013-05-28 | Stec, Inc. | Wear leveling in solid-state device |
| US8266481B2 (en) * | 2009-07-29 | 2012-09-11 | Stec, Inc. | System and method of wear-leveling in flash storage |
| JP5524551B2 (ja) * | 2009-09-16 | 2014-06-18 | キヤノン株式会社 | メモリコントローラおよびその制御方法 |
| TW201207852A (en) * | 2010-04-05 | 2012-02-16 | Mosaid Technologies Inc | Semiconductor memory device having a three-dimensional structure |
| KR20110135299A (ko) * | 2010-06-10 | 2011-12-16 | 삼성전자주식회사 | 반도체 메모리 장치 |
| US20120079176A1 (en) * | 2010-06-25 | 2012-03-29 | Biwin Technology Limited | Memory device |
| JP5654855B2 (ja) | 2010-11-30 | 2015-01-14 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
| US8547769B2 (en) * | 2011-03-31 | 2013-10-01 | Intel Corporation | Energy efficient power distribution for 3D integrated circuit stack |
| US11048410B2 (en) | 2011-08-24 | 2021-06-29 | Rambus Inc. | Distributed procedure execution and file systems on a memory interface |
| US9098209B2 (en) | 2011-08-24 | 2015-08-04 | Rambus Inc. | Communication via a memory interface |
| WO2013028859A1 (en) | 2011-08-24 | 2013-02-28 | Rambus Inc. | Methods and systems for mapping a peripheral function onto a legacy memory interface |
| CN103389963B (zh) * | 2012-05-09 | 2016-08-31 | 北京兆易创新科技股份有限公司 | 一种嵌入式系统控制器 |
| KR20140027859A (ko) | 2012-08-27 | 2014-03-07 | 삼성전자주식회사 | 호스트 장치 및 이를 포함하는 시스템 |
| US9015463B2 (en) * | 2012-08-31 | 2015-04-21 | SK Hynix Inc. | Memory device, memory system including a non-volatile memory configured to output a repair data in response to an initialization signal |
| US8885424B2 (en) * | 2012-11-08 | 2014-11-11 | SK Hynix Inc. | Integrated circuit and memory device |
| US8913450B2 (en) | 2012-11-19 | 2014-12-16 | Qualcomm Incorporated | Memory cell array with reserved sector for storing configuration information |
| US9792989B2 (en) * | 2013-02-07 | 2017-10-17 | Toshiba Memory Corporation | Memory system including nonvolatile memory |
| US9690650B2 (en) * | 2013-03-11 | 2017-06-27 | Macronix International Co., Ltd. | Storage scheme for built-in ECC operations |
| US8812744B1 (en) | 2013-03-14 | 2014-08-19 | Microsoft Corporation | Assigning priorities to data for hybrid drives |
| JP2013137841A (ja) * | 2013-04-12 | 2013-07-11 | Renesas Electronics Corp | メモリシステム |
| US9626126B2 (en) | 2013-04-24 | 2017-04-18 | Microsoft Technology Licensing, Llc | Power saving mode hybrid drive access management |
| US9946495B2 (en) | 2013-04-25 | 2018-04-17 | Microsoft Technology Licensing, Llc | Dirty data management for hybrid drives |
| WO2014204331A1 (en) * | 2013-06-17 | 2014-12-24 | Llc "Topcon Positioning Systems" | Nand flash memory interface controller with gnss receiver firmware booting capability |
| JP6270377B2 (ja) * | 2013-08-27 | 2018-01-31 | キヤノン株式会社 | 画像形成装置 |
| US20150106547A1 (en) * | 2013-10-14 | 2015-04-16 | Micron Technology, Inc. | Distributed memory systems and methods |
| CN110275840B (zh) * | 2014-02-23 | 2024-03-15 | 拉姆伯斯公司 | 在存储器接口上的分布式过程执行和文件系统 |
| US9424134B2 (en) * | 2014-03-28 | 2016-08-23 | Intel Corporation | Boot management in a non-volatile memory system |
| US10318340B2 (en) * | 2014-12-31 | 2019-06-11 | Ati Technologies Ulc | NVRAM-aware data processing system |
| CN105092962A (zh) * | 2015-07-29 | 2015-11-25 | 宁波南车时代传感技术有限公司 | 具有进出库统计功能的列车能耗计量统计模块 |
| US9880778B2 (en) * | 2015-11-09 | 2018-01-30 | Google Inc. | Memory devices and methods |
| CN106933751B (zh) * | 2015-12-29 | 2019-12-24 | 澜起科技股份有限公司 | 用于保护动态随机访问存储器的方法和设备 |
| US9847105B2 (en) * | 2016-02-01 | 2017-12-19 | Samsung Electric Co., Ltd. | Memory package, memory module including the same, and operation method of memory package |
| DE102017106713B4 (de) | 2016-04-20 | 2025-10-02 | Samsung Electronics Co., Ltd. | Rechensystem, nichtflüchtiges Speichermodul und Verfahren zum Betreiben einer Speichervorrichtung |
| JP6723863B2 (ja) * | 2016-08-01 | 2020-07-15 | オリンパス株式会社 | 組み込みシステム、撮影機器及びリフレッシュ方法 |
| US9934841B1 (en) | 2016-10-21 | 2018-04-03 | Altera Corporation | Systems and methods for refreshing data in memory circuits |
| KR20190004094A (ko) * | 2017-07-03 | 2019-01-11 | 에스케이하이닉스 주식회사 | 메모리 시스템 및 메모리 시스템의 동작방법 |
| US11226909B2 (en) | 2018-08-24 | 2022-01-18 | Rambus Inc. | DRAM interface mode with interruptible internal transfer operation |
| US12014213B2 (en) * | 2019-09-09 | 2024-06-18 | Advanced Micro Devices, Inc. | Active hibernate and managed memory cooling in a non-uniform memory access system |
| US12237019B2 (en) | 2019-11-10 | 2025-02-25 | Semiconductor Energy Laboratory Co., Ltd. | Memory device, operation method of memory device, data processing device, data processing system, and electronic device |
| US11776596B2 (en) | 2019-11-11 | 2023-10-03 | Semiconductor Energy Laboratory Co., Ltd. | Data processing device and method for operating data processing device |
| JPWO2021099879A1 (ko) | 2019-11-22 | 2021-05-27 | ||
| US11429479B2 (en) * | 2020-07-16 | 2022-08-30 | Micron Technology, Inc. | Memory device activity-based copying defect management data |
| US11301401B1 (en) * | 2020-12-18 | 2022-04-12 | Micron Technology, Inc. | Ball grid array storage for a memory sub-system |
| CN114094663B (zh) * | 2021-11-18 | 2024-05-07 | 伏达半导体(合肥)股份有限公司 | 电源芯片、电子设备及电源芯片控制方法 |
| EP4357981A1 (en) * | 2022-10-20 | 2024-04-24 | Commissariat à l'énergie atomique et aux énergies alternatives | Hybrid feram/oxram data storage circuit |
Citations (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH05299616A (ja) * | 1992-04-16 | 1993-11-12 | Hitachi Ltd | 半導体記憶装置 |
| JPH06215589A (ja) * | 1993-01-18 | 1994-08-05 | Hitachi Ltd | 半導体メモリ |
| JPH08167703A (ja) * | 1994-10-11 | 1996-06-25 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法、ならびにメモリコアチップ及びメモリ周辺回路チップ |
| JPH08305680A (ja) * | 1995-04-28 | 1996-11-22 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| WO1998025213A1 (en) * | 1996-12-04 | 1998-06-11 | Hitachi, Ltd. | Semiconductor integrated circuit device |
| WO1998025271A1 (fr) * | 1996-12-04 | 1998-06-11 | Hitachi, Ltd. | Dispositif comprenant un circuit integre a semi-conducteur |
| JP2000339954A (ja) * | 1999-05-31 | 2000-12-08 | Fujitsu Ltd | 半導体記憶装置 |
| JP2001005723A (ja) * | 1999-06-21 | 2001-01-12 | Mitsubishi Electric Corp | 半導体記憶装置およびそれを用いたメモリシステム |
| JP2001510612A (ja) * | 1996-12-31 | 2001-07-31 | インテル・コーポレーション | 揮発性メモリ・アレイと不揮発性メモリ・アレイを結合するための方法および装置 |
| KR20010107538A (ko) * | 2000-05-26 | 2001-12-07 | 가나이 쓰토무 | 반도체 장치 및 그 동작 방법 |
| JP2001357684A (ja) * | 2000-06-12 | 2001-12-26 | Sharp Corp | 半導体記憶装置 |
| JP2002251884A (ja) * | 2001-02-21 | 2002-09-06 | Toshiba Corp | 半導体記憶装置及びそのシステム装置 |
Family Cites Families (22)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0337747A (ja) * | 1989-07-05 | 1991-02-19 | Hitachi Ltd | 記憶装置制御装置、ディスクキャッシュ方式およびディスクキャッシュシステム |
| JPH0338725A (ja) | 1989-07-05 | 1991-02-19 | Mitsubishi Electric Corp | データ処理装置及びマイクロプロセッサ |
| JPH0395795A (ja) * | 1989-09-06 | 1991-04-22 | Hitachi Ltd | マルチポートメモリ |
| JPH03296986A (ja) * | 1990-04-13 | 1991-12-27 | Hitachi Micro Comput Eng Ltd | 半導体記憶装置 |
| JPH07146820A (ja) | 1993-04-08 | 1995-06-06 | Hitachi Ltd | フラッシュメモリの制御方法及び、それを用いた情報処理装置 |
| US5838603A (en) | 1994-10-11 | 1998-11-17 | Matsushita Electric Industrial Co., Ltd. | Semiconductor device and method for fabricating the same, memory core chip and memory peripheral circuit chip |
| JPH09161489A (ja) * | 1995-12-11 | 1997-06-20 | Nec Eng Ltd | 不揮発性メモリ装置 |
| US6072719A (en) * | 1996-04-19 | 2000-06-06 | Kabushiki Kaisha Toshiba | Semiconductor memory device |
| US5812930A (en) * | 1996-07-10 | 1998-09-22 | International Business Machines Corp. | Information handling systems with broadband and narrowband communication channels between repository and display systems |
| US6873608B1 (en) * | 1997-08-06 | 2005-03-29 | Comsys Communication & Signal Processing Ltd | Communication system utilizing host signal processing |
| US6324103B2 (en) * | 1998-11-11 | 2001-11-27 | Hitachi, Ltd. | Semiconductor integrated circuit device, memory module, storage device and the method for repairing semiconductor integrated circuit device |
| US6539456B2 (en) * | 1999-10-13 | 2003-03-25 | Intel Corporation | Hardware acceleration of boot-up utilizing a non-volatile disk cache |
| KR100383774B1 (ko) * | 2000-01-26 | 2003-05-12 | 삼성전자주식회사 | 공통 인터페이스 방식의 메모리 장치들을 구비한 시스템 |
| US6377825B1 (en) * | 2000-02-18 | 2002-04-23 | Cellport Systems, Inc. | Hands-free wireless communication in a vehicle |
| JP4722305B2 (ja) * | 2001-02-27 | 2011-07-13 | 富士通セミコンダクター株式会社 | メモリシステム |
| JP4017177B2 (ja) * | 2001-02-28 | 2007-12-05 | スパンション エルエルシー | メモリ装置 |
| JP2002324393A (ja) * | 2001-04-25 | 2002-11-08 | Mitsubishi Electric Corp | 半導体記憶装置 |
| JP4049297B2 (ja) | 2001-06-11 | 2008-02-20 | 株式会社ルネサステクノロジ | 半導体記憶装置 |
| JP2003006041A (ja) | 2001-06-20 | 2003-01-10 | Hitachi Ltd | 半導体装置 |
| JP2003015954A (ja) * | 2001-06-28 | 2003-01-17 | Sharp Corp | 半導体記憶装置および情報機器、半導体記憶装置のアクセス期間設定方法 |
| JP4499982B2 (ja) | 2002-09-11 | 2010-07-14 | 株式会社日立製作所 | メモリシステム |
| KR100786603B1 (ko) * | 2002-11-28 | 2007-12-21 | 가부시끼가이샤 르네사스 테크놀로지 | 메모리 모듈, 메모리시스템 및 정보기기 |
-
2003
- 2003-11-27 KR KR1020057009513A patent/KR100786603B1/ko not_active Expired - Fee Related
- 2003-11-27 JP JP2004555062A patent/JP5138869B2/ja not_active Expired - Fee Related
- 2003-11-27 CN CN2003801045071A patent/CN1717662B/zh not_active Expired - Fee Related
- 2003-11-27 WO PCT/JP2003/015165 patent/WO2004049168A1/ja not_active Ceased
- 2003-11-27 US US10/536,460 patent/US7613880B2/en not_active Expired - Lifetime
-
2009
- 2009-10-14 US US12/579,223 patent/US7991954B2/en not_active Expired - Lifetime
-
2011
- 2011-04-27 JP JP2011099032A patent/JP5272038B2/ja not_active Expired - Fee Related
- 2011-06-27 US US13/169,912 patent/US8185690B2/en not_active Expired - Fee Related
-
2012
- 2012-04-30 US US13/460,451 patent/US20120271987A1/en not_active Abandoned
Patent Citations (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH05299616A (ja) * | 1992-04-16 | 1993-11-12 | Hitachi Ltd | 半導体記憶装置 |
| JPH06215589A (ja) * | 1993-01-18 | 1994-08-05 | Hitachi Ltd | 半導体メモリ |
| JPH08167703A (ja) * | 1994-10-11 | 1996-06-25 | Matsushita Electric Ind Co Ltd | 半導体装置及びその製造方法、ならびにメモリコアチップ及びメモリ周辺回路チップ |
| JPH08305680A (ja) * | 1995-04-28 | 1996-11-22 | Matsushita Electric Ind Co Ltd | 半導体装置 |
| WO1998025213A1 (en) * | 1996-12-04 | 1998-06-11 | Hitachi, Ltd. | Semiconductor integrated circuit device |
| WO1998025271A1 (fr) * | 1996-12-04 | 1998-06-11 | Hitachi, Ltd. | Dispositif comprenant un circuit integre a semi-conducteur |
| JP2001510612A (ja) * | 1996-12-31 | 2001-07-31 | インテル・コーポレーション | 揮発性メモリ・アレイと不揮発性メモリ・アレイを結合するための方法および装置 |
| JP2000339954A (ja) * | 1999-05-31 | 2000-12-08 | Fujitsu Ltd | 半導体記憶装置 |
| JP2001005723A (ja) * | 1999-06-21 | 2001-01-12 | Mitsubishi Electric Corp | 半導体記憶装置およびそれを用いたメモリシステム |
| KR20010107538A (ko) * | 2000-05-26 | 2001-12-07 | 가나이 쓰토무 | 반도체 장치 및 그 동작 방법 |
| JP2001344967A (ja) * | 2000-05-26 | 2001-12-14 | Hitachi Ltd | 半導体装置及びその動作方法 |
| JP2001357684A (ja) * | 2000-06-12 | 2001-12-26 | Sharp Corp | 半導体記憶装置 |
| JP2002251884A (ja) * | 2001-02-21 | 2002-09-06 | Toshiba Corp | 半導体記憶装置及びそのシステム装置 |
Cited By (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9098398B2 (en) | 2010-09-29 | 2015-08-04 | Samsung Electronics Co., Ltd. | Non-volatile memory systems and methods of managing power of the same |
| US9465553B2 (en) | 2010-09-29 | 2016-10-11 | Samsung Electronics Co., Ltd. | Non-volatile memory systems and methods of managing power of the same |
| US9817596B2 (en) | 2010-09-29 | 2017-11-14 | Samsung Electronics Co., Ltd. | Non-volatile memory systems and methods of managing power of the same |
| KR20150018041A (ko) * | 2013-08-08 | 2015-02-23 | 삼성전자주식회사 | 웨이크-업 시간을 줄일 수 있는 시스템 온 칩, 이의 동작 방법, 및 상기 시스템 온 칩을 포함하는 컴퓨터 시스템 |
| KR102060430B1 (ko) | 2013-08-08 | 2020-02-11 | 삼성전자주식회사 | 웨이크-업 시간을 줄일 수 있는 시스템 온 칩. 애플리케이션 프로세서, 및 상기 시스템 온 칩을 포함하는 컴퓨터 시스템 |
| US10642339B2 (en) | 2013-08-08 | 2020-05-05 | Samsung Electronics Co., Ltd. | System on chip for reducing wake-up time, method of operating same, and computer system including same |
| US11372472B2 (en) | 2013-08-08 | 2022-06-28 | Samsung Electronics Co., Ltd. | System on chip for reducing wake-up time, method of operating same, and computer system including same |
| US11635800B2 (en) | 2013-08-08 | 2023-04-25 | Samsung Electronics Co., Ltd. | System on chip for reducing wake-up time, method of operating same, and computer system including same |
| US12248355B2 (en) | 2013-08-08 | 2025-03-11 | Samsung Electronics Co., Ltd. | System on chip for reducing wake-up time, method of operating same, and computer system including same |
Also Published As
| Publication number | Publication date |
|---|---|
| JP5138869B2 (ja) | 2013-02-06 |
| US8185690B2 (en) | 2012-05-22 |
| CN1717662A (zh) | 2006-01-04 |
| US20060041711A1 (en) | 2006-02-23 |
| CN1717662B (zh) | 2010-04-28 |
| JP5272038B2 (ja) | 2013-08-28 |
| US20100030952A1 (en) | 2010-02-04 |
| KR20060055436A (ko) | 2006-05-23 |
| US20110258373A1 (en) | 2011-10-20 |
| US7613880B2 (en) | 2009-11-03 |
| JP2011146075A (ja) | 2011-07-28 |
| US7991954B2 (en) | 2011-08-02 |
| WO2004049168A1 (ja) | 2004-06-10 |
| JPWO2004049168A1 (ja) | 2006-03-30 |
| US20120271987A1 (en) | 2012-10-25 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100786603B1 (ko) | 메모리 모듈, 메모리시스템 및 정보기기 | |
| JP4499982B2 (ja) | メモリシステム | |
| KR100928364B1 (ko) | 메모리 모듈 | |
| JP4463503B2 (ja) | メモリモジュール及びメモリシステム | |
| JP5391370B2 (ja) | メモリモジュールとコントローラ | |
| KR100958767B1 (ko) | 메모리 모듈 | |
| JP4766526B2 (ja) | メモリモジュール | |
| JP2010225161A (ja) | 半導体記憶装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A201 | Request for examination | ||
| PA0105 | International application |
St.27 status event code: A-0-1-A10-A15-nap-PA0105 |
|
| PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
| E902 | Notification of reason for refusal | ||
| PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-3-3-R10-R18-oth-X000 |
|
| E13-X000 | Pre-grant limitation requested |
St.27 status event code: A-2-3-E10-E13-lim-X000 |
|
| P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
| P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
| E701 | Decision to grant or registration of patent right | ||
| PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
| GRNT | Written decision to grant | ||
| PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
| PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U12-oth-PR1002 Fee payment year number: 1 |
|
| PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
| G170 | Re-publication after modification of scope of protection [patent] | ||
| PG1701 | Publication of correction |
St.27 status event code: A-5-5-P10-P19-oth-PG1701 Patent document republication publication date: 20080414 Republication note text: Request for Correction Notice (Document Request) Gazette number: 1007866030000 Gazette reference publication date: 20071221 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
| PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R14-asn-PN2301 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
| FPAY | Annual fee payment |
Payment date: 20121121 Year of fee payment: 6 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
| FPAY | Annual fee payment |
Payment date: 20131118 Year of fee payment: 7 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
| FPAY | Annual fee payment |
Payment date: 20141120 Year of fee payment: 8 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
| R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
| FPAY | Annual fee payment |
Payment date: 20151118 Year of fee payment: 9 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
| FPAY | Annual fee payment |
Payment date: 20161122 Year of fee payment: 10 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
| FPAY | Annual fee payment |
Payment date: 20171120 Year of fee payment: 11 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
| PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20191212 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
| PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20191212 |