[go: up one dir, main page]

JPH088681B2 - ビデオテックスの端末装置 - Google Patents

ビデオテックスの端末装置

Info

Publication number
JPH088681B2
JPH088681B2 JP60053876A JP5387685A JPH088681B2 JP H088681 B2 JPH088681 B2 JP H088681B2 JP 60053876 A JP60053876 A JP 60053876A JP 5387685 A JP5387685 A JP 5387685A JP H088681 B2 JPH088681 B2 JP H088681B2
Authority
JP
Japan
Prior art keywords
display
data
memory
written
converted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP60053876A
Other languages
English (en)
Other versions
JPS61212977A (ja
Inventor
裕 中川
良一 須賀
宏哉 餅田
昌司 外村
和彦 白井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP60053876A priority Critical patent/JPH088681B2/ja
Priority to CA000503868A priority patent/CA1304496C/en
Priority to AT86301840T priority patent/ATE89425T1/de
Priority to DE86301840T priority patent/DE3688406T2/de
Priority to EP86301840A priority patent/EP0195608B1/en
Publication of JPS61212977A publication Critical patent/JPS61212977A/ja
Priority to US07/305,616 priority patent/US5117484A/en
Publication of JPH088681B2 publication Critical patent/JPH088681B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/36Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
    • G09G5/39Control of the bit-mapped memory
    • G09G5/391Resolution modifying circuits, e.g. variable screen formats
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/02Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the way in which colour is displayed

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Television Systems (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
  • Studio Devices (AREA)

Description

【発明の詳細な説明】 〔産業上の利用分野〕 この発明はビデオテックスの端末装置に関する。
〔発明の概要〕
この発明は、例えばNAPLPS方式の端末装置において、
PDIコードに対して所定のデコードを行うと共に、表示
用メモリに対して所定のマッピングを行うことにより、
NTSC方式及びPAL方式のCRTディスプレイに対応できるよ
うにしたものである。
〔従来の技術〕
ビデオテックスにおける表示方式の1つとしてNAPLPS
方式があり、このNAPLPS方式においては、図形はアルフ
ァジオメトリック方式と呼ばれる方法により送受信され
る。すなわち、すべての図形は、点、線、円弧、矩形、
多角形の組み合わせにより表現され、送信側では、その
図形の種類、位置及び大きさを指定するコード(PDIコ
ードと呼ばれる)を送信し、受信側では、受信したPDI
コードをデコードしてもとの図形をCRTディスプレイ上
に表示するものである。
例えば、画面いっぱいに「日の丸」を描く場合には、
次のようになる。
そして、上述の説明からも明らかなように、PDIコー
ドが図形の位置を示しているときには、その値は正規化
された座標の値であり、CRTディスプレイの表示画面
(1)に対して第5図に示すとおりである。
また、NAPLPS方式においては、端末装置の能力(規
格)によりその表示の解像度が決まるものであり、例え
ば、送信側が1ラインについて4096ドットの分解能(こ
れは最高の解像度のとき)で図形を送信しても、端末装
置の能力が低くければ、256ドットの表示となり、高け
れば4096ドットの表示となるように工夫されている。
〔発明が解決しようとする問題点〕
ところで、NTSC方式における走査線数は525本、PAL方
式における走査線数は525本である。従って、第7図に
示すように、NTSC方式のCRTディスプレイの表示画面
(同図A)が、縦200ドット×横256ドットであるとすれ
ば、これは、PAL方式のCRTディスプレイの表示画面(同
図B)の縦240ドット×横256ドットに対応することにな
る。
従って、PDIコードを表示データにデコードし、その
表示データを表示用メモリに書き込む場合、これらの処
理を単純に行うと、使用しているCRTディスプレイによ
っては、画面が縦方向に圧縮されたり、伸張されたもの
となってしまう。
この発明は、このような問題点を解決しようとするも
のである。
〔問題点を解決するための手段〕
表示データを表示用メモリ(17)に書き込み、この表
示用メモリ(17)に書き込まれた上記表示データを、表
示手段(34)の垂直及び水平走査に同期して読み出し、
この読み出された上記表示データを上記表示手段(34)
に供給して画像を表示するようになされたビデオテック
スの端末装置であって、上記表示データを上記表示用メ
モリ(17)に書き込むとき、座標を示すデータを、正規
化値からNTSC方式またはPAL方式における絶対値の座標
データに選択的に変換する変換手段(11)、(12)、
(13)、(19)、(64)と、この変換手段(11)、(1
2)、(13)、(19)、(64)によって得られた上記絶
対値の座標のデータから上記表示用メモリ(17)のアド
レスを求めるアドレス取得手段(11)、(12)、(1
3)、(19)、(66)と、このアドレス取得手段(1
1)、(12)、(13)、(19)、(66)によって得られ
た上記表示用メモリ(17)のアドレスに上記表示データ
を書き込むための書き込み手段(11)、(12)、(1
3)、(19)、(67)とを有し、例えばNAPLPS方式の端
末装置において、PDIコードに対して所定のデコードを
行うと共に、表示用メモリ(17)に対して所定のマッピ
ングを行うことにより、NTSC方式及びPAL方式のCRTディ
スプレイに対応できるようにしたものである。
〔作用〕
この発明によれば、表示データをメモリ(17)に書き
込むとき、座標を示すデータを正規化値からNTSC方式ま
たはPAL方式における絶対値の座標のデータに変換し、
この絶対値の座標のデータからメモリ(17)のアドレス
を求めているので、ディスプレイ(34)がNTSC方式であ
ってもPAL方式でも正しい縦横比で図形を表示できる。
また、座標変換のとき、最高分解能とみなして変換を行
っているので、メモリ(17)の容量を大きくすることな
どにより表示の分解能を高めるときでも、ルーチン(6
0)のアルゴリズムを変更する必要ない。
〔実施例〕
第1図において、(11)は例えば16ビット処理のCP
U、(12)はROM、(13)〜(16)はRAMを示し、これら
メモリ(12)〜(16)はシステムバス(19)を通じてCP
U(11)に接続されている。この場合、ROM(12)には、
CPU(11)が送信されてきたPDIコードを具体的な表示デ
ータにデコードするためのプログラムなど各種のプログ
ラムが書き込まれていると共に、第2図及び第3図に示
すフローチャートのルーチン(50),(60)も書き込ま
れている。また、RAM(13)はCPU(13)のワークエリア
用、RAM(14)は数ページ分のPDIコードをストアするペ
ージメモリ、RAM(15)はPDIコードをRAM(14)や表示
用メモリなどにアクセスするときのバッファ用メモリ、
(16)はこの端末装置の電源を切ったとき、それまでの
端末装置のモードなどを示すデータを記憶しておくC−
MOSタイプのメモリである。
さらに、バス(19)にはインターフェース(21)を通
じてモデム(31)が接続されると共に、このモデム(3
1)は電話回線(41)を通じてビデオテックスセンタ
(ホストコンピュータ)(図示せず)に接続される。ま
た、フルキーボード(32)がインターフェース(22)を
通じてバス(19)に接続され、キーボード(32)からの
入力データがCPU(11)に取り込まれる。さらに、バス
(19)にFDC(23)を通じてフロッピーディスクドライ
ブ(33)が接続され、フロッピーディスクにファイルが
アクセスされる。
また、(17)は表示用メモリ(いわゆるビデオRAM)
を示し、これはこの例ではCRTコントローラ(24)を通
じてバス(24)に接続されると共に、コントローラ(2
4)にCRTディスプレイ(34)が接続される。そして、CP
U(11)からの表示データが、コントローラ(24)を通
じてメモリ(17)のアドレスのうち、CPU(11)の指定
したアドレスに書き込まれると共に、コントローラ(2
4)により垂直及び水平走査に同期したメモリ(17)の
アドレスから表示データが読み出され、この読み出され
た表示データがディスプレイ(34)に供給されて画像と
して表示される。なお、この場合、コントローラ(24)
はNTSCモード及びPALモードのどちらでも動作できるも
のであり、そのモードはCPU(11)により設定される。
また、メモリ(17)は、第4図に示すように、水平アド
レスが256ドット分、垂直アドレスが240ドット分とされ
ると共に、この垂直アドレスは、ディスプレイ(34)が
NTSC方式のときには、先頭から200ドット分が使用さ
れ、PAL方式のときには、240ドット分全部が使用され
る。
そして、電源の投入時あるいはリセットをかけたとき
には、CPU(11)によりルーチン(50)が実行される。
すなわち、電源を入れると、あるいはリセットをかけ
ると、ルーチン(50)はステップ(51)からスタート
し、次にステップ(52)においてRAM(16)に記憶され
ている表示モードのデータが読み出され、このデータに
よりこの端末装置を前回使用したとき(前回電源を切っ
たとき、あるいは前回リセットをかけたとき)、表示モ
ードがNTSCモードであったかPALモードであったかが判
別され、続いてステップ(53)においてステップ(52)
の判別結果にしたがったデータがコントローラ(24)に
送られてコントローラ(24)のモードが前回使用したと
きと同じモードにセットされる。従って、以後端末装置
は前回使用したときと同じ表示モードとなる。
なお、この表示モードはキーボード(32)のキー入力
により変更でき、変更したときには、新しい表示モード
のデータがRAM(16)に記憶される。
そして、次に、ステップ(54)により端末装置として
のメインのルーチンに入る。
一方、PDIコードからデコードされた表示データをメ
モリ(17)に書き込むとき、CPU(11)によりルーチン
(60)が実行される。
すなわち、ルーチン(60)はステップ(61)からスタ
ートし、次にステップ(62)においてRAM(16)から表
示モードのデータが読み出され、続いてステップ(63)
においてそのデータから表示モードがNTSCモードである
かPALモードであるかが判別され、NTSCモードのときに
は処理はステップ(64)に進み、PALモードのときには
ステップ(65)に進む。
そして、ステップ(64)においては、座標を示すデー
タがNTSCモードにおける絶対座標に変換される。すなわ
ち、NTSCモードのときには、第4図に示すように、分解
能は縦200ドット×横256ドットであるが、最高分解能で
ある縦3200ドット×横4096ドットであるとみなして座標
が正規化値から絶対値へと変換され、例えば垂直座標の
「0.5」(正規化値)は「1600」(=0.5×3200の絶対
値)に変換される。同様にステップ(65)においては、
座標を示すデータがPALモードにおける絶対座標に変換
され、すなわち、PALモードのときには、分解能は縦240
ドット×横256ドットであるが、最高分解能である縦384
0ドット×横4096ドットであるとみなして座標が正規化
値から絶対値へと変換され、例えば垂直座標の「0.5」
は「1920」に変換される。
続いて、処理はステップ(64)または(65)からステ
ップ(66)に進み、このステップ(66)においてステッ
プ(64)または(65)で変換された絶対座標が、メモリ
(17)のアドレスに変換され、次にステップ(67)にお
いてその変換されたメモリ(17)のアドレスに表示デー
タが書き込まれ、ステップ(68)によりこのルーチン
(60)を終了する。
そして、このとき、メモリ(17)のデータはコントロ
ーラ(24)によりルーチン(50)により設定されたモー
ドで読み出されてディスプレイ(34)に供給されてい
る。従って、ディスプレイ(34)がNTSC方式であっても
PAL方式であっても、正しい縦横比で図形が表示され
る。
こうしてこの発明によれば、表示データをメモリ(1
7)に書き込むとき、座標を示すデータを正規化値からN
TSC方式またはPAL方式における絶対値の座標のデータに
変換し、この絶対値の座標のデータからメモリ(17)の
アドレスを求めているので、ディスプレイ(34)がNTSC
方式であってもPAL方式でも正しい縦横比で図形を表示
できる。また、座標変換のとき、最高分解能とみなして
変換を行っているので、メモリ(17)の容量を大きくす
ることなどにより表示の分解能を高めるときでも、ルー
チン(60)のアルゴリズムを変更する必要ない。
〔発明の効果〕
この発明によれば、表示データをメモリ(17)に書き
込むとき、座標を示すデータを正規化値からNTSC方式ま
たはPAL方式における絶対値の座標のデータに変換し、
この絶対値の座標のデータからメモリ(17)のアドレス
を求めているので、ディスプレイ(34)がNTSC方式であ
ってもPAL方式でも正しい縦横比で図形を表示できる。
また、座標変換のとき、最高分解能とみなして変換を行
っているので、メモリ(17)の容量を大きくすることな
どにより表示の分解能を高めるときでも、ルーチン(6
0)のアルゴリズムを変更する必要ない。つまり、後か
ら機器の仕様を変更してもプログラムを変更するような
よけいな工程を追加することがないので、結果的に装置
のコストの低廉化を図ることができる。
【図面の簡単な説明】
第1図はこの発明の一例の系統図、第2図〜第7図はそ
の説明のための図である。 (11)はCPU、(12)〜(17)はメモリ、(24)はCRTコ
ントローラである。
───────────────────────────────────────────────────── フロントページの続き (72)発明者 餅田 宏哉 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内 (72)発明者 外村 昌司 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内 (72)発明者 白井 和彦 東京都品川区北品川6丁目7番35号 ソニ ー株式会社内 (56)参考文献 特開 昭57−158879(JP,A)

Claims (1)

    【特許請求の範囲】
  1. 【請求項1】表示データを表示用メモリに書き込み、こ
    の表示用メモリに書き込まれた上記表示データを、表示
    手段の垂直及び水平走査に同期して読み出し、この読み
    出された上記表示データを上記表示手段に供給して画像
    を表示するようになされたビデオテックスの端末装置で
    あって、 上記表示データを上記表示用メモリに書き込むとき、座
    標を示すデータを、正規化値からNTSC方式またはPAL方
    式における絶対値の座標データに選択的に変換する変換
    手段と、 この変換手段によって得られた上記絶対値の座標のデー
    タから上記表示用メモリのアドレスを求めるアドレス取
    得手段と、 このアドレス取得手段によって得られた上記表示用メモ
    リのアドレスに上記表示データを書き込むための書き込
    み手段とを有することを特徴とするビデオテックスの端
    末装置。
JP60053876A 1985-03-18 1985-03-18 ビデオテックスの端末装置 Expired - Fee Related JPH088681B2 (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP60053876A JPH088681B2 (ja) 1985-03-18 1985-03-18 ビデオテックスの端末装置
CA000503868A CA1304496C (en) 1985-03-18 1986-03-12 Terminal apparatus for videotex system
AT86301840T ATE89425T1 (de) 1985-03-18 1986-03-13 Endgeraet fuer ein bildschirmtextsystem.
DE86301840T DE3688406T2 (de) 1985-03-18 1986-03-13 Endgerät für ein Bildschirmtextsystem.
EP86301840A EP0195608B1 (en) 1985-03-18 1986-03-13 Terminal apparatus for videotex system
US07/305,616 US5117484A (en) 1985-03-18 1989-02-03 Terminal apparatus for videotex system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60053876A JPH088681B2 (ja) 1985-03-18 1985-03-18 ビデオテックスの端末装置

Publications (2)

Publication Number Publication Date
JPS61212977A JPS61212977A (ja) 1986-09-20
JPH088681B2 true JPH088681B2 (ja) 1996-01-29

Family

ID=12954946

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60053876A Expired - Fee Related JPH088681B2 (ja) 1985-03-18 1985-03-18 ビデオテックスの端末装置

Country Status (6)

Country Link
US (1) US5117484A (ja)
EP (1) EP0195608B1 (ja)
JP (1) JPH088681B2 (ja)
AT (1) ATE89425T1 (ja)
CA (1) CA1304496C (ja)
DE (1) DE3688406T2 (ja)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE68927820T2 (de) * 1988-12-06 1997-07-10 Canon Kk Bildaufnahmesystem
EP0497599B1 (en) * 1991-02-01 1998-04-22 Canon Kabushiki Kaisha Image processing apparatus
CN1049992C (zh) * 1994-09-16 2000-03-01 联华电子股份有限公司 用于图像合成装置的位置转换装置
US6515678B1 (en) * 1999-11-18 2003-02-04 Gateway, Inc. Video magnifier for a display of data
JP4928676B2 (ja) * 2000-09-04 2012-05-09 株式会社リコー ビデオ信号出力装置、ビデオ信号出力方法およびその方法をコンピュータに実行させるプログラムを記録したコンピュータ読み取り可能な記録媒体
US9381427B2 (en) 2012-06-01 2016-07-05 Microsoft Technology Licensing, Llc Generic companion-messaging between media platforms
US9170667B2 (en) 2012-06-01 2015-10-27 Microsoft Technology Licensing, Llc Contextual user interface

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4303986A (en) * 1979-01-09 1981-12-01 Hakan Lans Data processing system and apparatus for color graphics display
GB2070399B (en) * 1980-02-27 1983-10-05 Xtrak Corp Real time toroidal pan
US4432009A (en) * 1981-03-24 1984-02-14 Rca Corporation Video pre-filtering in phantom raster generating apparatus
JPS57158879A (en) * 1981-03-27 1982-09-30 Tokyo Shibaura Electric Co Scanning converter
US4439761A (en) * 1981-05-19 1984-03-27 Bell Telephone Laboratories, Incorporated Terminal generation of dynamically redefinable character sets
US4439759A (en) * 1981-05-19 1984-03-27 Bell Telephone Laboratories, Incorporated Terminal independent color memory for a digital image display system
US4477802A (en) * 1981-12-17 1984-10-16 The Bendix Corporation Address generator for generating addresses to read out data from a memory along angularly disposed parallel lines
US4533952A (en) * 1982-10-22 1985-08-06 Digital Services Corporation Digital video special effects system
US4626837A (en) * 1983-11-17 1986-12-02 Wyse Technology Display interface apparatus
DE3677561D1 (de) * 1985-09-12 1991-03-28 Sony Corp Protokollumsetzer fuer ein videotextsystem.

Also Published As

Publication number Publication date
JPS61212977A (ja) 1986-09-20
US5117484A (en) 1992-05-26
EP0195608A2 (en) 1986-09-24
EP0195608A3 (en) 1988-10-12
EP0195608B1 (en) 1993-05-12
ATE89425T1 (de) 1993-05-15
DE3688406T2 (de) 1993-10-21
DE3688406D1 (de) 1993-06-17
CA1304496C (en) 1992-06-30

Similar Documents

Publication Publication Date Title
US5742272A (en) Accelerated full screen video playback
JPH09237177A (ja) 動画表示方法
US5195174A (en) Image data processing apparatus capable of composing one image from a plurality of images
JPH088681B2 (ja) ビデオテックスの端末装置
JPH06274307A (ja) 画面表示方式
US5357601A (en) Apparatus for processing superimposed image information by designating sizes of superimposed and superimposing images
JP2704010B2 (ja) 表示システム、太線表示方法および情報処理装置
US7538900B2 (en) Image processing apparatus, image processing method, and image processing system
JPH06124189A (ja) 画像表示装置および画像表示制御方法
JPH11338451A (ja) 情報処理装置
JP2001054112A (ja) 画像生成方法、画像生成装置、画像閲覧方法、画像閲覧装置、及び、記録媒体
JPH11167096A (ja) 表示制御装置及びその方法
JPH0378668B2 (ja)
JP2829051B2 (ja) 文字表示方式
JP2658077B2 (ja) 映像特殊効果装置
JPS6242222A (ja) 座標デ−タ送信方式
JPH06189108A (ja) ファクシミリ装置
JPS61245189A (ja) 表の表示方式
JPH0946515A (ja) 拡大表示制御装置
JPH09245194A (ja) 画像処理装置
JPH07295546A (ja) 画像処理装置
JPH03179493A (ja) 表示装置
JPS62139078A (ja) 画像処理装置
JPH06301511A (ja) 表示画像ハードコピー方法
JPH07295528A (ja) 情報処理装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees