JP7763251B2 - エッチング方法、半導体装置の製造方法、エッチングプログラムおよびプラズマ処理装置 - Google Patents
エッチング方法、半導体装置の製造方法、エッチングプログラムおよびプラズマ処理装置Info
- Publication number
- JP7763251B2 JP7763251B2 JP2023538348A JP2023538348A JP7763251B2 JP 7763251 B2 JP7763251 B2 JP 7763251B2 JP 2023538348 A JP2023538348 A JP 2023538348A JP 2023538348 A JP2023538348 A JP 2023538348A JP 7763251 B2 JP7763251 B2 JP 7763251B2
- Authority
- JP
- Japan
- Prior art keywords
- gas
- mask
- metal
- plasma
- etching method
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/32091—Radio frequency generated discharge the radio frequency energy being capacitively coupled to the plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32009—Arrangements for generation of plasma specially adapted for examination or treatment of objects, e.g. plasma sources
- H01J37/32082—Radio frequency generated discharge
- H01J37/321—Radio frequency generated discharge the radio frequency energy being inductively coupled to the plasma
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32431—Constructional details of the reactor
- H01J37/3244—Gas supply means
- H01J37/32449—Gas control, e.g. control of the gas flow
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J37/00—Discharge tubes with provision for introducing objects or material to be exposed to the discharge, e.g. for the purpose of examination or processing thereof
- H01J37/32—Gas-filled discharge tubes
- H01J37/32917—Plasma diagnostics
- H01J37/32926—Software, data control or modelling
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0332—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their composition, e.g. multilayer masks, materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/027—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
- H01L21/033—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers
- H01L21/0334—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/0337—Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising inorganic layers characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31105—Etching inorganic layers
- H01L21/31111—Etching inorganic layers by chemical means
- H01L21/31116—Etching inorganic layers by chemical means by dry-etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67017—Apparatus for fluid treatment
- H01L21/67063—Apparatus for fluid treatment for etching
- H01L21/67069—Apparatus for fluid treatment for etching for drying etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2237/00—Discharge tubes exposing object to beam, e.g. for analysis treatment, etching, imaging
- H01J2237/32—Processing objects by plasma generation
- H01J2237/33—Processing objects by plasma generation characterised by the type of processing
- H01J2237/334—Etching
- H01J2237/3343—Problems associated with etching
- H01J2237/3346—Selectivity
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Computer Hardware Design (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Analytical Chemistry (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Drying Of Semiconductors (AREA)
Description
図1は、本開示の一実施形態におけるプラズマ処理装置の一例を示す概略断面図である。図1に示すプラズマ処理装置10は、容量結合型プラズマ処理装置である。プラズマ処理装置10は、チャンバ12を備えている。チャンバ12は、略円筒形状を有している。チャンバ12は、その内部空間を処理空間12cとして提供している。チャンバ12は、例えばアルミニウムから形成されている。チャンバ12の内壁面には、耐プラズマ性を有する処理が施されている。例えば、チャンバ12の内壁面には、陽極酸化処理が施されている。チャンバ12は、電気的に接地されている。
次に、図2および図3を用いてエッチング処理対象の基板について説明する。図2は、本実施形態に係るプラズマ処理装置によってエッチングされる基板の構造の一例を模式的に示す図である。図2に示すウエハWは、シリコン基板101上に、シリコン含有層102と、マスク103とを有する。シリコン含有層(含有膜)102としては、例えば、シリコン酸化層(SiO2)、シリコン窒化層(SiN)、および、Low-k層等が挙げられる。なお、シリコン含有層102は、シリコン含有誘電層の一例である。Low-k層としては、例えばSiOC層が挙げられる。なお、シリコン含有層102は、シリコン酸化層とLow-k層、シリコン酸化層とシリコン窒化層、または、シリコン窒化層とLow-k層を含む積層構造であってもよい。なお、シリコン含有層102は、エッチング対象層の一例である。
次に、本実施形態に係るエッチング方法について説明する。図4は、本実施形態におけるエッチング処理の一例を示すフローチャートである。
続いて、図5から図7を用いて実験結果について説明する。図5は、本実施形態と参考例とにおける実験結果の一例を示す図である。図5は、処理ガスにWF6を添加しない参考例と、処理ガスにWF6を添加する本実施形態に対応する実施例とにおける実験結果である。また、処理条件は、下記の処理条件を用いた。また、ウエハWにおいて、シリコン含有層102は、シリコン酸化層(SiO2)を用いた。また、マスク103は、炭化タングステン(WC)を用いた。
第1の高周波電力(40MHz) :300W
第2の高周波電力(400kHz):0W
処理ガス 参考例:C4F6/O2/Arガス
実施例:WF6/C4F6/O2/Arガス
(WF6の流量比は1%以下)
処理時間 :30秒
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に側壁により規定される開口を有する金属を含むマスクを備える基板を提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクの上部および前記側壁に金属を含有する保護層を形成しつつ、前記開口を介して前記エッチング対象層をエッチングする工程と、を有する、
エッチング方法。
付記1に記載のエッチング方法。
付記1または2に記載のエッチング方法。
付記1~3のいずれか1つに記載のエッチング方法。
付記1~4のいずれか1つに記載のエッチング方法。
付記1~5のいずれか1つに記載のエッチング方法。
付記1~5のいずれか1つに記載のエッチング方法。
付記1~7のいずれか1つに記載のエッチング方法。
付記1~7のいずれか1つに記載のエッチング方法。
付記1~9のいずれか1つに記載のエッチング方法。
付記10に記載のエッチング方法。
付記1~11のいずれか1つに記載のエッチング方法。
前記電気バイアスの電圧は、-500V以上0V以下である、
付記1~12のいずれか1つに記載のエッチング方法。
付記1~12のいずれか1つに記載のエッチング方法。
付記1~14のいずれか1つに記載のエッチング方法。
前記基板は、基板支持体に支持され、
プラズマ生成用の高周波電力は、前記基板支持体に供給される、
付記1~15のいずれか1つに記載のエッチング方法。
付記1~16のいずれか1つに記載のエッチング方法。
付記17に記載のエッチング方法。
付記1~18のいずれか1つに記載のエッチング方法。
チャンバと、
前記チャンバ内に配置された基板支持体と、
前記チャンバ内にガスを供給するガス供給口と、
前記チャンバ内においてプラズマを生成するプラズマ生成部と、
制御部と、
を備え、
前記制御部は、
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に金属を含むマスクを備える基板を前記基板支持体に提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクを介して前記エッチング対象層をエッチングするとともに、前記マスクの上部および側壁に金属を含有する保護層を形成する工程と、を実行する、
プラズマ処理装置。
前記電気バイアスの電圧は、-500V以上0V以下である、
付記22に記載のプラズマ処理装置。
付記22に記載のプラズマ処理装置。
付記22~24のいずれか1つに記載のプラズマ処理装置。
前記基板は、前記基板支持体に支持され、
プラズマ生成用の高周波電力は、前記基板支持体に供給される、
付記22~24のいずれか1つに記載のプラズマ処理装置。
シリコン酸化層を含むエッチング対象層と、前記エッチング対象層の上にタングステン含有マスクを備える基板を提供する工程と、
タングステン含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記タングステン含有マスクを介して前記エッチング対象層をエッチングする工程と、を有する、
エッチング方法。
チャンバと、
前記チャンバ内に配置された基板支持体と、
前記チャンバ内においてプラズマを生成するプラズマ生成部と、
制御部と、
を備え、
前記制御部は、
シリコン酸化層を含むエッチング対象層と、前記エッチング対象層の上にタングステン含有マスクを備える基板を前記基板支持体に提供する工程と、
タングステン含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記タングステン含有マスクを介して前記エッチング対象層をエッチングする工程と、を実行する、
プラズマ処理装置。
12 チャンバ
14 ステージ
18 下部電極
30 上部電極
62 第1の高周波電源
64 第2の高周波電源
80 制御部
101 シリコン基板
102 シリコン含有層
103 マスク
107 保護層
W ウエハ
Claims (26)
- エッチング方法であって、
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に側壁により規定される開口を有する金属を含むマスクを備える基板を提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクの上部および前記マスクの側壁に金属を含有する保護層を形成しつつ、前記開口を介して前記エッチング対象層をエッチングする工程と、を有し、
前記マスクの上部に形成される前記保護層の厚さは、前記マスクの側壁に形成される前記保護層の厚さよりも大きい、
エッチング方法。 - エッチング方法であって、
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に側壁により規定される開口を有する金属を含むマスクを備える基板を提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクの上部および前記マスクの側壁に金属を含有する保護層を形成しつつ、前記開口を介して前記エッチング対象層をエッチングする工程と、を有し、
前記マスクに含まれる金属と、前記金属含有ガスに含まれる金属とは、同じ金属である、
エッチング方法。 - 前記マスクは、タングステン、チタン、タンタル、モリブデン、および、レニウムからなる群より選ばれる少なくとも1つの金属元素を含む、
請求項1または2に記載のエッチング方法。 - 前記マスクは、ホウ素、炭素、窒素、酸素、シリコン、リン、および、硫黄からなる群より選ばれる少なくとも1つの非金属元素を含む、
請求項1または2に記載のエッチング方法。 - 前記マスクは、タングステン、炭化タングステン、タングステンシリサイド、チタン、窒化チタン、窒化タンタル、炭化モリブデン、窒化モリブデン、モリブデンシリサイド、ホウ化モリブデン、酸化モリブデン、レニウム、酸化レニウム、窒化レニウムからなる群より選ばれる少なくとも1つを含む、
請求項1または2に記載のエッチング方法。 - 前記金属含有ガスは、金属ハロゲン含有ガスである、
請求項1または2に記載のエッチング方法。 - 前記金属含有ガスは、タングステン、チタン、モリブデン、バナジウム、白金、ハフニウム、ニオブ、タンタル、および、レニウムからなる群より選ばれる少なくとも1つの金属元素を含む、
請求項1または2に記載のエッチング方法。 - 前記金属含有ガスは、六フッ化タングステンガス、六臭化タングステンガス、六塩化タングステンガス、WF5Clガス、ヘキサカルボニルタングステンガス、四塩化チタンガス、五フッ化モリブデンガス、六フッ化バナジウムガス、六フッ化白金ガス、四フッ化ハフニウムガス、および、五フッ化ニオブガスからなる群より選ばれる少なくとも1つのガスを含む、
請求項1または2に記載のエッチング方法。 - 前記マスクに含まれる金属と、前記金属含有ガスに含まれる金属とは、異なる金属である、
請求項1または2に記載のエッチング方法。 - 前記処理ガスは、CxHyFz(x、zは1以上の整数、yは0以上の整数)ガスを含む、
請求項1または2に記載のエッチング方法。 - 前記CxHyFzガスは、CF4、C3F8、C4F8、C4F6、C5F8、CH2F2、CHF3、CH3Fからなる群から選択される少なくとも1つのガスを含む、
請求項10に記載のエッチング方法。 - 前記処理ガスは、酸素含有ガスをさらに含む、
請求項1または2に記載のエッチング方法。 - 前記エッチングする工程において、イオンを引き込むための電気バイアスを供給し、
前記電気バイアスの電圧は、-500V以上0V以下である、
請求項1または2に記載のエッチング方法。 - 前記エッチングする工程において、イオンを引き込むための電気バイアスを供給しない、
請求項1または2に記載のエッチング方法。 - 生成される前記プラズマは、容量結合型プラズマまたは誘導結合型プラズマである、
請求項1または2に記載のエッチング方法。 - 生成される前記プラズマは、容量結合型プラズマであり、
前記基板は、基板支持体に支持され、
プラズマ生成用の高周波電力は、前記基板支持体に供給される、
請求項1または2に記載のエッチング方法。 - 前記マスクの側壁に形成される前記保護層の厚さは、前記開口の上部から深さ方向に向かって薄くなる、
請求項1または2に記載のエッチング方法。 - 前記基板は、ロジックデバイス向け基板である、
請求項1または2に記載のエッチング方法。 - 請求項1または2に記載のエッチング方法を含む半導体装置の製造方法。
- 請求項1または2に記載のエッチング方法をプラズマ処理装置に実行させるエッチングプログラム。
- プラズマ処理装置であって、
チャンバと、
前記チャンバ内に配置された基板支持体と、
前記チャンバ内にガスを供給するガス供給口と、
前記チャンバ内においてプラズマを生成するプラズマ生成部と、
制御部と、
を備え、
前記制御部は、
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に金属を含むマスクを備える基板を前記基板支持体に提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクを介して前記エッチング対象層をエッチングするとともに、前記マスクの上部および前記マスクの側壁に金属を含有する保護層を形成する工程と、を実行し、
前記マスクの上部に形成される前記保護層の厚さは、前記マスクの側壁に形成される前記保護層の厚さよりも大きい、
プラズマ処理装置。 - プラズマ処理装置であって、
チャンバと、
前記チャンバ内に配置された基板支持体と、
前記チャンバ内にガスを供給するガス供給口と、
前記チャンバ内においてプラズマを生成するプラズマ生成部と、
制御部と、
を備え、
前記制御部は、
シリコン含有層を含むエッチング対象層と、前記エッチング対象層の上に金属を含むマスクを備える基板を前記基板支持体に提供する工程と、
金属含有ガスを含む処理ガスを供給する工程と、
前記処理ガスからプラズマを生成し、前記マスクを介して前記エッチング対象層をエッチングするとともに、前記マスクの上部および前記マスクの側壁に金属を含有する保護層を形成する工程と、を実行し、
前記マスクに含まれる金属と、前記金属含有ガスに含まれる金属とは、同じ金属である、
プラズマ処理装置。 - 前記保護層を形成する工程において、イオンを引き込むための電気バイアスを供給し、
前記電気バイアスの電圧は、-500V以上0V以下である、
請求項21または22に記載のプラズマ処理装置。 - 前記保護層を形成する工程において、イオンを引き込むための電気バイアスを供給しない、
請求項21または22に記載のプラズマ処理装置。 - 生成される前記プラズマは、容量結合型プラズマまたは誘導結合型プラズマである、
請求項21または22に記載のプラズマ処理装置。 - 生成される前記プラズマは、容量結合型プラズマであり、
前記基板は、前記基板支持体に支持され、
プラズマ生成用の高周波電力は、前記基板支持体に供給される、
請求項21または22に記載のプラズマ処理装置。
Applications Claiming Priority (6)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2021122118 | 2021-07-27 | ||
| JP2021122118 | 2021-07-27 | ||
| JP2022016830A JP7099675B1 (ja) | 2021-07-27 | 2022-02-07 | エッチング方法、半導体装置の製造方法、プログラムおよびプラズマ処理装置 |
| TW111105078 | 2022-02-11 | ||
| TW111105078A TWI802266B (zh) | 2021-07-27 | 2022-02-11 | 蝕刻方法、半導體裝置之製造方法及電漿處理裝置 |
| PCT/JP2022/025435 WO2023008025A1 (ja) | 2021-07-27 | 2022-06-27 | エッチング方法、半導体装置の製造方法、エッチングプログラムおよびプラズマ処理装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPWO2023008025A1 JPWO2023008025A1 (ja) | 2023-02-02 |
| JP7763251B2 true JP7763251B2 (ja) | 2025-10-31 |
Family
ID=85087909
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2023538348A Active JP7763251B2 (ja) | 2021-07-27 | 2022-06-27 | エッチング方法、半導体装置の製造方法、エッチングプログラムおよびプラズマ処理装置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20240162047A1 (ja) |
| JP (1) | JP7763251B2 (ja) |
| KR (1) | KR20240033271A (ja) |
| WO (1) | WO2023008025A1 (ja) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2024053900A (ja) * | 2022-10-04 | 2024-04-16 | 東京エレクトロン株式会社 | エッチング方法及びプラズマ処理装置 |
| US20240387190A1 (en) * | 2023-05-15 | 2024-11-21 | Applied Materials, Inc. | Formation of silicon-and-metal-containing materials for hardmask applications |
| CN121058084A (zh) * | 2023-05-24 | 2025-12-02 | 应用材料公司 | 用于高深宽比装置图案化的硬掩模中的金属导入 |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2018093189A (ja) | 2016-11-30 | 2018-06-14 | 東京エレクトロン株式会社 | プラズマエッチング方法 |
| JP2019046994A (ja) | 2017-09-04 | 2019-03-22 | 東京エレクトロン株式会社 | エッチング方法 |
| WO2020041213A1 (en) | 2018-08-24 | 2020-02-27 | Lam Research Corporation | Metal-containing passivation for high aspect ratio etch |
| WO2020096808A1 (en) | 2018-11-05 | 2020-05-14 | Lam Research Corporation | Method for etching an etch layer |
| JP2021077865A (ja) | 2019-11-08 | 2021-05-20 | 東京エレクトロン株式会社 | エッチング方法及びプラズマ処理装置 |
| JP2021082701A (ja) | 2019-11-19 | 2021-05-27 | 東京エレクトロン株式会社 | 膜をエッチングする方法及びプラズマ処理装置 |
| JP2021090039A (ja) | 2019-11-25 | 2021-06-10 | 東京エレクトロン株式会社 | 基板処理方法及びプラズマ処理装置 |
Family Cites Families (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0950984A (ja) * | 1995-08-07 | 1997-02-18 | Hitachi Ltd | 表面処理方法 |
-
2022
- 2022-06-27 JP JP2023538348A patent/JP7763251B2/ja active Active
- 2022-06-27 WO PCT/JP2022/025435 patent/WO2023008025A1/ja not_active Ceased
- 2022-06-27 KR KR1020247005320A patent/KR20240033271A/ko active Pending
-
2024
- 2024-01-25 US US18/422,013 patent/US20240162047A1/en active Pending
Patent Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2018093189A (ja) | 2016-11-30 | 2018-06-14 | 東京エレクトロン株式会社 | プラズマエッチング方法 |
| JP2019046994A (ja) | 2017-09-04 | 2019-03-22 | 東京エレクトロン株式会社 | エッチング方法 |
| WO2020041213A1 (en) | 2018-08-24 | 2020-02-27 | Lam Research Corporation | Metal-containing passivation for high aspect ratio etch |
| WO2020096808A1 (en) | 2018-11-05 | 2020-05-14 | Lam Research Corporation | Method for etching an etch layer |
| JP2021077865A (ja) | 2019-11-08 | 2021-05-20 | 東京エレクトロン株式会社 | エッチング方法及びプラズマ処理装置 |
| JP2021082701A (ja) | 2019-11-19 | 2021-05-27 | 東京エレクトロン株式会社 | 膜をエッチングする方法及びプラズマ処理装置 |
| JP2021090039A (ja) | 2019-11-25 | 2021-06-10 | 東京エレクトロン株式会社 | 基板処理方法及びプラズマ処理装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2023008025A1 (ja) | 2023-02-02 |
| JPWO2023008025A1 (ja) | 2023-02-02 |
| US20240162047A1 (en) | 2024-05-16 |
| KR20240033271A (ko) | 2024-03-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11205577B2 (en) | Method of selectively etching silicon oxide film on substrate | |
| US10916442B2 (en) | Etching method | |
| JP7336365B2 (ja) | 膜をエッチングする方法及びプラズマ処理装置 | |
| JP7763251B2 (ja) | エッチング方法、半導体装置の製造方法、エッチングプログラムおよびプラズマ処理装置 | |
| JP2019207911A (ja) | 膜をエッチングする方法及びプラズマ処理装置 | |
| US11462412B2 (en) | Etching method | |
| WO2010047308A1 (ja) | プラズマエッチング方法及びプラズマエッチング装置 | |
| JP6592400B2 (ja) | エッチング方法 | |
| US20230335409A1 (en) | Substrate processing method and substrate processing apparatus | |
| JP7556099B2 (ja) | プラズマ処理装置 | |
| JP2016136616A (ja) | エッチング方法 | |
| JP2019186501A (ja) | エッチングする方法及びプラズマ処理装置 | |
| JP7099675B1 (ja) | エッチング方法、半導体装置の製造方法、プログラムおよびプラズマ処理装置 | |
| JP6670672B2 (ja) | エッチング方法 | |
| JP2020177958A (ja) | 基板処理方法及び基板処理装置 | |
| JP2024001464A (ja) | エッチング方法及びプラズマ処理装置 | |
| CN117751433A (zh) | 蚀刻方法、半导体装置的制造方法、蚀刻程序以及等离子体处理装置 | |
| CN120660179A (zh) | 用于含钛膜去除的系统和方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20240312 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20250507 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20250704 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20250909 |
|
| A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20250930 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20251021 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7763251 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |