JP7166431B2 - 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム - Google Patents
基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム Download PDFInfo
- Publication number
- JP7166431B2 JP7166431B2 JP2021506099A JP2021506099A JP7166431B2 JP 7166431 B2 JP7166431 B2 JP 7166431B2 JP 2021506099 A JP2021506099 A JP 2021506099A JP 2021506099 A JP2021506099 A JP 2021506099A JP 7166431 B2 JP7166431 B2 JP 7166431B2
- Authority
- JP
- Japan
- Prior art keywords
- underlayer
- substrate
- film
- temperature
- adsorption
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02296—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer
- H01L21/02299—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment
- H01L21/02312—Forming insulating materials on a substrate characterised by the treatment performed before or after the formation of the layer pre-treatment treatment by exposure to a gas or vapour
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/285—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation
- H01L21/28506—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers
- H01L21/28512—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table
- H01L21/28556—Deposition of conductive or insulating materials for electrodes conducting electric current from a gas or vapour, e.g. condensation of conductive layers on semiconductor bodies comprising elements of Group IV of the Periodic Table by chemical means, e.g. CVD, LPCVD, PECVD, laser CVD
- H01L21/28562—Selective deposition
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/02—Pretreatment of the material to be coated
- C23C16/0227—Pretreatment of the material to be coated by cleaning or etching
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/02—Pretreatment of the material to be coated
- C23C16/0272—Deposition of sub-layers, e.g. to promote the adhesion of the main coating
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/04—Coating on selected surface areas, e.g. using masks
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/04—Coating on selected surface areas, e.g. using masks
- C23C16/042—Coating on selected surface areas, e.g. using masks using masks
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/22—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the deposition of inorganic material, other than metallic material
- C23C16/30—Deposition of compounds, mixtures or solid solutions, e.g. borides, carbides, nitrides
- C23C16/34—Nitrides
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45523—Pulsed gas flow or change of composition over time
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/455—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for introducing gases into reaction chamber or for modifying gas flows in reaction chamber
- C23C16/45523—Pulsed gas flow or change of composition over time
- C23C16/45525—Atomic layer deposition [ALD]
- C23C16/45527—Atomic layer deposition [ALD] characterized by the ALD cycle, e.g. different flows or temperatures during half-reactions, unusual pulsing sequence, use of precursor mixtures or auxiliary reactants or activations
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/46—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating characterised by the method used for heating the substrate
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C16/00—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes
- C23C16/44—Chemical coating by decomposition of gaseous compounds, without leaving reaction products of surface material in the coating, i.e. chemical vapour deposition [CVD] processes characterised by the method of coating
- C23C16/52—Controlling or regulating the coating process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/02167—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon carbide not containing oxygen, e.g. SiC, SiC:H or silicon carbonitrides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
- H01L21/0217—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon the material being a silicon nitride not containing oxygen, e.g. SixNy or SixByNz
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02172—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides
- H01L21/02175—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal
- H01L21/02186—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing at least one metal element, e.g. metal oxides, metal nitrides, metal oxynitrides or metal carbides characterised by the metal the material containing titanium, e.g. TiO2
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02269—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by thermal evaporation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02263—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase
- H01L21/02271—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition
- H01L21/0228—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process deposition from the gas or vapour phase deposition by decomposition or reaction of gaseous or vapour phase compounds, i.e. chemical vapour deposition deposition by cyclic CVD, e.g. ALD, ALE, pulsed CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3205—Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
- H01L21/32051—Deposition of metallic or metal-silicide layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67098—Apparatus for thermal treatment
- H01L21/67103—Apparatus for thermal treatment mainly by conduction
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76849—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned on top of the main fill metal
Landscapes
- Chemical & Material Sciences (AREA)
- Engineering & Computer Science (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Materials Engineering (AREA)
- Organic Chemistry (AREA)
- Metallurgy (AREA)
- Mechanical Engineering (AREA)
- Inorganic Chemistry (AREA)
- Chemical Vapour Deposition (AREA)
- Electrodes Of Semiconductors (AREA)
Description
(a)第1温度下で、第1下地と第2下地とが表面に露出した基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面に吸着させる工程と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面に前記吸着抑制剤を吸着させた後の前記基板を熱アニールする工程と、
(c)前記第2温度よりも低い第3温度下で、前記熱アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する工程と、
を行う技術が提供される。
以下、本開示の一態様について、主に、図1~図4を参照しながら説明する。
図1に示すように、処理炉202は加熱機構(温度調整部)としてのヒータ207を有する。ヒータ207は円筒形状であり、保持板に支持されることにより垂直に据え付けられている。ヒータ207は、ガスを熱で活性化(励起)させる活性化機構(励起部)としても機能する。
上述の基板処理装置を用い、半導体装置の製造工程の一工程として、基板としてのウエハ200の表面に露出した複数種類の下地のうち特定の下地の表面上に選択的に膜を成長させて形成する選択成長(選択成膜)の処理シーケンス例について、主に、図4、図5(a)~図5(d)を用いて説明する。以下の説明において、基板処理装置を構成する各部の動作はコントローラ121により制御される。
第1温度下で、タングステン膜(W膜)を含む第1下地(下地200a)とシリコン窒化膜(SiN膜)を含む第2下地(下地200b)とが表面に露出したウエハ200に対して、吸着抑制剤としてDMATMSガスを供給し、下地200aおよび下地200bのうち一方の下地(ここでは下地200b)の表面に吸着させるステップAと、
第1温度よりも高い第2温度下で、下地200bの表面にDMATMSを吸着させた後のウエハ200を熱アニールするステップBと、
第2温度よりも低い第3温度下で、熱アニール後のウエハ200に対して成膜ガスとしてTiCl4ガスおよびNH3ガスを供給することにより、下地200aおよび下地200bのうち上述の一方の下地とは異なる他方の下地(ここでは下地200a)の表面上に、膜として、TiおよびNを含む膜であるチタン窒化膜(TiN膜)を形成するステップCと、を行う。
複数枚のウエハ200がボート217に装填(ウエハチャージ)されると、シャッタ開閉機構115sによりシャッタ219sが移動させられて、マニホールド209の下端開口が開放される(シャッタオープン)。その後、図1に示すように、複数枚のウエハ200を支持したボート217は、ボートエレベータ115によって持ち上げられて処理室201内へ搬入(ボートロード)される。この状態で、シールキャップ219は、Oリング220bを介してマニホールド209の下端をシールした状態となる。
処理室201内、すなわち、ウエハ200が存在する空間が所望の圧力(真空度)となるように、真空ポンプ246によって真空排気(減圧排気)される。この際、処理室201内の圧力は圧力センサ245で測定され、この測定された圧力情報に基づきAPCバルブ244がフィードバック制御される。また、処理室201内のウエハ200が所望の処理温度となるように、ヒータ207によって加熱される。この際、処理室201内が所望の温度分布となるように、温度センサ263が検出した温度情報に基づきヒータ207への通電具合がフィードバック制御される。また、回転機構267によるウエハ200の回転を開始する。処理室201内の排気、ウエハ200の加熱および回転は、いずれも、少なくともウエハ200に対する処理が終了するまでの間は継続して行われる。
その後、次のステップA~Cを順次実行する。
このステップでは、第1温度下で、処理室201内のウエハ200、すなわち、表面に下地200a~200cがそれぞれ露出したウエハ200に対してDMATMSガスを供給する。
DMATMSガス供給流量:50~1000sccm、好ましくは50~500sccm
DMATMSガス供給時間:1~60分、好ましくは10~30分
N2ガス供給流量(ガス供給管毎):0~10000sccm
処理温度(第1温度):50~300℃、好ましくは80~200℃
処理圧力:10~1000Pa、好ましくは100~500Pa
が例示される。ここで述べた条件は、処理室201内においてDMATMSガスが気相分解(熱分解)しない条件である。
このステップでは、第1温度よりも高い第2温度下で、下地200b,200cの表面にDMATMSを吸着させた後のウエハ200を熱アニールするように、ヒータ207の出力を調整する。このステップは、バルブ243d~243fを開き、処理室201内へN2ガスを供給した状態で行ってもよく、また、バルブ243d~243fを閉じ、処理室201へのN2ガスの供給を停止した状態で行ってもよい。
N2ガス供給流量(ガス供給管毎):0~1000sccm、好ましくは50~500sccm
処理温度(第2温度):400~600℃、好ましくは450~550℃
処理圧力:1~1000Pa、好ましくは100~500Pa
処理時間:1分~12時間、好ましくは1~5時間
が例示される。
このステップでは、ステップC1,C2を順次実行する。
このステップでは、処理室201内のウエハ200、すなわち、熱アニール後のウエハ200に対してTiCl4ガスを供給する。
TiCl4ガス供給流量:1~1000sccm、好ましくは10~500sccm
TiCl4ガス供給時間:1~60秒、好ましくは2~10秒
処理温度(第3温度):50~250℃、好ましくは150~200℃
処理圧力:1~500Pa、好ましくは10~100Pa
が例示される。他の処理条件は、ステップAにおける処理条件と同様とする。
このステップでは、処理室201内のウエハ200、すなわち、下地200a上に形成されたTi含有層に対してNH3ガスを供給する。
NH3ガス供給流量:100~2000sccm、500~1000sccm
NH3ガス供給時間:10~200秒、好ましくは20~120秒
処理圧力:1~1000Pa、好ましくは50~500Pa
が例示される。他の処理条件は、ステップC1における処理条件と同様とする。
上述したステップC1,C2を非同時に、すなわち、同期させることなく行うサイクルを所定回数(n回、nは1以上の整数)行うことにより、図5(d)に示すように、ウエハ200の表面に露出した下地200a~200cのうち下地200aの表面上にTiN膜を選択的に形成することができる。上述のサイクルは、複数回繰り返すのが好ましい。すなわち、1サイクルあたりに形成されるTiN層の厚さを所望の膜厚よりも薄くし、TiN層を積層することで形成される膜の膜厚が所望の膜厚になるまで、上述のサイクルを複数回繰り返すのが好ましい。
下地200aの表面上へのTiN膜の選択的な形成が完了した後、ノズル249a~249cのそれぞれからパージガスとしてのN2ガスを処理室201内へ供給し、排気口231aより排気する。これにより、処理室201内がパージされ、処理室201内に残留するガスや反応副生成物等が処理室201内から除去される(アフターパージ)。その後、処理室201内の雰囲気が不活性ガスに置換され(不活性ガス置換)、処理室201内の圧力が常圧に復帰される(大気圧復帰)。
処理室201内の圧力が常圧に復帰された後、ボートエレベータ115によりシールキャップ219が下降され、マニホールド209の下端が開口される。そして、処理済のウエハ200が、ボート217に支持された状態でマニホールド209の下端から反応管203の外部に搬出(ボートアンロード)される。ボートアンロードの後は、シャッタ219sが移動させられ、マニホールド209の下端開口がOリング220cを介してシャッタ219sによりシールされる(シャッタクローズ)。処理済のウエハ200は、反応管203の外部に搬出された後、ボート217より取り出される(ウエハディスチャージ)。
本態様によれば、以下に示す1つ又は複数の効果が得られる。
以上、本開示の態様を具体的に説明した。しかしながら、本開示は上述の態様に限定されるものではなく、その要旨を逸脱しない範囲で種々変更可能である。
DMATMS→ANL→(TiCl4→NH3→O2)×n ⇒ TiON
DMATMS→ANL→(TiCl4→O3)×n ⇒ TiO
DMATMS→ANL→(4CS→NH3→O2)×n ⇒ SiON
DMATMS→ANL→(DCS→BCl3→NH3)×n ⇒ SiBN
DMATMS→ANL→(DCS→C3H6→BCl3→NH3)×n ⇒ SiBCN
DMATMS→ANL→(HCDS→C3H6→NH3)×n ⇒ SiCN
DMATMS→ANL→(HCDS→C3H6→NH3→O2)×n ⇒ SiOCN
DMATMS→ANL→(HCDS→TEA→O2)×n ⇒ SiOC(N)
DMATMS→ANL→(3DMAS→O3)×n ⇒ SiO
200a 下地(第1下地)
200b 下地(第2下地)
200c 下地(第3下地)
Claims (23)
- (a)第1温度下で、酸素非含有の金属元素含有膜を含む第1下地と酸素非含有の半金属元素含有膜を含む第2下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面に吸着させる工程と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面に前記吸着抑制剤を吸着させた後の前記基板をアニールする工程と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する工程と、
を有する基板処理方法。 - (a)では、前記吸着抑制剤の前記他方の下地の表面への吸着を抑制しつつ、前記吸着抑制剤を前記一方の下地の表面に吸着させる請求項1に記載の基板処理方法。
- (a)を、前記吸着抑制剤が気相分解しない条件下で行う請求項1に記載の基板処理方法。
- (a)での前記一方の下地の表面への前記吸着抑制剤の吸着状態は、物理吸着を含む請求項1に記載の基板処理方法。
- (b)では、前記一方の下地の表面への前記吸着抑制剤の吸着状態を、化学吸着へ移行させる請求項4に記載の基板処理方法。
- (b)では、前記一方の下地の表面への前記吸着抑制剤の吸着状態を、(a)での前記一方の下地の表面への前記吸着抑制剤の吸着状態よりも安定な吸着状態へ変化させる請求項1に記載の基板処理方法。
- (c)では、前記一方の下地の表面上に前記膜を形成することなく、前記他方の下地の表面上に前記膜を形成する請求項1に記載の基板処理方法。
- (a)第1温度下で、第1下地と第2下地と第3下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面と、前記第3下地の表面と、に吸着させる工程と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面と、前記第3下地の表面と、に前記吸着抑制剤を吸着させた後の前記基板をアニールする工程と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する工程と、
を有する基板処理方法。 - (a)での前記第3下地の表面への前記吸着抑制剤の吸着状態は、化学吸着を含む請求項8に記載の基板処理方法。
- (a)での前記第3下地の表面への前記吸着抑制剤の吸着状態は、(a)での前記一方の下地の表面への前記吸着抑制剤の吸着状態よりも安定な吸着状態である請求項8に記載の基板処理方法。
- (c)では、前記一方の下地の表面上、および、前記第3下地の表面上に前記膜を形成することなく、前記他方の下地の表面上に前記膜を形成する請求項8に記載の基板処理方法。
- 前記第1下地は酸素非含有の金属元素含有膜を含み、前記第2下地は酸素非含有の半金属元素含有膜を含み、前記第3下地は酸素含有膜を含む請求項8に記載の基板処理方法。
- 前記第1下地は導電性の金属元素含有膜を含み、前記第2下地は窒化膜を含み、前記第3下地は酸化膜を含む請求項8に記載の基板処理方法。
- 前記第1下地は遷移金属含有膜を含み、前記第2下地はシリコンおよび窒素を含有する膜を含み、前記第3下地はシリコンおよび酸素を含有する膜を含む請求項8に記載の基板処理方法。
- 前記一方の下地は前記第2下地であり、前記他方の下地は前記第1下地である請求項12に記載の基板処理方法。
- 前記一方の下地は前記第2下地であり、前記他方の下地は前記第1下地である請求項1に記載の基板処理方法。
- (a)、(b)、および(c)のうち少なくともいずれかをノンプラズマの雰囲気下で行う請求項1~16のいずれか1項に記載の基板処理方法。
- (a)第1温度下で、酸素非含有の金属元素含有膜を含む第1下地と酸素非含有の半金属元素含有膜を含む第2下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面に吸着させる工程と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面に前記吸着抑制剤を吸着させた後の前記基板をアニールする工程と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する工程と、
を有する半導体装置の製造方法。 - (a)第1温度下で、第1下地と第2下地と第3下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面と、前記第3下地の表面と、に吸着させる工程と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面と、前記第3下地の表面と、に前記吸着抑制剤を吸着させた後の前記基板をアニールする工程と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する工程と、
を有する半導体装置の製造方法。 - 基板が処理される処理室と、
前記処理室内の基板に対して吸着抑制剤を供給する吸着抑制剤供給系と、
前記処理室内の基板に対して成膜ガスを供給する成膜ガス供給系と、
前記処理室内の基板を加熱するヒータと、
前記処理室内において、(a)第1温度下で、酸素非含有の金属元素含有膜を含む第1下地と酸素非含有の半金属元素含有膜を含む第2下地とを表面に有する基板に対して、前記吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面に吸着させる処理と、(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面に前記吸着抑制剤を吸着させた後の前記基板をアニールする処理と、(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して前記成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する処理と、を行わせるように、前記吸着抑制剤供給系、前記成膜ガス供給系、および前記ヒータを制御することが可能なよう構成される制御部と、
を有する基板処理装置。 - 基板が処理される処理室と、
前記処理室内の基板に対して吸着抑制剤を供給する吸着抑制剤供給系と、
前記処理室内の基板に対して成膜ガスを供給する成膜ガス供給系と、
前記処理室内の基板を加熱するヒータと、
前記処理室内において、(a)第1温度下で、第1下地と第2下地と第3下地とを表面に有する基板に対して、前記吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面と、前記第3下地の表面と、に吸着させる処理と、(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面と、前記第3下地の表面と、に前記吸着抑制剤を吸着させた後の前記基板をアニールする処理と、(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して前記成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する処理と、を行わせるように、前記吸着抑制剤供給系、前記成膜ガス供給系、および前記ヒータを制御することが可能なよう構成される制御部と、
を有する基板処理装置。 - (a)第1温度下で、酸素非含有の金属元素含有膜を含む第1下地と酸素非含有の半金属元素含有膜を含む第2下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面に吸着させる手順と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面に前記吸着抑制剤を吸着させた後の前記基板をアニールする手順と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する手順と、
をコンピュータによって基板処理装置に実行させるプログラム。 - (a)第1温度下で、第1下地と第2下地と第3下地とを表面に有する基板に対して、吸着抑制剤を供給し、前記第1下地および前記第2下地のうち一方の下地の表面と、前記第3下地の表面と、に吸着させる手順と、
(b)前記第1温度よりも高い第2温度下で、前記一方の下地の表面と、前記第3下地の表面と、に前記吸着抑制剤を吸着させた後の前記基板をアニールする手順と、
(c)前記第2温度よりも低い第3温度下で、前記アニール後の前記基板に対して成膜ガスを供給することで、前記第1下地および前記第2下地のうち前記一方の下地とは異なる他方の下地の表面上に膜を形成する手順と、
をコンピュータによって基板処理装置に実行させるプログラム。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PCT/JP2019/011772 WO2020188801A1 (ja) | 2019-03-20 | 2019-03-20 | 半導体装置の製造方法、基板処理装置、およびプログラム |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPWO2020188801A1 JPWO2020188801A1 (ja) | 2020-09-24 |
| JP7166431B2 true JP7166431B2 (ja) | 2022-11-07 |
Family
ID=72520709
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2021506099A Active JP7166431B2 (ja) | 2019-03-20 | 2019-03-20 | 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム |
Country Status (7)
| Country | Link |
|---|---|
| US (1) | US20220005685A1 (ja) |
| JP (1) | JP7166431B2 (ja) |
| KR (1) | KR102685504B1 (ja) |
| CN (1) | CN113316836B (ja) |
| SG (1) | SG11202110268WA (ja) |
| TW (1) | TWI730638B (ja) |
| WO (1) | WO2020188801A1 (ja) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP7204718B2 (ja) * | 2020-09-29 | 2023-01-16 | 株式会社Kokusai Electric | 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム |
| JP7443312B2 (ja) * | 2021-09-29 | 2024-03-05 | 株式会社Kokusai Electric | 半導体装置の製造方法、基板処理方法、プログラム、及び基板処理装置 |
| JP7611194B2 (ja) * | 2022-08-18 | 2025-01-09 | 大陽日酸株式会社 | 窒化物表面と酸化物表面とが混在した表面における窒化物表面への選択的な窒化膜の形成方法 |
| WO2024062634A1 (ja) * | 2022-09-23 | 2024-03-28 | 株式会社Kokusai Electric | 基板処理方法、半導体装置の製造方法、基板処理装置およびプログラム |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015514160A (ja) | 2012-03-27 | 2015-05-18 | ノベラス・システムズ・インコーポレーテッドNovellus Systems Incorporated | 核形成の抑制を伴うタングステンによるフィーチャ充填 |
| JP2017174919A (ja) | 2016-03-23 | 2017-09-28 | 東京エレクトロン株式会社 | 窒化膜の形成方法 |
Family Cites Families (36)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4902645A (en) * | 1987-08-24 | 1990-02-20 | Fujitsu Limited | Method of selectively forming a silicon-containing metal layer |
| JPH0666286B2 (ja) * | 1987-08-24 | 1994-08-24 | 富士通株式会社 | シリコン含有金属膜の形成方法 |
| JPH0922896A (ja) * | 1995-07-07 | 1997-01-21 | Toshiba Corp | 金属膜の選択的形成方法 |
| US7964505B2 (en) * | 2005-01-19 | 2011-06-21 | Applied Materials, Inc. | Atomic layer deposition of tungsten materials |
| US8293658B2 (en) * | 2010-02-17 | 2012-10-23 | Asm America, Inc. | Reactive site deactivation against vapor deposition |
| TWI529808B (zh) * | 2010-06-10 | 2016-04-11 | Asm國際股份有限公司 | 使膜選擇性沈積於基板上的方法 |
| JP2013243193A (ja) | 2012-05-18 | 2013-12-05 | Hitachi Kokusai Electric Inc | 半導体装置の製造方法 |
| US10047435B2 (en) * | 2014-04-16 | 2018-08-14 | Asm Ip Holding B.V. | Dual selective deposition |
| US9490145B2 (en) * | 2015-02-23 | 2016-11-08 | Asm Ip Holding B.V. | Removal of surface passivation |
| JP5957128B2 (ja) * | 2015-07-29 | 2016-07-27 | 株式会社日立国際電気 | 半導体装置の製造方法、基板処理装置、プログラム及び記録媒体 |
| JP6800004B2 (ja) * | 2016-02-01 | 2020-12-16 | 東京エレクトロン株式会社 | シリコン窒化膜の形成方法 |
| JP6573575B2 (ja) * | 2016-05-02 | 2019-09-11 | 東京エレクトロン株式会社 | 凹部の埋め込み方法 |
| US10014212B2 (en) * | 2016-06-08 | 2018-07-03 | Asm Ip Holding B.V. | Selective deposition of metallic films |
| US20180094352A1 (en) * | 2016-09-30 | 2018-04-05 | Uchicago Argonne, Llc | Systems and methods for metal layer adhesion |
| JP6741780B2 (ja) * | 2016-11-11 | 2020-08-19 | 株式会社Kokusai Electric | 半導体装置の製造方法、基板処理装置およびプログラム |
| TWI700750B (zh) * | 2017-01-24 | 2020-08-01 | 美商應用材料股份有限公司 | 用於介電薄膜的選擇性沉積之方法及設備 |
| US10043656B1 (en) * | 2017-03-10 | 2018-08-07 | Lam Research Corporation | Selective growth of silicon oxide or silicon nitride on silicon surfaces in the presence of silicon oxide |
| US9911595B1 (en) * | 2017-03-17 | 2018-03-06 | Lam Research Corporation | Selective growth of silicon nitride |
| JP6832776B2 (ja) * | 2017-03-30 | 2021-02-24 | 東京エレクトロン株式会社 | 選択成長方法 |
| US10355111B2 (en) * | 2017-04-26 | 2019-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Deposition selectivity enhancement and manufacturing method thereof |
| KR102684628B1 (ko) * | 2017-05-16 | 2024-07-15 | 에이에스엠 아이피 홀딩 비.브이. | 유전체 상에 옥사이드의 선택적 peald |
| TWI816676B (zh) * | 2017-06-14 | 2023-10-01 | 美商應用材料股份有限公司 | 用於達成無缺陷自組裝單層的晶圓處理 |
| US10900120B2 (en) * | 2017-07-14 | 2021-01-26 | Asm Ip Holding B.V. | Passivation against vapor deposition |
| US10950433B2 (en) * | 2017-11-18 | 2021-03-16 | Applied Materials, Inc. | Methods for enhancing selectivity in SAM-based selective deposition |
| US10847363B2 (en) * | 2017-11-20 | 2020-11-24 | Tokyo Electron Limited | Method of selective deposition for forming fully self-aligned vias |
| US10460930B2 (en) * | 2017-11-22 | 2019-10-29 | Lam Research Corporation | Selective growth of SiO2 on dielectric surfaces in the presence of copper |
| US11823909B2 (en) * | 2018-01-16 | 2023-11-21 | Lam Research Corporation | Selective processing with etch residue-based inhibitors |
| JP7146690B2 (ja) * | 2018-05-02 | 2022-10-04 | エーエスエム アイピー ホールディング ビー.ブイ. | 堆積および除去を使用した選択的層形成 |
| US10867850B2 (en) * | 2018-07-13 | 2020-12-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Selective deposition method for forming semiconductor structure |
| SG11202100439PA (en) * | 2018-07-17 | 2021-02-25 | Kokusai Electric Corp | Method of manufacturing semiconductor device, substrate processing apparatus and program |
| CN112567498A (zh) * | 2018-08-10 | 2021-03-26 | 应用材料公司 | 使用自组装单层的选择性沉积的方法 |
| US12482648B2 (en) * | 2018-10-02 | 2025-11-25 | Asm Ip Holding B.V. | Selective passivation and selective deposition |
| JP2020056104A (ja) * | 2018-10-02 | 2020-04-09 | エーエスエム アイピー ホールディング ビー.ブイ. | 選択的パッシベーションおよび選択的堆積 |
| US11993845B2 (en) * | 2019-03-05 | 2024-05-28 | Applied Materials, Inc. | High selectivity atomic layer deposition process |
| US11965238B2 (en) * | 2019-04-12 | 2024-04-23 | Asm Ip Holding B.V. | Selective deposition of metal oxides on metal surfaces |
| TW202140832A (zh) * | 2020-03-30 | 2021-11-01 | 荷蘭商Asm Ip私人控股有限公司 | 氧化矽在金屬表面上之選擇性沉積 |
-
2019
- 2019-03-20 SG SG11202110268WA patent/SG11202110268WA/en unknown
- 2019-03-20 CN CN201980088596.6A patent/CN113316836B/zh active Active
- 2019-03-20 KR KR1020217030315A patent/KR102685504B1/ko active Active
- 2019-03-20 JP JP2021506099A patent/JP7166431B2/ja active Active
- 2019-03-20 WO PCT/JP2019/011772 patent/WO2020188801A1/ja not_active Ceased
-
2020
- 2020-02-25 TW TW109105947A patent/TWI730638B/zh active
-
2021
- 2021-09-16 US US17/477,058 patent/US20220005685A1/en active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2015514160A (ja) | 2012-03-27 | 2015-05-18 | ノベラス・システムズ・インコーポレーテッドNovellus Systems Incorporated | 核形成の抑制を伴うタングステンによるフィーチャ充填 |
| JP2017174919A (ja) | 2016-03-23 | 2017-09-28 | 東京エレクトロン株式会社 | 窒化膜の形成方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20220005685A1 (en) | 2022-01-06 |
| CN113316836A (zh) | 2021-08-27 |
| JPWO2020188801A1 (ja) | 2020-09-24 |
| KR20210128475A (ko) | 2021-10-26 |
| TW202104633A (zh) | 2021-02-01 |
| KR102685504B1 (ko) | 2024-07-17 |
| WO2020188801A1 (ja) | 2020-09-24 |
| SG11202110268WA (en) | 2021-10-28 |
| TWI730638B (zh) | 2021-06-11 |
| CN113316836B (zh) | 2024-04-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR102513888B1 (ko) | 기판 처리 방법, 반도체 장치의 제조 방법, 기판 처리 장치 및 프로그램 | |
| US11923193B2 (en) | Method of manufacturing semiconductor device, substrate processing apparatus, and recording medium | |
| US10513775B2 (en) | Method of manufacturing semiconductor device, substrate processing apparatus, and recording medium | |
| JP7254044B2 (ja) | 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム | |
| KR102137477B1 (ko) | 반도체 장치의 제조 방법, 기판 처리 장치 및 기록 매체 | |
| JP6568508B2 (ja) | 半導体装置の製造方法、基板処理装置、およびプログラム | |
| US20220005685A1 (en) | Method of manufacturing semiconductor device, method of processing substrate, substrate processing apparatus, and recording medium | |
| JP2023017814A (ja) | 基板処理方法、半導体装置の製造方法、基板処理装置およびプログラム | |
| JP7186909B2 (ja) | 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム | |
| TWI817226B (zh) | 基板處理方法、半導體裝置的製造方法、預塗方法、基板處理裝置、及為了基板處理的電腦程式 | |
| JP7135190B2 (ja) | 半導体装置の製造方法、基板処理方法、基板処理装置、およびプログラム | |
| JP2020077890A (ja) | 半導体装置の製造方法、基板処理装置、およびプログラム | |
| JP7305013B2 (ja) | 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム | |
| JP2020074367A (ja) | 半導体装置の製造方法、基板処理装置およびプログラム | |
| US20240105443A1 (en) | Method of processing substrate, method of manufacturing semiconductor device, substrate processing system, and recording medium | |
| JP2024120206A (ja) | 基板処理方法、半導体装置の製造方法、基板処理装置、およびプログラム | |
| JP2019195106A (ja) | 半導体装置の製造方法、基板処理装置、およびプログラム |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20210917 |
|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20210917 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20220712 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220909 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20220927 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20221025 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 7166431 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |