JP6447351B2 - シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ - Google Patents
シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ Download PDFInfo
- Publication number
- JP6447351B2 JP6447351B2 JP2015095604A JP2015095604A JP6447351B2 JP 6447351 B2 JP6447351 B2 JP 6447351B2 JP 2015095604 A JP2015095604 A JP 2015095604A JP 2015095604 A JP2015095604 A JP 2015095604A JP 6447351 B2 JP6447351 B2 JP 6447351B2
- Authority
- JP
- Japan
- Prior art keywords
- silicon
- wafer
- single crystal
- epitaxial wafer
- density
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/02—Elements
- C30B29/06—Silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/322—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections
- H01L21/3221—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to modify their internal properties, e.g. to produce internal imperfections of silicon bodies, e.g. for gettering
- H01L21/3225—Thermally inducing defects using oxygen present in the silicon body for intrinsic gettering
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B28—WORKING CEMENT, CLAY, OR STONE
- B28D—WORKING STONE OR STONE-LIKE MATERIALS
- B28D1/00—Working stone or stone-like materials, e.g. brick, concrete or glass, not provided for elsewhere; Machines, devices, tools therefor
- B28D1/02—Working stone or stone-like materials, e.g. brick, concrete or glass, not provided for elsewhere; Machines, devices, tools therefor by sawing
- B28D1/08—Working stone or stone-like materials, e.g. brick, concrete or glass, not provided for elsewhere; Machines, devices, tools therefor by sawing with saw-blades of endless cutter-type, e.g. chain saws, i.e. saw chains, strap saws
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B15/00—Single-crystal growth by pulling from a melt, e.g. Czochralski method
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B15/00—Single-crystal growth by pulling from a melt, e.g. Czochralski method
- C30B15/007—Pulling on a substrate
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B15/00—Single-crystal growth by pulling from a melt, e.g. Czochralski method
- C30B15/20—Controlling or regulating
- C30B15/203—Controlling or regulating the relationship of pull rate (v) to axial thermal gradient (G)
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B33/00—After-treatment of single crystals or homogeneous polycrystalline material with defined structure
- C30B33/02—Heat treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02109—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates
- H01L21/02112—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer
- H01L21/02123—Forming insulating materials on a substrate characterised by the type of layer, e.g. type of material, porous/non-porous, pre-cursors, mixtures or laminates characterised by the material of the layer the material containing silicon
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02107—Forming insulating materials on a substrate
- H01L21/02225—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer
- H01L21/0226—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process
- H01L21/02293—Forming insulating materials on a substrate characterised by the process for the formation of the insulating layer formation by a deposition process formation of epitaxial layers by a deposition process
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02367—Substrates
- H01L21/0237—Materials
- H01L21/02373—Group 14 semiconducting materials
- H01L21/02381—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/0262—Reduction or decomposition of gaseous compounds, e.g. CVD
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02658—Pretreatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/324—Thermal treatment for modifying the properties of semiconductor bodies, e.g. annealing, sintering
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/50—Physical imperfections
- H10D62/57—Physical imperfections the imperfections being on the surface of the semiconductor body, e.g. the body having a roughened surface
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Physics & Mathematics (AREA)
- Materials Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Crystallography & Structural Chemistry (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Thermal Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Mining & Mineral Resources (AREA)
- Mechanical Engineering (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Recrystallisation Techniques (AREA)
Description
特許文献1,2,4,5においては、シリコン単結晶引き上げ時に窒素をドープし、この単結晶からスライスしたウェーハに熱処理を施すエピタキシャルウェーハの製造方法が記載されている。
このような熱的条件の激烈化(厳烈化)にともない、以前は発生しなかったslipが発生するという現象がみられるようになってきた。このようなslip発生には、バルク中の酸素析出物(BMD)密度が影響していると考えられ、BMD密度を減少させることでslip発生を防止できると考えられる。
単結晶中の窒素濃度を1×1011〜2×1013atoms/cm3、酸素濃度を9.5×1017〜13.5×1017atoms/cm3(ASTM F123−1979)とし、
結晶冷却速度をシリコン融点〜1350℃が4.2℃/min程度、かつ、1200〜1000℃が3.1℃/min程度としてシリコン単結晶を引き上げて、
該シリコン単結晶からスライスしたシリコンウェーハに、処理条件が850℃以上900℃未満、30min程度である熱処理を施した後、
エピタキシャル層を形成することにより、
780℃、3時間、および、1000℃、16時間の酸素析出評価熱処理を行った場合の酸素析出物密度を1×108〜5×109個/cm3とすることにより上記課題を解決した。
本発明のシリコンエピタキシャルウェーハの製造方法は、前記酸素濃度を前記シリコン単結晶top側で高く、前記シリコン単結晶tail側で低くすることができる。
本発明のシリコンエピタキシャルウェーハは、シリコンエピタキシャルウェーハであって、
シリコンウェーハ中の酸素濃度が9.5×1017〜13.5×1017atoms/cm3(ASTM F123−1979)であり、780℃、3時間、および、1000℃、16時間の酸素析出評価熱処理をおこなった場合のシリコンウェーハ中の酸素析出物密度が1×108〜5×109個/cm3であり、かつ極短時間アニールを施した場合にslipが発生しないことが好ましい。
本発明のシリコンエピタキシャルウェーハは、エピタキシャル層表面の欠陥密度が0.01個/cm2以下であることができる。
該シリコン単結晶からスライスしたウェーハに、処理条件が850℃以上900℃未満、30min程度である熱処理を施した後、
エピタキシャル層成長をおこなうことにより、
780℃、3時間、および、1000℃、16時間の熱処理を行った後の酸素析出物(BMD)密度を1×108〜5×109個/cm3とすることが可能となった。その結果、極短時間アニールを施してもSlipが発生せず、エピタキシャル層表面の欠陥密度が0.01個/cm2以下であるエピタキシャルウェーハを製造することができた。
ここで、処理時間に関しては、30min程度、つまり、一割程度の幅を有する範囲、30±3min、27〜33minとすることを意味している。この範囲より短い場合は充分なBMD密度を確保できず、この範囲より長くしてもBMD密度に変化がない。また、処理温度が上記の範囲より低い場合、充分なIG効果を得るBMD密度を得るために窒素濃度を高くする必要があり、その場合エピタキシャルウェーハ上にエピ欠陥が発生する恐れがあり好ましくない。またBMD密度が安定せず、所望の状態に制御できないために好ましくない。処理温度が上記の範囲より高く設定された場合には、BMDが成長してサイズが大きくなると考えられ、そのサイズの大きなBMDを起点としたSlipが発生するために好ましくない。
これにより、極短時間アニールを施してもSlipが発生せず、エピ表面の欠陥密度が0.01個/cm2以下であるエピタキシャルウェーハを製造することができる。
また、slipが発生しないとは、X線で撮影した画像の目視検査において、0.1mm以上の大きさのslip欠陥がウェーハ表面に存在しないことを意味する。この際、×10、×30程度の顕微鏡での拡大画像を用いて判定をする。
図1は、本実施形態におけるシリコンエピタキシャルウェーハを示す断面図であり、図において、符号Wは、シリコンエピタキシャルウェーハである。
以下、窒素添加CZシリコン単結晶の引き上げについて説明する。φ300mmからφ450mmのサイズのウェーハについて説明するが、本発明はこれに限定されるものではない。
まず、ルツボ内に高純度シリコンの多結晶を装入し、例えば、結晶中の抵抗率がp−タイプとなるように、ドーパント ボロン(B)を添加する。
本発明において、pタイプまたはp−タイプとは抵抗率1〜100Ωcmに相当するボロン(B)濃度を持つウェーハであり、p+タイプとは抵抗率0.1Ωcm〜1Ωcmに相当するボロン濃度を持つウェーハである。nタイプもしくはn−タイプとは抵抗率1〜100Ωcmに相当するリン(P)濃度を持つウェーハであり、n+タイプとは抵抗率0.1Ωcm〜1Ωcmに相当するリン濃度を持つウェーハである。
また、p/p−タイプとは、p−タイプ基板(ウェーハ)の上にp−タイプのエピタキシャル層を積層したウェーハを意味し、p/n−タイプとは、n−タイプ基板の上にp−タイプのエピタキシャル層を積層したウェーハを意味する。
本実施形態においては、図2に示すCZ炉において、窒素濃度を1×1011〜2×1013atoms/cm3の範囲となるようにシリコン溶融液に窒素含有材料を原料溶融時に所定量追加するか、窒素含有ガスを混入した雰囲気中で引き上げをする。
ここで、窒素濃度を上記の範囲の上限値以上とした場合、極短時間アニール時のslip発生を誘発するBMDレベルとなるため好ましくない。また、窒素濃度を上記の範囲の下限値以下とした場合、充分なIG効果を得ることができないBMDレベルとなるため好ましくない。
具体的には、熱遮蔽体107における融液との距離Hを変化させることでおこなえばよい。また、冷却手段や加熱手段からなる温度制御手段も用いることができる。このように単結晶の温度状態を制御するとともに、引き上げ速度を制御することで、上記の条件を実現する。
なお、この際の引き上げ炉内の温度はFEMAG等の解析ソフトを用い、シミュレーションで求めることができる。
一方、上記の範囲を超えると、極短時間アニールでのslip発生、エピ欠陥発生といった好ましくない状態のBMD分布状態となるからである。
一方、上記の範囲を超えると、析出過多となりslipの発生源となる可能性があるからである。
ここで、処理時間に関しては、30min程度、つまり、一割程度の幅を有する範囲、30±3min、27〜33minとすることを意味している。この範囲より短い場合は充分なBMD密度を確保できず、この範囲より長くしてもBMD密度に変化がない。また、処理温度が上記の範囲より低い場合、充分なIG能を呈するBMD密度を得るために窒素濃度を高くする必要があり、その場合エピタキシャルウェーハ上にエピ欠陥が発生する恐れがあり好ましくない。またBMD密度が安定せず、所望の状態に制御できないために好ましくない。処理温度が上記の範囲より高く設定された場合には、BMD密度が高すぎてBMDを起点としたSlipが発生するために好ましくない。
エピタキシャル工程としては、成膜ガスとしてのトリクロロシラン、ジクロロシランなどや、ドーパントガス、および、キャリヤガスとしての水素等による雰囲気で、1100〜1200℃程度の温度条件で、1〜10μm、好ましくは1〜3μ程度または3〜5μm程度の膜厚としてエピタキシャル層W1が成膜されるとともに、その前後で、HClガス等を含む雰囲気として表面処理をおこなうこともある。
つまり、これらの全ての条件を満たすことにより、極短時間アニールを施してもSlipが発生せず、エピ表面の欠陥密度が0.01個/cm2以下であるエピタキシャルウェーハを製造することができた。
CTOP=CX(1−X)1−k
(ここでCTOPはtop側の窒素濃度、CXは固化率XでSIMSにより測定された窒素濃度)によって計算される値、もしくは、
CTOP=kC0
(C0は原料溶解時に窒化膜付けウェーハなどで投入した窒素量)によって計算される値を使用することができる。
また、本発明において、「単結晶top」とは、ウェーハをスライスする直胴部の引き上げ始めを意味し、「単結晶tail」とは、ウェーハをスライスする直胴部の引き上げ終わりを意味するものとされる。
引き上げ条件として、φ310mm、長さ1200mmのシリコン単結晶を、結晶topでの窒素濃度を設定して引き上げた。ここで、直胴部においてシリコン融点〜1350℃の温度範囲および、1200〜1000℃の温度範囲における冷却速度、初期酸素濃度(引き上げ時)を制御した。
さらに1150℃〜1200℃の温度で1ミリ秒前後の極短時間アニールを施した後にX線撮影された画像でslip発生の有無を判定した。
これらの結果を表に示す。
Claims (4)
- シリコンエピタキシャルウェーハの製造方法であって、
単結晶中の窒素濃度を1×1011〜2×1013atoms/cm3、酸素濃度を9.5×1017〜13.5×1017atoms/cm3(ASTM F123−1979)とし、結晶冷却速度をシリコン融点〜1350℃が4.2℃/min程度、かつ、1200〜1000℃が3.1℃/min程度としてシリコン単結晶を引き上げて、
該シリコン単結晶からスライスしたシリコンウェーハに、処理条件が850℃以上900℃未満、30min程度である熱処理を施した後、
エピタキシャル層を形成することにより、
780℃、3時間、および、1000℃、16時間の酸素析出評価熱処理を行った場合の酸素析出物密度を1×108〜5×109個/cm3とすることを特徴とするシリコンエピタキシャルウェーハの製造方法。 - 前記酸素濃度を前記シリコン単結晶top側で高く、前記シリコン単結晶tail側で低くすることを特徴とする請求項1記載のシリコンエピタキシャルウェーハの製造方法。
- シリコンエピタキシャルウェーハであって、
シリコンウェーハ中の酸素濃度が9.5×1017〜13.5×1017atoms/cm3(ASTM F123−1979)であり、780℃、3時間、および、1000℃、16時間の酸素析出評価熱処理をおこなった場合のシリコンウェーハ中の酸素析出物密度が1×108〜5×109個/cm3であり、かつ極短時間アニールを施した場合にslipが発生しないことを特徴とするシリコンエピタキシャルウェーハ。 - エピタキシャル層表面の欠陥密度が0.01個/cm2以下であることを特徴とする請求項3に記載のシリコンエピタキシャルウェーハ。
Priority Applications (8)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015095604A JP6447351B2 (ja) | 2015-05-08 | 2015-05-08 | シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ |
| KR1020177031302A KR101847481B1 (ko) | 2015-05-08 | 2016-04-21 | 실리콘 에피택셜 웨이퍼, 그의 제조 방법 |
| SG11201708416PA SG11201708416PA (en) | 2015-05-08 | 2016-04-21 | Silicon epitaxial wafer and method of producing same |
| US15/564,952 US10211066B2 (en) | 2015-05-08 | 2016-04-21 | Silicon epitaxial wafer and method of producing same |
| CN201680025582.6A CN107532325B (zh) | 2015-05-08 | 2016-04-21 | 硅外延晶圆及其制造方法 |
| DE112016002091.0T DE112016002091B4 (de) | 2015-05-08 | 2016-04-21 | Silicium-Epitaxie-Wafer und Verfahren zu dessen Herstellung |
| PCT/JP2016/062662 WO2016181787A1 (ja) | 2015-05-08 | 2016-04-21 | シリコンエピタキシャルウェーハ、その製造方法 |
| TW105113404A TWI606155B (zh) | 2015-05-08 | 2016-04-29 | 矽磊晶晶圓的製造方法及矽磊晶晶圓 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015095604A JP6447351B2 (ja) | 2015-05-08 | 2015-05-08 | シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2016210649A JP2016210649A (ja) | 2016-12-15 |
| JP6447351B2 true JP6447351B2 (ja) | 2019-01-09 |
Family
ID=57248936
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2015095604A Active JP6447351B2 (ja) | 2015-05-08 | 2015-05-08 | シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ |
Country Status (8)
| Country | Link |
|---|---|
| US (1) | US10211066B2 (ja) |
| JP (1) | JP6447351B2 (ja) |
| KR (1) | KR101847481B1 (ja) |
| CN (1) | CN107532325B (ja) |
| DE (1) | DE112016002091B4 (ja) |
| SG (1) | SG11201708416PA (ja) |
| TW (1) | TWI606155B (ja) |
| WO (1) | WO2016181787A1 (ja) |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP6711320B2 (ja) * | 2017-06-26 | 2020-06-17 | 株式会社Sumco | シリコンウェーハ |
| JP7006517B2 (ja) * | 2018-06-12 | 2022-01-24 | 信越半導体株式会社 | シリコン単結晶基板中の欠陥密度の制御方法 |
| CN109537045B (zh) * | 2018-12-29 | 2024-05-10 | 徐州晶睿半导体装备科技有限公司 | 用于硅晶锭生长的换热器、硅晶锭的生长炉和制备硅晶锭的方法 |
| JP7251517B2 (ja) * | 2020-05-14 | 2023-04-04 | 信越半導体株式会社 | エピタキシャル成長前処理条件の評価方法 |
| CN113815138B (zh) * | 2021-09-29 | 2023-08-22 | 西安奕斯伟材料科技股份有限公司 | 改善氮掺杂晶圆翘曲度的加工方法和系统 |
| JP7632261B2 (ja) * | 2021-12-17 | 2025-02-19 | 株式会社Sumco | シリコンウェーハ及びその製造方法 |
| CN114318500B (zh) * | 2022-01-05 | 2023-08-22 | 西安奕斯伟材料科技股份有限公司 | 一种用于拉制单晶硅棒的拉晶炉、方法及单晶硅棒 |
Family Cites Families (28)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW589415B (en) | 1998-03-09 | 2004-06-01 | Shinetsu Handotai Kk | Method for producing silicon single crystal wafer and silicon single crystal wafer |
| JP3626364B2 (ja) | 1998-05-22 | 2005-03-09 | 信越半導体株式会社 | エピタキシャルシリコン単結晶ウエーハの製造方法及びエピタキシャルシリコン単結晶ウエーハ |
| DE69942263D1 (de) | 1998-05-22 | 2010-06-02 | Shinetsu Handotai Kk | Einkristalline epitaktische Siliciumscheibe und Verfahren zu ihrer Herstellung |
| US6478883B1 (en) * | 1998-08-31 | 2002-11-12 | Shin-Etsu Handotai Co., Ltd. | Silicon single crystal wafer, epitaxial silicon wafer, and methods for producing them |
| WO2001027362A1 (en) | 1999-10-15 | 2001-04-19 | Shin-Etsu Handotai Co., Ltd. | Silicon single-crystal wafer for epitaxial wafer, epitaxial wafer, methods for producing them, and evaluating method |
| US6444027B1 (en) * | 2000-05-08 | 2002-09-03 | Memc Electronic Materials, Inc. | Modified susceptor for use in chemical vapor deposition process |
| JP4296740B2 (ja) * | 2000-05-17 | 2009-07-15 | 信越半導体株式会社 | シリコン単結晶ウエーハの製造方法およびシリコン単結晶ウエーハならびにエピタキシャルウエーハ |
| US6835245B2 (en) | 2000-06-22 | 2004-12-28 | Sumitomo Mitsubishi Silicon Corporation | Method of manufacturing epitaxial wafer and method of producing single crystal as material therefor |
| JP4102988B2 (ja) | 2000-06-26 | 2008-06-18 | 信越半導体株式会社 | シリコンウエーハおよびエピタキシャルウエーハの製造方法ならびにエピタキシャルウエーハ |
| KR20030046459A (ko) * | 2000-09-19 | 2003-06-12 | 엠이엠씨 일렉트로닉 머티리얼즈 인코포레이티드 | 산화 유발 적층 흠이 거의 없는 질소 도핑 실리콘 |
| US6709957B2 (en) | 2001-06-19 | 2004-03-23 | Sumitomo Mitsubishi Silicon Corporation | Method of producing epitaxial wafers |
| JP4670224B2 (ja) | 2003-04-01 | 2011-04-13 | 株式会社Sumco | シリコンウェーハの製造方法 |
| KR100573473B1 (ko) * | 2004-05-10 | 2006-04-24 | 주식회사 실트론 | 실리콘 웨이퍼 및 그 제조방법 |
| JP2006073580A (ja) * | 2004-08-31 | 2006-03-16 | Sumco Corp | シリコンエピタキシャルウェーハ及びその製造方法 |
| EP1806769B1 (en) * | 2004-09-13 | 2013-11-06 | Shin-Etsu Handotai Co., Ltd. | Soi wafer manufacturing method |
| JP4983161B2 (ja) * | 2005-10-24 | 2012-07-25 | 株式会社Sumco | シリコン半導体基板およびその製造方法 |
| JP4805681B2 (ja) * | 2006-01-12 | 2011-11-02 | ジルトロニック アクチエンゲゼルシャフト | エピタキシャルウェーハおよびエピタキシャルウェーハの製造方法 |
| JP4853237B2 (ja) | 2006-11-06 | 2012-01-11 | 株式会社Sumco | エピタキシャルウェーハの製造方法 |
| EP2412849B1 (en) | 2009-03-25 | 2016-03-23 | SUMCO Corporation | Silicon wafer and method for manufacturing same |
| JP5550180B2 (ja) * | 2010-06-30 | 2014-07-16 | グローバルウェーハズ・ジャパン株式会社 | シリコンウェーハ及びその製造方法 |
| JP5944643B2 (ja) * | 2011-09-28 | 2016-07-05 | グローバルウェーハズ・ジャパン株式会社 | シリコンウェーハの熱処理方法 |
| JP2013163598A (ja) * | 2012-01-10 | 2013-08-22 | Globalwafers Japan Co Ltd | シリコンウェーハの製造方法 |
| JP2012134517A (ja) * | 2012-02-08 | 2012-07-12 | Sumco Corp | Igbt用のシリコンウェーハ及びその製造方法 |
| JP2013206981A (ja) * | 2012-03-27 | 2013-10-07 | Globalwafers Japan Co Ltd | シリコンウェーハ |
| JP6260100B2 (ja) * | 2013-04-03 | 2018-01-17 | 株式会社Sumco | エピタキシャルシリコンウェーハの製造方法 |
| JP2015095604A (ja) | 2013-11-13 | 2015-05-18 | キヤノン株式会社 | 半導体装置の製造方法および半導体基板のエッチング装置 |
| US10177008B2 (en) * | 2014-01-14 | 2019-01-08 | Sumco Corporation | Silicon wafer and method for manufacturing the same |
| JP6100226B2 (ja) * | 2014-11-26 | 2017-03-22 | 信越半導体株式会社 | シリコン単結晶ウェーハの熱処理方法 |
-
2015
- 2015-05-08 JP JP2015095604A patent/JP6447351B2/ja active Active
-
2016
- 2016-04-21 DE DE112016002091.0T patent/DE112016002091B4/de active Active
- 2016-04-21 US US15/564,952 patent/US10211066B2/en active Active
- 2016-04-21 CN CN201680025582.6A patent/CN107532325B/zh active Active
- 2016-04-21 KR KR1020177031302A patent/KR101847481B1/ko active Active
- 2016-04-21 SG SG11201708416PA patent/SG11201708416PA/en unknown
- 2016-04-21 WO PCT/JP2016/062662 patent/WO2016181787A1/ja not_active Ceased
- 2016-04-29 TW TW105113404A patent/TWI606155B/zh active
Also Published As
| Publication number | Publication date |
|---|---|
| DE112016002091T5 (de) | 2018-03-01 |
| WO2016181787A1 (ja) | 2016-11-17 |
| US10211066B2 (en) | 2019-02-19 |
| TWI606155B (zh) | 2017-11-21 |
| CN107532325A (zh) | 2018-01-02 |
| SG11201708416PA (en) | 2017-11-29 |
| CN107532325B (zh) | 2019-01-11 |
| DE112016002091B4 (de) | 2021-08-26 |
| KR101847481B1 (ko) | 2018-04-10 |
| KR20170126004A (ko) | 2017-11-15 |
| JP2016210649A (ja) | 2016-12-15 |
| US20180108538A1 (en) | 2018-04-19 |
| TW201708630A (zh) | 2017-03-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP6447351B2 (ja) | シリコンエピタキシャルウェーハの製造方法およびシリコンエピタキシャルウェーハ | |
| TWI428481B (zh) | 矽晶圓及其製造方法 | |
| TWI548785B (zh) | 矽晶圓及其製造方法 | |
| JP6020342B2 (ja) | シリコンエピタキシャルウェーハ及びシリコンエピタキシャルウェーハの製造方法 | |
| JP5343371B2 (ja) | シリコン基板とその製造方法 | |
| US20110156215A1 (en) | Silicone Wafer and Production Method Therefor | |
| JP2009259959A (ja) | 薄厚シリコンウェーハおよびその製造方法 | |
| JP2009212354A (ja) | シリコン基板の製造方法 | |
| JPWO2007013189A1 (ja) | シリコンウェーハおよびその製造方法 | |
| US20100127354A1 (en) | Silicon single crystal and method for growing thereof, and silicon wafer and method for manufacturing thereof | |
| US8864906B2 (en) | Method for producing silicon wafer | |
| JPWO2009075257A1 (ja) | シリコン基板とその製造方法 | |
| JP2005142434A (ja) | シリコン単結晶ウェーハの製造方法及びシリコン単結晶ウェーハ | |
| TWI605494B (zh) | 磊晶矽晶圓 | |
| JPWO2009075288A1 (ja) | シリコン基板とその製造方法 | |
| WO2021166895A1 (ja) | 半導体シリコンウェーハの製造方法 | |
| TWI436429B (zh) | 製造磊晶矽晶圓的方法以及磊晶矽晶圓 | |
| JP3760889B2 (ja) | エピタキシャルウェーハの製造方法 | |
| JP5401809B2 (ja) | シリコン基板とその製造方法 | |
| JP2007242920A (ja) | 窒素ドープアニールウェーハの製造方法及び窒素ドープアニールウェーハ | |
| JP5652232B2 (ja) | シリコンエピタキシャルウェーハの製造方法 | |
| JP2024038818A (ja) | シリコンウェーハおよびエピタキシャルシリコンウェーハ | |
| JP2011023533A (ja) | シリコン基板とその製造方法 | |
| JP2005089246A (ja) | 砒素ドープシリコンウェーハの製造方法 | |
| JP2016222520A (ja) | 太陽電池用シリコン単結晶インゴット、およびその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20171213 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20181106 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20181119 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 6447351 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |