JP5981711B2 - 半導体装置および半導体装置の製造方法 - Google Patents
半導体装置および半導体装置の製造方法 Download PDFInfo
- Publication number
- JP5981711B2 JP5981711B2 JP2011275182A JP2011275182A JP5981711B2 JP 5981711 B2 JP5981711 B2 JP 5981711B2 JP 2011275182 A JP2011275182 A JP 2011275182A JP 2011275182 A JP2011275182 A JP 2011275182A JP 5981711 B2 JP5981711 B2 JP 5981711B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor device
- insulating layer
- interlayer insulating
- gate electrode
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76814—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
- H01L21/76879—Filling of holes, grooves or trenches, e.g. vias, with conductive material by selective deposition of conductive material in the vias, e.g. selective C.V.D. on semiconductor material, plating
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/53204—Conductive materials
- H01L23/53209—Conductive materials based on metals, e.g. alloys, metal silicides
- H01L23/53214—Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being aluminium
- H01L23/53223—Additional layers associated with aluminium layers, e.g. adhesion, barrier, cladding layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/532—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
- H01L23/5329—Insulating materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
- H10D1/692—Electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Thin Film Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
Description
基板と、
前記基板上に設けられた第1配線層と、
前記第1配線層上に設けられた第2配線層と、
前記第1配線層に設けられた第1層間絶縁層と、
前記第2配線層に設けられ、前記第1層間絶縁層に接する半導体層と、
前記半導体層上に設けられたゲート絶縁層と、
前記ゲート絶縁層上に設けられたゲート電極と、
前記第1配線層に設けられ、上端を介して前記半導体層に接する、少なくとも二つの第1ビアと、
を備える半導体装置が提供される。
基板上に第1層間絶縁層を形成する工程と、
前記第1層間絶縁層に、少なくとも二つ以上の第1ビアを形成する工程と、
前記第1層間絶縁層および前記第1ビアに接するとともに、平面視で前記第1ビアと重なるように半導体層を形成する工程と、
前記半導体層上にゲート絶縁層を形成するゲート絶縁層形成工程と、
前記ゲート絶縁層上にゲート電極を形成するゲート電極形成工程と、
を備える半導体装置の製造方法が提供される。
図1および図2を用い、第1の実施形態に係る半導体装置10について説明する。この半導体装置10は、以下の構成を備えている。第1配線層300は、基板100上に設けられている。第2配線層400は、第1配線層300上に設けられている。第1層間絶縁層310は、第1配線層300に設けられている。半導体層460は、第2配線層400に設けられ、第1層間絶縁層310に接している。ゲート絶縁層470は、半導体層460上に設けられている。ゲート電極450は、ゲート絶縁層470上に設けられている。少なくとも二つの第1ビア340は、第1配線層300に設けられ、上端を介して半導体層460に接している。以下、詳細を説明する。
図9は、第2の実施形態に係る半導体装置10の構成を示す断面図である。第2の実施形態は、第3配線520が第2ビア440と異なる材料で形成されている点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図10は、第3の実施形態に係る能動素子30の構成を示す図である。図10(a)は、能動素子30の断面図である。図10(b)は、能動素子30の平面図である。第3の実施形態は、第1ビア340の配置が異なる点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図11は、第4の実施形態に係る能動素子30の構成を示す図である。図11(a)は、能動素子30の断面図である。図11(b)は、能動素子30の平面図である。第4の実施形態によれば、第1ビア340の配置が異なる点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図12は、第5の実施形態に係る能動素子30の構成を示す断面図である。第5の実施形態によれば、ゲートコンタクト層454が設けられている点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図13および14は、第6の実施形態に係る能動素子30の構成を示す断面図である。第6の実施形態によれば、ビアコンタクト層380が設けられている点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図15は、第7の実施形態に係る能動素子の構成を示す図である。第7の実施形態によれば、能動素子が第2トランジスタ以外である点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図16は、第8の実施形態に係る半導体装置の構成を示す回路図である。第8の実施形態によれば、能動素子が電源スイッチを構成している点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
図17は、第9の実施形態に係る半導体装置10の構成を示す回路図である。第9の実施形態によれば、能動素子がDC−DCコンバータを構成している点を除いて、第1の実施形態または第8の実施形態と同様である。以下、詳細を説明する。
図18は、第10の実施形態に係る半導体装置10の構成を示す回路図である。第10の実施形態によれば、能動素子がインターフェース回路を構成している点を除いて、第1、第8または第9の実施形態と同様である。以下、詳細を説明する。
図19は、第11の実施形態に係る半導体装置の構成を示す断面図である。第11の実施形態によれば、基板100が半導体基板ではない点を除いて、第1の実施形態と同様である。以下、詳細を説明する。
20 第1トランジスタ
22 抵抗素子
24 内部回路
30 能動素子
32 能動素子
34 能動素子
36 インダクタ
38 インターフェース回路
40 駆動素子
100 基板
120 素子分離領域
140 ソース領域
160 ドレイン領域
200 下部配線層
210 下部層間絶縁層
220 ゲート電極
240 コンタクトプラグ
242 バリアメタル層
300 第1配線層
310 第1層間絶縁層
320 第1配線
322 バリアメタル層
340 第1ビア
342 バリアメタル層
344 金属
346 第1ビアホール
350 ソース電極
360 ドレイン電極
380 ビアコンタクト層
400 第2配線層
410 第2層間絶縁層
420 第2配線
422 バリアメタル層
440 第2ビア
442 バリアメタル層
446 第2ビアホール
450 ゲート電極
454 ゲートコンタクト層
460 半導体層
470 ゲート絶縁層
500 第3配線層
510 第3層間絶縁層
520 第3配線
522 バリアメタル層
600 電極パッド
601 第1の電極パッド
602 第2の電極パッド
610 接地パッド
620 I/Oパッド
Claims (32)
- 基板と、
前記基板上に設けられたCu配線層と、
前記Cu配線層を覆う第1層間絶縁層と、
前記第1層間絶縁層に接する半導体層と、
前記半導体層上に設けられたゲート絶縁層と、
前記ゲート絶縁層上に設けられAlを用いて形成されるゲート電極と、
前記第1層間絶縁層に設けられ、上端を介して前記半導体層に接する、少なくとも二つの第1ビアと、
を備える半導体装置。 - 請求項1に記載の半導体装置において、
前記基板は、半導体基板である半導体装置。 - 請求項1または2に記載の半導体装置において、
前記第1層間絶縁層上に設けられ、平面視で前記ゲート電極と異なる位置に設けられた第2配線をさらに備え、
前記ゲート電極は、前記第2配線と同じ材料で形成された層を含む半導体装置。 - 請求項1〜3のいずれか一項に記載の半導体装置において、
少なくとも一つの前記第1ビアは、平面視で前記ゲート電極の一部と重なっている半導体装置。 - 請求項4に記載の半導体装置において、
少なくとも二つの前記第1ビアは、平面視で前記ゲート電極の範囲内に形成されている半導体装置。 - 請求項1〜5のいずれか一項に記載の半導体装置において、
前記ゲート電極は、Alを含む半導体装置。 - 請求項1〜6のいずれか一項に記載の半導体装置において、
前記半導体層が接する前記第1層間絶縁層の上面および前記第1ビアの上面は、同一面を形成している半導体装置。 - 請求項1〜7のいずれか一項に記載の半導体装置において、
前記第1層間絶縁層、前記ゲート絶縁層および前記ゲート電極上に設けられた第2層間絶縁層と、
前記第2層間絶縁層に設けられ、下端を介して前記ゲート電極と接する第2ビアと、
をさらに備える半導体装置。 - 請求項8に記載の半導体装置において、
前記第2層間絶縁層上に設けられ、少なくとも平面視で前記第2ビアと重なる位置に設けられるとともに、前記第2ビアと一体として形成されている第3配線と、
をさらに備える半導体装置。 - 請求項8に記載の半導体装置において、
前記第2層間絶縁層上に設けられ、前記第2ビアに接するとともに、前記第2ビアと異なる材料で形成された第3配線と、
をさらに備える半導体装置。 - 請求項1〜10のいずれか一項に記載の半導体装置において、
前記基板の表層付近に設けられた第1トランジスタをさらに備える半導体装置。 - 請求項11に記載の半導体装置において、
前記第1トランジスタは、平面視で前記半導体層の一部と重なっている半導体装置。 - 請求項1〜12のいずれか一項に記載の半導体装置において、
少なくとも二つ以上設けられた前記第1ビアのうちの一方はソース電極であり、
前記第1ビアの他方は、平面視で前記ゲート電極の一部を挟んで前記ソース電極の反対側に位置するドレイン電極であり、
平面視での前記ドレイン電極と前記ゲート電極の中心との距離は、平面視での前記ソース電極と前記ゲート電極の中心との距離よりも長い半導体装置。 - 請求項1〜13のいずれか一項に記載の半導体装置において、
前記基板の表層付近に設けられた第1トランジスタと、
前記第1トランジスタを含む内部回路と、
最上層の層間絶縁層上に設けられ、前記内部回路に信号を供給する電極パッドと、
をさらに備え、
前記半導体層、前記ゲート絶縁層、前記ゲート電極および前記第1ビアは、第2トランジスタを形成しており、
前記内部回路は、前記第2トランジスタを介して前記電極パッドに接続している半導体装置。 - 請求項14に記載の半導体装置において、
第1電圧を供給する第1の前記電極パッドと、
前記第1電圧よりも低い第2電圧を供給する第2の前記電極パッドと、
前記第1の電極パッドおよび前記第2の電極パッドに接続され、前記第2トランジスタを含むインターフェース回路と、
をさらに備え、
前記内部回路は、前記インターフェース回路を介して、前記第1電圧で駆動される駆動素子に接続しており、
前記インターフェース回路は、前記内部回路からの信号に基づいて、前記駆動素子に前記第1電圧を供給し、前記駆動素子からの信号に基づいて、前記内部回路に前記第2電圧を供給する半導体装置。 - 請求項1〜12のいずれか一項に記載の半導体装置において、
少なくとも二つ以上設けられた前記第1ビアのうちの一方はソース電極であり、
前記第1ビアの他方は、平面視で前記ゲート電極の一部を挟んで前記ソース電極の反対側に位置するドレイン電極であり、
前記ソース電極は、前記ゲート電極と短絡し、
前記ゲート電極、前記ゲート絶縁層、前記半導体層、前記ソース電極および前記ドレイン電極は、ダイオードを形成している半導体装置。 - 請求項16に記載の半導体装置において、
前記基板の表層付近に設けられた第1トランジスタと、
前記第1トランジスタを含む内部回路と、
最上層の層間絶縁層上に設けられ、前記内部回路に信号を供給するI/Oパッドと、
前記最上層の層間絶縁層上に設けられ、前記内部回路に接地電位を供給する接地パッドと、
をさらに備え、
前記ダイオードは、前記I/Oパッドと前記接地パッドとの間に、前記I/Oパッドから前記接地パッドに向かう方向が順方向となる向きに接続されている半導体装置。 - 請求項1〜10のいずれか一項に記載の半導体装置において、
前記半導体層、前記ゲート絶縁層、前記ゲート電極および前記第1ビアは、容量素子を形成している半導体装置。 - 請求項18に記載の半導体装置において、
前記基板の表層付近に設けられた第1トランジスタと、
前記第1トランジスタを含む内部回路と、
最上層の層間絶縁層上に設けられ、前記内部回路に信号を供給する電極パッドと、
前記最上層の層間絶縁層上に設けられ、前記内部回路に接地電位を供給する接地パッドと、
をさらに備え、
前記容量素子は、前記電極パッドと前記接地パッドとの間に接続されている半導体装置。 - 請求項1〜19のいずれか一項に記載の半導体装置において、
前記半導体層は、酸化物半導体層である半導体装置。 - 請求項20に記載の半導体装置において、
前記半導体層は、
前記第1ビアと接する部分に設けられ、当該半導体層のうち相対的に酸素の濃度が低い酸素欠損層を備える半導体装置。 - 請求項20または21に記載の半導体装置において、
前記酸化物半導体層は、InGaZnO、InZnO、ZnO、ZnAlO、ZnCuO、NiO、SnO、またはCuOを含む半導体装置。 - 請求項1〜22のいずれか一項に記載の半導体装置において、
前記ゲート絶縁層は、SiO2、SiN、または、Hf、Zr、Al、TiもしくはTaを含む金属酸化物もしくは金属シリケイトである半導体装置。 - 請求項1〜23のいずれか一項に記載の半導体装置において、
前記ゲート電極は、前記ゲート絶縁層に接するゲートコンタクト層を備え、
当該ゲートコンタクト層は、
Ti、TiN、TiN/Ti、Ti/TiN、Ta、TaN、TaN/Ta、Ta/TaN、W、WN、W/TiN、WTi、TiSi、TaSi、WSi、TaC、TiC、WCまたはCuを含む半導体装置。 - 請求項1〜24のいずれか一項に記載の半導体装置において、
前記第1ビアは、前記半導体層に接するビアコンタクト層をさらに備え、
当該ビアコンタクト層は、
Ti、TiN、Mo、TaまたはTaNを含む半導体装置。 - 請求項1〜25のいずれか一項に記載の半導体装置において、
前記ゲート絶縁層の誘電率は、前記第1層間絶縁層よりも高い半導体装置。 - 基板上にCu配線層を形成する工程と、
前記Cu配線層を第1層間絶縁層で覆う工程と、
前記第1層間絶縁層に、少なくとも二つ以上の第1ビアを形成する工程と、
前記第1層間絶縁層および前記第1ビアに接するとともに、平面視で前記第1ビアと重なるように半導体層を形成する工程と、
前記半導体層上にゲート絶縁層を形成するゲート絶縁層形成工程と、
前記ゲート絶縁層上に、Alを用いてゲート電極を形成するゲート電極形成工程と、
を備える半導体装置の製造方法。 - 請求項27に記載の半導体装置の製造方法において、
前記ゲート電極形成工程において、
平面視で前記ゲート電極と異なる位置に配置するとともに、前記ゲート電極の少なくとも一部と同時に第2配線を形成する半導体装置の製造方法。 - 請求項27または28に記載の半導体装置の製造方法において、
前記ゲート絶縁層形成工程において、
平面視で前記第1ビアと重なる部分が残るように、前記ゲート絶縁層をパターニングし、
前記ゲート絶縁層形成工程の後、
パターニングされた前記ゲート絶縁層をマスクとして、前記半導体層を選択的に除去する半導体装置の製造方法。 - 請求項27〜29のいずれか一項に記載の半導体装置の製造方法において、
前記第1ビアを形成する工程の後で且つ前記半導体層を形成する工程の前において、不活性ガスにより前記第1ビアの上面をプラズマ処理する工程をさらに備える半導体装置の製造方法。 - 請求項27〜30のいずれか一項に記載の半導体装置の製造方法において、
前記第1層間絶縁層、前記ゲート絶縁層および前記ゲート電極上に第2層間絶縁層を形成する工程と、
前記第2層間絶縁層に、前記ゲート電極と接するように第2ビアホールを形成する工程と、
前記第2ビアホールを埋め込んで前記ゲート電極と接する第2ビアを形成するとともに、前記第2層間絶縁層上に位置する第3配線を前記第2ビアと一体として形成する工程と、
をさらに備える半導体装置の製造方法。 - 請求項27〜30のいずれか一項に記載の半導体装置の製造方法において、
前記第1層間絶縁層、前記ゲート絶縁層および前記ゲート電極上に第2層間絶縁層を形成する工程と、
前記第2層間絶縁層に、前記ゲート電極と接するように第2ビアホールを形成する工程と、
前記第2ビアホール内に金属を埋め込み、前記第2層間絶縁層上を平坦化することにより、第2ビアを形成する工程と、
前記第2層間絶縁層および前記第2ビアに接するように第3配線を形成する工程と、
をさらに備える半導体装置の製造方法。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011275182A JP5981711B2 (ja) | 2011-12-16 | 2011-12-16 | 半導体装置および半導体装置の製造方法 |
| US13/682,297 US8779594B2 (en) | 2011-12-16 | 2012-11-20 | Semiconductor device having multi-layered interconnect structure |
| TW101146733A TWI566363B (zh) | 2011-12-16 | 2012-12-11 | 半導體裝置及半導體裝置之製造方法 |
| CN201210544128.5A CN103178048B (zh) | 2011-12-16 | 2012-12-14 | 半导体器件和制造该半导体器件的方法 |
| US14/300,836 US9048291B2 (en) | 2011-12-16 | 2014-06-10 | Method of manufacturing a semiconductor device having multi-layered interconnect structure |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2011275182A JP5981711B2 (ja) | 2011-12-16 | 2011-12-16 | 半導体装置および半導体装置の製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2013125917A JP2013125917A (ja) | 2013-06-24 |
| JP5981711B2 true JP5981711B2 (ja) | 2016-08-31 |
Family
ID=48609207
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2011275182A Expired - Fee Related JP5981711B2 (ja) | 2011-12-16 | 2011-12-16 | 半導体装置および半導体装置の製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US8779594B2 (ja) |
| JP (1) | JP5981711B2 (ja) |
| CN (1) | CN103178048B (ja) |
| TW (1) | TWI566363B (ja) |
Families Citing this family (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP5794879B2 (ja) * | 2011-09-29 | 2015-10-14 | ルネサスエレクトロニクス株式会社 | 半導体装置及びそれを用いたSiPデバイス |
| US9418985B2 (en) * | 2013-07-16 | 2016-08-16 | Qualcomm Incorporated | Complete system-on-chip (SOC) using monolithic three dimensional (3D) integrated circuit (IC) (3DIC) technology |
| JP2015032661A (ja) * | 2013-08-01 | 2015-02-16 | ルネサスエレクトロニクス株式会社 | 半導体装置とその製造方法および半導体装置の実装方法 |
| EP2884542A3 (en) * | 2013-12-10 | 2015-09-02 | IMEC vzw | Integrated circuit device with power gating switch in back end of line |
| US20150243649A1 (en) * | 2014-02-21 | 2015-08-27 | Infineon Technologies Ag | Power Transistor Die with Capacitively Coupled Bond Pad |
| US9786633B2 (en) | 2014-04-23 | 2017-10-10 | Massachusetts Institute Of Technology | Interconnect structures for fine pitch assembly of semiconductor structures and related techniques |
| WO2016025451A1 (en) * | 2014-08-11 | 2016-02-18 | Massachusetts Institute Of Technology | Interconnect structures for assembly of multi-layer semiconductor devices |
| WO2016118209A2 (en) | 2014-11-05 | 2016-07-28 | Massachusetts Institute Of Technology | Multi-layer semiconductor devices fabricated using a combination of substrate and via structures and fabrication techniques |
| US9812587B2 (en) * | 2015-01-26 | 2017-11-07 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
| WO2017015432A1 (en) | 2015-07-23 | 2017-01-26 | Massachusetts Institute Of Technology | Superconducting integrated circuit |
| US10134972B2 (en) | 2015-07-23 | 2018-11-20 | Massachusetts Institute Of Technology | Qubit and coupler circuit structures and coupling techniques |
| US10242968B2 (en) | 2015-11-05 | 2019-03-26 | Massachusetts Institute Of Technology | Interconnect structure and semiconductor structures for assembly of cryogenic electronic packages |
| WO2017079417A1 (en) | 2015-11-05 | 2017-05-11 | Massachusetts Institute Of Technology | Interconnect structures for assembly of semiconductor structures including superconducting integrated circuits |
| US9853145B1 (en) * | 2016-10-04 | 2017-12-26 | Vanguard International Semiconductor Corporation | High-voltage semiconductor device and method of manufacturing the same |
| US10586909B2 (en) | 2016-10-11 | 2020-03-10 | Massachusetts Institute Of Technology | Cryogenic electronic packages and assemblies |
| KR20220066173A (ko) | 2017-08-31 | 2022-05-23 | 마이크론 테크놀로지, 인크 | 반도체 장치, 하이브리드 트랜지스터 및 관련 방법 |
| KR102333036B1 (ko) * | 2017-08-31 | 2021-12-02 | 마이크론 테크놀로지, 인크 | 금속 산화물 반도체 디바이스의 접촉을 위한 반도체 디바이스, 트랜지스터, 및 관련된 방법 |
| KR102497570B1 (ko) * | 2018-01-18 | 2023-02-10 | 삼성전자주식회사 | 반도체 장치 |
| JP2021064666A (ja) * | 2019-10-11 | 2021-04-22 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
| TWI762894B (zh) * | 2019-11-05 | 2022-05-01 | 友達光電股份有限公司 | 電路裝置 |
| KR20210085421A (ko) * | 2019-12-30 | 2021-07-08 | 에스케이하이닉스 주식회사 | 반도체 장치 |
| WO2021177071A1 (ja) * | 2020-03-03 | 2021-09-10 | ローム株式会社 | 電子部品 |
| US11990430B2 (en) | 2021-01-28 | 2024-05-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bonding structures of integrated circuit devices and method forming the same |
| US12002755B2 (en) | 2021-01-28 | 2024-06-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metallization layer and fabrication method |
| CN115172365A (zh) * | 2022-05-11 | 2022-10-11 | 中国科学院微电子研究所 | 一种三维集成电路及其制造方法 |
| US12463137B2 (en) | 2022-12-02 | 2025-11-04 | International Business Machines Corporation | Integrated circuit device with interconnects made of layered topological materials |
| WO2024229416A2 (en) * | 2023-05-03 | 2024-11-07 | The General Hospital Corporation | Systems and methods for plasmonic lasers |
Family Cites Families (36)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6354763A (ja) * | 1986-08-25 | 1988-03-09 | Mitsubishi Electric Corp | 半導体装置 |
| EP0585059B1 (en) * | 1992-08-21 | 1999-05-12 | STMicroelectronics, Inc. | Vertical memory cell processing and structure manufactured by that processing |
| JP3792688B2 (ja) * | 1992-11-04 | 2006-07-05 | セイコーエプソン株式会社 | アクティブマトリックス基板、及び液晶表示装置 |
| US5675185A (en) * | 1995-09-29 | 1997-10-07 | International Business Machines Corporation | Semiconductor structure incorporating thin film transistors with undoped cap oxide layers |
| US5936280A (en) * | 1997-04-21 | 1999-08-10 | Advanced Micro Devices, Inc. | Multilayer quadruple gate field effect transistor structure for use in integrated circuit devices |
| US6037216A (en) * | 1998-11-02 | 2000-03-14 | Vanguard International Semiconductor Corporation | Method for simultaneously fabricating capacitor structures, for giga-bit DRAM cells, and peripheral interconnect structures, using a dual damascene process |
| JP3410976B2 (ja) * | 1998-12-08 | 2003-05-26 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 薄膜及びバルク・シリコン・トランジスタを組み合わせる併合化論理及びメモリ集積回路チップとその形成方法 |
| JP3803631B2 (ja) * | 2002-11-07 | 2006-08-02 | 株式会社東芝 | 半導体装置及びその製造方法 |
| JP2005045203A (ja) * | 2003-07-10 | 2005-02-17 | Toshiba Corp | 磁気ランダムアクセスメモリ及びその製造方法 |
| CN100431155C (zh) * | 2004-06-28 | 2008-11-05 | 富士通株式会社 | 半导体器件及其制造方法 |
| JP2006210828A (ja) * | 2005-01-31 | 2006-08-10 | Fujitsu Ltd | 半導体装置とその製造方法 |
| JP4466853B2 (ja) * | 2005-03-15 | 2010-05-26 | セイコーエプソン株式会社 | 有機強誘電体メモリ及びその製造方法 |
| KR100621633B1 (ko) * | 2005-04-18 | 2006-09-19 | 삼성전자주식회사 | 적층된 트랜지스터들을 구비하는 반도체 장치의 형성 방법및 그에 의해 형성된 반도체 장치 |
| JP4971703B2 (ja) | 2005-07-04 | 2012-07-11 | 帝人デュポンフィルム株式会社 | 有機elディスプレイ基板用ポリエステルフィルム及びそれからなる有機elディスプレイ基板用ガスバリア性積層ポリエステルフィルム |
| US8263977B2 (en) | 2005-12-02 | 2012-09-11 | Idemitsu Kosan Co., Ltd. | TFT substrate and TFT substrate manufacturing method |
| JP2007157932A (ja) * | 2005-12-02 | 2007-06-21 | Seiko Epson Corp | 半導体装置および半導体装置の製造方法 |
| US7626257B2 (en) * | 2006-01-18 | 2009-12-01 | Infineon Technologies Ag | Semiconductor devices and methods of manufacture thereof |
| JP4977400B2 (ja) | 2006-05-09 | 2012-07-18 | 日本電気株式会社 | 半導体装置及びその製造方法 |
| JP2008028257A (ja) * | 2006-07-24 | 2008-02-07 | Toshiba Corp | 半導体装置及びその製造方法 |
| KR100895853B1 (ko) * | 2006-09-14 | 2009-05-06 | 삼성전자주식회사 | 적층 메모리 소자 및 그 형성 방법 |
| KR100891963B1 (ko) * | 2007-02-02 | 2009-04-08 | 삼성전자주식회사 | 단일 트랜지스터 디램 소자 및 그 형성방법 |
| JP2008262962A (ja) * | 2007-04-10 | 2008-10-30 | Seiko Epson Corp | 半導体装置、電子機器、半導体装置の製造方法および電子機器の製造方法 |
| US7846800B2 (en) * | 2008-03-06 | 2010-12-07 | Chartered Semiconductor Manufacturing, Ltd. | Avoiding plasma charging in integrated circuits |
| JP5202046B2 (ja) * | 2008-03-13 | 2013-06-05 | 株式会社半導体エネルギー研究所 | 半導体装置、半導体装置の作製方法 |
| KR20100018156A (ko) * | 2008-08-06 | 2010-02-17 | 삼성전자주식회사 | 적층형 반도체 소자 및 그 제조 방법 |
| JP2010093030A (ja) * | 2008-10-07 | 2010-04-22 | Panasonic Corp | 半導体装置の製造方法 |
| JP4905442B2 (ja) | 2008-12-05 | 2012-03-28 | ソニー株式会社 | 半導体装置およびその製造方法 |
| JP5781720B2 (ja) | 2008-12-15 | 2015-09-24 | ルネサスエレクトロニクス株式会社 | 半導体装置及び半導体装置の製造方法 |
| JP5685805B2 (ja) * | 2009-07-23 | 2015-03-18 | セイコーエプソン株式会社 | 半導体装置、半導体装置の製造方法、および電子機器 |
| EP2486595B1 (en) * | 2009-10-09 | 2019-10-23 | Semiconductor Energy Laboratory Co. Ltd. | Semiconductor device |
| JP5489705B2 (ja) * | 2009-12-26 | 2014-05-14 | キヤノン株式会社 | 固体撮像装置および撮像システム |
| CN104867984B (zh) * | 2009-12-28 | 2018-11-06 | 株式会社半导体能源研究所 | 制造半导体装置的方法 |
| KR20110098441A (ko) * | 2010-02-26 | 2011-09-01 | 삼성전자주식회사 | 그라핀 전자 소자 및 제조방법 |
| US8642416B2 (en) * | 2010-07-30 | 2014-02-04 | Monolithic 3D Inc. | Method of forming three dimensional integrated circuit devices using layer transfer technique |
| WO2013052679A1 (en) * | 2011-10-04 | 2013-04-11 | Qualcomm Incorporated | Monolithic 3-d integration using graphene |
| US20130135325A1 (en) * | 2011-11-29 | 2013-05-30 | Qualcomm Mems Technologies, Inc. | Systems, devices, and methods for driving an analog interferometric modulator |
-
2011
- 2011-12-16 JP JP2011275182A patent/JP5981711B2/ja not_active Expired - Fee Related
-
2012
- 2012-11-20 US US13/682,297 patent/US8779594B2/en active Active
- 2012-12-11 TW TW101146733A patent/TWI566363B/zh not_active IP Right Cessation
- 2012-12-14 CN CN201210544128.5A patent/CN103178048B/zh not_active Expired - Fee Related
-
2014
- 2014-06-10 US US14/300,836 patent/US9048291B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| TW201342562A (zh) | 2013-10-16 |
| TWI566363B (zh) | 2017-01-11 |
| CN103178048A (zh) | 2013-06-26 |
| US8779594B2 (en) | 2014-07-15 |
| US20130153888A1 (en) | 2013-06-20 |
| JP2013125917A (ja) | 2013-06-24 |
| CN103178048B (zh) | 2017-04-12 |
| US20140295657A1 (en) | 2014-10-02 |
| US9048291B2 (en) | 2015-06-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5981711B2 (ja) | 半導体装置および半導体装置の製造方法 | |
| JP5781720B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| CN107256846B (zh) | 半导体装置及其制造方法 | |
| TWI540725B (zh) | 半導體裝置及半導體裝置之製造方法 | |
| KR102469899B1 (ko) | Mol 인터커넥트 구조 및 제조 방법 | |
| CN102800707B (zh) | 半导体器件及其制造方法 | |
| US9053961B2 (en) | Semiconductor device and method of manufacturing the semiconductor device | |
| JP6113500B2 (ja) | 半導体装置及び半導体装置の製造方法 | |
| US20220384487A1 (en) | Memory device and method of forming the same | |
| CN113823676A (zh) | 半导体装置以及其制作方法 | |
| TW202145542A (zh) | 鐵電記憶體裝置及其形成方法 | |
| US20220367353A1 (en) | Semiconductor devices and methods of manufacturing | |
| JP6282505B2 (ja) | 半導体装置 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20140812 |
|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150318 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150331 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150527 |
|
| A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20150818 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160516 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20160729 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5981711 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| LAPS | Cancellation because of no payment of annual fees |