JP5562925B2 - 電界効果トランジスタ - Google Patents
電界効果トランジスタ Download PDFInfo
- Publication number
- JP5562925B2 JP5562925B2 JP2011259277A JP2011259277A JP5562925B2 JP 5562925 B2 JP5562925 B2 JP 5562925B2 JP 2011259277 A JP2011259277 A JP 2011259277A JP 2011259277 A JP2011259277 A JP 2011259277A JP 5562925 B2 JP5562925 B2 JP 5562925B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- transistor device
- mode transistor
- etch stop
- recess
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0163—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including enhancement-mode IGFETs and depletion-mode IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/40—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
- H10D30/47—FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 2D charge carrier gas channels, e.g. nanoribbon FETs or high electron mobility transistors [HEMT]
- H10D30/471—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT]
- H10D30/473—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT
- H10D30/4732—High electron mobility transistors [HEMT] or high hole mobility transistors [HHMT] having confinement of carriers by multiple heterojunctions, e.g. quantum well HEMT using Group III-V semiconductor material
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/05—Manufacture or treatment characterised by using material-based technologies using Group III-V technology
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/86—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of Schottky-barrier gate FETs
Landscapes
- Junction Field-Effect Transistors (AREA)
Description
一実施の形態では、デプレッションモードトランジスタデバイスは、第1の層とショットキー接触するゲート電極を含み、エンハンスメントモードデバイスは、InGaP層とショットキー接触するゲート電極を含む。
一実施の形態では、InGaP層はIn0.48Ga0.52Pであり、該層は、最初に述べたGaAs層及びAl0.23GaAs層と格子整合し、それにより構造に蓄積される歪みが低減する。
本発明の別の特徴によれば、III−V基板構造を形成する方法が提供され、III−V基板構造は、構造の第1の領域に配置されるエンハンスメントモードトランジスタデバイスと、構造の横方向にずれた第2の領域に配置されるデプレッションモードトランジスタデバイスとを有し、デプレッションモードトランジスタデバイス及びエンハンスメントモードトランジスタデバイスのためのチャネル層を有する。本方法は、チャネル層の上のエンハンスメントモードトランジスタデバイスInGaPエッチストップ層と、InGaP層の上のAlGaAs層と、AlGaAs層の上のAlAsデプレッションモードトランジスタデバイスエッチストップ層と、AlAsデプレッションモードトランジスタデバイスエッチストップ層の上のGaAs層とを提供することを含む。本方法は、エッチングされた構造の上に第1のマスクを提供することを含み、該第1のマスクは構造の第1の領域の上に配置される窓を有し、構造の第2の領域をマスクする。窓によって露出される構造の第1の領域の部分にエッチング液を接触させ、それにより、GaAs層内に、次いでAlAs層内に入り、AlGaAs層で終止する第1のリセスを形成する。第1のマスクを除去する。エッチングされた構造の上に第2のマスクを提供し、該第2のマスクは、構造の第2の領域の上に配置される窓を有し、構造の第1の領域をマスクする。窓によって露出された構造の第2の領域の部分にエッチング液を接触させ、それによりGaAs層内に、次いでAlAs層内に、次いでAlGaAs層内に入りInGaP層で終止する第2のリセスを形成する。
一実施の形態では、第2のGaAs層を形成し、この第2のGaAs層とオーミック接触するトランジスタデバイスのためのソース電極及びドレイン電極を形成する。
チャネル層20の上には、バンドギャップが広い材料のアルミニウムガリウム砒素スペーサ層22が配置されており、それは、下部のドープされていないスペーサ領域(図示せず)を有し、30オングストロームから50オングストロームの典型的な厚さであり、チャネル層20に対して電荷ドナー領域を提供する。
第1のマスク(図2)40に、第1の領域8の一部にわたって配置される窓42と、第2の領域11の一部にわたって配置される窓44とを設ける。エッチング液、ここではクエン酸を、窓42、44によって露出される構造の部分に接触させることにより、第1の領域8の第1のリセス45と、構造10の第2の部分11の第1のリセス47とを形成する。こうした第1のリセスは、N型導電性GaAs層34及びAlAs第1リセスエッチストップ層32を貫通し、N型導電性AlGaAs層30で終止する。
エッチングされた構造10の上に第2のマスク50(図3)を設ける。こうした第2のマスク50は、構造10の第1の領域8においてエッチングされた第1のリセス45(図2)の上に配置される窓52を有し、こうした第2のマスク50は、構造10の第2の領域11に形成された第1のリセス47(図2)をマスクする。
エッチングされた構造の上に第3のマスク60(図4)を設ける。こうした第3のマスク60は、構造10の第2の領域11においてエッチングされた第1のリセス47の上に配置される窓62を有し、こうした第3のマスク60は、構造10の第1の領域8に形成されたリセス45、49(図2及び図3)をマスクする。
図6を参照すると、第1の領域8に形成された第2のリセス49を終止させるAlGaAs層26とショットキー接触するゲート電極70を形成し、第2の領域11に形成された第2のリセスを終止させるInGaP層24とショットキー接触するゲート電極72を形成する。
なお、領域8に形成されるデプレッションモード電界効果トランジスタ(FET)デバイス40は、第2のGaAs層34及びAlAs第1リセスエッチストップ層32を貫通し幅狭部分で終止する幅広部分を有するゲートリセスを有することに留意されたい。この幅狭部分は、第1のGaAs層30及びAlAsデプレッションモードトランジスタデバイスエッチストップ層28を貫通し、AlGaAs層26で終止する。
Claims (9)
- III−V基板構造(12)であって、該構造の第1の領域(11)に配置されるエンハンスメントモードトランジスタデバイス(41)と、該構造の横方向にずれた第2の領域(8)に配置されるデプレッションモードトランジスタデバイス(40)とを有し、該デプレッションモードトランジスタデバイス(40)及び前記エンハンスメントモードトランジスタデバイス(41)のためのチャネル層(20)を有し、
該チャネル層(20)の上に配置されるエンハンスメントモードトランジスタデバイスInGaPエッチストップ層(24)と、
前記InGaP層(24)の上に配置される第1の層(26)と、
該第1の層(26)の上に配置されるデプレッションモードトランジスタデバイスエッチストップ層(28)と、
該デプレッションモードトランジスタデバイスエッチストップ層(28)の上に配置される第2の層(30)と、
を有するIII−V基板構造を具備する半導体構造(10)であって、
前記デプレッションモードトランジスタデバイス(40)は、前記第2の層(30)及び前記デプレッションモードトランジスタデバイスエッチストップ層(28)を貫通し前記第1の層(26)で終止するゲートリセス(49)を有し、
前記エンハンスメントモードトランジスタデバイス(41)は、前記第2の層(30)、前記デプレッションモードトランジスタデバイスエッチストップ層(28)、前記第1の層(26)を貫通し前記InGaP層(24)で終止するゲートリセスを有し、
前記第1の層(26)の材料はInGaPとは異なり、
前記第1の層(26)が、AlGaAs層であり、
前記デプレッションモードトランジスタデバイスエッチストップ層(28)がAlAs層であり、
前記第2の層(30)がGaAs層である、
半導体構造(10)。 - 前記デプレッションモードトランジスタデバイス(40)は、前記第1の層(26)とショットキー接触するゲート電極(70)を含み、前記エンハンスメントモードデバイス(41)は、前記InGaP層(24)とショットキー接触するゲート電極(72)を含む、請求項1に記載の半導体構造。
- 前記InGaP層(24)はIn0.48Ga0.52Pであり、該層は前記第1の層(26)に格子整合する、請求項2に記載の半導体構造。
- 請求項1に記載の半導体構造であって、さらに、
前記GaAs層(30)の上に配置されるAlAs第1リセスエッチストップ層(32)と、
該AlAs第1リセスエッチストップ層(32)の上に配置される第2のGaAs層(34)と、
を備えており、
前記デプレッションモードトランジスタデバイス(40)が、前記第2のGaAs層(34)及び前記AlAs第1リセスエッチストップ層(32)を貫通し幅狭部分(49)で終止する幅広部分(45)を有するゲートリセスを有しており、該幅狭部分(49)が、前記GaAs層(30)及び前記AlAsデプレッションモードトランジスタデバイスエッチストップ層(28)を貫通し、前記AlGaAs層(26)で終止し、
前記エンハンスメントモードトランジスタデバイス(41)が、前記第2のGaAs層(34)、前記AlAs第1リセスエッチストップ層(32)を貫通し幅狭部分(53)で終止する幅広部分(47)を有するゲートリセスを有しており、前記幅狭部分(53)が、前記GaAs層(30)、前記AlAsデプレッションモードトランジスタデバイスエッチストップ層(28)、前記AlGaAs層(26)を貫通し、前記InGaP層(24)で終止する、
半導体構造。 - 前記第2のGaAs層とオーミック接触する前記トランジスタデバイスのためのソース電極及びドレイン電極を含む、請求項4に記載の半導体構造。
- III−V基板構造の第1の領域(11)に配置されるエンハンスメントモードトランジスタデバイス(41)と、前記構造の横方向にずれた第2の領域(8)に配置されるデプレッションモードトランジスタデバイス(40)とを有するIII−V基板構造を形成する方法であって、前記構造は、前記デプレッションモードトランジスタデバイス(40)及び前記エンハンスメントモードトランジスタデバイス(41)のためのチャネル層(20)を有し、該方法は、
構造を設けるステップであって、該構造が、前記チャネル層(20)の上のエンハンスメントモードトランジスタデバイスInGaPエッチストップ層(24)と、前記InGaP層(24)の上の第1の層(26)と、該第1の層(26)の上のデプレッションモードトランジスタデバイスエッチストップ層(28)と、該デプレッションモードトランジスタデバイスエッチストップ層(28)の上の第2の層(30)とを有し、前記第1の層(26)に使用される材料はInGaPとは異なる、ステップと、
前記構造の前記第2の領域(8)の上に配置される窓(52)を有する第1のマスク(50)を設けるステップであって、該第1のマスク(50)は前記構造の前記第1の領域(11)をマスクするステップと、
前記窓(52)によって露出される前記構造の前記第2の領域(8)の部分にエッチング液を接触させて、前記第2の層(30)、前記デプレッションモードトランジスタデバイスエッチストップ層(28)を貫通し前記第1の層(26)で終止する第1のリセス(49)を形成するステップと、
前記第1のマスクを除去するステップと、
前記エッチングされた構造の上に第2のマスク(60)を設けるステップであって、該第2のマスク(60)は、前記構造の前記第1の領域(11)の上に配置される窓(62)を有し、該構造の前記第2の領域(8)をマスクするステップと、
前記窓(60)によって露出される前記構造の前記第1の領域(11)の部分にエッチング液を接触させ、それにより該第1の領域(11)に第2のリセス(53)を形成するステップであって、該第2のリセス(53)が、前記第2の層(30)、前記デプレッションモードトランジスタデバイスエッチストップ層(28)、前記第1の層(26)を貫通し、前記InGaP層(24)で終止するステップと、
を含み、
前記第1の層(26)がAlGaAs層として設けられ、前記デプレッションモードトランジスタデバイスエッチストップ層(28)がAlAs層として設けられ、前記第2の層(30)がGaAs層として設けられることを特徴とする、
方法。 - 請求項6に記載の方法であって、
前記構造に、更に、前記第2の層(30)の上にAlAs第1リセスエッチストップ層(32)を、及び該AlAs第1リセスエッチストップ層(32)の上に第2のGaAs層(34)を設けるステップと、
前記第1のマスクを設けるステップ及び前記第2のマスクを設けるステップの前に、マスク(40)に前記第1の領域(11)の一部の上に配置される窓(44)、及び前記第2の領域(8)の一部の上に配置される窓(42)を設けるステップと、
前記窓(42,44)によって露出された前記構造の部分にエッチング液を接触させ、それにより該構造の前記第1の領域(11)の第1のリセス(47)と前記第2の領域(8)の第1のリセス(45)とを形成するステップであって、該第1のリセス(45,47)は前記第2のGaAs層(34)及び前記AlAs第1リセスエッチストップ層(32)を貫通し前記AlGaAs層(30)で終止するステップと、
前記マスクを除去するステップと、を備えており、
これにより、前記第1のマスクを設けるステップ及び前記第2のマスクを設けるステップが、前記第1リセス(45,47)を広げてリセス(49,53)を形成する、
方法。 - 前記第2の領域(8)内で前記AlGaAs層(28)とショットキー接触するゲート電極(70)を形成するステップと、前記第1の領域(11)内で前記InGaP層(24)とショットキー接触するゲート電極(72)を形成するステップとを含む、請求項6または7に記載の方法。
- 前記第2のGaAs層(34)とオーミック接触する前記トランジスタデバイス(40,41)のためのソース電極(76)及びドレイン電極(78,80)を形成するステップを含む、請求項8に記載の方法。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/854,705 US7183592B2 (en) | 2004-05-26 | 2004-05-26 | Field effect transistor |
| US10/854,705 | 2004-05-26 |
Related Parent Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007515194A Division JP4913046B2 (ja) | 2004-05-26 | 2005-05-19 | エンハンスメントモードトランジスタデバイスとデプレッションモードトランジスタデバイスとを有するiii−v基板構造を形成する方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JP2012074722A JP2012074722A (ja) | 2012-04-12 |
| JP5562925B2 true JP5562925B2 (ja) | 2014-07-30 |
Family
ID=35094523
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007515194A Expired - Lifetime JP4913046B2 (ja) | 2004-05-26 | 2005-05-19 | エンハンスメントモードトランジスタデバイスとデプレッションモードトランジスタデバイスとを有するiii−v基板構造を形成する方法 |
| JP2011259277A Expired - Lifetime JP5562925B2 (ja) | 2004-05-26 | 2011-11-28 | 電界効果トランジスタ |
Family Applications Before (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP2007515194A Expired - Lifetime JP4913046B2 (ja) | 2004-05-26 | 2005-05-19 | エンハンスメントモードトランジスタデバイスとデプレッションモードトランジスタデバイスとを有するiii−v基板構造を形成する方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (2) | US7183592B2 (ja) |
| EP (1) | EP1749313B1 (ja) |
| JP (2) | JP4913046B2 (ja) |
| KR (1) | KR101152342B1 (ja) |
| TW (1) | TWI362750B (ja) |
| WO (1) | WO2005119778A2 (ja) |
Families Citing this family (27)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7345309B2 (en) * | 2004-08-31 | 2008-03-18 | Lockheed Martin Corporation | SiC metal semiconductor field-effect transistor |
| JP4284254B2 (ja) * | 2004-09-07 | 2009-06-24 | 富士通株式会社 | 電界効果型半導体装置 |
| WO2006038390A1 (ja) * | 2004-09-30 | 2006-04-13 | Sanken Electric Co., Ltd. | 半導体装置 |
| JP4843927B2 (ja) * | 2004-10-13 | 2011-12-21 | ソニー株式会社 | 高周波集積回路 |
| US7626218B2 (en) * | 2005-02-04 | 2009-12-01 | Raytheon Company | Monolithic integrated circuit having enhancement mode/depletion mode field effect transistors and RF/RF/microwave/milli-meter wave milli-meter wave field effect transistors |
| JP4723463B2 (ja) * | 2005-12-01 | 2011-07-13 | シャープ株式会社 | 半導体装置 |
| US20070278523A1 (en) * | 2006-06-05 | 2007-12-06 | Win Semiconductors Corp. | Structure and a method for monolithic integration of HBT, depletion-mode HEMT and enhancement-mode HEMT on the same substrate |
| US7842591B2 (en) * | 2006-06-05 | 2010-11-30 | Win Semiconductors Corp. | Method of fabricating short-gate-length electrodes for integrated III-V compound semiconductor devices |
| JP2008010468A (ja) * | 2006-06-27 | 2008-01-17 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| JP5431652B2 (ja) * | 2007-04-02 | 2014-03-05 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| JP2008263146A (ja) * | 2007-04-13 | 2008-10-30 | Matsushita Electric Ind Co Ltd | 半導体装置およびその製造方法 |
| US20100244105A1 (en) * | 2009-03-31 | 2010-09-30 | Kiuchul Hwang | Transistors having temperature stable schottky contact metals |
| US8748244B1 (en) * | 2010-01-13 | 2014-06-10 | Hrl Laboratories, Llc | Enhancement and depletion mode GaN HMETs on the same substrate |
| US8470652B1 (en) | 2011-05-11 | 2013-06-25 | Hrl Laboratories, Llc | Monolithic integration of group III nitride enhancement layers |
| US8610173B2 (en) | 2011-08-01 | 2013-12-17 | Selex Sistemi Integrati S.P.A. | Enhancement/depletion PHEMT device |
| RU2563544C1 (ru) * | 2014-06-10 | 2015-09-20 | Акционерное общество "Научно-производственное предприятие "Исток" имени А.И. Шокина" (АО "НПП "Исток" им. Шокина") | Полупроводниковая гетероструктура |
| US20150372096A1 (en) * | 2014-06-20 | 2015-12-24 | Ishiang Shih | High Electron Mobility Transistors and Integrated Circuits with Improved Feature Uniformity and Reduced defects for Microwave and Millimetre Wave Applications |
| US9502535B2 (en) * | 2015-04-10 | 2016-11-22 | Cambridge Electronics, Inc. | Semiconductor structure and etch technique for monolithic integration of III-N transistors |
| US9536984B2 (en) * | 2015-04-10 | 2017-01-03 | Cambridge Electronics, Inc. | Semiconductor structure with a spacer layer |
| US9614069B1 (en) * | 2015-04-10 | 2017-04-04 | Cambridge Electronics, Inc. | III-Nitride semiconductors with recess regions and methods of manufacture |
| CN108604596A (zh) | 2015-07-17 | 2018-09-28 | 剑桥电子有限公司 | 用于半导体装置的场板结构 |
| US10431695B2 (en) | 2017-12-20 | 2019-10-01 | Micron Technology, Inc. | Transistors comprising at lease one of GaP, GaN, and GaAs |
| TWI642183B (zh) * | 2017-12-25 | 2018-11-21 | 新唐科技股份有限公司 | 氮化物半導體元件 |
| US10825816B2 (en) * | 2017-12-28 | 2020-11-03 | Micron Technology, Inc. | Recessed access devices and DRAM constructions |
| US10734527B2 (en) | 2018-02-06 | 2020-08-04 | Micron Technology, Inc. | Transistors comprising a pair of source/drain regions having a channel there-between |
| US10811407B2 (en) * | 2019-02-04 | 2020-10-20 | Win Semiconductor Corp. | Monolithic integration of enhancement mode and depletion mode field effect transistors |
| US11081485B2 (en) * | 2019-10-23 | 2021-08-03 | Win Semiconductors Corp. | Monolithic integrated circuit device having gate-sinking pHEMTs |
Family Cites Families (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH02148740A (ja) * | 1988-11-29 | 1990-06-07 | Fujitsu Ltd | 半導体装置及びその製造方法 |
| JP2867472B2 (ja) * | 1989-10-04 | 1999-03-08 | 富士通株式会社 | 半導体装置 |
| JP3044396B2 (ja) * | 1991-01-10 | 2000-05-22 | 富士通株式会社 | E/d型電界効果半導体装置の製造方法 |
| JPH06216326A (ja) * | 1993-01-13 | 1994-08-05 | Fujitsu Ltd | 半導体装置の製造方法 |
| JPH0714853A (ja) | 1993-06-18 | 1995-01-17 | Fujitsu Ltd | シリコン基板上の化合物半導体装置とその製造方法 |
| JPH09246530A (ja) * | 1996-03-08 | 1997-09-19 | Hitachi Cable Ltd | ガリウム・インジウム・リン系高電子移動度トランジスタ |
| JP3483716B2 (ja) * | 1996-12-09 | 2004-01-06 | 三菱電機株式会社 | 半導体装置 |
| JPH1140578A (ja) * | 1997-07-18 | 1999-02-12 | Mitsubishi Electric Corp | 半導体装置及びその製造方法 |
| JP3588988B2 (ja) * | 1997-09-18 | 2004-11-17 | 三菱電機株式会社 | 半導体装置 |
| JP3416532B2 (ja) * | 1998-06-15 | 2003-06-16 | 富士通カンタムデバイス株式会社 | 化合物半導体装置及びその製造方法 |
| JP2000012561A (ja) * | 1998-06-18 | 2000-01-14 | Nec Corp | 半導体装置およびその製造方法 |
| KR100379619B1 (ko) | 2000-10-13 | 2003-04-10 | 광주과학기술원 | 단일집적 e/d 모드 hemt 및 그 제조방법 |
| US6703638B2 (en) * | 2001-05-21 | 2004-03-09 | Tyco Electronics Corporation | Enhancement and depletion-mode phemt device having two ingap etch-stop layers |
| JP2003258003A (ja) * | 2002-03-06 | 2003-09-12 | Hitachi Ltd | 半導体装置及びその製造方法 |
| US7449728B2 (en) * | 2003-11-24 | 2008-11-11 | Tri Quint Semiconductor, Inc. | Monolithic integrated enhancement mode and depletion mode field effect transistors and method of making the same |
-
2004
- 2004-05-26 US US10/854,705 patent/US7183592B2/en not_active Expired - Lifetime
-
2005
- 2005-05-19 KR KR1020067023059A patent/KR101152342B1/ko not_active Expired - Lifetime
- 2005-05-19 WO PCT/US2005/017710 patent/WO2005119778A2/en not_active Ceased
- 2005-05-19 EP EP05763892.6A patent/EP1749313B1/en not_active Ceased
- 2005-05-19 JP JP2007515194A patent/JP4913046B2/ja not_active Expired - Lifetime
- 2005-05-25 TW TW094117102A patent/TWI362750B/zh not_active IP Right Cessation
- 2005-12-28 US US11/319,843 patent/US7361536B2/en not_active Expired - Lifetime
-
2011
- 2011-11-28 JP JP2011259277A patent/JP5562925B2/ja not_active Expired - Lifetime
Also Published As
| Publication number | Publication date |
|---|---|
| EP1749313B1 (en) | 2016-04-20 |
| JP4913046B2 (ja) | 2012-04-11 |
| KR101152342B1 (ko) | 2012-06-11 |
| JP2008500733A (ja) | 2008-01-10 |
| WO2005119778A3 (en) | 2006-03-02 |
| TWI362750B (en) | 2012-04-21 |
| EP1749313A2 (en) | 2007-02-07 |
| JP2012074722A (ja) | 2012-04-12 |
| TW200625640A (en) | 2006-07-16 |
| US20050263789A1 (en) | 2005-12-01 |
| US7183592B2 (en) | 2007-02-27 |
| KR20070022036A (ko) | 2007-02-23 |
| US7361536B2 (en) | 2008-04-22 |
| WO2005119778A2 (en) | 2005-12-15 |
| US20060102932A1 (en) | 2006-05-18 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JP5562925B2 (ja) | 電界効果トランジスタ | |
| US7541232B2 (en) | Method for fabrication of devices in a multi-layer structure | |
| KR100379619B1 (ko) | 단일집적 e/d 모드 hemt 및 그 제조방법 | |
| US5140386A (en) | High electron mobility transistor | |
| JP3233207B2 (ja) | 電界効果トランジスタの製造方法 | |
| JPH03292744A (ja) | 化合物半導体装置およびその製造方法 | |
| JP4371668B2 (ja) | 半導体装置 | |
| US20240379834A1 (en) | Recessed-gate high-electron-mobility transistors with doped barriers and round gate foot corners | |
| KR101160139B1 (ko) | 세 개의 전계 효과 트랜지스터를 갖는 모놀리식 집적 회로 | |
| US20060202299A1 (en) | Semiconductor devices integrating high-voltage and low-voltage field effect transistors on the same wafer | |
| US5824575A (en) | Semiconductor device and method of manufacturing the same | |
| Kao et al. | Very high voltage AlGaAs/InGaAs pseudomorphic power HEMTs | |
| US20060175631A1 (en) | Monolithic integrated circuit having enhanced breakdown voltage | |
| JP2002270821A (ja) | 電界効果型半導体装置の製造方法 | |
| JPH09307100A (ja) | 電界効果型半導体装置 | |
| KR100349368B1 (ko) | 초고주파 반도체 소자 및 그의 제조방법 | |
| JP2864910B2 (ja) | 化合物半導体電界効果トランジスタ | |
| JPH0357228A (ja) | 化合物半導体装置 | |
| JP2000307101A (ja) | 半導体装置およびその製造方法 | |
| JPH08321512A (ja) | 電界効果トランジスタとその製造方法 | |
| JPH10261654A (ja) | 電界効果トランジスタおよびそれを用いた増幅回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130822 |
|
| A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130826 |
|
| A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131126 |
|
| TRDD | Decision of grant or rejection written | ||
| A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140515 |
|
| A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140611 |
|
| R150 | Certificate of patent or registration of utility model |
Ref document number: 5562925 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
| EXPY | Cancellation because of completion of term |