[go: up one dir, main page]

JP3338002B2 - 画像メモリ機能付き映像装置 - Google Patents

画像メモリ機能付き映像装置

Info

Publication number
JP3338002B2
JP3338002B2 JP14843799A JP14843799A JP3338002B2 JP 3338002 B2 JP3338002 B2 JP 3338002B2 JP 14843799 A JP14843799 A JP 14843799A JP 14843799 A JP14843799 A JP 14843799A JP 3338002 B2 JP3338002 B2 JP 3338002B2
Authority
JP
Japan
Prior art keywords
read
memory
writing
buffer memories
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP14843799A
Other languages
English (en)
Other versions
JP2000341585A (ja
Inventor
信 須部
俊幸 佐野
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP14843799A priority Critical patent/JP3338002B2/ja
Publication of JP2000341585A publication Critical patent/JP2000341585A/ja
Application granted granted Critical
Publication of JP3338002B2 publication Critical patent/JP3338002B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Television Signal Processing For Recording (AREA)
  • Studio Devices (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Input (AREA)
  • Picture Signal Circuits (AREA)

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は、映像処理を行なう
画像メモリ機能付き映像装置に関し、特に従来のように
映像専用の3ポートのフィールドメモリを使用すること
なく、情報処理装置等では一般的でかつ安価なSRAM
やDRAM等の1ポートのメモリ1個を使用して複数回
の書き込みや読み出しを実現するものである。
【0002】
【従来の技術】従来、映像信号処理装置は画面の一部ま
たは全体をメモリに保存させ、このメモリ内の信号を処
理することにより、ノイズ低減や特殊効果等の機能を実
現させている。メモリを用いた映像信号処理装置では小
型化、低消費電力化、低価格化の要求に応えるため、少
ないメモリ容量で様々な機能をメモリを使用して実現す
る工夫が行なわれている。
【0003】例えば、特開平8−307760号公報に
は、少ないメモリ容量で様々な機能をメモリを使用して
実現する方法が提案されている。
【0004】以下、図20を用いて従来の映像装置につ
いて説明する。図20において、映像入力101より入力
された信号は、書き込み制御回路103の制御信号によ
り、フィールドメモリ102の書き込みポートに書き込ま
れる。フィールドメモリ102に書き込まれた信号は、1
フィールド期間遅延後に第1読み出し制御回路104の制
御信号により、フィールドメモリ102の第1読み出しポ
ートより読み出され、また、第2読み出し制御回路105
の制御信号により、フィールドメモリ102の第2読み出
しポートより読み出される。
【0005】第1読み出し制御回路104は、読み出し先
頭相対アドレス107より与えられるアドレスから読み出
し終了相対アドレス108で与えられるアドレスまでの領
域を読み出すように制御を行なう。そして、フィールド
メモリ102の第1読み出しポートより読み出された信号
は、映像出力106より出力され、図示していない補間回
路によって電子式拡大が行なわれる。
【0006】第2読み出し制御回路105は、書き込まれ
た全領域の信号を読み出し、フィールドメモリ102の第
2読み出しポートより読み出された信号は、図示してい
ない巡回型ノイズ低減回路によってノイズ低減用の信号
として使用される。書き込み制御回路103は読み出し終
了アドレス108で与えられるアドレスの次のアドレスよ
り書き込みを行なうように制御することで、フィールド
メモリ102をリング状に使用し、よって、書き込みアド
レスが第1読み出しアドレスを追い越すことがなくな
る。なお、同期信号端子109は、同期信号の入力により
書き込み回路103、第1読み出し制御回路104、第2読み
出し制御回路105の動作の同期を取るために配置され
る。
【0007】このように1個の書き込みポートと2個の
読み出しポートを有する3ポートのフィールドメモリを
使用してリング状にフィールドメモリを制御することに
より電子式拡大機能と巡回型ノイズ低減機能等の複数機
能を同時に両立させることができる。
【0008】
【発明が解決しようとする課題】しかしながら、従来の
映像装置で使用されている3ポートのフィールドメモリ
は映像装置専用であり、一般的に情報処理装置等で使用
される1ポートのSRAMやDRAMに比べて非常に高
価であるという問題が有った。
【0009】本発明はこのような従来の問題を解決する
ものであり、従来のように映像専用の3ポートのフィー
ルドメモリを使用することなく、情報処理装置等では一
般的でかつ安価なSRAMやDRAM等の1ポートのメ
モリ1個を使用して複数回の書き込みや読み出しを実現
することができる画像メモリ機能付き映像装置を提供す
ることを目的とする。
【0010】
【課題を解決するための手段】この目的を達成するため
に、本発明の画像メモリ機能付き映像装置は、m個(m
≧1でかつ自然数)の書き込み用バッファメモリおよび
n個(n≧1でかつ自然数)の読み出し用バッファメモ
リを使用して通常の書き込みや読み出し周波数の(m+
n)倍以上の周波数で時分割に1ポートのメモリへの書
き込みおよび読み出しを行なうようにしたものである。
【0011】このように本発明によれば、一般的でかつ
安価な1ポートのメモリ1個を使用してもメモリに対し
てm個の書き込みおよびn個の読み出しを行ない、(m
+n)ポートのメモリと同様の動作を行なわせることが
できる画像メモリ機能付き映像装置が得られる。
【0012】
【発明の実施の形態】本発明の請求項1に記載の発明
は、1フィールド分以上の画像の記憶容量を持つ1ポー
トのメモリと、m個(m≧1かつ自然数)の書き込み用
バッファメモリと、前記m個の書き込み用バッファメモ
リの書き込みを制御するm個の書き込み制御部と、n個
n≧2かつ自然数)の読み出し用バッファメモリと、
前記n個の読み出し用バッファメモリの読み出しを制御
するn個読み出し制御部と、前記m個の書き込み用バッ
ファメモリの読み出しと前記n個の読み出し用バッファ
メモリの書き込みと1フィールド分以上の画像の記憶容
量を持つ1ポートのメモリの書き込みおよび読み出しを
制御するメモリ入出力制御部とを備え、映像入力を前記
m個の書き込み用バッファメモリへ前記m個の書き込み
制御部で制御して書き込み、前記メモリ入出力制御部の
制御により前記m個の書き込み用バッファメモリの読み
出し信号を前記1フィールド分以上の画像の記憶容量を
持つ1ポートのメモリへ書き込み、前記1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリから遅延
した信号を読み出して前記n個の読み出し用バッファメ
モリへ書き込み、前記n個の読み出し用バッファメモリ
の読み出しを前記n個の読み出し制御部で制御して読み
出し信号を映像出力として出力するとともに、前記1フ
ィールド分以上の画像の記憶容量を持つ1ポートのメモ
リに対して1つの書き込みまたは読み出しのみを時分割
で行なうように前記m個の書き込み用バッファメモリへ
の書き込みおよび前記n個の読み出し用バッファメモリ
への読み出しを行なう周波数の(m+n)倍以上の周波
数で前記m個の書き込み用バッファメモリの読み出しお
よび前記n個の読み出し用バッファメモリの書き込みを
行なうように前記メモリ入出力制御部で制御して時分割
(m+n)倍速変換を行なうようにし、さらに、少なく
とも1個の読み出し用バッファメモリの映像出力は電子
式拡大処理を施され、さらに別の少なくとも1個の読み
出し用バッファメモリの映像出力はノイズ低減処理を施
されることを特徴とする画像メモリ機能付き映像装置で
あり、1ポートのメモリに対してm個の書き込み用バッ
ファメモリの読み出しおよびn個の読み出し用バッファ
メモリの書き込みを時分割に(m+n)倍以上の周波数
で行なうことにより、(m+n)ポートのメモリと同様
の動作を行ない、1個以上の読み出し用バッファメモリ
の映像出力で電子式拡大処理を行ない、さらに別の1個
以上の読み出し用バッファメモリの映像出力でノイズ低
減処理を行なう画像メモリ機能付き映像装置を構成する
ことができるという作用を有する。
【0013】
【0014】
【0015】
【0016】請求項2に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、入力
された映像信号と同じ周波数のクロックで映像信号が入
力され、入力された映像信号のうち、あるクロックで入
力された映像信号を分割し、分割したクロックの映像信
号を他のクロックで入力された映像信号に合成するビッ
ト操作を行なうm個(m≧1かつ自然数)のビット操作
部と、前記m個のビット操作部の出力信号を入力するm
個の書き込み用バッファメモリと、前記m個の書き込み
用バッファメモリの書き込みを制御するm個の書き込み
制御部と、n個(n≧2かつ自然数)の読み出し用バッ
ファメモリと、前記n個の読み出し用バッファメモリの
読み出しを制御するn個の読み出し制御部と、前記n個
の読み出し用バッファメモリの出力信号を入力して前記
m個のビット操作部でビット操作をされた信号を復元す
るn個のビット復元部と、前記m個の書き込み用バッフ
ァメモリの読み出しと前記n個の読み出し用バッファメ
モリの書き込みと1フィールド分以上の画像の記憶容量
を持つ1ポートのメモリの書き込みおよび読み出しを制
御するメモリ入出力制御部とを備え、前記ビット操作部
でビット操作を行なってから前記m個の書き込み用バッ
ファメモリへ前記m個の書き込み制御部で制御して書き
込み、前記メモリ入出力制御部の制御により前記m個の
書き込み用バッファメモリの読み出し信号を前記1フィ
ールド分以上の画像の記憶容量を持つ1ポートのメモリ
へ書き込み、前記1フィールド分以上の画像の記憶容量
を持つ1ポートのメモリから遅延した信号を読み出して
前記n個の読み出し用バッファメモリへ書き込み、前記
n個の読み出し用バッファメモリの読み出しを前記n個
の読み出し制御部で制御して読み出し、前記n個のビッ
ト復元部で信号を復元して映像出力として出力するとと
もに、前記1フィールド分以上の画像の記憶容量を持つ
1ポートのメモリに対して1つの書き込みまたは読み出
しのみを時分割で行なうように前記メモリ入出力制御部
で制御して時分割疑似(m+n)倍速変換を行なうよう
にし、さらに、少なくとも1個のビット復元部の映像出
力は電子式拡大処理を施され、さらに別の少なくとも1
個のビット復元部の映像出力はノイズ低減処理を施され
ることを特徴とする画像メモリ機能付き映像装置であ
り、1ポートのメモリに対して1つの書き込みまたは読
み出しのみを時分割で行なうように前記メモリ入出力制
御部で制御して時分割疑似(m+n)倍速変換を行なう
とともに、m個の書き込み用バッファへの書き込み時に
ビット操作を行ない、n個の読み出し用バッファメモリ
の読み出し時にビット操作を復元することにより(m+
n)ポートのメモリと同様の動作を行ない、1個以上の
読み出し用バッファメモリの映像出力で電子式拡大処理
を行ない、さらに別の1個以上の読み出し用バッファメ
モリの映像出力でノイズ低減処理を行なう画像メモリ機
能付き映像装置を構成することができるという作用を有
する。
【0017】
【0018】
【0019】
【0020】請求項3に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、m個
(m≧1かつ自然数)の書き込み用バッファメモリと、
前記m個の書き込み用バッファメモリの書き込みを制御
するm個の書き込み制御部と、n個(n≧2かつ自然
数)の読み出し用バッファメモリと、前記n個の読み出
し用バッファメモリの読み出しを制御するn個読み出し
制御部と、前記m個の書き込み用バッファメモリの読み
出しと前記n個の読み出し用バッファメモリの書き込み
と1フィールド分以上の画像の記憶容量を持つ1ポート
のメモリの書き込みおよび読み出しを制御するメモリ入
出力制御部と、電子式拡大制御部とを備え、映像入力を
前記m個の書き込み用バッファメモリへ前記m個の書き
込み制御部で制御して書き込み、前記メモリ入出力制御
部の制御により前記m個の書き込み用バッファメモリの
読み出し信号を前記1フィールド分以上の画像の記憶容
量を持つ1ポートのメモリへ書き込み、前記1フィール
ド分以上の画像の記憶容量を持つ1ポートのメモリから
遅延した信号を読み出して前記n個の読み出し用バッフ
ァメモリへ書き込み、前記n個の読み出し用バッファメ
モリの読み出しを前記n個の読み出し制御部で制御して
読み出し信号を映像出力として出力するとともに、前記
1フィールド分以上の画像の記憶容量を持つ1ポートの
メモリに対して1つの書き込みまたは読み出しのみを時
分割で行なうように前記m個の書き込み用バッファメモ
リへの書き込みおよび前記n個の読み出し用バッファメ
モリへの読み出しを行なう周波数の(m+n)倍以上の
周波数で前記m個の書き込み用バッファメモリの読み出
しおよび前記n個の読み出し用バッファメモリの書き込
みを行なうように前記メモリ入出力制御部で制御して時
分割(m+n)倍速変換を行ない、電子式拡大制御部で
前記n個の読み出し用バッファメモリのうち少なくとも
1個の読み出し用バッファメモリへの書き込みが電子式
拡大処理に必要な任意の垂直方向の領域となるように前
記メモリ入出力制御部を制御して垂直方向の切り出しを
行なうようにし、さらに、別の少なくとも1個の読み出
し用バッファメモリの映像出力はノイズ低減処理を施さ
れることを特徴とする画像メモリ機能付き映像装置であ
り、1ポートのメモリに対してm個の書き込み用バッフ
ァメモリの読み出しおよびn個の読み出し用バッファメ
モリの書き込みを時分割に(m+n)倍以上の周波数で
行なうことにより、(m+n)ポートのメモリと同様の
動作を行ない、1個以上の読み出し用バッファメモリの
書き込み時に電子式拡大処理に必要な垂直方向の領域の
み1ポートのメモリより読み出し、さらに別の1個以上
の読み出し用バッファメモリの映像出力でノイズ低減処
理を行なう画像メモリ機能付き映像装置を構成すること
ができるという作用を有する。
【0021】
【0022】請求項4に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、入力
された映像信号と同じ周波数のクロックで映像信号が入
力され、入力された映像信号のうち、あるクロックで入
力された映像信号を分割し、分割したクロックの映像信
号を他のクロックで入力された映像信号に合成するビッ
ト操作を行なうm個(m≧1かつ自然数)のビット操作
部と、前記m個のビット操作部の出力信号を入力するm
個の書き込み用バッファメモリと、前記m個の書き込み
用バッファメモリの書き込みを制御するm個の書き込み
制御部と、n個(n≧2かつ自然数)の読み出し用バッ
ファメモリと、前記n個の読み出し用バッファメモリの
読み出しを制御するn個の読み出し制御部と、前記n個
の読み出し用バッファメモリの出力信号を入力して前記
m個のビット操作部でビット操作をされた信号を復元す
るn個のビット復元部と、前記m個の書き込み用バッフ
ァメモリの読み出しと前記n個の読み出し用バッファメ
モリの書き込みと1フィールド分以上の画像の記憶容量
を持つ1ポートのメモリの書き込みおよび読み出しを制
御するメモリ入出力制御部と、電子式拡大制御部とを備
え、前記ビット操作部でビット操作を行なってから前記
m個の書き込み用バッファメモリへ前記m個の書き込み
制御部で制御して書き込み、前記メモリ入出力制御部の
制御により前記m個の書き込み用バッファメモリの読み
出し信号を前記1フィールド分以上の画像の記憶容量を
持つ1ポートのメモリへ書き込み、前記1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリから遅延
した信号を読み出して前記n個の読み出し用バッファメ
モリへ書き込み、前記n個の読み出し用バッファメモリ
の読み出しを前記n個の読み出し制御部で制御して読み
出し、前記n個のビット復元部で信号を復元して映像出
力として出力するとともに、前記1フィールド分以上の
画像の記憶容量を持つ1ポートのメモリに対して1つの
書き込みまたは読み出しのみを時分割で行なうように前
記メモリ入出力制御部で制御して時分割疑似(m+n)
倍速変換を行ない、電子式拡大制御部で前記n個の読み
出し用バッファメモリのうち少なくとも1個の読み出し
用バッファメモリへの書き込みが電子式拡大処理に必要
な任意の垂直方向の領域となるように前記メモリ入出力
制御部を制御して垂直方向の切り出しを行なうように
し、さらに、別の少なくとも1個のビット復元部の映像
出力はノイズ低減処理を施されることを特徴とする画像
メモリ機能付き映像装置であり、1ポートのメモリに対
して1つの書き込みまたは読み出しのみを時分割で行な
うように前記メモリ入出力制御部で制御して時分割疑似
(m+n)倍速変換を行なうとともに、m個の書き込み
用バッファへの書き込み時にビット操作を行ない、n個
の読み出し用バッファメモリの読み出し時にビット操作
を復元することにより(m+n)ポートのメモリと同様
の動作を行ない、1個以上の読み出し用バッファメモリ
の書き込み時に電子式拡大処理に必要な垂直方向の領域
のみ1ポートのメモリより読み出し、さらに別の1個以
上の読み出し用バッファメモリの映像出力でノイズ低減
処理を行なう画像メモリ機能付き映像装置を構成するこ
とができるという作用を有する。
【0023】
【0024】請求項に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、m個
(m≧1かつ自然数)の書き込み用バッファメモリと、
前記m個の書き込み用バッファメモリの書き込みを制御
するm個の書き込み制御部と、n個(n≧1かつ自然
数)の読み出し用バッファメモリと、前記n個の読み出
し用バッファメモリの読み出しを制御するn個読み出し
制御部と、前記m個の書き込み用バッファメモリの読み
出しと前記n個の読み出し用バッファメモリの書き込み
と1フィールド分以上の画像の記憶容量を持つ1ポート
のメモリの書き込みおよび読み出しを制御するメモリ入
出力制御部と、電子式拡大制御部とを備え、映像入力を
前記m個の書き込み用バッファメモリへ前記m個の書き
込み制御部で制御して書き込み、前記メモリ入出力制御
部の制御により前記m個の書き込み用バッファメモリの
読み出し信号を前記1フィールド分以上の画像の記憶容
量を持つ1ポートのメモリへ書き込み、前記1フィール
ド分以上の画像の記憶容量を持つ1ポートのメモリから
遅延した信号を読み出して前記n個の読み出し用バッフ
ァメモリへ書き込み、前記n個の読み出し用バッファメ
モリの読み出しを前記n個の読み出し制御部で制御して
読み出し信号を映像出力として出力するとともに、前記
1フィールド分以上の画像の記憶容量を持つ1ポートの
メモリに対して1つの書き込みまたは読み出しのみを時
分割で行なうように前記m個の書き込み用バッファメモ
リへの書き込みおよび前記n個の読み出し用バッファメ
モリへの読み出しを行なう周波数の(m+n)倍以上の
周波数で前記m個の書き込み用バッファメモリの読み出
しおよび前記n個の読み出し用バッファメモリの書き込
みを行なうように前記メモリ入出力制御部で制御して時
分割(m+n)倍速変換を行ない、電子式拡大制御部で
前記n個の読み出し用バッファメモリのうち少なくとも
1個の読み出し用バッファメモリへの書き込みが電子式
拡大処理に必要な任意の垂直方向の領域となるように前
記メモリ入出力制御部を制御して垂直方向の切り出しを
行ない、さらに前記少なくとも1個の読み出し用バッフ
ァメモリの読み出しが電子式拡大処理に必要な任意の水
平方向の領域となるように前記少なくとも1個の読み出
し用バッファメモリに対応する前記n個の読み出し制御
部の1個を制御して水平方向の切り出しを行なうことを
特徴とする画像メモリ機能付き映像装置であり、1ポー
トのメモリに対してm個の書き込み用バッファメモリの
読み出しおよびn個の読み出し用バッファメモリの書き
込みを時分割に(m+n)倍以上の周波数で行なうこと
により、(m+n)ポートのメモリと同様の動作を行な
い、1個以上の読み出し用バッファメモリの書き込み時
に電子式拡大処理に必要な垂直方向の領域のみ1ポート
のメモリより読み出すとともに、1個以上の読み出し用
バッファメモリの読み出し時に電子式拡大処理に必要な
任意の水平方向の領域のみ読み出す画像メモリ機能付き
映像装置を構成することができるという作用を有する。
【0025】請求項に記載の発明は、別の少なくとも
1個の読み出し用バッファメモリの映像出力はノイズ低
減処理を施されることを特徴とする請求項13記載の画
像メモリ機能付き映像装置であり、1ポートのメモリに
対してm個の書き込み用バッファメモリの読み出しおよ
びn個の読み出し用バッファメモリの書き込みを時分割
に(m+n)倍以上の周波数で行なうことにより、(m
+n)ポートのメモリと同様の動作を行ない、1個以上
の読み出し用バッファメモリの書き込み時に電子式拡大
処理に必要な垂直方向の領域のみ1ポートのメモリより
読み出すとともに、1個以上の読み出し用バッファメモ
リの読み出し時に電子式拡大処理に必要な任意の水平方
向の領域のみ読み出し、さらに別の1個以上の読み出し
用バッファメモリの映像出力でノイズ低減処理を行なう
画像メモリ機能付き映像装置を構成することができると
いう作用を有する。
【0026】請求項に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、入力
された映像信号と同じ周波数のクロックで映像信号が入
力され、入力された映像信号のうち、あるクロックで入
力された映像信号を分割し、分割したクロックの映像信
号を他のクロックで入力された映像信号に合成するビッ
ト操作を行なうm個(m≧1かつ自然数)のビット操作
部と、前記m個のビット操作部の出力信号を入力するm
個の書き込み用バッファメモリと、前記m個の書き込み
用バッファメモリの書き込みを制御するm個の書き込み
制御部と、n個(n≧1かつ自然数)の読み出し用バッ
ファメモリと、前記n個の読み出し用バッファメモリの
読み出しを制御するn個の読み出し制御部と、前記n個
の読み出し用バッファメモリの出力信号を入力して前記
m個のビット操作部でビット操作をされた信号を復元す
るn個のビット復元部と、前記m個の書き込み用バッフ
ァメモリの読み出しと前記n個の読み出し用バッファメ
モリの書き込みと1フィールド分以上の画像の記憶容量
を持つ1ポートのメモリの書き込みおよび読み出しを制
御するメモリ入出力制御部と、電子式拡大制御部とを備
、前記ビット操作部でビット操作を行なってから前記
m個の書き込み用バッファメモリへ前記m個の書き込み
制御部で制御して書き込み、前記メモリ入出力制御部の
制御により前記m個の書き込み用バッファメモリの読み
出し信号を前記1フィールド分以上の画像の記憶容量を
持つ1ポートのメモリへ書き込み、前記1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリから遅延
した信号を読み出して前記n個の読み出し用バッファメ
モリへ書き込み、前記n個の読み出し用バッファメモリ
の読み出しを前記n個の読み出し制御部で制御して読み
出し、前記n個のビット復元部で信号を復元して映像出
力として出力するとともに、前記1フィールド分以上の
画像の記憶容量を持つ1ポートのメモリに対して1つの
書き込みまたは読み出しのみを時分割で行なうように前
記メモリ入出力制御部で制御して時分割疑似(m+n)
倍速変換を行ない、電子式拡大制御部で前記n個の読み
出し用バッファメモリのうち少なくとも1個の読み出し
用バッファメモリへの書き込みが電子式拡大処理に必要
な任意の垂直方向の領域となるように前記メモリ入出力
制御部を制御して垂直方向の切り出しを行ない、さらに
前記少なくとも1個の読み出し用バッファメモリの読み
出しが電子式拡大処理に必要な任意の水平方向の領域と
なるように前記少なくとも1個の読み出し用バッファメ
モリに対応する前記読み出し制御部を制御して水平方向
の切り出しを行なうことを特徴とする画像メモリ機能付
き映像装置であり、1ポートのメモリに対して1つの書
き込みまたは読み出しのみを時分割で行なうように前記
メモリ入出力制御部で制御して時分割疑似(m+n)倍
速変換を行なうことにより、(m+n)ポートのメモリ
と同様の動作を行ない、1個以上の読み出し用バッファ
メモリの書き込み時に電子式拡大処理に必要な垂直方向
の領域のみ1ポートのメモリより読み出すとともに、1
個以上の読み出し用バッファメモリの読み出し時に電子
式拡大処理に必要な任意の水平方向の領域のみ読み出す
画像メモリ機能付き映像装置を構成することができると
いう作用を有する。
【0027】請求項に記載の発明は、別の少なくとも
1個のビット復元部の映像出力はノイズ低減処理を施さ
れることを特徴とする請求項15記載の画像メモリ機能
付き映像装置であり、1ポートのメモリに対してm個の
書き込み用バッファメモリの読み出しおよびn個の読み
出し用バッファメモリの書き込みを時分割に(m+n)
倍未満の周波数で行なうことにより、(m+n)ポート
のメモリと同様の動作を行ない、1個以上の読み出し用
バッファメモリの書き込み時に電子式拡大処理に必要な
垂直方向の領域のみ1ポートのメモリより読み出すとと
もに、1個以上の読み出し用バッファメモリの読み出し
時に電子式拡大処理に必要な任意の水平方向の領域のみ
読み出し、さらに別の1個以上の読み出し用バッファメ
モリの映像出力でノイズ低減処理を行なう画像メモリ機
能付き映像装置を構成することができるという作用を有
する。
【0028】請求項9に記載の発明は、1フィールド分
以上の画像の記憶容量を持つ1ポートのメモリと、m個
(m≧1かつ自然数)の書き込み用バッファメモリと、
前記m個の書き込み用バッファメモリの書き込みを制御
するm個の書き込み制御部と、n個(n≧2かつ自然
数)の読み出し用バッファメモリと、前記n個の読み出
し用バッファメモリの読み出しを制御するn個読み出し
制御部と、前記m個の書き込み用バッファメモリの読み
出しと前記n個の読み出し用バッファメモリの書き込み
と1フィールド分以上の画像の記憶容量を持つ1ポート
のメモリの書き込みおよび読み出しを制御するメモリ入
出力制御部と、電子式拡大制御部とを備え、映像入力を
前記m個の書き込み用バッファメモリへ前記m個の書き
込み制御部で制御して書き込み、前記メモリ入出力制御
部の制御により前記m個の書き込み用バッファメモリの
読み出し信号を前記1フィールド分以上の画像の記憶容
量を持つ1ポートのメモリへ書き込み、前記1フィール
ド分以上の画像の記憶容量を持つ1ポートのメモリから
遅延した信号を読み出して前記n個の読み出し用バッフ
ァメモリへ書き込み、前記n個の読み出し用バッファメ
モリの読み出しを前記n個の読み出し制御部で制御して
読み出し信号を映像出力として出力するとともに、前記
1フィールド分以上の画像の記憶容量を持つ1ポートの
メモリに対して1つの書き込みまたは読み出しのみを時
分割で行なうように前記m個の書き込み用バッファメモ
リへの書き込みおよび前記n個の読み出し用バッファメ
モリへの読み出しを行なう周波数の(m+n)倍以上の
周波数で前記m個の書き込み用バッファメモリの読み出
しおよび前記n個の読み出し用バッファメモリの書き込
みを行なうように前記メモリ入出力制御部で制御して時
分割(m+n)倍速変換を行ない、電子式拡大制御部で
前記n個の読み出し用バッファメモリのうち少なくとも
1個の読み出し用バッファメモリへの書き込みが電子式
拡大処理に必要な任意の領域となるように前記メモリ入
出力制御部を制御して垂直方向および水平方向の切り出
しを行なうようにし、さらに、別の少なくとも1個の読
み出し用バッファメモリの映像出力はノイズ低減処理を
施されることを特徴とする画像メモリ機能付き映像装置
であり、1ポートのメモリに対してm個の書き込み用バ
ッファメモリの読み出しおよびn個の読み出し用バッフ
ァメモリの書き込みを時分割に(m+n)倍以上の周波
数で行なうことにより、(m+n)ポートのメモリと同
様の動作を行ない、1個以上の読み出し用バッファメモ
リの書き込み時に電子式拡大処理に必要なの領域のみ1
ポートのメモリより読み出し、さらに別の1個以上の読
み出し用バッファメモリの映像出力でノイズ低減処理を
行なう画像メモリ機能付き映像装置を構成することがで
きるという作用を有する。
【0029】
【0030】以下、本発明の実施の形態について、図1
から図19を用いて説明する。
【0031】(第1の実施の形態)図1は、本発明の第
1の実施の形態における画像メモリ機能付き映像装置の
構成を示すブロック図である。図1において画像メモリ
機能付き映像装置は、1フィールド以上の画像の記憶容
量を持つ1ポートメモリ2と、1ポートメモリ2への書
き込み時に一時的に1水平走査期間分の書き込み映像信
号を保持する書き込みバッファメモリ3と、書き込みバ
ッファメモリの書き込み側を制御する書き込み制御回路
4と、1ポートメモリ2からの第1読み出し時に一時的
に1水平走査期間分の読み出し映像信号を保持する第1
読み出しバッファメモリ5と、第1読み出しバッファメ
モリ5の読み出し側を制御する第1読み出し制御回路6
と、1ポートメモリ2からの第2読み出し時に一時的に
1水平走査期間分の読み出し映像信号を保持する第2読
み出しバッファメモリ7と、第2読み出しバッファメモ
リ7の読み出し側を制御する第2読み出し制御回路8
と、書き込みバッファメモリ3の読み出し側および第1
読み出しバッファメモリ5、第2読み出しバッファメモ
リ7それぞれの書き込み側を制御し、さらに1ポートメ
モリ2の書き込みおよび読み出しを制御するメモリ入出
力制御回路9と、書き込みバッファメモリ3、第1読み
出しバッファメモリ5および第2読み出しバッファメモ
リ7と1ポートメモリ2間の信号方向を制御する双方向
バッファ10とから構成されている。
【0032】そして入力端子1からは映像入力信号が入
力され、出力端子11からは第1読み出しバッファメモリ
5の出力である第1読み出し信号が出力され、同期入力
端子12からは映像信号の同期信号が入力されるようにな
っている。
【0033】以下、本発明の第1の実施の形態の動作に
ついて説明する。図1において映像入力端子1より入力
された1水平走査期間分の映像信号は、書き込み制御回
路4の制御信号により、入力された映像信号と同じ周波
数で書き込みバッファメモリ3へ書き込まれる。書き込
みバッファメモリ3へ書き込まれた1水平走査期間分の
映像信号は、メモリ入出力制御回路9の制御信号によ
り、入力映像信号の3倍の周波数で読み出されて1ポー
トメモリ2へ書き込まれる。
【0034】また、1フィールド前に書き込まれた映像
信号のうち、第1および第2読み出し信号それぞれに必
要な領域を1ポートメモリ2から読み出すため、メモリ
入出力制御回路9の制御信号により、1ポートメモリ2
から入力映像信号の3倍の周波数で必要な領域の1水平
走査期間を読み出し、対応する第1読み出しバッファメ
モリ5および第2読み出しバッファメモリ7へメモリ入
出力制御回路9の制御信号により書き込む。
【0035】双方向バッファ10は、メモリ入出力制御回
路9の制御信号により、1ポートメモリ2への書き込み
時に書き込みバッファメモリ3の出力信号が1ポートメ
モリ2へ出力されるように制御し、1ポートメモリ2か
らの読み出し時に1ポートメモリ2からの出力信号が第
1読み出しバッファメモリ5および第2読み出しバッフ
ァメモリ7へ入力されるように制御する。
【0036】第1読み出しバッファメモリ5に書き込ま
れた1水平走査期間の映像信号は、第1読み出し制御回
路6の制御信号により入力映像信号と同じ周波数で第1
読み出し信号として読み出され、出力映像信号として出
力端子11より出力される。第2読み出しバッファメモリ
7に書き込まれた1水平走査期間の映像信号は、第2読
み出し制御回路8の制御信号により入力映像信号と同じ
周波数で第2読み出し信号として読み出される。
【0037】同期信号入力端子12は、同期信号の入力に
より書き込み制御回路4、第1読み出し制御回路6、第
2読み出し制御回路8およびメモリ入出力制御回路9の
動作の同期を取るために配置される。
【0038】次に、図2を用いて1ポートメモリ2、書
き込みバッファメモリ3、第1読み出しバッファメモリ
5および第2読み出しバッファメモリ7の動作について
説明する。
【0039】図2は、1ポートメモリ、書き込みバッフ
ァメモリ、第1読み出しおよび第2読み出しバッファメ
モリの時分割処理の動作を説明するための図である。図
2に示す各部分図は、1ポートメモリ2の動作タイミン
グを示している。図2(a)では1ポートメモリ2は入
出力端子が1個しかないので、1水平走査期間内で1回
の書き込み動作および2回の読み出し動作を時分割に行
なう。すなわち、1水平走査期間を1/3に分割して書
き込みおよび読み出し動作を3倍の周波数で行なう。3
倍の周波数への変換および逆変換を行なうために書き込
みバッファメモリ3、第1バッファメモリ5および第2
バッファメモリ7を使用する。
【0040】図2(b)は、書き込みバッファメモリ3
の動作タイミングを示している。1倍の周波数で1水平
走査期間の信号を1水平走査期間かけて入力して書き込
み、3倍の周波数で読み出して出力する。読み出しが書
き込みを追い抜かないように読み出し動作は1水平走査
期間の後1/3期間で行なう。
【0041】図2(c)は、第1読み出しバッファメモ
リ5の動作タイミングを示している。3倍の周波数で1
水平走査期間分の信号を入力して書き込み、1水平走査
期間かけて1倍の周波数で読み出して出力する。書き込
み動作は1水平走査期間の中間に位置する1/3期間で
行なう。第1読み出しバッファメモリ5では1水平走査
期間の途中で書き込みが読み出しを追い抜いてしまうの
で、追い抜きが発生しないように書き込み開始位置と読
み出し開始位置を毎水平走査期間ずらすループ制御を行
なうか、メモリを2個以上使用して同じメモリに対して
書き込みと読み出しを同時に行なわないように制御す
る。
【0042】図2(d)は、第2読み出しバッファメモ
リ7の動作タイミングを示している。3倍の周波数で1
水平走査期間分の信号を入力して書き込み、1水平走査
期間かけて1倍の周波数で読み出して出力する。読み出
しが書き込みを追い抜かないように書き込み動作は1水
平走査期間の前1/3期間で行なう。
【0043】次に、図3を用いて、さらに電子式拡大回
路および巡回型ノイズ低減回路を加えた動作について説
明する。図3は、電子式拡大回路および巡回型ノイズ低
減回路を含む画像メモリ機能付き映像装置の構成を示す
ブロック図である。図3は、図1に対して電子式拡大回
路13および巡回型ノイズ低減回路14を付加したもので、
図1と共通部分は同一符号で示しているため動作説明は
省略する。
【0044】図3において、第1読み出しバッファメモ
リ5の出力である第1読み出し信号は電子式拡大回路13
に入力され、電子式拡大処理が施される。また、入力映
像信号および第2読み出しバッファメモリ7の出力であ
る第2読み出し信号は巡回型ノイズ低減回路14に入力さ
れ、入力映像信号と1フィールド期間以上遅延された第
2読み出し信号で巡回型のノイズ低減処理が施される。
【0045】電子式拡大回路13と巡回型ノイズ低減回路
14の入力信号は別々であり、動作も別々に行なうことが
できる。例えば、インターレース信号を用いて巡回型ノ
イズ低減回路14を動作させる場合、第2読み出し信号を
1フィールド期間遅延した信号とすると、入力映像信号
とは空間的な垂直位相が1/2ラインずれた信号と巡回
型ノイズ低減処理を行なう。また、第2読み出し信号を
2フィールド期間遅延した信号とすると、入力映像信号
と空間的に一致した信号となり、巡回型ノイズ低減処理
の効果が向上する。
【0046】電子式拡大回路13では入力映像信号と出力
映像信号の遅延時間を小さくすることが望ましく、巡回
型ノイズ低減処理に用いる第2読み出し信号の遅延時間
に関わらず、独立に第1読み出し信号より1フィールド
期間遅延した信号を入力することができる。
【0047】このように本発明の第1の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、書き込みバッファメモリで入力信号を3
倍の周波数に変換して1ポートメモリへ書き込み、1ポ
ートメモリから3倍の周波数の読み出しは2個の読み出
しバッファメモリでそれぞれ1倍の周波数へ逆変換する
ことにより、安価で一般的な1ポートメモリを使用して
1回の書き込みおよび2回の読み出しを実現する画像メ
モリ機能付き映像装置を得ることができる。
【0048】さらに第1読み出し信号を用いて電子式拡
大処理を行ない、第2読み出し信号を用いて巡回型ノイ
ズ低減処理をそれぞれ独立に行なう画像メモリ機能付き
映像装置を得ることができる。
【0049】(第2の実施の形態)図4は、本発明の第
2の実施の形態における画像メモリ機能付き映像装置の
構成を示すブロック図である。図4において、第1の実
施の形態および図1と共通部分は同一符号で示してお
り、動作、作用も同様となるので動作説明は省略する。
図4が図1と異なる点は、信号間のビット操作を行なう
ビット操作回路15と、ビット操作が行なわれた信号を復
元するビット復元回路16、17を備えていることである。
【0050】以下、本発明の第2の実施の形態の動作に
ついて上記第1の実施の形態と異なる部分について専ら
説明する。図4において、映像入力端子1より入力され
た映像信号は、書き込み信号としてビット操作回路15に
入力され、信号間でビット操作が行なわれて出力され
る。ビット操作回路15より出力された信号は、書き込み
バッファメモリ3へ入力される。
【0051】第1読み出しバッファメモリ5より出力さ
れた信号は、ビット復元回路16へ入力され、ビット復元
回路16でビット操作回路15において信号間のビット操作
が行なわれたのと逆の操作を行ない、信号を復元して出
力する。ビット復元回路16より出力された信号は、第1
読み出し信号として映像出力端子11より出力される。同
様に第2読み出しバッファメモリ7より出力された信号
は、ビット復元回路17で信号間のビット操作が行なわれ
たのと逆の操作を行なって信号を復元し、第2読み出し
信号として映像出力端子11より出力される。
【0052】次に、図5を用いてビット操作回路15およ
びビット復元回路16、17の動作について説明する。図5
は、ビット操作回路およびビット復元回路の動作を説明
するための図である。図5(a)はビット操作回路15の
入力信号を示し、入力信号を10bit幅として、毎クロッ
ク10bit幅の信号が入力される。
【0053】図5(b)は、ビット操作回路15の出力信
号であり、入力された3クロック目の10bit幅信号を上
位5bitと下位5bitに分割し、上位5bitを1クロック
目の10bit幅信号と合成し、下位5bitを2クロック目の
10bit幅信号と合成して、10bit幅3クロックの信号を15
bit幅2クロックの信号にビットを操作して変換する。
【0054】図5(c)は、ビット復元回路16、17の入
力信号を示している。3クロック中2クロックに15bit
幅の信号が入力される。
【0055】図5(d)は、ビット復元回路16、17の出
力信号であり、入力された3クロック中2クロックの15
bit幅信号のうち、1クロック目および2クロック目に
合成された3クロック目の上位および下位5bitを3ク
ロック目の信号として合成して、15bit幅2クロックの
信号を10bit幅3クロックの信号となるようにビット操
作回路15と逆の操作を行なってビットを復元して出力す
る。
【0056】ビット操作回路15の出力信号は、書き込み
バッファメモリ3へ入力され、書き込み制御回路4の制
御信号により、3クロック中2クロックのみを書き込
む。書き込みバッファメモリ3から1ポートメモリ2へ
出力される1水平走査期間のデータ数は、入力映像信号
の2/3となる。
【0057】同様に1ポートメモリ2から第1読み出し
バッファメモリ5および第2読み出しバッファメモリ7
へ出力される1水平走査期間のデータ数は、入力映像信
号の2/3となる。
【0058】第1読み出しバッファメモリ5および第2
読み出しバッファメモリ7の読み出しは、ビット復元回
路16、17でビット操作を復元できるように3クロック期
間で2クロックの信号を読み出すことにより1水平走査
期間の信号を復元することができる。
【0059】1水平走査期間内の1ポートメモリ2への
入出力データ数は、2/3となるため、書き込みバッフ
ァメモリ3の読み出し周波数と、第1読み出しバッファ
メモリ5および第2読み出しバッファメモリ7への書き
込み周波数は最低2倍の周波数で行なえば1水平走査期
間内で1回の書き込みおよび2回の読み出しを行なうこ
とができる。
【0060】次に図6を用いて、さらに電子式拡大回路
および巡回型ノイズ低減回路を加えた動作について説明
する。図6は、電子式拡大回路および巡回型ノイズ低減
回路を含む画像メモリ機能付き映像装置の構成を示すブ
ロック図である。図6は、図4に対して電子式拡大回路
13および巡回型ノイズ低減回路14を付加したもので、図
4と共通部分は同一符号で示しているため動作説明は省
略する。
【0061】図6において、第1読み出しバッファメモ
リ5の出力である第1読み出し信号は、電子式拡大回路
13に入力され、電子式拡大処理が施される。
【0062】また、入力映像信号および第2読み出しバ
ッファメモリ7の出力である第2読み出し信号は、巡回
型ノイズ低減回路14に入力され、入力映像信号と1フィ
ールド期間以上遅延された第2読み出し信号で巡回型の
ノイズ低減処理が施される。
【0063】なお、電子式拡大回路13と巡回型ノイズ低
減回路14の入力信号は、別々であることから、動作も別
々に行なうことができる。
【0064】このように本発明の第2の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、ビット操作でデータ数を2/3として書
き込みバッファメモリで入力信号を2倍の周波数に変換
して1ポートメモリへ書き込み、1ポートメモリから2
倍の周波数の読み出しは2個の読み出しバッファメモリ
でそれぞれ1倍の周波数へ逆変換してさらにビット復元
を行なうことにより、安価で一般的な1ポートメモリを
使用し、1ポートメモリへの入出力の周波数を低く抑え
ながら1回の書き込みおよび2回の読み出しを実現する
画像メモリ機能付き映像装置を得ることができる。
【0065】さらに第1読み出し信号を用いて電子式拡
大処理を行ない、第2読み出し信号を用いて巡回型ノイ
ズ低減処理をそれぞれ独立に行なう画像メモリ機能付き
映像装置を得ることができる。
【0066】(第3の実施の形態)図7は、本発明の第
3の実施の形態における画像メモリ機能付き映像装置の
構成を示すブロック図である。図7において、第1の実
施の形態および図1と共通部分は同一符号で示してお
り、動作、作用も同様となるので、動作説明は省略す
る。図7が図1と異なる点は、電子式拡大処理を行なう
電子式拡大回路18と、メモリ入出力制御回路19を備えて
いることである。
【0067】以下、本発明の第3の実施の形態の動作に
ついて、第1の実施の形態と異なる部分について専ら説
明する。図7において、第1読み出しバッファメモリ5
の出力である第1読み出し信号は、電子式拡大回路18に
入力され、電子式拡大処理が施される。電子式拡大回路
18は電子式拡大処理に必要な垂直方向の読み出し開始ラ
インおよび次ライン読み出し制御信号をメモリ入出力制
御回路19へ出力し、メモリ入出力制御回路19は読み出し
開始ラインおよび次ライン読み出し制御信号により1ポ
ートメモリ2から第1読み出しバッファメモリ5への読
み出しを制御する。
【0068】次に図8を用いて、電子式拡大回路18の垂
直方向の読み出し開始ラインおよび次ライン読み出しの
制御について説明する。図8は、電子式拡大回路におけ
る垂直拡大の動作を説明するための図である。すなわ
ち、図8(a)は電子式拡大回路18の垂直方向拡大を示
し、電子式拡大処理の垂直方向の制御は1フィールド期
間の映像信号のうち、拡大に必要な領域より対応する垂
直方向の読み出し開始ラインが決まり、読み出し開始ラ
インから1フィールド期間かけて拡大に必要な領域を読
み出す。1フィールド期間かけて拡大に必要な領域を読
み出すには次ライン読み出し制御を行なう。
【0069】図8(b)は、電子式拡大回路18の次ライ
ン読み出し制御を説明するための図を示しており、次ラ
イン読み出し制御信号がLの時は、読み出しライン制御
は1水平走査期間毎に次ラインを読み出す。次ライン読
み出し制御信号がHの時は、読み出しライン制御は次ラ
インを読み出さず、前1水平走査期間と同じラインを読
み出す。
【0070】次に図9を用いて、さらに巡回型ノイズ低
減回路を加えた動作について説明する。図9は、電子式
拡大回路および巡回型ノイズ低減回路を含む画像メモリ
機能付き映像装置の構成を示すブロック図である。図9
は、図7に対して巡回型ノイズ低減回路14を付加したも
ので、図7と共通部分は同一符号で示しているため動作
説明は省略する。
【0071】図9において、入力映像信号および第2読
み出しバッファメモリ7の出力である第2読み出し信号
は、巡回型ノイズ低減回路14に入力され、入力映像信号
と1フィールド期間以上遅延された第2読み出し信号で
巡回型のノイズ低減処理が施される。なお、電子式拡大
回路18と巡回型ノイズ低減回路14の入力信号は別々であ
ることから、動作も別々に行なうことができる。
【0072】このように本発明の第3の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、書き込みバッファメモリで入力信号を3
倍の周波数に変換して1ポートメモリへ書き込み、1ポ
ートメモリから3倍の周波数の読み出しは2個の読み出
しバッファメモリでそれぞれ1倍の周波数へ逆変換する
とともに、第1読み出し信号については電子式拡大に必
要な垂直方向の領域のみを読み出すように1ポートメモ
リからの読み出しを制御することにより、安価で一般的
な1ポートメモリを使用して1回の書き込みおよび2回
の読み出しを実現するとともに電子式拡大に必要な垂直
方向の領域制御も同じ1ポートメモリで行なう画像メモ
リ機能付き映像装置を得ることができる。
【0073】さらに第2読み出し信号を用いて巡回型ノ
イズ低減処理を電子式拡大処理と独立に行なう画像メモ
リ機能付き映像装置を得ることができる。
【0074】(第4の実施の形態)図10は、本発明の
第4の実施の形態における画像メモリ機能付き映像装置
の構成を示すブロック図である。図10において、第2
の実施の形態および図4と共通部分は同一符号で示して
おり、動作、作用も同様となるので、動作説明は省略す
る。図10が図4と異なる点は、電子式拡大処理を行な
う電子式拡大回路18と、メモリ入出力制御回路19を備え
ていることである。
【0075】以下、本発明の第4の実施の形態の動作に
ついて第2の実施の形態と異なる部分について専ら説明
する。図10において、第1読み出しバッファメモリ5
の出力である第1読み出し信号は、ビット復元回路16を
介して電子式拡大回路18に入力され、電子式拡大処理が
施される。電子式拡大回路18は電子式拡大処理に必要な
垂直方向の読み出し開始ラインおよび次ライン読み出し
制御信号をメモリ入出力制御回路19へ出力し、メモリ入
出力制御回路19は読み出し開始ラインおよび次ライン読
み出し制御信号により1ポートメモリ2から第1読み出
しバッファメモリ5への読み出しを制御する。
【0076】次に図11を用いて、さらに巡回型ノイズ
低減回路を加えた動作について説明する。図11は、電
子式拡大回路および巡回型ノイズ低減回路を含む画像メ
モリ機能付き映像装置の構成を示すブロック図である。
図11は、図10に対して巡回型ノイズ低減回路14を付
加したもので、図10と共通部分は同一符号で示してい
るため動作説明は省略する。
【0077】図11において、入力映像信号およびビッ
ト復元回路17を介した第2読み出しバッファメモリ7の
出力である第2読み出し信号は、巡回型ノイズ低減回路
14に入力され、入力映像信号と1フィールド期間以上遅
延された第2読み出し信号で巡回型のノイズ低減処理が
施される。
【0078】なお、電子式拡大回路18と巡回型ノイズ低
減回路14の入力信号は別々であることから、動作も別々
に行なうことができる。
【0079】このように本発明の第4の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、ビット操作でデータ数を2/3として書
き込みバッファメモリで入力信号を2倍の周波数に変換
して1ポートメモリへ書き込み、1ポートメモリから2
倍の周波数の読み出しは2個の読み出しバッファメモリ
でそれぞれ1倍の周波数へ逆変換してさらにビット復元
を行なうとともに、第1読み出し信号については電子式
拡大に必要な垂直方向の領域のみを読み出すように1ポ
ートメモリからの読み出しを制御することにより、安価
で一般的な1ポートメモリを使用して1回の書き込みお
よび2回の読み出しを実現するとともに電子式拡大に必
要な垂直方向の領域制御も同じ1ポートメモリで行なう
画像メモリ機能付き映像装置を得ることができる。
【0080】さらに第2読み出し信号を用いて巡回型ノ
イズ低減処理を電子式拡大処理と独立に行なう画像メモ
リ機能付き映像装置を得ることができる。
【0081】(第5の実施の形態)図12は、本発明の
第5の実施の形態における画像メモリ機能付き映像装置
の構成を示すブロック図である。図12において、第3
の実施の形態および図7と共通部分は同一符号で示して
おり、動作、作用も同様となるので、動作説明は省略す
る。図12が図7と異なる点は、電子式拡大処理を行な
う電子式拡大回路20と、第1読み出し制御回路21を備え
ていることである。
【0082】以下、本発明の第5の実施の形態の動作に
ついて、第3の実施の形態と異なる部分について専ら説
明する。図12において、第1読み出しバッファメモリ
5の出力である第1読み出し信号は、電子式拡大回路20
に入力され、電子式拡大処理が施される。
【0083】電子式拡大回路20は、電子式拡大処理に必
要な垂直方向の読み出し開始ラインおよび次ライン読み
出し制御信号をメモリ入出力制御回路19へ出力し、メモ
リ入出力制御回路19は読み出し開始ラインおよび次ライ
ン読み出し制御信号により1ポートメモリ2から第1読
み出しバッファメモリ5への読み出しを制御する。
【0084】また、電子式拡大回路20は、電子式拡大処
理に必要な水平方向の読み出し開始画素および次画素読
み出し制御信号を第1読み出し制御回路21へ出力し、第
1読み出し制御回路21は読み出し開始画素および次画素
読み出し制御信号により第1読み出しバッファメモリ5
の読み出しを制御する。
【0085】次に図13を用いて、電子式拡大回路20の
垂直方向および水平方向の読み出し制御について説明す
る。図13は、電子式拡大回路の拡大方法を説明するた
め図である。すなわち、図13(a)は、電子式拡大回
路20の拡大方法を示し、電子式拡大処理の垂直方向の制
御は、1フィールド期間の映像信号のうち、拡大に必要
な領域より対応する垂直方向の読み出し開始ラインが決
まり、読み出し開始ラインから1フィールド期間かけて
拡大に必要な領域を読み出す。1フィールド期間かけて
拡大に必要な領域を読み出すには次ライン読み出し制御
を行なう。
【0086】電子式拡大処理の水平方向の制御は、1水
平走査期間の映像信号のうち、拡大に必要な領域より対
応する水平方向の読み出し開始画素が決まり、読み出し
開始画素から1水平走査期間かけて拡大に必要な領域を
読み出す。1水平走査期間かけて拡大に必要な領域を読
み出すには次画素読み出し制御を行なう。
【0087】図13(b)は、電子式拡大回路20の次画
素読み出し制御を示し、次画素読み出し制御信号がLの
時は、読み出し画素制御は1画素期間毎に次画素を読み
出す。次画素読み出し制御信号がHの時は、読み出し画
素制御は次画素を読み出さず、前1画素期間と同じ画素
を読み出す。
【0088】次に図14を用いて、さらに巡回型ノイズ
低減回路を加えた動作について説明する。図14は、電
子式拡大回路および巡回型ノイズ低減回路を含む画像メ
モリ機能付き映像装置の構成を示すブロック図である。
図14は、図12に対して巡回型ノイズ低減回路14を付
加したもので、図12と共通部分は同一符号で示してい
るため動作説明は省略する。
【0089】図14において、入力映像信号および第2
読み出しバッファメモリ7の出力である第2読み出し信
号は、巡回型ノイズ低減回路14に入力され、入力映像信
号と1フィールド期間以上遅延された第2読み出し信号
で巡回型のノイズ低減処理が施される。なお電子式拡大
回路20と巡回型ノイズ低減回路14の入力信号は別々であ
ることから、動作も別々に行なうことができる。
【0090】このように本発明の第5の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、書き込みバッファメモリで入力信号を3
倍の周波数に変換して1ポートメモリへ書き込み、1ポ
ートメモリから3倍の周波数の読み出しは2個の読み出
しバッファメモリでそれぞれ1倍の周波数へ逆変換する
とともに、第1読み出し信号については電子式拡大に必
要な垂直方向の領域のみを読み出すように1ポートメモ
リからの読み出しを制御し、電子式拡大に必要な水平方
向の領域のみを読み出すように読み出しバッファメモリ
からの読み出しを制御することにより、安価で一般的な
1ポートメモリを使用して1回の書き込みおよび2回の
読み出しを実現するとともに電子式拡大に必要な垂直方
向の領域制御も同じ1ポートメモリで行ない、水平方向
の領域制御は1ポートメモリからの読み出し用のバッフ
ァメモリで行なう画像メモリ機能付き映像装置を得るこ
とができる。
【0091】さらに第2読み出し信号を用いて巡回型ノ
イズ低減処理を電子式拡大処理と独立に行なう画像メモ
リ機能付き映像装置を得ることができる。
【0092】(第6の実施の形態)図15は、本発明の
第6の実施の形態における画像メモリ機能付き映像装置
の構成を示すブロック図である。図15において、第4
の実施の形態および図10と共通部分は同一符号で示し
ており、動作、作用も同様となるので、動作説明は省略
する。図15が図10と異なる点は、電子式拡大処理を
行なう電子式拡大回路20と、第1読み出し制御回路22を
備えていることである。
【0093】以下、本発明の第6の実施の形態の動作に
ついて、第4の実施の形態と異なる部分について専ら説
明する。図15において、第1読み出しバッファメモリ
5の出力である第1読み出し信号は、ビット復元回路16
を介して電子式拡大回路20に入力され、電子式拡大処理
が施される。
【0094】電子式拡大回路20は、電子式拡大処理に必
要な垂直方向の読み出し開始ラインおよび次ライン読み
出し制御信号をメモリ入出力制御回路19へ出力し、メモ
リ入出力制御回路19は読み出し開始ラインおよび次ライ
ン読み出し制御信号により1ポートメモリ2から第1読
み出しバッファメモリ5への読み出しを制御する。
【0095】また、電子式拡大回路20は、電子式拡大処
理に必要な水平方向の読み出し開始画素および次画素読
み出し制御信号を第1読み出し制御回路22へ出力し、第
1読み出し制御回路22は読み出し開始画素および次画素
読み出し制御信号により第1読み出しバッファメモリ5
の読み出しを制御する。
【0096】第1読み出しバッファメモリ5に書き込ま
れた信号は、ビット操作されているため、任意の読み出
し開始画素に対応するためには第1読み出し制御回路22
で読み出しバッファメモリ5からの読み出し開始タイミ
ングを制御する必要がある。
【0097】次に図16を用いて、第1読み出し制御回
路22の水平方向の読み出し制御について説明する。図1
6は、第1読み出し制御回路の読み出し制御方法を説明
するための図である。すなわち図16(a)は、第1読
み出し制御回路22の通常の水平方向の読み出し制御方法
を示し、読み出し開始タイミングから1番目の画素を読
み出し、ビット操作により2クロックで3画素を構成
し、以降同様の動作を行なう。
【0098】図16(b)は図16(a)に対して、読
み出し開始画素を1画素ずらした場合を示し、本来の読
み出し開始よりも1クロック早く読み出しを開始して読
み出し開始タイミングでは2番目の画素が出力されるよ
うに制御を行なう。
【0099】図16(c)は図16(a)に対して、読
み出し開始画素を2画素ずらした場合を示し、本来の読
み出し開始よりも2クロック早く読み出しを開始して読
み出し開始タイミングでは3番目の画素が出力されるよ
うに制御を行なう。
【0100】このようにしてビット操作された信号でも
任意の読み出し開始画素に対応することができる。な
お、読み出し開始タイミングを一定にして、遅延回路を
用いて読み出し開始画素に対応して遅延回路の遅延量を
切り換えることで同様の動作を得られることはいうまで
もない。
【0101】次に図17を用いて、さらに巡回型ノイズ
低減回路を加えた動作について説明する。図17は、電
子式拡大回路および巡回型ノイズ低減回路を含む画像メ
モリ機能付き映像装置の構成を示すブロック図である。
図17は、図15に対して巡回型ノイズ低減回路14を付
加したもので、図15と共通部分は同一符号で示してい
るため動作説明は省略する。
【0102】図17において、入力映像信号およびビッ
ト復元回路16を介した第2読み出しバッファメモリ7の
出力である第2読み出し信号は、巡回型ノイズ低減回路
14に入力され、入力映像信号と1フィールド期間以上遅
延された第2読み出し信号で巡回型のノイズ低減処理が
施される。なお電子式拡大回路20と巡回型ノイズ低減回
路14の入力信号は別々であることから、動作も別々に行
なうことができる。
【0103】このように本発明の第6の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、ビット操作でデータ数を2/3として書
き込みバッファメモリで入力信号を2倍の周波数に変換
して1ポートメモリへ書き込み、1ポートメモリから2
倍の周波数の読み出しは2個の読み出しバッファメモリ
でそれぞれ1倍の周波数へ逆変換してさらにビット復元
を行なうとともに、第1読み出し信号については電子式
拡大に必要な垂直方向の領域のみを読み出すように1ポ
ートメモリからの読み出しを制御し、電子式拡大に必要
な水平方向の領域のみを読み出すように読み出しバッフ
ァメモリからの読み出しを制御することにより、安価で
一般的な1ポートメモリを使用して1回の書き込みおよ
び2回の読み出しを実現するとともに電子式拡大に必要
な垂直方向の領域制御も同じ1ポートメモリで行ない、
水平方向の領域制御は1ポートメモリからの読み出し用
のバッファメモリで行なう画像メモリ機能付き映像装置
を得ることができる。
【0104】さらに第2読み出し信号を用いて巡回型ノ
イズ低減処理を電子式拡大処理と独立に行なう画像メモ
リ機能付き映像装置を得ることができる。
【0105】(第7の実施の形態)図18は、本発明の
第7の実施の形態における画像メモリ機能付き映像装置
の構成を示すブロック図である。図18において、第3
の実施の形態および図7と共通部分は同一符号で示して
おり、動作、作用も同様となるので、動作説明は省略す
る。図18が図7と異なる点は、電子式拡大処理を行な
う電子式拡大回路20と、メモリ入出力制御回路23を備え
ていることである。
【0106】以下、本発明の第7の実施の形態の動作に
ついて、第3の実施の形態と異なる部分について専ら説
明する。図18において、第1読み出しバッファメモリ
5の出力である第1読み出し信号は電子式拡大回路20に
入力され、電子式拡大処理が施される。
【0107】電子式拡大回路20は、電子式拡大処理に必
要な垂直方向の読み出し開始ラインおよび次ライン読み
出し制御信号をメモリ入出力制御回路23へ出力する。
【0108】また、電子式拡大回路20は、電子式拡大処
理に必要な水平方向の読み出し開始画素および次画素読
み出し制御信号をメモリ入出力制御回路23へ出力する。
メモリ入出力制御回路23は1ポートメモリ2に対して、
読み出し開始ラインおよび次ライン読み出し制御信号に
より垂直方向の読み出し制御を行ない、読み出し開始画
素および次画素読み出し制御信号により水平方向の読み
出し制御を行ない、第1読み出しバッファメモリ5への
読み出しを制御する。
【0109】次に図19を用いて、さらに巡回型ノイズ
低減回路を加えた動作について説明する。図19は、電
子式拡大回路および巡回型ノイズ低減回路を含む画像メ
モリ機能付き映像装置の構成を示すブロック図である。
図19は、図18に対して巡回型ノイズ低減回路14を付
加したもので、図18と共通部分は同一符号で示してい
るため動作説明は省略する。
【0110】図19において、入力映像信号および第2
読み出しバッファメモリ7の出力である第2読み出し信
号は、巡回型ノイズ低減回路14に入力され、入力映像信
号と1フィールド期間以上遅延された第2読み出し信号
で巡回型のノイズ低減処理が施される。なお電子式拡大
回路20と巡回型ノイズ低減回路14の入力信号は別々であ
ることから、動作も別々に行なうことができる。
【0111】このように本発明の第7の実施の形態によ
れば、メモリへの1回の書き込みおよび2回の読み出し
を行なうため、書き込みバッファメモリで入力信号を3
倍の周波数に変換して1ポートメモリへ書き込み、1ポ
ートメモリから3倍の周波数の読み出しは2個の読み出
しバッファメモリでそれぞれ1倍の周波数へ逆変換する
とともに、第1読み出し信号については電子式拡大に必
要な垂直および水平方向の領域のみを読み出すように1
ポートメモリからの読み出しを制御することにより、安
価で一般的な1ポートメモリを使用して1回の書き込み
および2回の読み出しを実現するとともに電子式拡大に
必要な垂直方向の領域制御も同じ1ポートメモリで行な
う画像メモリ機能付き映像装置を得ることができる。
【0112】さらに第2読み出し信号を用いて巡回型ノ
イズ低減処理を電子式拡大処理と独立に行なう画像メモ
リ機能付き映像装置を得ることができる。
【0113】なお、以上の説明では読み出し開始ライン
および次ライン読み出し制御で垂直方向の拡大処理を行
ない、読み出し開始画素および次画素読み出し制御で水
平方向の拡大処理を行なったが、読み出しラインおよび
読み出し画素を直接制御する方法を用いることができる
ことはいうまでもない。
【0114】なお、第1読み出し信号は電子式拡大処理
のみでなく、電子式拡大処理による手振れ補正や余裕画
素CCD方式の手振れ補正に使用できることはいうまで
もない。
【0115】また、書き込みや読み出しのバッファメモ
リは1水平走査期間単位でバッファメモリへの入出力を
行なうようにしたが、1水平走査期間より短い期間(例
えば8画素単位)を単位としてメモリに入出力すること
や、1水平走査期間よりも長い期間(例えば2水平走査
期間)を単位としてバッファメモりへ入出力する方法で
同様の動作が得られることはいうまでもない。
【0116】また、1ポートメモリは外部メモリとした
が、1ポートメモリをLSIへ内蔵しても同様の動作が
得られることはいうまでもない。
【0117】また、1ポートメモリはSRAMでもDR
AMでもDRAMの派生系でも良く、DRAM系の場合
はリフレッシュ動作の制御も行なう。
【0118】
【発明の効果】以上のように本発明は、上記した種々の
実施の形態から明らかなように、以下に示す効果を有す
る。
【0119】(1)メモリへの1回の書き込みおよび2
回の読み出しを行なうため、書き込みバッファメモリで
入力信号を3倍の周波数に変換して1ポートメモリへ書
き込み、1ポートメモリから3倍の周波数の読み出しは
2個の読み出しバッファメモリでそれぞれ1倍の周波数
へ逆変換することにより、安価で一般的な1ポートメモ
リを使用して1回の書き込みおよび2回の読み出しを実
現する画像メモリ機能付き映像装置を提供できるととも
に第1読み出し信号を用いて電子式拡大処理を行ない、
第2読み出し信号を用いて巡回型ノイズ低減処理をそれ
ぞれ独立に行なう画像メモリ機能付き映像装置を提供で
きるという有利な効果が得られる。
【0120】
【0121】
【0122】
【0123】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、ビット操作でデータ数を2
/3として書き込みバッファメモリで入力信号を2倍の
周波数に変換して1ポートメモリへ書き込み、1ポート
メモリから2倍の周波数の読み出しは2個の読み出しバ
ッファメモリでそれぞれ1倍の周波数へ逆変換してさら
にビット復元を行なうことにより、安価で一般的な1ポ
ートメモリを使用し、1ポートメモリへの入出力の周波
数を低く抑えながら1回の書き込みおよび2回の読み出
しを実現する画像メモリ機能付き映像装置を提供できる
とともに第1読み出し信号を用いて電子式拡大処理を行
ない、第2読み出し信号を用いて巡回型ノイズ低減処理
をそれぞれ独立に行なう画像メモリ機能付き映像装置を
提供できるという有利な効果が得られる。
【0124】
【0125】
【0126】
【0127】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、書き込みバッファメモリで
入力信号を3倍の周波数に変換して1ポートメモリへ書
き込み、1ポートメモリから3倍の周波数の読み出しは
2個の読み出しバッファメモリでそれぞれ1倍の周波数
へ逆変換するとともに、第1読み出し信号については電
子式拡大に必要な垂直方向の領域のみを読み出すように
1ポートメモリからの読み出しを制御することにより、
安価で一般的な1ポートメモリを使用して1回の書き込
みおよび2回の読み出しを実現するとともに電子式拡大
に必要な垂直方向の領域制御も同じ1ポートメモリで行
なう画像メモリ機能付き映像装置を提供できるとともに
第2読み出し信号を用いて巡回型ノイズ低減処理を電子
式拡大処理と独立に行なう画像メモリ機能付き映像装置
を提供できるという有利な効果が得られる。
【0128】
【0129】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、ビット操作でデータ数を2
/3として書き込みバッファメモリで入力信号を2倍の
周波数に変換して1ポートメモリへ書き込み、1ポート
メモリから2倍の周波数の読み出しは2個の読み出しバ
ッファメモリでそれぞれ1倍の周波数へ逆変換してさら
にビット復元を行なうとともに、第1読み出し信号につ
いては電子式拡大に必要な垂直方向の領域のみを読み出
すように1ポートメモリからの読み出しを制御すること
により、安価で一般的な1ポートメモリを使用して1回
の書き込みおよび2回の読み出しを実現するとともに電
子式拡大に必要な垂直方向の領域制御も同じ1ポートメ
モリで行なう画像メモリ機能付き映像装置を提供できる
とともに第2読み出し信号を用いて巡回型ノイズ低減処
理を電子式拡大処理と独立に行なう画像メモリ機能付き
映像装置を提供できるという有利な効果が得られる。
【0130】
【0131】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、書き込みバッファメモリで
入力信号を3倍の周波数に変換して1ポートメモリへ書
き込み、1ポートメモリから3倍の周波数の読み出しは
2個の読み出しバッファメモリでそれぞれ1倍の周波数
へ逆変換するとともに、第1読み出し信号については電
子式拡大に必要な垂直方向の領域のみを読み出すように
1ポートメモリからの読み出しを制御し、電子式拡大に
必要な水平方向の領域のみを読み出すように読み出しバ
ッファメモリからの読み出しを制御することにより、安
価で一般的な1ポートメモリを使用して1回の書き込み
および2回の読み出しを実現するとともに電子式拡大に
必要な垂直方向の領域制御も同じ1ポートメモリで行な
い、水平方向の領域制御は1ポートメモリからの読み出
し用のバッファメモリで行なう画像メモリ機能付き映像
装置を提供できるという有利な効果が得られる。
【0132】()さらに第2読み出し信号を用いて巡
回型ノイズ低減処理を電子式拡大処理と独立に行なう画
像メモリ機能付き映像装置を提供できるという有利な効
果が得られる。
【0133】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、ビット操作でデータ数を2
/3として書き込みバッファメモリで入力信号を2倍の
周波数に変換して1ポートメモリへ書き込み、1ポート
メモリから2倍の周波数の読み出しは2個の読み出しバ
ッファメモリでそれぞれ1倍の周波数へ逆変換してさら
にビット復元を行なうとともに、第1読み出し信号につ
いては電子式拡大に必要な垂直方向の領域のみを読み出
すように1ポートメモリからの読み出しを制御し、電子
式拡大に必要な水平方向の領域のみを読み出すように読
み出しバッファメモリからの読み出しを制御することに
より、安価で一般的な1ポートメモリを使用して1回の
書き込みおよび2回の読み出しを実現するとともに電子
式拡大に必要な垂直方向の領域制御も同じ1ポートメモ
リで行ない、水平方向の領域制御は1ポートメモリから
の読み出し用のバッファメモリで行なう画像メモリ機能
付き映像装置を提供できるという有利な効果が得られ
る。
【0134】()さらに第2読み出し信号を用いて巡
回型ノイズ低減処理を電子式拡大処理と独立に行なう画
像メモリ機能付き映像装置を提供できるという有利な効
果が得られる。
【0135】()メモリへの1回の書き込みおよび2
回の読み出しを行なうため、書き込みバッファメモリで
入力信号を3倍の周波数に変換して1ポートメモリへ書
き込み、1ポートメモリから3倍の周波数の読み出しは
2個の読み出しバッファメモリでそれぞれ1倍の周波数
へ逆変換するとともに、第1読み出し信号については電
子式拡大に必要な垂直および水平方向の領域のみを読み
出すように1ポートメモリからの読み出しを制御するこ
とにより、安価で一般的な1ポートメモリを使用して1
回の書き込みおよび2回の読み出しを実現するとともに
電子式拡大に必要な垂直方向の領域制御も同じ1ポート
メモリで行なう画像メモリ機能付き映像装置を提供でき
とともに第2読み出し信号を用いて巡回型ノイズ低減
処理を電子式拡大処理と独立に行なう画像メモリ機能付
き映像装置を提供できるという有利な効果が得られる。
【0136】
【図面の簡単な説明】
【図1】本発明の第1の実施の形態による画像メモリ機
能付き映像装置の構成を示すブロック図、
【図2】本発明の第1の実施の形態に係る1ポートメモ
リ、書き込みバッファメモリ、第1読み出しおよび第2
読み出しバッファメモリの時分割処理の動作を説明する
ための図、
【図3】本発明の第1の実施の形態に係る電子式拡大回
路および巡回型ノイズ低減回路を含む画像メモリ機能付
き映像装置の構成を示すブロック図、
【図4】本発明の第2の実施の形態における画像メモリ
機能付き映像装置の構成を示すブロック図、
【図5】本発明の第2の実施の形態に係るビット操作回
路、ビット復元回路の動作を説明するための図、
【図6】本発明の第2の実施の形態に係る電子式拡大回
路および巡回型ノイズ低減回路を含む画像メモリ機能付
き映像装置の構成を示すブロック図、
【図7】本発明の第3の実施の形態における画像メモリ
機能付き映像装置の構成を示すブロック図、
【図8】本発明の第3の実施の形態に係る電子式拡大回
路における垂直拡大の動作を説明するための図、
【図9】本発明の第3の実施の形態に係る電子式拡大回
路および巡回型ノイズ低減回路を含む画像メモリ機能付
き映像装置の構成を示すブロック図、
【図10】本発明の第4の実施の形態における画像メモ
リ機能付き映像装置の構成を示すブロック図、
【図11】本発明の第4の実施の形態に係る電子式拡大
回路および巡回型ノイズ低減回路を含む画像メモリ機能
付き映像装置の構成を示すブロック図、
【図12】本発明の第5の実施の形態における画像メモ
リ機能付き映像装置の構成を示すブロック図、
【図13】本発明の第5の実施の形態に係る電子式拡大
回路における拡大方法を説明するため図、
【図14】本発明の第5の実施の形態に係る電子式拡大
回路および巡回型ノイズ低減回路を含む画像メモリ機能
付き映像装置の構成を示すブロック図
【図15】本発明の第6の実施の形態における画像メモ
リ機能付き映像装置の構成を示すブロック図、
【図16】本発明の第6の実施の形態に係る第1読み出
し制御回路の読み出し制御方法を説明するための図、
【図17】本発明の第6の実施の形態に係る電子式拡大
回路および巡回型ノイズ低減回路を含む画像メモリ機能
付き映像装置の構成を示すブロック図、
【図18】本発明の第7の実施の形態における画像メモ
リ機能付き映像装置の構成を示すブロック図、
【図19】本発明の第7の実施の形態に係る電子式拡大
回路および巡回型ノイズ低減回路を含む画像メモリ機能
付き映像装置の構成を示すブロック図、
【図20】従来の画像メモリ機能付き映像装置の構成を
示すブロック図である。
【符号の説明】
1、101 入力端子 2 1ポートメモリ 3 書き込みバッファメモリ 4、103 書き込み制御回路 5 第1読み出しバッファメモリ 6、104 第1読み出し制御回路 7 第2読み出しバッファメモリ 8、105 第2読み出し制御回路 9、19、23 メモリ入出力制御回路 10 双方向バッファ 11、106 出力端子 12、109 同期信号入力端子 13 電子式拡大回路 14 巡回型ノイズ低減回路 15 ビット操作回路 16、17 ビット復元回路 18、20 電子式拡大回路 21、22 第1読み出し制御回路 102 フィールドメモリ 107 読み出し先頭相対アドレス 108 読み出し終了相対アドレス
フロントページの続き (51)Int.Cl.7 識別記号 FI H04N 5/92 H04N 5/92 H (56)参考文献 特開 平10−136316(JP,A) 特開 平11−66289(JP,A) 特開 平8−307760(JP,A) 特開 平11−205731(JP,A) 特開 平11−275426(JP,A) 特開 平6−46317(JP,A) 特開 平9−325745(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/21 - 5/262 H04N 5/907 - 5/92 G06T 1/60 450

Claims (9)

    (57)【特許請求の範囲】
  1. 【請求項1】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、m個(m≧1かつ自然数)の
    書き込み用バッファメモリと、前記m個の書き込み用バ
    ッファメモリの書き込みを制御するm個の書き込み制御
    部と、n個(n≧2かつ自然数)の読み出し用バッファ
    メモリと、前記n個の読み出し用バッファメモリの読み
    出しを制御するn個読み出し制御部と、前記m個の書き
    込み用バッファメモリの読み出しと前記n個の読み出し
    用バッファメモリの書き込みと1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリの書き込みおよび
    読み出しを制御するメモリ入出力制御部とを備え、 映像入力を前記m個の書き込み用バッファメモリへ前記
    m個の書き込み制御部で制御して書き込み、前記メモリ
    入出力制御部の制御により前記m個の書き込み用バッフ
    ァメモリの読み出し信号を前記1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリへ書き込み、前記
    1フィールド分以上の画像の記憶容量を持つ1ポートの
    メモリから遅延した信号を読み出して前記n個の読み出
    し用バッファメモリへ書き込み、前記n個の読み出し用
    バッファメモリの読み出しを前記n個の読み出し制御部
    で制御して読み出し信号を映像出力として出力するとと
    もに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記m個の書き込み用バッファ
    メモリへの書き込みおよび前記n個の読み出し用バッフ
    ァメモリへの読み出しを行なう周波数の(m+n)倍以
    上の周波数で前記m個の書き込み用バッファメモリの読
    み出しおよび前記n個の読み出し用バッファメモリの書
    き込みを行なうように前記メモリ入出力制御部で制御し
    て時分割(m+n)倍速変換を行なうようにし、さら
    に、 少なくとも1個の読み出し用バッファメモリの映像出力
    は電子式拡大処理を施され、さらに別の少なくとも1個
    の読み出し用バッファメモリの映像出力はノイズ低減処
    理を施されることを特徴とする画像メモリ機能付き映像
    装置。
  2. 【請求項2】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、入力された映像信号と同じ周
    波数のクロックで映像信号が入力され、入力された映像
    信号のうち、あるクロックで入力された映像信号を分割
    し、分割したクロックの映像信号を他のクロックで入力
    された映像信号に合成するビット操作を行なうm個(m
    ≧1かつ自然数)のビット操作部と、前記m個のビット
    操作部の出力信号を入力するm個の書き込み用バッファ
    メモリと、前記m個の書き込み用バッファメモリの書き
    込みを制御するm個の書き込み制御部と、n個(n≧2
    かつ自然数)の読み出し用バッファメモリと、前記n個
    の読み出し用バッファメモリの読み出しを制御するn個
    の読み出し制御部と、前記n個の読み出し用バッファメ
    モリの出力信号を入力して前記m個のビット操作部でビ
    ット操作をされた信号を復元するn個のビット復元部
    と、前記m個の書き込み用バッファメモリの読み出しと
    前記n個の読み出し用バッファメモリの書き込みと1フ
    ィールド分以上の画像の記憶容量を持つ1ポートのメモ
    リの書き込みおよび読み出しを制御するメモリ入出力制
    御部とを備え、 前記ビット操作部でビット操作を行なってから前記m個
    の書き込み用バッファメモリへ前記m個の書き込み制御
    部で制御して書き込み、前記メモリ入出力制御部の制御
    により前記m個の書き込み用バッファメモリの読み出し
    信号を前記1フィールド分以上の画像の記憶容量を持つ
    1ポートのメモリへ書き込み、前記1フィールド分以上
    の画像の記憶容量を持つ1ポートのメモリから遅延した
    信号を読み出して前記n個の読み出し用バッファメモリ
    へ書き込み、前記n個の読み出し用バッファメモリの読
    み出しを前記n個の読み出し制御部で制御して読み出
    し、前記n個のビット復元部で信号を復元して映像出力
    として出力するとともに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記メモリ入出力制御部で制御
    して時分割疑似(m+n)倍速変換を行なうようにし、
    さらに、 少なくとも1個のビット復元部の映像出力は電子式拡大
    処理を施され、さらに別の少なくとも1個のビット復元
    部の映像出力はノイズ低減処理を施されることを特徴と
    する画像メモリ機能付き映像装置。
  3. 【請求項3】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、m個(m≧1かつ自然数)の
    書き込み用バッファメモリと、前記m個の書き込み用バ
    ッファメモリの書き込みを制御するm個の書き込み制御
    部と、n個(n≧2かつ自然数)の読み出し用バッファ
    メモリと、前記n個の読み出し用バッファメモリの読み
    出しを制御するn個読み出し制御部と、前記m個の書き
    込み用バッファメモリの読み出しと前記n個の読み出し
    用バッファメモリの書き込みと1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリの書き込みおよび
    読み出しを制御するメモリ入出力制御部と、電子式拡大
    制御部とを備え、 映像入力を前記m個の書き込み用バッファメモリへ前記
    m個の書き込み制御部で制御して書き込み、前記メモリ
    入出力制御部の制御により前記m個の書き込み用バッフ
    ァメモリの読み出し信号を前記1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリへ書き込み、前記
    1フィールド分以上の画像の記憶容量を持つ1ポートの
    メモリから遅延した信号を読み出して前記n個の読み出
    し用バッファメモリへ書き込み、前記n個の読み出し用
    バッファメモリの読み出しを前記n個の読み出し制御部
    で制御して読み出し信号を映像出力として出力するとと
    もに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記m個の書き込み用バッファ
    メモリへの書き込みおよび前記n個の読み出し用バッフ
    ァメモリへの読み出しを行なう周波数の(m+n)倍以
    上の周波数で前記m個の書き込み用バッファメモリの読
    み出しおよび前記n個の読み出し用バッファメモリの書
    き込みを行なうように前記メモリ入出力制御部で制御し
    て時分割(m+n)倍速変換を行ない、 電子式拡大制御部で前記n個の読み出し用バッファメモ
    リのうち少なくとも1個の読み出し用バッファメモリへ
    の書き込みが電子式拡大処理に必要な任意の垂直方向の
    領域となるように前記メモリ入出力制御部を制御して垂
    直方向の切り出しを行なうようにし、さらに、 別の少なくとも1個の読み出し用バッファメモリの映像
    出力はノイズ低減処理を施されることを特徴とする画像
    メモリ機能付き映像装置。
  4. 【請求項4】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、入力された映像信号と同じ周
    波数のクロックで映像信号が入力され、入力された映像
    信号のうち、あるクロックで入力された映像信号を分割
    し、分割したクロックの映像信号を他のクロックで入力
    された映像信号に合成するビット操作を行なうm個(m
    ≧1かつ自然数)のビット操作部と、前記m個のビット
    操作部の出力信号を入力するm個の書き込み用バッファ
    メモリと、前記m個の書き込み用バッファメモリの書き
    込みを制御するm個の書き込み制御部と、n個(n≧2
    かつ自然数)の読み出し用バッファメモリと、前記n個
    の読み出し用バッファメモリの読み出しを制御するn個
    の読み出し制御部と、前記n個の読み出し用バッファメ
    モリの出力信号を入力して前記m個のビット操作部でビ
    ット操作をされた信号を復元するn個のビット復元部
    と、前記m個の書き込み用バッファメモリの読み出しと
    前記n個の読み出し用バッファメモリの書き込みと1フ
    ィールド分以上の画像の記憶容量を持つ1ポートのメモ
    リの書き込みおよび読み出しを制御するメモリ入出力制
    御部と、電子式拡大制御部とを備え、 前記ビット操作部でビット操作を行なってから前記m個
    の書き込み用バッファメモリへ前記m個の書き込み制御
    部で制御して書き込み、前記メモリ入出力制御部の制御
    により前記m個の書き込み用バッファメモリの読み出し
    信号を前記1フィールド分以上の画像の記憶容量を持つ
    1ポートのメモリへ書き込み、前記1フィールド分以上
    の画像の記憶容量を持つ1ポートのメモリから遅延した
    信号を読み出して前記n個の読み出し用バッファメモリ
    へ書き込み、前記n個の読み出し用バッファメモリの読
    み出しを前記n個の読み出し制御部で制御して読み出
    し、前記n個のビット復元部で信号を復元して映像出力
    として出力するとともに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記メモリ入出力制御部で制御
    して時分割疑似(m+n)倍速変換を行ない、電子式拡
    大制御部で前記n個の読み出し用バッファメモリのうち
    少なくとも1個の読み出し用バッファメモリへの書き込
    みが電子式拡大処理に必要な任意の垂直方向の領域とな
    るように前記メモリ入出力制御部を制御して垂直方向の
    切り出しを行なうようにし、さらに、 別の少なくとも1個のビット復元部の映像出力はノイズ
    低減処理を施されることを特徴とする画像メモリ機能付
    き映像装置。
  5. 【請求項5】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、m個(m≧1かつ自然数)の
    書き込み用バッファメモリと、前記m個の書き込み用バ
    ッファメモリの書き込みを制御するm個の書き込み制御
    部と、n個(n≧1かつ自然数)の読み出し用バッファ
    メモリと、前記n個の読み出し用バッファメモリの読み
    出しを制御するn個読み出し制御部と、前記m個の書き
    込み用バッファメモリの読み出しと前記n個の読み出し
    用バッファメモリの書き込みと1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリの書き込みおよび
    読み出しを制御するメモリ入出力制御部と、電子式拡大
    制御部とを備え、映像入力を前記m個の書き込み用バッファメモリへ前記
    m個の書き込み制御部で制御して書き込み、前記メモリ
    入出力制御部の制御により前記m個の書き込み用バッフ
    ァメモリの読み出し信号を前記1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリへ書き込み、前記
    1フィールド分以上の画像の記憶容量を持つ1ポートの
    メモリから遅延した信号を読み出して前記n個の読み出
    し用バッファメモリへ書き込み、前記n個の読み出し用
    バッファメモリの読み出しを前記n個の読み出し制御部
    で制御して読み出し信号を映像出力として出力するとと
    もに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記m個の書き込み用バッファ
    メモリへの書き込みおよび前記n個の読み出し用バッフ
    ァメモリへの読み出しを行なう周波数の(m+n)倍以
    上の周波数で前記m個の書き込み用バッファメモリの読
    み出しおよび前記n個の読み出し用バッファメモリの書
    き込みを行なうように前記メモリ入出力制御部で制御し
    て時分割(m+n)倍速変換を行ない、 電子式拡大制御部で前記n個の読み出し用バッファメモ
    リのうち少なくとも1個の読み出し用バッファメモリへ
    の書き込みが電子式拡大処理に必要な任意の垂直方向の
    領域となるように前記メモリ入出力制御部を制御して垂
    直方向の切り出しを行ない、さらに前記少なくとも1個
    の読み出し用バッファメモリの読み出しが電子式拡大処
    理に必要な任意の水平方向の領域となるように前記少な
    くとも1個の読み出し用バッファメモリに対応する前記
    n個の読み出し制御部の1個を制御して水平方向の切り
    出しを行なう ことを特徴とする画像メモリ機能付き映像
    装置。
  6. 【請求項6】 別の少なくとも1個の読み出し用バッフ
    ァメモリの映像出力はノイズ低減処理を施されることを
    特徴とする請求項5記載の画像メモリ機能付き映像装
    置。
  7. 【請求項7】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、入力された映像信号と同じ周
    波数のクロックで映像信号が入力され、入力された映像
    信号のうち、あるクロックで入力された映像信号を分割
    し、分割したクロックの映像信号を他のクロックで入力
    された映像信号に合成するビット操作を行なうm個(m
    ≧1かつ自然数)のビット操作部と、前記m個のビット
    操作部の出力信号を入力するm個の書き込み用バッファ
    メモリと、前記m個の書き込み用バッファメモリの書き
    込みを制御するm個の書き込み制御部と、n個(n≧1
    かつ自然数)の読み出し用バッファメモリと、前記n個
    の読み出し用バッファメモリの読み出しを制御するn個
    の読み出し制御部と、前記n個の読み出し用バッファメ
    モリの出力信号を入力して前記m個のビット操作部でビ
    ット操作をされた信号を復元するn個のビット復元部
    と、前記m個の書き込み用バッファメモリの読み出しと
    前記n個の読み出し用バッファメモリの書き込みと1フ
    ィールド分以上の画像の記憶容量を持つ1ポートのメモ
    リの書き込みおよび読み出しを制御するメモリ入出力制
    御部と、電子式拡大制御部とを備え、 前記ビット操作部でビット操作を行なってから前記m個
    の書き込み用バッファメモリへ前記m個の書き込み制御
    部で制御して書き込み、前記メモリ入出力制御部の制御
    により前記m個の書き込み用バッファメモリの読み出し
    信号を前記1フィールド分以上の画像の記憶容量を持つ
    1ポートのメモリへ書き込み、前記1フィールド分以上
    の画像の記憶容量を持つ1ポートのメモリから遅延した
    信号を読み出して前記n個の読み出し用バッファメモリ
    へ書き込み、前記n個の読み出し用バッファメモリの読
    み出しを前記n個の読み出し制御部で制御して読み出
    し、前記n個のビット復元部で信号を復元して映像出力
    として出力するとともに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記メモリ入出力制御部で制御
    して時分割疑似(m+n)倍速変換を行ない、電子式拡
    大制御部で前記 n個の読み出し用バッファメモリのうち
    少なくとも1個の読み出し用バッファメモリへの書き込
    みが電子式拡大処理に必要な任意の垂直方向の領域とな
    るように前記メモリ入出力制御部を制御して垂直方向の
    切り出しを行ない、さらに前記少なくとも1個の読み出
    し用バッファメモリの読み出しが電子式拡大処理に必要
    な任意の水平方向の領域となるように前記少なくとも1
    個の読み出し用バッファメモリに対応する前記読み出し
    制御部を制御して水平方向の切り出しを行なう ことを特
    徴とする画像メモリ機能付き映像装置。
  8. 【請求項8】 別の少なくとも1個のビット復元部の映
    像出力はノイズ低減処理を施されることを特徴とする請
    求項7記載の画像メモリ機能付き映像装置。
  9. 【請求項9】 1フィールド分以上の画像の記憶容量を
    持つ1ポートのメモリと、m個(m≧1かつ自然数)の
    書き込み用バッファメモリと、前記m個の書き込み用バ
    ッファメモリの書き込みを制御するm個の書き込み制御
    部と、n個(n≧2かつ自然数)の読み出し用バッファ
    メモリと、前記n個の読み出し用バッファメモリの読み
    出しを制御するn個読み出し制御部と、前記m個の書き
    込み用バッファメモリの読み出しと前記n個の読み出し
    用バッファメモリの書き込みと1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリの書き込みおよび
    読み出しを制御するメモリ入出力制御部と、電子式拡大
    制御部とを備え、 映像入力を前記m個の書き込み用バッファメモリへ前記
    m個の書き込み制御部で制御して書き込み、前記メモリ
    入出力制御部の制御により前記m個の書き込み用バッフ
    ァメモリの読み出し信号を前記1フィールド分以上の画
    像の記憶容量を持つ1ポートのメモリへ書き込み、前記
    1フィールド分以上の画像の記憶容量を持つ1ポートの
    メモリから遅延した信号を読み出して前記n個の読み出
    し用バッファメモリへ書き込み、前記n個の読み出し用
    バッファメモリの読み出しを前記n個の読み出し制御部
    で制御して読み出し信号を映像出力として出力するとと
    もに、 前記1フィールド分以上の画像の記憶容量を持つ1ポー
    トのメモリに対して1つの書き込みまたは読み出しのみ
    を時分割で行なうように前記m個の書き込み用バッファ
    メモリへの書き込みおよび前記n個の読み出し用バッフ
    ァメモリへの読み出しを行なう周波数の(m+n)倍以
    上の周波数で前記m個の書き込み用バッファメモリの読
    み出しおよび前記n個の読み出し用バッファメモリの書
    き込みを行なうように前記メモリ入出力制御部で制御し
    て時分割(m+n)倍速変換を行ない、 電子式拡大制御部で前記n個の読み出し用バッファメモ
    リのうち少なくとも1個の読み出し用バッファメモリへ
    の書き込みが電子式拡大処理に必要な任意の領域となる
    ように前記メモリ入出力制御部を制御して垂直方向およ
    び水平方向の切り出しを行なうようにし、さらに、 別の少なくとも1個の読み出し用バッファメモリの映像
    出力はノイズ低減処理を施されることを特徴とする画像
    メモリ機能付き映像装置。
JP14843799A 1999-05-27 1999-05-27 画像メモリ機能付き映像装置 Expired - Fee Related JP3338002B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14843799A JP3338002B2 (ja) 1999-05-27 1999-05-27 画像メモリ機能付き映像装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14843799A JP3338002B2 (ja) 1999-05-27 1999-05-27 画像メモリ機能付き映像装置

Publications (2)

Publication Number Publication Date
JP2000341585A JP2000341585A (ja) 2000-12-08
JP3338002B2 true JP3338002B2 (ja) 2002-10-28

Family

ID=15452784

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14843799A Expired - Fee Related JP3338002B2 (ja) 1999-05-27 1999-05-27 画像メモリ機能付き映像装置

Country Status (1)

Country Link
JP (1) JP3338002B2 (ja)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1511004A3 (en) 2003-08-19 2010-01-27 Sony Corporation Memory controller, memory control method, rate conversion apparatus, rate conversion method, image-signal-processing apparatus, image-signal-processing method, and program for executing these methods
JP4661036B2 (ja) * 2003-08-19 2011-03-30 ソニー株式会社 メモリコントローラおよびメモリコントロール方法、その方法を実行するためのプログラム
CN1860778B (zh) * 2004-10-14 2010-10-13 松下电器产业株式会社 视频信号处理装置
JP5732887B2 (ja) * 2011-02-14 2015-06-10 株式会社リコー フレームメモリ制御装置

Also Published As

Publication number Publication date
JP2000341585A (ja) 2000-12-08

Similar Documents

Publication Publication Date Title
US5742274A (en) Video interface system utilizing reduced frequency video signal processing
US6353460B1 (en) Television receiver, video signal processing device, image processing device and image processing method
JP4015890B2 (ja) 画素ブロックデータ生成装置および画素ブロックデータ生成方法
KR100794307B1 (ko) 화상 처리 장치 및 방법
JP4263190B2 (ja) 映像合成回路
KR20030008840A (ko) 파노라마/워터글라스 기능 구현을 위한 영상 처리 장치 및그 방법
JP3338002B2 (ja) 画像メモリ機能付き映像装置
JP3022405B2 (ja) 画像メモリ制御装置
JP2006154378A (ja) 画像表示制御装置
US20090059066A1 (en) Image processing apparatus and image processing method
JP3420151B2 (ja) 画像処理装置
JP2001103374A (ja) 映像拡大/縮小装置
JP3295036B2 (ja) 多画面表示装置
KR100683383B1 (ko) 내부 메모리를 줄인 디지털 방송 수신 시스템의 비디오디스플레이 프로세서
JPS6343950B2 (ja)
JP2000358193A (ja) 画像メモリ機能付き映像装置
JP3237556B2 (ja) 映像処理装置
JP2692499B2 (ja) 水平方向圧縮伸長回路及び信号処理回路
JPH10322571A (ja) 映像信号処理装置及び方法
CN118898956A (zh) 图像处理电路以及图像处理方法
JP2005250498A (ja) 映像信号処理回路
JPH11341351A (ja) 映像拡大縮小回路
JPH02109474A (ja) 画像メモリ装置
JPH0676051A (ja) 並列画像処理装置
JPH10336518A (ja) 画像拡大処理装置

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20070809

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080809

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080809

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090809

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090809

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100809

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110809

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110809

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120809

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130809

Year of fee payment: 11

LAPS Cancellation because of no payment of annual fees